1e6e2c15dSThomas Chou/* 2e6e2c15dSThomas Chou * Copyright (C) 2013 Altera Corporation 3e6e2c15dSThomas Chou * 4e6e2c15dSThomas Chou * This file is generated by sopc2dts. 5e6e2c15dSThomas Chou * 6e6e2c15dSThomas Chou * SPDX-License-Identifier: GPL-2.0+ 7e6e2c15dSThomas Chou */ 8e6e2c15dSThomas Chou 9e6e2c15dSThomas Chou/dts-v1/; 10e6e2c15dSThomas Chou 11e6e2c15dSThomas Chou/ { 12e6e2c15dSThomas Chou model = "altr,qsys_ghrd_3c120"; 13e6e2c15dSThomas Chou compatible = "altr,qsys_ghrd_3c120"; 14e6e2c15dSThomas Chou #address-cells = <1>; 15e6e2c15dSThomas Chou #size-cells = <1>; 16e6e2c15dSThomas Chou 17e6e2c15dSThomas Chou cpus { 18e6e2c15dSThomas Chou #address-cells = <1>; 19e6e2c15dSThomas Chou #size-cells = <0>; 20e6e2c15dSThomas Chou 21e6e2c15dSThomas Chou cpu: cpu@0x0 { 22e6e2c15dSThomas Chou device_type = "cpu"; 23e6e2c15dSThomas Chou compatible = "altr,nios2-1.0"; 24e6e2c15dSThomas Chou reg = <0x00000000>; 25e6e2c15dSThomas Chou interrupt-controller; 26e6e2c15dSThomas Chou #interrupt-cells = <1>; 27e6e2c15dSThomas Chou clock-frequency = <125000000>; 28e6e2c15dSThomas Chou dcache-line-size = <32>; 29e6e2c15dSThomas Chou icache-line-size = <32>; 30e6e2c15dSThomas Chou dcache-size = <32768>; 31e6e2c15dSThomas Chou icache-size = <32768>; 32e6e2c15dSThomas Chou altr,implementation = "fast"; 33e6e2c15dSThomas Chou altr,pid-num-bits = <8>; 34e6e2c15dSThomas Chou altr,tlb-num-ways = <16>; 35e6e2c15dSThomas Chou altr,tlb-num-entries = <128>; 36e6e2c15dSThomas Chou altr,tlb-ptr-sz = <7>; 37e6e2c15dSThomas Chou altr,has-div = <1>; 38e6e2c15dSThomas Chou altr,has-mul = <1>; 39e6e2c15dSThomas Chou altr,reset-addr = <0xc2800000>; 40e6e2c15dSThomas Chou altr,fast-tlb-miss-addr = <0xc7fff400>; 41e6e2c15dSThomas Chou altr,exception-addr = <0xd0000020>; 42e6e2c15dSThomas Chou altr,has-initda = <1>; 43e6e2c15dSThomas Chou altr,has-mmu = <1>; 44e6e2c15dSThomas Chou }; 45e6e2c15dSThomas Chou }; 46e6e2c15dSThomas Chou 47e6e2c15dSThomas Chou memory@0 { 48e6e2c15dSThomas Chou device_type = "memory"; 49e6e2c15dSThomas Chou reg = <0x10000000 0x08000000>, 50e6e2c15dSThomas Chou <0x07fff400 0x00000400>; 51e6e2c15dSThomas Chou }; 52e6e2c15dSThomas Chou 53e6e2c15dSThomas Chou sopc@0 { 54e6e2c15dSThomas Chou device_type = "soc"; 55e6e2c15dSThomas Chou ranges; 56e6e2c15dSThomas Chou #address-cells = <1>; 57e6e2c15dSThomas Chou #size-cells = <1>; 58e6e2c15dSThomas Chou compatible = "altr,avalon", "simple-bus"; 59e6e2c15dSThomas Chou bus-frequency = <125000000>; 60e6e2c15dSThomas Chou 61e6e2c15dSThomas Chou pb_cpu_to_io: bridge@0x8000000 { 62e6e2c15dSThomas Chou compatible = "simple-bus"; 63e6e2c15dSThomas Chou reg = <0x08000000 0x00800000>; 64e6e2c15dSThomas Chou #address-cells = <1>; 65e6e2c15dSThomas Chou #size-cells = <1>; 66e6e2c15dSThomas Chou ranges = <0x00002000 0x08002000 0x00002000>, 67e6e2c15dSThomas Chou <0x00004000 0x08004000 0x00000400>, 68e6e2c15dSThomas Chou <0x00004400 0x08004400 0x00000040>, 69e6e2c15dSThomas Chou <0x00004800 0x08004800 0x00000040>, 70e6e2c15dSThomas Chou <0x00004c80 0x08004c80 0x00000020>, 71*88d5ecf4SThomas Chou <0x00004cc0 0x08004cc0 0x00000010>, 72*88d5ecf4SThomas Chou <0x00004ce0 0x08004ce0 0x00000010>, 73*88d5ecf4SThomas Chou <0x00004d00 0x08004d00 0x00000010>, 74e6e2c15dSThomas Chou <0x00004d50 0x08004d50 0x00000008>, 75e6e2c15dSThomas Chou <0x00008000 0x08008000 0x00000020>, 76e6e2c15dSThomas Chou <0x00400000 0x08400000 0x00000020>; 77e6e2c15dSThomas Chou 78e6e2c15dSThomas Chou timer_1ms: timer@0x400000 { 79e6e2c15dSThomas Chou compatible = "altr,timer-1.0"; 80e6e2c15dSThomas Chou reg = <0x00400000 0x00000020>; 81e6e2c15dSThomas Chou interrupt-parent = <&cpu>; 82e6e2c15dSThomas Chou interrupts = <11>; 83e6e2c15dSThomas Chou clock-frequency = <125000000>; 84e6e2c15dSThomas Chou }; 85e6e2c15dSThomas Chou 86e6e2c15dSThomas Chou timer_0: timer@0x8000 { 87e6e2c15dSThomas Chou compatible = "altr,timer-1.0"; 88e6e2c15dSThomas Chou reg = < 0x00008000 0x00000020 >; 89e6e2c15dSThomas Chou interrupt-parent = < &cpu >; 90e6e2c15dSThomas Chou interrupts = < 5 >; 91e6e2c15dSThomas Chou clock-frequency = < 125000000 >; 92e6e2c15dSThomas Chou }; 93e6e2c15dSThomas Chou 94e6e2c15dSThomas Chou jtag_uart: serial@0x4d50 { 95e6e2c15dSThomas Chou compatible = "altr,juart-1.0"; 96e6e2c15dSThomas Chou reg = <0x00004d50 0x00000008>; 97e6e2c15dSThomas Chou interrupt-parent = <&cpu>; 98e6e2c15dSThomas Chou interrupts = <1>; 99e6e2c15dSThomas Chou }; 100e6e2c15dSThomas Chou 101e6e2c15dSThomas Chou tse_mac: ethernet@0x4000 { 102e6e2c15dSThomas Chou compatible = "altr,tse-1.0"; 103e6e2c15dSThomas Chou reg = <0x00004000 0x00000400>, 104e6e2c15dSThomas Chou <0x00004400 0x00000040>, 105e6e2c15dSThomas Chou <0x00004800 0x00000040>, 106e6e2c15dSThomas Chou <0x00002000 0x00002000>; 107e6e2c15dSThomas Chou reg-names = "control_port", "rx_csr", "tx_csr", "s1"; 108e6e2c15dSThomas Chou interrupt-parent = <&cpu>; 109e6e2c15dSThomas Chou interrupts = <2 3>; 110e6e2c15dSThomas Chou interrupt-names = "rx_irq", "tx_irq"; 111e6e2c15dSThomas Chou rx-fifo-depth = <8192>; 112e6e2c15dSThomas Chou tx-fifo-depth = <8192>; 113e6e2c15dSThomas Chou max-frame-size = <1518>; 114e6e2c15dSThomas Chou local-mac-address = [ 00 00 00 00 00 00 ]; 115e6e2c15dSThomas Chou phy-mode = "rgmii-id"; 116e6e2c15dSThomas Chou phy-handle = <&phy0>; 117e6e2c15dSThomas Chou tse_mac_mdio: mdio { 118e6e2c15dSThomas Chou compatible = "altr,tse-mdio"; 119e6e2c15dSThomas Chou #address-cells = <1>; 120e6e2c15dSThomas Chou #size-cells = <0>; 121e6e2c15dSThomas Chou phy0: ethernet-phy@18 { 122e6e2c15dSThomas Chou reg = <18>; 123e6e2c15dSThomas Chou device_type = "ethernet-phy"; 124e6e2c15dSThomas Chou }; 125e6e2c15dSThomas Chou }; 126e6e2c15dSThomas Chou }; 127e6e2c15dSThomas Chou 128e6e2c15dSThomas Chou uart: serial@0x4c80 { 129e6e2c15dSThomas Chou compatible = "altr,uart-1.0"; 130e6e2c15dSThomas Chou reg = <0x00004c80 0x00000020>; 131e6e2c15dSThomas Chou interrupt-parent = <&cpu>; 132e6e2c15dSThomas Chou interrupts = <10>; 133e6e2c15dSThomas Chou current-speed = <115200>; 134e6e2c15dSThomas Chou clock-frequency = <62500000>; 135e6e2c15dSThomas Chou }; 136*88d5ecf4SThomas Chou 137*88d5ecf4SThomas Chou user_led_pio_8out: gpio@0x4cc0 { 138*88d5ecf4SThomas Chou compatible = "altr,pio-1.0"; 139*88d5ecf4SThomas Chou reg = <0x00004cc0 0x00000010>; 140*88d5ecf4SThomas Chou resetvalue = <255>; 141*88d5ecf4SThomas Chou altr,gpio-bank-width = <8>; 142*88d5ecf4SThomas Chou #gpio-cells = <2>; 143*88d5ecf4SThomas Chou gpio-controller; 144*88d5ecf4SThomas Chou gpio-bank-name = "led"; 145*88d5ecf4SThomas Chou }; 146*88d5ecf4SThomas Chou 147*88d5ecf4SThomas Chou user_dipsw_pio_8in: gpio@0x4ce0 { 148*88d5ecf4SThomas Chou compatible = "altr,pio-1.0"; 149*88d5ecf4SThomas Chou reg = <0x00004ce0 0x00000010>; 150*88d5ecf4SThomas Chou interrupt-parent = <&cpu>; 151*88d5ecf4SThomas Chou interrupts = <8>; 152*88d5ecf4SThomas Chou edge_type = <2>; 153*88d5ecf4SThomas Chou level_trigger = <0>; 154*88d5ecf4SThomas Chou resetvalue = <0>; 155*88d5ecf4SThomas Chou altr,gpio-bank-width = <8>; 156*88d5ecf4SThomas Chou #gpio-cells = <2>; 157*88d5ecf4SThomas Chou gpio-controller; 158*88d5ecf4SThomas Chou gpio-bank-name = "dipsw"; 159*88d5ecf4SThomas Chou }; 160*88d5ecf4SThomas Chou 161*88d5ecf4SThomas Chou user_pb_pio_4in: gpio@0x4d00 { 162*88d5ecf4SThomas Chou compatible = "altr,pio-1.0"; 163*88d5ecf4SThomas Chou reg = <0x00004d00 0x00000010>; 164*88d5ecf4SThomas Chou interrupt-parent = <&cpu>; 165*88d5ecf4SThomas Chou interrupts = <9>; 166*88d5ecf4SThomas Chou edge_type = <2>; 167*88d5ecf4SThomas Chou level_trigger = <0>; 168*88d5ecf4SThomas Chou resetvalue = <0>; 169*88d5ecf4SThomas Chou altr,gpio-bank-width = <4>; 170*88d5ecf4SThomas Chou #gpio-cells = <2>; 171*88d5ecf4SThomas Chou gpio-controller; 172*88d5ecf4SThomas Chou gpio-bank-name = "pb"; 173*88d5ecf4SThomas Chou }; 174e6e2c15dSThomas Chou }; 175e6e2c15dSThomas Chou 176e6e2c15dSThomas Chou cfi_flash_64m: flash@0x0 { 177e6e2c15dSThomas Chou compatible = "cfi-flash"; 178e6e2c15dSThomas Chou reg = <0x00000000 0x04000000>; 179e6e2c15dSThomas Chou bank-width = <2>; 180e6e2c15dSThomas Chou device-width = <1>; 181e6e2c15dSThomas Chou #address-cells = <1>; 182e6e2c15dSThomas Chou #size-cells = <1>; 183e6e2c15dSThomas Chou 184e6e2c15dSThomas Chou partition@800000 { 185e6e2c15dSThomas Chou reg = <0x00800000 0x01e00000>; 186e6e2c15dSThomas Chou label = "JFFS2 Filesystem"; 187e6e2c15dSThomas Chou }; 188e6e2c15dSThomas Chou }; 189e6e2c15dSThomas Chou }; 190e6e2c15dSThomas Chou 191e6e2c15dSThomas Chou chosen { 192e6e2c15dSThomas Chou bootargs = "debug console=ttyJ0,115200"; 193220e8021SThomas Chou stdout-path = &jtag_uart; 194e6e2c15dSThomas Chou }; 195e6e2c15dSThomas Chou}; 196