xref: /rk3399_rockchip-uboot/arch/nios2/dts/3c120_devboard.dts (revision 220e8021af96741bd7149ca9895e1f0c8a38d0bb)
1e6e2c15dSThomas Chou/*
2e6e2c15dSThomas Chou *  Copyright (C) 2013 Altera Corporation
3e6e2c15dSThomas Chou *
4e6e2c15dSThomas Chou * This file is generated by sopc2dts.
5e6e2c15dSThomas Chou *
6e6e2c15dSThomas Chou * SPDX-License-Identifier:	GPL-2.0+
7e6e2c15dSThomas Chou */
8e6e2c15dSThomas Chou
9e6e2c15dSThomas Chou/dts-v1/;
10e6e2c15dSThomas Chou
11e6e2c15dSThomas Chou/ {
12e6e2c15dSThomas Chou	model = "altr,qsys_ghrd_3c120";
13e6e2c15dSThomas Chou	compatible = "altr,qsys_ghrd_3c120";
14e6e2c15dSThomas Chou	#address-cells = <1>;
15e6e2c15dSThomas Chou	#size-cells = <1>;
16e6e2c15dSThomas Chou
17e6e2c15dSThomas Chou	cpus {
18e6e2c15dSThomas Chou		#address-cells = <1>;
19e6e2c15dSThomas Chou		#size-cells = <0>;
20e6e2c15dSThomas Chou
21e6e2c15dSThomas Chou		cpu: cpu@0x0 {
22e6e2c15dSThomas Chou			device_type = "cpu";
23e6e2c15dSThomas Chou			compatible = "altr,nios2-1.0";
24e6e2c15dSThomas Chou			reg = <0x00000000>;
25e6e2c15dSThomas Chou			interrupt-controller;
26e6e2c15dSThomas Chou			#interrupt-cells = <1>;
27e6e2c15dSThomas Chou			clock-frequency = <125000000>;
28e6e2c15dSThomas Chou			dcache-line-size = <32>;
29e6e2c15dSThomas Chou			icache-line-size = <32>;
30e6e2c15dSThomas Chou			dcache-size = <32768>;
31e6e2c15dSThomas Chou			icache-size = <32768>;
32e6e2c15dSThomas Chou			altr,implementation = "fast";
33e6e2c15dSThomas Chou			altr,pid-num-bits = <8>;
34e6e2c15dSThomas Chou			altr,tlb-num-ways = <16>;
35e6e2c15dSThomas Chou			altr,tlb-num-entries = <128>;
36e6e2c15dSThomas Chou			altr,tlb-ptr-sz = <7>;
37e6e2c15dSThomas Chou			altr,has-div = <1>;
38e6e2c15dSThomas Chou			altr,has-mul = <1>;
39e6e2c15dSThomas Chou			altr,reset-addr = <0xc2800000>;
40e6e2c15dSThomas Chou			altr,fast-tlb-miss-addr = <0xc7fff400>;
41e6e2c15dSThomas Chou			altr,exception-addr = <0xd0000020>;
42e6e2c15dSThomas Chou			altr,has-initda = <1>;
43e6e2c15dSThomas Chou			altr,has-mmu = <1>;
44e6e2c15dSThomas Chou		};
45e6e2c15dSThomas Chou	};
46e6e2c15dSThomas Chou
47e6e2c15dSThomas Chou	memory@0 {
48e6e2c15dSThomas Chou		device_type = "memory";
49e6e2c15dSThomas Chou		reg = <0x10000000 0x08000000>,
50e6e2c15dSThomas Chou			<0x07fff400 0x00000400>;
51e6e2c15dSThomas Chou	};
52e6e2c15dSThomas Chou
53e6e2c15dSThomas Chou	sopc@0 {
54e6e2c15dSThomas Chou		device_type = "soc";
55e6e2c15dSThomas Chou		ranges;
56e6e2c15dSThomas Chou		#address-cells = <1>;
57e6e2c15dSThomas Chou		#size-cells = <1>;
58e6e2c15dSThomas Chou		compatible = "altr,avalon", "simple-bus";
59e6e2c15dSThomas Chou		bus-frequency = <125000000>;
60e6e2c15dSThomas Chou
61e6e2c15dSThomas Chou		pb_cpu_to_io: bridge@0x8000000 {
62e6e2c15dSThomas Chou			compatible = "simple-bus";
63e6e2c15dSThomas Chou			reg = <0x08000000 0x00800000>;
64e6e2c15dSThomas Chou			#address-cells = <1>;
65e6e2c15dSThomas Chou			#size-cells = <1>;
66e6e2c15dSThomas Chou			ranges = <0x00002000 0x08002000 0x00002000>,
67e6e2c15dSThomas Chou				<0x00004000 0x08004000 0x00000400>,
68e6e2c15dSThomas Chou				<0x00004400 0x08004400 0x00000040>,
69e6e2c15dSThomas Chou				<0x00004800 0x08004800 0x00000040>,
70e6e2c15dSThomas Chou				<0x00004c80 0x08004c80 0x00000020>,
71e6e2c15dSThomas Chou				<0x00004d50 0x08004d50 0x00000008>,
72e6e2c15dSThomas Chou				<0x00008000 0x08008000 0x00000020>,
73e6e2c15dSThomas Chou				<0x00400000 0x08400000 0x00000020>;
74e6e2c15dSThomas Chou
75e6e2c15dSThomas Chou			timer_1ms: timer@0x400000 {
76e6e2c15dSThomas Chou				compatible = "altr,timer-1.0";
77e6e2c15dSThomas Chou				reg = <0x00400000 0x00000020>;
78e6e2c15dSThomas Chou				interrupt-parent = <&cpu>;
79e6e2c15dSThomas Chou				interrupts = <11>;
80e6e2c15dSThomas Chou				clock-frequency = <125000000>;
81e6e2c15dSThomas Chou			};
82e6e2c15dSThomas Chou
83e6e2c15dSThomas Chou			timer_0: timer@0x8000 {
84e6e2c15dSThomas Chou				compatible = "altr,timer-1.0";
85e6e2c15dSThomas Chou				reg = < 0x00008000 0x00000020 >;
86e6e2c15dSThomas Chou				interrupt-parent = < &cpu >;
87e6e2c15dSThomas Chou				interrupts = < 5 >;
88e6e2c15dSThomas Chou				clock-frequency = < 125000000 >;
89e6e2c15dSThomas Chou			};
90e6e2c15dSThomas Chou
91e6e2c15dSThomas Chou			jtag_uart: serial@0x4d50 {
92e6e2c15dSThomas Chou				compatible = "altr,juart-1.0";
93e6e2c15dSThomas Chou				reg = <0x00004d50 0x00000008>;
94e6e2c15dSThomas Chou				interrupt-parent = <&cpu>;
95e6e2c15dSThomas Chou				interrupts = <1>;
96e6e2c15dSThomas Chou			};
97e6e2c15dSThomas Chou
98e6e2c15dSThomas Chou			tse_mac: ethernet@0x4000 {
99e6e2c15dSThomas Chou				compatible = "altr,tse-1.0";
100e6e2c15dSThomas Chou				reg = <0x00004000 0x00000400>,
101e6e2c15dSThomas Chou					<0x00004400 0x00000040>,
102e6e2c15dSThomas Chou					<0x00004800 0x00000040>,
103e6e2c15dSThomas Chou					<0x00002000 0x00002000>;
104e6e2c15dSThomas Chou				reg-names = "control_port", "rx_csr", "tx_csr", "s1";
105e6e2c15dSThomas Chou				interrupt-parent = <&cpu>;
106e6e2c15dSThomas Chou				interrupts = <2 3>;
107e6e2c15dSThomas Chou				interrupt-names = "rx_irq", "tx_irq";
108e6e2c15dSThomas Chou				rx-fifo-depth = <8192>;
109e6e2c15dSThomas Chou				tx-fifo-depth = <8192>;
110e6e2c15dSThomas Chou				max-frame-size = <1518>;
111e6e2c15dSThomas Chou				local-mac-address = [ 00 00 00 00 00 00 ];
112e6e2c15dSThomas Chou				phy-mode = "rgmii-id";
113e6e2c15dSThomas Chou				phy-handle = <&phy0>;
114e6e2c15dSThomas Chou				tse_mac_mdio: mdio {
115e6e2c15dSThomas Chou					compatible = "altr,tse-mdio";
116e6e2c15dSThomas Chou					#address-cells = <1>;
117e6e2c15dSThomas Chou					#size-cells = <0>;
118e6e2c15dSThomas Chou					phy0: ethernet-phy@18 {
119e6e2c15dSThomas Chou						reg = <18>;
120e6e2c15dSThomas Chou						device_type = "ethernet-phy";
121e6e2c15dSThomas Chou					};
122e6e2c15dSThomas Chou				};
123e6e2c15dSThomas Chou			};
124e6e2c15dSThomas Chou
125e6e2c15dSThomas Chou			uart: serial@0x4c80 {
126e6e2c15dSThomas Chou				compatible = "altr,uart-1.0";
127e6e2c15dSThomas Chou				reg = <0x00004c80 0x00000020>;
128e6e2c15dSThomas Chou				interrupt-parent = <&cpu>;
129e6e2c15dSThomas Chou				interrupts = <10>;
130e6e2c15dSThomas Chou				current-speed = <115200>;
131e6e2c15dSThomas Chou				clock-frequency = <62500000>;
132e6e2c15dSThomas Chou			};
133e6e2c15dSThomas Chou		};
134e6e2c15dSThomas Chou
135e6e2c15dSThomas Chou		cfi_flash_64m: flash@0x0 {
136e6e2c15dSThomas Chou			compatible = "cfi-flash";
137e6e2c15dSThomas Chou			reg = <0x00000000 0x04000000>;
138e6e2c15dSThomas Chou			bank-width = <2>;
139e6e2c15dSThomas Chou			device-width = <1>;
140e6e2c15dSThomas Chou			#address-cells = <1>;
141e6e2c15dSThomas Chou			#size-cells = <1>;
142e6e2c15dSThomas Chou
143e6e2c15dSThomas Chou			partition@800000 {
144e6e2c15dSThomas Chou				reg = <0x00800000 0x01e00000>;
145e6e2c15dSThomas Chou				label = "JFFS2 Filesystem";
146e6e2c15dSThomas Chou			};
147e6e2c15dSThomas Chou		};
148e6e2c15dSThomas Chou	};
149e6e2c15dSThomas Chou
150e6e2c15dSThomas Chou	chosen {
151e6e2c15dSThomas Chou		bootargs = "debug console=ttyJ0,115200";
152*220e8021SThomas Chou		stdout-path = &jtag_uart;
153e6e2c15dSThomas Chou	};
154e6e2c15dSThomas Chou};
155