1819833afSPeter Tyser /* 2819833afSPeter Tyser * m520x.h -- Definitions for Freescale Coldfire 520x 3819833afSPeter Tyser * 4819833afSPeter Tyser * Copyright (C) 2004-2009 Freescale Semiconductor, Inc. 5819833afSPeter Tyser * TsiChung Liew (Tsi-Chung.Liew@freescale.com) 6819833afSPeter Tyser * 7*1a459660SWolfgang Denk * SPDX-License-Identifier: GPL-2.0+ 8819833afSPeter Tyser */ 9819833afSPeter Tyser 10819833afSPeter Tyser #ifndef __M520X__ 11819833afSPeter Tyser #define __M520X__ 12819833afSPeter Tyser 13819833afSPeter Tyser /* *** System Control Module (SCM) *** */ 14819833afSPeter Tyser #define SCM_MPR_MPROT0(x) (((x) & 0x0F) << 28) 15819833afSPeter Tyser #define SCM_MPR_MPROT1(x) (((x) & 0x0F) << 24) 16819833afSPeter Tyser #define SCM_MPR_MPROT2(x) (((x) & 0x0F) << 20) 17819833afSPeter Tyser #define MPROT_MTR 4 18819833afSPeter Tyser #define MPROT_MTW 2 19819833afSPeter Tyser #define MPROT_MPL 1 20819833afSPeter Tyser 21819833afSPeter Tyser #define SCM_PACRA_PACR0(x) (((x) & 0x0F) << 28) 22819833afSPeter Tyser #define SCM_PACRA_PACR1(x) (((x) & 0x0F) << 24) 23819833afSPeter Tyser #define SCM_PACRA_PACR2(x) (((x) & 0x0F) << 20) 24819833afSPeter Tyser 25819833afSPeter Tyser #define SCM_PACRB_PACR12(x) (((x) & 0x0F) << 12) 26819833afSPeter Tyser 27819833afSPeter Tyser #define SCM_PACRC_PACR16(x) (((x) & 0x0F) << 28) 28819833afSPeter Tyser #define SCM_PACRC_PACR17(x) (((x) & 0x0F) << 24) 29819833afSPeter Tyser #define SCM_PACRC_PACR18(x) (((x) & 0x0F) << 20) 30819833afSPeter Tyser #define SCM_PACRC_PACR21(x) (((x) & 0x0F) << 8) 31819833afSPeter Tyser #define SCM_PACRC_PACR22(x) (((x) & 0x0F) << 4) 32819833afSPeter Tyser #define SCM_PACRC_PACR23(x) ((x) & 0x0F) 33819833afSPeter Tyser 34819833afSPeter Tyser #define SCM_PACRD_PACR24(x) (((x) & 0x0F) << 28) 35819833afSPeter Tyser #define SCM_PACRD_PACR25(x) (((x) & 0x0F) << 24) 36819833afSPeter Tyser #define SCM_PACRD_PACR26(x) (((x) & 0x0F) << 20) 37819833afSPeter Tyser #define SCM_PACRD_PACR28(x) (((x) & 0x0F) << 12) 38819833afSPeter Tyser #define SCM_PACRD_PACR29(x) (((x) & 0x0F) << 8) 39819833afSPeter Tyser #define SCM_PACRD_PACR30(x) (((x) & 0x0F) << 4) 40819833afSPeter Tyser #define SCM_PACRD_PACR31(x) ((x) & 0x0F) 41819833afSPeter Tyser 42819833afSPeter Tyser #define SCM_PACRE_PACR32(x) (((x) & 0x0F) << 28) 43819833afSPeter Tyser #define SCM_PACRE_PACR33(x) (((x) & 0x0F) << 24) 44819833afSPeter Tyser #define SCM_PACRE_PACR34(x) (((x) & 0x0F) << 20) 45819833afSPeter Tyser #define SCM_PACRE_PACR35(x) (((x) & 0x0F) << 16) 46819833afSPeter Tyser #define SCM_PACRE_PACR36(x) (((x) & 0x0F) << 12) 47819833afSPeter Tyser 48819833afSPeter Tyser #define SCM_PACRF_PACR40(x) (((x) & 0x0F) << 28) 49819833afSPeter Tyser #define SCM_PACRF_PACR41(x) (((x) & 0x0F) << 24) 50819833afSPeter Tyser #define SCM_PACRF_PACR42(x) (((x) & 0x0F) << 20) 51819833afSPeter Tyser 52819833afSPeter Tyser #define PACR_SP 4 53819833afSPeter Tyser #define PACR_WP 2 54819833afSPeter Tyser #define PACR_TP 1 55819833afSPeter Tyser 56819833afSPeter Tyser #define SCM_BMT_BME (0x00000008) 57819833afSPeter Tyser #define SCM_BMT_BMT(x) ((x) & 0x07) 58819833afSPeter Tyser #define SCM_BMT_BMT1024 (0x0000) 59819833afSPeter Tyser #define SCM_BMT_BMT512 (0x0001) 60819833afSPeter Tyser #define SCM_BMT_BMT256 (0x0002) 61819833afSPeter Tyser #define SCM_BMT_BMT128 (0x0003) 62819833afSPeter Tyser #define SCM_BMT_BMT64 (0x0004) 63819833afSPeter Tyser #define SCM_BMT_BMT32 (0x0005) 64819833afSPeter Tyser #define SCM_BMT_BMT16 (0x0006) 65819833afSPeter Tyser #define SCM_BMT_BMT8 (0x0007) 66819833afSPeter Tyser 67819833afSPeter Tyser #define SCM_CWCR_RO (0x8000) 68819833afSPeter Tyser #define SCM_CWCR_CWR_WH (0x0100) 69819833afSPeter Tyser #define SCM_CWCR_CWE (0x0080) 70819833afSPeter Tyser #define SCM_CWRI_WINDOW (0x0060) 71819833afSPeter Tyser #define SCM_CWRI_RESET (0x0040) 72819833afSPeter Tyser #define SCM_CWRI_INT_RESET (0x0020) 73819833afSPeter Tyser #define SCM_CWRI_INT (0x0000) 74819833afSPeter Tyser #define SCM_CWCR_CWT(x) (((x) & 0x001F)) 75819833afSPeter Tyser 76819833afSPeter Tyser #define SCM_ISR_CFEI (0x02) 77819833afSPeter Tyser #define SCM_ISR_CWIC (0x01) 78819833afSPeter Tyser 79819833afSPeter Tyser #define SCM_CFIER_ECFEI (0x01) 80819833afSPeter Tyser 81819833afSPeter Tyser #define SCM_CFLOC_LOC (0x80) 82819833afSPeter Tyser 83819833afSPeter Tyser #define SCM_CFATR_WRITE (0x80) 84819833afSPeter Tyser #define SCM_CFATR_SZ32 (0x20) 85819833afSPeter Tyser #define SCM_CFATR_SZ16 (0x10) 86819833afSPeter Tyser #define SCM_CFATR_SZ08 (0x00) 87819833afSPeter Tyser #define SCM_CFATR_CACHE (0x08) 88819833afSPeter Tyser #define SCM_CFATR_MODE (0x02) 89819833afSPeter Tyser #define SCM_CFATR_TYPE (0x01) 90819833afSPeter Tyser 91819833afSPeter Tyser /* *** Interrupt Controller (INTC) *** */ 92819833afSPeter Tyser #define INT0_LO_RSVD0 (0) 93819833afSPeter Tyser #define INT0_LO_EPORT_F1 (1) 94819833afSPeter Tyser #define INT0_LO_EPORT_F4 (2) 95819833afSPeter Tyser #define INT0_LO_EPORT_F7 (3) 96819833afSPeter Tyser #define INT1_LO_PIT0 (4) 97819833afSPeter Tyser #define INT1_LO_PIT1 (5) 98819833afSPeter Tyser /* 6 - 7 rsvd */ 99819833afSPeter Tyser #define INT0_LO_EDMA_00 (8) 100819833afSPeter Tyser #define INT0_LO_EDMA_01 (9) 101819833afSPeter Tyser #define INT0_LO_EDMA_02 (10) 102819833afSPeter Tyser #define INT0_LO_EDMA_03 (11) 103819833afSPeter Tyser #define INT0_LO_EDMA_04 (12) 104819833afSPeter Tyser #define INT0_LO_EDMA_05 (13) 105819833afSPeter Tyser #define INT0_LO_EDMA_06 (14) 106819833afSPeter Tyser #define INT0_LO_EDMA_07 (15) 107819833afSPeter Tyser #define INT0_LO_EDMA_08 (16) 108819833afSPeter Tyser #define INT0_LO_EDMA_09 (17) 109819833afSPeter Tyser #define INT0_LO_EDMA_10 (18) 110819833afSPeter Tyser #define INT0_LO_EDMA_11 (19) 111819833afSPeter Tyser #define INT0_LO_EDMA_12 (20) 112819833afSPeter Tyser #define INT0_LO_EDMA_13 (21) 113819833afSPeter Tyser #define INT0_LO_EDMA_14 (22) 114819833afSPeter Tyser #define INT0_LO_EDMA_15 (23) 115819833afSPeter Tyser #define INT0_LO_EDMA_ERR (24) 116819833afSPeter Tyser #define INT0_LO_SCM_CWIC (25) 117819833afSPeter Tyser #define INT0_LO_UART0 (26) 118819833afSPeter Tyser #define INT0_LO_UART1 (27) 119819833afSPeter Tyser #define INT0_LO_UART2 (28) 120819833afSPeter Tyser /* 29 rsvd */ 121819833afSPeter Tyser #define INT0_LO_I2C (30) 122819833afSPeter Tyser #define INT0_LO_QSPI (31) 123819833afSPeter Tyser 124819833afSPeter Tyser #define INT0_HI_DTMR0 (32) 125819833afSPeter Tyser #define INT0_HI_DTMR1 (33) 126819833afSPeter Tyser #define INT0_HI_DTMR2 (34) 127819833afSPeter Tyser #define INT0_HI_DTMR3 (35) 128819833afSPeter Tyser #define INT0_HI_FEC0_TXF (36) 129819833afSPeter Tyser #define INT0_HI_FEC0_TXB (37) 130819833afSPeter Tyser #define INT0_HI_FEC0_UN (38) 131819833afSPeter Tyser #define INT0_HI_FEC0_RL (39) 132819833afSPeter Tyser #define INT0_HI_FEC0_RXF (40) 133819833afSPeter Tyser #define INT0_HI_FEC0_RXB (41) 134819833afSPeter Tyser #define INT0_HI_FEC0_MII (42) 135819833afSPeter Tyser #define INT0_HI_FEC0_LC (43) 136819833afSPeter Tyser #define INT0_HI_FEC0_HBERR (44) 137819833afSPeter Tyser #define INT0_HI_FEC0_GRA (45) 138819833afSPeter Tyser #define INT0_HI_FEC0_EBERR (46) 139819833afSPeter Tyser #define INT0_HI_FEC0_BABT (47) 140819833afSPeter Tyser #define INT0_HI_FEC0_BABR (48) 141819833afSPeter Tyser /* 49 - 61 rsvd */ 142819833afSPeter Tyser #define INT0_HI_SCMISR_CFEI (62) 143819833afSPeter Tyser 144819833afSPeter Tyser /* *** Reset Controller Module (RCM) *** */ 145819833afSPeter Tyser #define RCM_RCR_SOFTRST (0x80) 146819833afSPeter Tyser #define RCM_RCR_FRCRSTOUT (0x40) 147819833afSPeter Tyser 148819833afSPeter Tyser #define RCM_RSR_SOFT (0x20) 149819833afSPeter Tyser #define RCM_RSR_WDOG (0x10) 150819833afSPeter Tyser #define RCM_RSR_POR (0x08) 151819833afSPeter Tyser #define RCM_RSR_EXT (0x04) 152819833afSPeter Tyser #define RCM_RSR_WDR_CORE (0x02) 153819833afSPeter Tyser #define RCM_RSR_LOL (0x01) 154819833afSPeter Tyser 155819833afSPeter Tyser /* *** Chip Configuration Module (CCM) *** */ 156819833afSPeter Tyser #define CCM_CCR_CSC (0x0200) 157819833afSPeter Tyser #define CCM_CCR_OSCFREQ (0x0080) 158819833afSPeter Tyser #define CCM_CCR_LIMP (0x0040) 159819833afSPeter Tyser #define CCM_CCR_LOAD (0x0020) 160819833afSPeter Tyser #define CCM_CCR_BOOTPS(x) (((x) & 0x0003) << 3) 161819833afSPeter Tyser #define CCM_CCR_OSC_MODE (0x0004) 162819833afSPeter Tyser #define CCM_CCR_PLL_MODE (0x0002) 163819833afSPeter Tyser #define CCM_CCR_RESERVED (0x0001) 164819833afSPeter Tyser 165819833afSPeter Tyser #define CCM_CIR_PIN(x) (((x) & 0xFFC0) >> 6) 166819833afSPeter Tyser #define CCM_CIR_PRN(x) ((x) & 0x003F) 167819833afSPeter Tyser 168819833afSPeter Tyser /* *** General Purpose I/O (GPIO) *** */ 169819833afSPeter Tyser #define GPIO_PDR_BUSCTL(x) ((x) & 0x0F) 170819833afSPeter Tyser #define GPIO_PDR_BE(x) ((x) & 0x0F) 171819833afSPeter Tyser #define GPIO_PDR_CS(x) (((x) & 0x07) << 1) 172819833afSPeter Tyser #define GPIO_PDR_FECI2C(x) ((x) & 0x0F) 173819833afSPeter Tyser #define GPIO_PDR_QSPI(x) ((x) & 0x0F) 174819833afSPeter Tyser #define GPIO_PDR_TIMER(x) ((x) & 0x0F) 175819833afSPeter Tyser #define GPIO_PDR_UART(x) ((x) & 0xFF) 176819833afSPeter Tyser #define GPIO_PDR_FECH(x) ((x) & 0xFF) 177819833afSPeter Tyser #define GPIO_PDR_FECL(x) ((x) & 0xFF) 178819833afSPeter Tyser 179819833afSPeter Tyser #define GPIO_PAR_FBCTL_OE (0x10) 180819833afSPeter Tyser #define GPIO_PAR_FBCTL_TA (0x08) 181819833afSPeter Tyser #define GPIO_PAR_FBCTL_RWB (0x04) 182819833afSPeter Tyser #define GPIO_PAR_FBCTL_TS_UNMASK (0xFC) 183819833afSPeter Tyser #define GPIO_PAR_FBCTL_TS_TS (0x03) 184819833afSPeter Tyser #define GPIO_PAR_FBCTL_TS_DMA (0x02) 185819833afSPeter Tyser 186819833afSPeter Tyser #define GPIO_PAR_BE3 (0x08) 187819833afSPeter Tyser #define GPIO_PAR_BE2 (0x04) 188819833afSPeter Tyser #define GPIO_PAR_BE1 (0x02) 189819833afSPeter Tyser #define GPIO_PAR_BE0 (0x01) 190819833afSPeter Tyser 191819833afSPeter Tyser #define GPIO_PAR_CS3 (0x08) 192819833afSPeter Tyser #define GPIO_PAR_CS2 (0x04) 193819833afSPeter Tyser #define GPIO_PAR_CS1_UNMASK (0xFC) 194819833afSPeter Tyser #define GPIO_PAR_CS1_CS1 (0x03) 195819833afSPeter Tyser #define GPIO_PAR_CS1_SDCS1 (0x02) 196819833afSPeter Tyser 197819833afSPeter Tyser #define GPIO_PAR_FECI2C_RMII_UNMASK (0x0F) 198819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDC_UNMASK (0x3F) 199819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDC_MDC (0xC0) 200819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDC_SCL (0x80) 201819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDC_U2TXD (0x40) 202819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDIO_UNMASK (0xCF) 203819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDIO_MDIO (0x30) 204819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDIO_SDA (0x20) 205819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDIO_U2RXD (0x10) 206819833afSPeter Tyser #define GPIO_PAR_FECI2C_I2C_UNMASK (0xF0) 207819833afSPeter Tyser #define GPIO_PAR_FECI2C_SCL_UNMASK (0xF3) 208819833afSPeter Tyser #define GPIO_PAR_FECI2C_SCL_SCL (0x0C) 209819833afSPeter Tyser #define GPIO_PAR_FECI2C_SCL_U2RXD (0x04) 210819833afSPeter Tyser #define GPIO_PAR_FECI2C_SDA_UNMASK (0xFC) 211819833afSPeter Tyser #define GPIO_PAR_FECI2C_SDA_SDA (0x03) 212819833afSPeter Tyser #define GPIO_PAR_FECI2C_SDA_U2TXD (0x01) 213819833afSPeter Tyser 214819833afSPeter Tyser #define GPIO_PAR_QSPI_PCS2_UNMASK (0x3F) 215819833afSPeter Tyser #define GPIO_PAR_QSPI_PCS2_PCS2 (0xC0) 216819833afSPeter Tyser #define GPIO_PAR_QSPI_PCS2_DACK0 (0x80) 217819833afSPeter Tyser #define GPIO_PAR_QSPI_PCS2_U2RTS (0x40) 218819833afSPeter Tyser #define GPIO_PAR_QSPI_DIN_UNMASK (0xCF) 219819833afSPeter Tyser #define GPIO_PAR_QSPI_DIN_DIN (0x30) 220819833afSPeter Tyser #define GPIO_PAR_QSPI_DIN_DREQ0 (0x20) 221819833afSPeter Tyser #define GPIO_PAR_QSPI_DIN_U2CTS (0x10) 222819833afSPeter Tyser #define GPIO_PAR_QSPI_DOUT_UNMASK (0xF3) 223819833afSPeter Tyser #define GPIO_PAR_QSPI_DOUT_DOUT (0x0C) 224819833afSPeter Tyser #define GPIO_PAR_QSPI_DOUT_SDA (0x08) 225819833afSPeter Tyser #define GPIO_PAR_QSPI_SCK_UNMASK (0xFC) 226819833afSPeter Tyser #define GPIO_PAR_QSPI_SCK_SCK (0x03) 227819833afSPeter Tyser #define GPIO_PAR_QSPI_SCK_SCL (0x02) 228819833afSPeter Tyser 229819833afSPeter Tyser #define GPIO_PAR_TMR_TIN3(x) (((x) & 0x03) << 6) 230819833afSPeter Tyser #define GPIO_PAR_TMR_TIN2(x) (((x) & 0x03) << 4) 231819833afSPeter Tyser #define GPIO_PAR_TMR_TIN1(x) (((x) & 0x03) << 2) 232819833afSPeter Tyser #define GPIO_PAR_TMR_TIN0(x) ((x) & 0x03) 233819833afSPeter Tyser #define GPIO_PAR_TMR_TIN3_UNMASK (0x3F) 234819833afSPeter Tyser #define GPIO_PAR_TMR_TIN3_TIN3 (0xC0) 235819833afSPeter Tyser #define GPIO_PAR_TMR_TIN3_TOUT3 (0x80) 236819833afSPeter Tyser #define GPIO_PAR_TMR_TIN3_U2CTS (0x40) 237819833afSPeter Tyser #define GPIO_PAR_TMR_TIN2_UNMASK (0xCF) 238819833afSPeter Tyser #define GPIO_PAR_TMR_TIN2_TIN2 (0x30) 239819833afSPeter Tyser #define GPIO_PAR_TMR_TIN2_TOUT2 (0x20) 240819833afSPeter Tyser #define GPIO_PAR_TMR_TIN2_U2RTS (0x10) 241819833afSPeter Tyser #define GPIO_PAR_TMR_TIN1_UNMASK (0xF3) 242819833afSPeter Tyser #define GPIO_PAR_TMR_TIN1_TIN1 (0x0C) 243819833afSPeter Tyser #define GPIO_PAR_TMR_TIN1_TOUT1 (0x08) 244819833afSPeter Tyser #define GPIO_PAR_TMR_TIN1_U2RXD (0x04) 245819833afSPeter Tyser #define GPIO_PAR_TMR_TIN0_UNMASK (0xFC) 246819833afSPeter Tyser #define GPIO_PAR_TMR_TIN0_TIN0 (0x03) 247819833afSPeter Tyser #define GPIO_PAR_TMR_TIN0_TOUT0 (0x02) 248819833afSPeter Tyser #define GPIO_PAR_TMR_TIN0_U2TXD (0x01) 249819833afSPeter Tyser 250819833afSPeter Tyser #define GPIO_PAR_UART1_UNMASK (0xF03F) 251819833afSPeter Tyser #define GPIO_PAR_UART0_UNMASK (0xFFC0) 252819833afSPeter Tyser #define GPIO_PAR_UART_U1CTS_UNMASK (0xF3FF) 253819833afSPeter Tyser #define GPIO_PAR_UART_U1CTS_U1CTS (0x0C00) 254819833afSPeter Tyser #define GPIO_PAR_UART_U1CTS_TIN1 (0x0800) 255819833afSPeter Tyser #define GPIO_PAR_UART_U1CTS_PCS1 (0x0400) 256819833afSPeter Tyser #define GPIO_PAR_UART_U1RTS_UNMASK (0xFCFF) 257819833afSPeter Tyser #define GPIO_PAR_UART_U1RTS_U1RTS (0x0300) 258819833afSPeter Tyser #define GPIO_PAR_UART_U1RTS_TOUT1 (0x0200) 259819833afSPeter Tyser #define GPIO_PAR_UART_U1RTS_PCS1 (0x0100) 260819833afSPeter Tyser #define GPIO_PAR_UART_U1TXD (0x0080) 261819833afSPeter Tyser #define GPIO_PAR_UART_U1RXD (0x0040) 262819833afSPeter Tyser #define GPIO_PAR_UART_U0CTS_UNMASK (0xFFCF) 263819833afSPeter Tyser #define GPIO_PAR_UART_U0CTS_U0CTS (0x0030) 264819833afSPeter Tyser #define GPIO_PAR_UART_U0CTS_TIN0 (0x0020) 265819833afSPeter Tyser #define GPIO_PAR_UART_U0CTS_PCS0 (0x0010) 266819833afSPeter Tyser #define GPIO_PAR_UART_U0RTS_UNMASK (0xFFF3) 267819833afSPeter Tyser #define GPIO_PAR_UART_U0RTS_U0RTS (0x000C) 268819833afSPeter Tyser #define GPIO_PAR_UART_U0RTS_TOUT0 (0x0008) 269819833afSPeter Tyser #define GPIO_PAR_UART_U0RTS_PCS0 (0x0004) 270819833afSPeter Tyser #define GPIO_PAR_UART_U0TXD (0x0002) 271819833afSPeter Tyser #define GPIO_PAR_UART_U0RXD (0x0001) 272819833afSPeter Tyser 273819833afSPeter Tyser #define GPIO_PAR_FEC_7W_UNMASK (0xF3) 274819833afSPeter Tyser #define GPIO_PAR_FEC_7W_FEC (0x0C) 275819833afSPeter Tyser #define GPIO_PAR_FEC_7W_U1RTS (0x04) 276819833afSPeter Tyser #define GPIO_PAR_FEC_MII_UNMASK (0xFC) 277819833afSPeter Tyser #define GPIO_PAR_FEC_MII_FEC (0x03) 278819833afSPeter Tyser #define GPIO_PAR_FEC_MII_UnCTS (0x01) 279819833afSPeter Tyser 280819833afSPeter Tyser #define GPIO_PAR_IRQ_IRQ4 (0x01) 281819833afSPeter Tyser 282819833afSPeter Tyser #define GPIO_MSCR_FB_FBCLK(x) (((x) & 0x03) << 6) 283819833afSPeter Tyser #define GPIO_MSCR_FB_DUP(x) (((x) & 0x03) << 4) 284819833afSPeter Tyser #define GPIO_MSCR_FB_DLO(x) (((x) & 0x03) << 2) 285819833afSPeter Tyser #define GPIO_MSCR_FB_ADRCTL(x) ((x) & 0x03) 286819833afSPeter Tyser #define GPIO_MSCR_FB_FBCLK_UNMASK (0x3F) 287819833afSPeter Tyser #define GPIO_MSCR_FB_DUP_UNMASK (0xCF) 288819833afSPeter Tyser #define GPIO_MSCR_FB_DLO_UNMASK (0xF3) 289819833afSPeter Tyser #define GPIO_MSCR_FB_ADRCTL_UNMASK (0xFC) 290819833afSPeter Tyser 291819833afSPeter Tyser #define GPIO_MSCR_SDR_SDCLKB(x) (((x) & 0x03) << 4) 292819833afSPeter Tyser #define GPIO_MSCR_SDR_SDCLK(x) (((x) & 0x03) << 2) 293819833afSPeter Tyser #define GPIO_MSCR_SDR_SDRAM(x) ((x) & 0x03) 294819833afSPeter Tyser #define GPIO_MSCR_SDR_SDCLKB_UNMASK (0xCF) 295819833afSPeter Tyser #define GPIO_MSCR_SDR_SDCLK_UNMASK (0xF3) 296819833afSPeter Tyser #define GPIO_MSCR_SDR_SDRAM_UNMASK (0xFC) 297819833afSPeter Tyser 298819833afSPeter Tyser #define MSCR_25VDDR (0x03) 299819833afSPeter Tyser #define MSCR_18VDDR_FULL (0x02) 300819833afSPeter Tyser #define MSCR_OPENDRAIN (0x01) 301819833afSPeter Tyser #define MSCR_18VDDR_HALF (0x00) 302819833afSPeter Tyser 303819833afSPeter Tyser #define GPIO_DSCR_I2C(x) ((x) & 0x03) 304819833afSPeter Tyser #define GPIO_DSCR_I2C_UNMASK (0xFC) 305819833afSPeter Tyser 306819833afSPeter Tyser #define GPIO_DSCR_MISC_DBG(x) (((x) & 0x03) << 4) 307819833afSPeter Tyser #define GPIO_DSCR_MISC_DBG_UNMASK (0xCF) 308819833afSPeter Tyser #define GPIO_DSCR_MISC_RSTOUT(x) (((x) & 0x03) << 2) 309819833afSPeter Tyser #define GPIO_DSCR_MISC_RSTOUT_UNMASK (0xF3) 310819833afSPeter Tyser #define GPIO_DSCR_MISC_TIMER(x) ((x) & 0x03) 311819833afSPeter Tyser #define GPIO_DSCR_MISC_TIMER_UNMASK (0xFC) 312819833afSPeter Tyser 313819833afSPeter Tyser #define GPIO_DSCR_FEC(x) ((x) & 0x03) 314819833afSPeter Tyser #define GPIO_DSCR_FEC_UNMASK (0xFC) 315819833afSPeter Tyser 316819833afSPeter Tyser #define GPIO_DSCR_UART_UART1(x) (((x) & 0x03) << 4) 317819833afSPeter Tyser #define GPIO_DSCR_UART_UART1_UNMASK (0xCF) 318819833afSPeter Tyser #define GPIO_DSCR_UART_UART0(x) (((x) & 0x03) << 2) 319819833afSPeter Tyser #define GPIO_DSCR_UART_UART0_UNMASK (0xF3) 320819833afSPeter Tyser #define GPIO_DSCR_UART_IRQ(x) ((x) & 0x03) 321819833afSPeter Tyser #define GPIO_DSCR_UART_IRQ_UNMASK (0xFC) 322819833afSPeter Tyser 323819833afSPeter Tyser #define GPIO_DSCR_QSPI(x) ((x) & 0x03) 324819833afSPeter Tyser #define GPIO_DSCR_QSPI_UNMASK (0xFC) 325819833afSPeter Tyser 326819833afSPeter Tyser #define DSCR_50PF (0x03) 327819833afSPeter Tyser #define DSCR_30PF (0x02) 328819833afSPeter Tyser #define DSCR_20PF (0x01) 329819833afSPeter Tyser #define DSCR_10PF (0x00) 330819833afSPeter Tyser 331819833afSPeter Tyser /* *** Phase Locked Loop (PLL) *** */ 332819833afSPeter Tyser #define PLL_PODR_CPUDIV(x) (((x) & 0x0F) << 4) 333819833afSPeter Tyser #define PLL_PODR_CPUDIV_UNMASK (0x0F) 334819833afSPeter Tyser #define PLL_PODR_BUSDIV(x) ((x) & 0x0F) 335819833afSPeter Tyser #define PLL_PODR_BUSDIV_UNMASK (0xF0) 336819833afSPeter Tyser 337819833afSPeter Tyser #define PLL_PCR_DITHEN (0x80) 338819833afSPeter Tyser #define PLL_PCR_DITHDEV(x) ((x) & 0x07) 339819833afSPeter Tyser #define PLL_PCR_DITHDEV_UNMASK (0xF8) 340819833afSPeter Tyser 341819833afSPeter Tyser #endif /* __M520X__ */ 342