1819833afSPeter Tyser /* 2819833afSPeter Tyser * MCF5274/5 Internal Memory Map 3819833afSPeter Tyser * 4819833afSPeter Tyser * Copyright (c) 2005 Arthur Shipkowski <art@videon-central.com> 5819833afSPeter Tyser * Based on work Copyright (c) 2003 Josef Baumgartner 6819833afSPeter Tyser * <josef.baumgartner@telex.de> 7819833afSPeter Tyser * 8*1a459660SWolfgang Denk * SPDX-License-Identifier: GPL-2.0+ 9819833afSPeter Tyser */ 10819833afSPeter Tyser 11819833afSPeter Tyser #ifndef __IMMAP_5275__ 12819833afSPeter Tyser #define __IMMAP_5275__ 13819833afSPeter Tyser 14819833afSPeter Tyser #define MMAP_SCM (CONFIG_SYS_MBAR + 0x00000000) 15819833afSPeter Tyser #define MMAP_SDRAM (CONFIG_SYS_MBAR + 0x00000040) 16819833afSPeter Tyser #define MMAP_FBCS (CONFIG_SYS_MBAR + 0x00000080) 17819833afSPeter Tyser #define MMAP_DMA0 (CONFIG_SYS_MBAR + 0x00000100) 18819833afSPeter Tyser #define MMAP_DMA1 (CONFIG_SYS_MBAR + 0x00000110) 19819833afSPeter Tyser #define MMAP_DMA2 (CONFIG_SYS_MBAR + 0x00000120) 20819833afSPeter Tyser #define MMAP_DMA3 (CONFIG_SYS_MBAR + 0x00000130) 21819833afSPeter Tyser #define MMAP_UART0 (CONFIG_SYS_MBAR + 0x00000200) 22819833afSPeter Tyser #define MMAP_UART1 (CONFIG_SYS_MBAR + 0x00000240) 23819833afSPeter Tyser #define MMAP_UART2 (CONFIG_SYS_MBAR + 0x00000280) 24819833afSPeter Tyser #define MMAP_I2C (CONFIG_SYS_MBAR + 0x00000300) 25819833afSPeter Tyser #define MMAP_QSPI (CONFIG_SYS_MBAR + 0x00000340) 26819833afSPeter Tyser #define MMAP_DTMR0 (CONFIG_SYS_MBAR + 0x00000400) 27819833afSPeter Tyser #define MMAP_DTMR1 (CONFIG_SYS_MBAR + 0x00000440) 28819833afSPeter Tyser #define MMAP_DTMR2 (CONFIG_SYS_MBAR + 0x00000480) 29819833afSPeter Tyser #define MMAP_DTMR3 (CONFIG_SYS_MBAR + 0x000004C0) 30819833afSPeter Tyser #define MMAP_INTC0 (CONFIG_SYS_MBAR + 0x00000C00) 31819833afSPeter Tyser #define MMAP_INTC1 (CONFIG_SYS_MBAR + 0x00000D00) 32819833afSPeter Tyser #define MMAP_INTCACK (CONFIG_SYS_MBAR + 0x00000F00) 33819833afSPeter Tyser #define MMAP_FEC0 (CONFIG_SYS_MBAR + 0x00001000) 34819833afSPeter Tyser #define MMAP_FEC0FIFO (CONFIG_SYS_MBAR + 0x00001400) 35819833afSPeter Tyser #define MMAP_FEC1 (CONFIG_SYS_MBAR + 0x00001800) 36819833afSPeter Tyser #define MMAP_FEC1FIFO (CONFIG_SYS_MBAR + 0x00001C00) 37819833afSPeter Tyser #define MMAP_GPIO (CONFIG_SYS_MBAR + 0x00100000) 38819833afSPeter Tyser #define MMAP_RCM (CONFIG_SYS_MBAR + 0x00110000) 39819833afSPeter Tyser #define MMAP_CCM (CONFIG_SYS_MBAR + 0x00110004) 40819833afSPeter Tyser #define MMAP_PLL (CONFIG_SYS_MBAR + 0x00120000) 41819833afSPeter Tyser #define MMAP_EPORT (CONFIG_SYS_MBAR + 0x00130000) 42819833afSPeter Tyser #define MMAP_WDOG (CONFIG_SYS_MBAR + 0x00140000) 43819833afSPeter Tyser #define MMAP_PIT0 (CONFIG_SYS_MBAR + 0x00150000) 44819833afSPeter Tyser #define MMAP_PIT1 (CONFIG_SYS_MBAR + 0x00160000) 45819833afSPeter Tyser #define MMAP_PIT2 (CONFIG_SYS_MBAR + 0x00170000) 46819833afSPeter Tyser #define MMAP_PIT3 (CONFIG_SYS_MBAR + 0x00180000) 47819833afSPeter Tyser #define MMAP_MDHA (CONFIG_SYS_MBAR + 0x00190000) 48819833afSPeter Tyser #define MMAP_RNG (CONFIG_SYS_MBAR + 0x001A0000) 49819833afSPeter Tyser #define MMAP_SKHA (CONFIG_SYS_MBAR + 0x001B0000) 50819833afSPeter Tyser #define MMAP_USB (CONFIG_SYS_MBAR + 0x001C0000) 51819833afSPeter Tyser #define MMAP_PWM0 (CONFIG_SYS_MBAR + 0x001D0000) 52819833afSPeter Tyser 53819833afSPeter Tyser #include <asm/coldfire/eport.h> 54819833afSPeter Tyser #include <asm/coldfire/flexbus.h> 55819833afSPeter Tyser #include <asm/coldfire/intctrl.h> 56819833afSPeter Tyser #include <asm/coldfire/mdha.h> 57819833afSPeter Tyser #include <asm/coldfire/pwm.h> 58819833afSPeter Tyser #include <asm/coldfire/qspi.h> 59819833afSPeter Tyser #include <asm/coldfire/rng.h> 60819833afSPeter Tyser #include <asm/coldfire/skha.h> 61819833afSPeter Tyser 62819833afSPeter Tyser /* System configuration registers 63819833afSPeter Tyser */ 64819833afSPeter Tyser typedef struct sys_ctrl { 65819833afSPeter Tyser u32 ipsbar; 66819833afSPeter Tyser u32 res1; 67819833afSPeter Tyser u32 rambar; 68819833afSPeter Tyser u32 res2; 69819833afSPeter Tyser u8 crsr; 70819833afSPeter Tyser u8 cwcr; 71819833afSPeter Tyser u8 lpicr; 72819833afSPeter Tyser u8 cwsr; 73819833afSPeter Tyser u8 res3[8]; 74819833afSPeter Tyser u32 mpark; 75819833afSPeter Tyser u8 mpr; 76819833afSPeter Tyser u8 res4[3]; 77819833afSPeter Tyser u8 pacr0; 78819833afSPeter Tyser u8 pacr1; 79819833afSPeter Tyser u8 pacr2; 80819833afSPeter Tyser u8 pacr3; 81819833afSPeter Tyser u8 pacr4; 82819833afSPeter Tyser u8 res5; 83819833afSPeter Tyser u8 pacr5; 84819833afSPeter Tyser u8 pacr6; 85819833afSPeter Tyser u8 pacr7; 86819833afSPeter Tyser u8 res6; 87819833afSPeter Tyser u8 pacr8; 88819833afSPeter Tyser u8 res7; 89819833afSPeter Tyser u8 gpacr; 90819833afSPeter Tyser u8 res8[3]; 91819833afSPeter Tyser } sysctrl_t; 92819833afSPeter Tyser /* SDRAM controller registers, offset: 0x040 93819833afSPeter Tyser */ 94819833afSPeter Tyser typedef struct sdram_ctrl { 95819833afSPeter Tyser u32 sdmr; 96819833afSPeter Tyser u32 sdcr; 97819833afSPeter Tyser u32 sdcfg1; 98819833afSPeter Tyser u32 sdcfg2; 99819833afSPeter Tyser u32 sdbar0; 100819833afSPeter Tyser u32 sdbmr0; 101819833afSPeter Tyser u32 sdbar1; 102819833afSPeter Tyser u32 sdbmr1; 103819833afSPeter Tyser } sdramctrl_t; 104819833afSPeter Tyser 105819833afSPeter Tyser /* DMA module registers, offset 0x100 106819833afSPeter Tyser */ 107819833afSPeter Tyser typedef struct dma_ctrl { 108819833afSPeter Tyser u32 sar; 109819833afSPeter Tyser u32 dar; 110819833afSPeter Tyser u32 dsrbcr; 111819833afSPeter Tyser u32 dcr; 112819833afSPeter Tyser } dma_t; 113819833afSPeter Tyser 114819833afSPeter Tyser /* GPIO port registers 115819833afSPeter Tyser */ 116819833afSPeter Tyser typedef struct gpio_ctrl { 117819833afSPeter Tyser /* Port Output Data Registers */ 118819833afSPeter Tyser u8 podr_res1[4]; 119819833afSPeter Tyser u8 podr_busctl; 120819833afSPeter Tyser u8 podr_addr; 121819833afSPeter Tyser u8 podr_res2[2]; 122819833afSPeter Tyser u8 podr_cs; 123819833afSPeter Tyser u8 podr_res3; 124819833afSPeter Tyser u8 podr_fec0h; 125819833afSPeter Tyser u8 podr_fec0l; 126819833afSPeter Tyser u8 podr_feci2c; 127819833afSPeter Tyser u8 podr_qspi; 128819833afSPeter Tyser u8 podr_sdram; 129819833afSPeter Tyser u8 podr_timerh; 130819833afSPeter Tyser u8 podr_timerl; 131819833afSPeter Tyser u8 podr_uartl; 132819833afSPeter Tyser u8 podr_fec1h; 133819833afSPeter Tyser u8 podr_fec1l; 134819833afSPeter Tyser u8 podr_bs; 135819833afSPeter Tyser u8 podr_res4; 136819833afSPeter Tyser u8 podr_usbh; 137819833afSPeter Tyser u8 podr_usbl; 138819833afSPeter Tyser u8 podr_uarth; 139819833afSPeter Tyser u8 podr_res5[3]; 140819833afSPeter Tyser /* Port Data Direction Registers */ 141819833afSPeter Tyser u8 pddr_res1[4]; 142819833afSPeter Tyser u8 pddr_busctl; 143819833afSPeter Tyser u8 pddr_addr; 144819833afSPeter Tyser u8 pddr_res2[2]; 145819833afSPeter Tyser u8 pddr_cs; 146819833afSPeter Tyser u8 pddr_res3; 147819833afSPeter Tyser u8 pddr_fec0h; 148819833afSPeter Tyser u8 pddr_fec0l; 149819833afSPeter Tyser u8 pddr_feci2c; 150819833afSPeter Tyser u8 pddr_qspi; 151819833afSPeter Tyser u8 pddr_sdram; 152819833afSPeter Tyser u8 pddr_timerh; 153819833afSPeter Tyser u8 pddr_timerl; 154819833afSPeter Tyser u8 pddr_uartl; 155819833afSPeter Tyser u8 pddr_fec1h; 156819833afSPeter Tyser u8 pddr_fec1l; 157819833afSPeter Tyser u8 pddr_bs; 158819833afSPeter Tyser u8 pddr_res4; 159819833afSPeter Tyser u8 pddr_usbh; 160819833afSPeter Tyser u8 pddr_usbl; 161819833afSPeter Tyser u8 pddr_uarth; 162819833afSPeter Tyser u8 pddr_res5[3]; 163819833afSPeter Tyser /* Port Pin Data/Set Registers */ 164819833afSPeter Tyser u8 ppdsdr_res1[4]; 165819833afSPeter Tyser u8 ppdsdr_busctl; 166819833afSPeter Tyser u8 ppdsdr_addr; 167819833afSPeter Tyser u8 ppdsdr_res2[2]; 168819833afSPeter Tyser u8 ppdsdr_cs; 169819833afSPeter Tyser u8 ppdsdr_res3; 170819833afSPeter Tyser u8 ppdsdr_fec0h; 171819833afSPeter Tyser u8 ppdsdr_fec0l; 172819833afSPeter Tyser u8 ppdsdr_feci2c; 173819833afSPeter Tyser u8 ppdsdr_qspi; 174819833afSPeter Tyser u8 ppdsdr_sdram; 175819833afSPeter Tyser u8 ppdsdr_timerh; 176819833afSPeter Tyser u8 ppdsdr_timerl; 177819833afSPeter Tyser u8 ppdsdr_uartl; 178819833afSPeter Tyser u8 ppdsdr_fec1h; 179819833afSPeter Tyser u8 ppdsdr_fec1l; 180819833afSPeter Tyser u8 ppdsdr_bs; 181819833afSPeter Tyser u8 ppdsdr_res4; 182819833afSPeter Tyser u8 ppdsdr_usbh; 183819833afSPeter Tyser u8 ppdsdr_usbl; 184819833afSPeter Tyser u8 ppdsdr_uarth; 185819833afSPeter Tyser u8 ppdsdr_res5[3]; 186819833afSPeter Tyser /* Port Clear Output Data Registers */ 187819833afSPeter Tyser u8 pclrr_res1[4]; 188819833afSPeter Tyser u8 pclrr_busctl; 189819833afSPeter Tyser u8 pclrr_addr; 190819833afSPeter Tyser u8 pclrr_res2[2]; 191819833afSPeter Tyser u8 pclrr_cs; 192819833afSPeter Tyser u8 pclrr_res3; 193819833afSPeter Tyser u8 pclrr_fec0h; 194819833afSPeter Tyser u8 pclrr_fec0l; 195819833afSPeter Tyser u8 pclrr_feci2c; 196819833afSPeter Tyser u8 pclrr_qspi; 197819833afSPeter Tyser u8 pclrr_sdram; 198819833afSPeter Tyser u8 pclrr_timerh; 199819833afSPeter Tyser u8 pclrr_timerl; 200819833afSPeter Tyser u8 pclrr_uartl; 201819833afSPeter Tyser u8 pclrr_fec1h; 202819833afSPeter Tyser u8 pclrr_fec1l; 203819833afSPeter Tyser u8 pclrr_bs; 204819833afSPeter Tyser u8 pclrr_res4; 205819833afSPeter Tyser u8 pclrr_usbh; 206819833afSPeter Tyser u8 pclrr_usbl; 207819833afSPeter Tyser u8 pclrr_uarth; 208819833afSPeter Tyser u8 pclrr_res5[3]; 209819833afSPeter Tyser /* Pin Assignment Registers */ 210819833afSPeter Tyser u8 par_addr; 211819833afSPeter Tyser u8 par_cs; 212819833afSPeter Tyser u16 par_busctl; 213819833afSPeter Tyser u8 par_res1[2]; 214819833afSPeter Tyser u16 par_usb; 215819833afSPeter Tyser u8 par_fec0hl; 216819833afSPeter Tyser u8 par_fec1hl; 217819833afSPeter Tyser u16 par_timer; 218819833afSPeter Tyser u16 par_uart; 219819833afSPeter Tyser u16 par_qspi; 220819833afSPeter Tyser u16 par_sdram; 221819833afSPeter Tyser u16 par_feci2c; 222819833afSPeter Tyser u8 par_bs; 223819833afSPeter Tyser u8 par_res2[3]; 224819833afSPeter Tyser } gpio_t; 225819833afSPeter Tyser 226819833afSPeter Tyser 227819833afSPeter Tyser /* Watchdog registers 228819833afSPeter Tyser */ 229819833afSPeter Tyser typedef struct wdog_ctrl { 230819833afSPeter Tyser u16 wcr; 231819833afSPeter Tyser u16 wmr; 232819833afSPeter Tyser u16 wcntr; 233819833afSPeter Tyser u16 wsr; 234819833afSPeter Tyser u8 res4[114]; 235819833afSPeter Tyser } wdog_t; 236819833afSPeter Tyser 237819833afSPeter Tyser /* USB module registers 238819833afSPeter Tyser */ 239819833afSPeter Tyser typedef struct usb { 240819833afSPeter Tyser u16 res1; 241819833afSPeter Tyser u16 fnr; 242819833afSPeter Tyser u16 res2; 243819833afSPeter Tyser u16 fnmr; 244819833afSPeter Tyser u16 res3; 245819833afSPeter Tyser u16 rfmr; 246819833afSPeter Tyser u16 res4; 247819833afSPeter Tyser u16 rfmmr; 248819833afSPeter Tyser u8 res5[3]; 249819833afSPeter Tyser u8 far; 250819833afSPeter Tyser u32 asr; 251819833afSPeter Tyser u32 drr1; 252819833afSPeter Tyser u32 drr2; 253819833afSPeter Tyser u16 res6; 254819833afSPeter Tyser u16 specr; 255819833afSPeter Tyser u16 res7; 256819833afSPeter Tyser u16 ep0sr; 257819833afSPeter Tyser u32 iep0cfg; 258819833afSPeter Tyser u32 oep0cfg; 259819833afSPeter Tyser u32 ep1cfg; 260819833afSPeter Tyser u32 ep2cfg; 261819833afSPeter Tyser u32 ep3cfg; 262819833afSPeter Tyser u32 ep4cfg; 263819833afSPeter Tyser u32 ep5cfg; 264819833afSPeter Tyser u32 ep6cfg; 265819833afSPeter Tyser u32 ep7cfg; 266819833afSPeter Tyser u32 ep0ctl; 267819833afSPeter Tyser u16 res8; 268819833afSPeter Tyser u16 ep1ctl; 269819833afSPeter Tyser u16 res9; 270819833afSPeter Tyser u16 ep2ctl; 271819833afSPeter Tyser u16 res10; 272819833afSPeter Tyser u16 ep3ctl; 273819833afSPeter Tyser u16 res11; 274819833afSPeter Tyser u16 ep4ctl; 275819833afSPeter Tyser u16 res12; 276819833afSPeter Tyser u16 ep5ctl; 277819833afSPeter Tyser u16 res13; 278819833afSPeter Tyser u16 ep6ctl; 279819833afSPeter Tyser u16 res14; 280819833afSPeter Tyser u16 ep7ctl; 281819833afSPeter Tyser u32 ep0isr; 282819833afSPeter Tyser u16 res15; 283819833afSPeter Tyser u16 ep1isr; 284819833afSPeter Tyser u16 res16; 285819833afSPeter Tyser u16 ep2isr; 286819833afSPeter Tyser u16 res17; 287819833afSPeter Tyser u16 ep3isr; 288819833afSPeter Tyser u16 res18; 289819833afSPeter Tyser u16 ep4isr; 290819833afSPeter Tyser u16 res19; 291819833afSPeter Tyser u16 ep5isr; 292819833afSPeter Tyser u16 res20; 293819833afSPeter Tyser u16 ep6isr; 294819833afSPeter Tyser u16 res21; 295819833afSPeter Tyser u16 ep7isr; 296819833afSPeter Tyser u32 ep0imr; 297819833afSPeter Tyser u16 res22; 298819833afSPeter Tyser u16 ep1imr; 299819833afSPeter Tyser u16 res23; 300819833afSPeter Tyser u16 ep2imr; 301819833afSPeter Tyser u16 res24; 302819833afSPeter Tyser u16 ep3imr; 303819833afSPeter Tyser u16 res25; 304819833afSPeter Tyser u16 ep4imr; 305819833afSPeter Tyser u16 res26; 306819833afSPeter Tyser u16 ep5imr; 307819833afSPeter Tyser u16 res27; 308819833afSPeter Tyser u16 ep6imr; 309819833afSPeter Tyser u16 res28; 310819833afSPeter Tyser u16 ep7imr; 311819833afSPeter Tyser u32 ep0dr; 312819833afSPeter Tyser u32 ep1dr; 313819833afSPeter Tyser u32 ep2dr; 314819833afSPeter Tyser u32 ep3dr; 315819833afSPeter Tyser u32 ep4dr; 316819833afSPeter Tyser u32 ep5dr; 317819833afSPeter Tyser u32 ep6dr; 318819833afSPeter Tyser u32 ep7dr; 319819833afSPeter Tyser u16 res29; 320819833afSPeter Tyser u16 ep0dpr; 321819833afSPeter Tyser u16 res30; 322819833afSPeter Tyser u16 ep1dpr; 323819833afSPeter Tyser u16 res31; 324819833afSPeter Tyser u16 ep2dpr; 325819833afSPeter Tyser u16 res32; 326819833afSPeter Tyser u16 ep3dpr; 327819833afSPeter Tyser u16 res33; 328819833afSPeter Tyser u16 ep4dpr; 329819833afSPeter Tyser u16 res34; 330819833afSPeter Tyser u16 ep5dpr; 331819833afSPeter Tyser u16 res35; 332819833afSPeter Tyser u16 ep6dpr; 333819833afSPeter Tyser u16 res36; 334819833afSPeter Tyser u16 ep7dpr; 335819833afSPeter Tyser u8 res37[788]; 336819833afSPeter Tyser u8 cfgram[1024]; 337819833afSPeter Tyser } usb_t; 338819833afSPeter Tyser 339819833afSPeter Tyser /* PLL module registers 340819833afSPeter Tyser */ 341819833afSPeter Tyser typedef struct pll_ctrl { 342819833afSPeter Tyser u32 syncr; 343819833afSPeter Tyser u32 synsr; 344819833afSPeter Tyser } pll_t; 345819833afSPeter Tyser 346819833afSPeter Tyser typedef struct rcm { 347819833afSPeter Tyser u8 rcr; 348819833afSPeter Tyser u8 rsr; 349819833afSPeter Tyser } rcm_t; 350819833afSPeter Tyser 351819833afSPeter Tyser #endif /* __IMMAP_5275__ */ 352