xref: /rk3399_rockchip-uboot/arch/m68k/include/asm/cache.h (revision 1a4596601fd395f3afb8f82f3f840c5e00bdd57a)
1819833afSPeter Tyser /*
2819833afSPeter Tyser  * ColdFire cache
3819833afSPeter Tyser  *
445370e18SAlison Wang  * Copyright 2004-2012 Freescale Semiconductor, Inc.
5819833afSPeter Tyser  * TsiChung Liew (Tsi-Chung.Liew@freescale.com)
6819833afSPeter Tyser  *
7*1a459660SWolfgang Denk  * SPDX-License-Identifier:	GPL-2.0+
8819833afSPeter Tyser  */
9819833afSPeter Tyser 
10819833afSPeter Tyser #ifndef __CACHE_H
11819833afSPeter Tyser #define __CACHE_H
12819833afSPeter Tyser 
13819833afSPeter Tyser #if defined(CONFIG_MCF520x) || defined(CONFIG_MCF523x) || \
14819833afSPeter Tyser     defined(CONFIG_MCF52x2) || defined(CONFIG_MCF5227x)
15819833afSPeter Tyser #define CONFIG_CF_V2
16819833afSPeter Tyser #endif
17819833afSPeter Tyser 
18819833afSPeter Tyser #if defined(CONFIG_MCF532x) || defined(CONFIG_MCF5301x)
19819833afSPeter Tyser #define CONFIG_CF_V3
20819833afSPeter Tyser #endif
21819833afSPeter Tyser 
22819833afSPeter Tyser #if defined(CONFIG_MCF547x_8x) || defined(CONFIG_MCF5445x)
23819833afSPeter Tyser #define CONFIG_CF_V4
2445370e18SAlison Wang #elif defined(CONFIG_MCF5441x)
25819833afSPeter Tyser #define CONFIG_CF_V4E		/* Four Extra ACRn */
26819833afSPeter Tyser #endif
27819833afSPeter Tyser 
28819833afSPeter Tyser /* ***** CACR ***** */
29819833afSPeter Tyser /* V2 Core */
30819833afSPeter Tyser #ifdef CONFIG_CF_V2
31819833afSPeter Tyser 
32819833afSPeter Tyser #define CF_CACR_CENB		(1 << 31)
33819833afSPeter Tyser #define CF_CACR_CPD		(1 << 28)
34819833afSPeter Tyser #define CF_CACR_CFRZ		(1 << 27)
35819833afSPeter Tyser #define CF_CACR_CEIB		(1 << 10)
36819833afSPeter Tyser #define CF_CACR_DCM		(1 << 9)
37819833afSPeter Tyser #define CF_CACR_DBWE		(1 << 8)
38819833afSPeter Tyser 
39819833afSPeter Tyser #if defined(CONFIG_MCF5249) || defined(CONFIG_MCF5253)
40819833afSPeter Tyser #define CF_CACR_DWP		(1 << 6)
41819833afSPeter Tyser #else
42819833afSPeter Tyser #define CF_CACR_CINV		(1 << 24)
43819833afSPeter Tyser #define CF_CACR_DISI		(1 << 23)
44819833afSPeter Tyser #define CF_CACR_DISD		(1 << 22)
45819833afSPeter Tyser #define CF_CACR_INVI		(1 << 21)
46819833afSPeter Tyser #define CF_CACR_INVD		(1 << 20)
47819833afSPeter Tyser #define CF_CACR_DWP		(1 << 5)
48819833afSPeter Tyser #define CF_CACR_EUSP		(1 << 4)
49819833afSPeter Tyser #endif				/* CONFIG_MCF5249 || CONFIG_MCF5253 */
50819833afSPeter Tyser 
51819833afSPeter Tyser #endif				/* CONFIG_CF_V2 */
52819833afSPeter Tyser 
53819833afSPeter Tyser /* V3 Core */
54819833afSPeter Tyser #ifdef CONFIG_CF_V3
55819833afSPeter Tyser 
56819833afSPeter Tyser #define CF_CACR_EC		(1 << 31)
57819833afSPeter Tyser #define CF_CACR_ESB		(1 << 29)
58819833afSPeter Tyser #define CF_CACR_DPI		(1 << 28)
59819833afSPeter Tyser #define CF_CACR_HLCK		(1 << 27)
60819833afSPeter Tyser #define CF_CACR_CINVA		(1 << 24)
61819833afSPeter Tyser #define CF_CACR_DNFB		(1 << 10)
62819833afSPeter Tyser #define CF_CACR_DCM_UNMASK	0xFFFFFCFF
63819833afSPeter Tyser #define CF_CACR_DCM_WT		(0 << 8)
64819833afSPeter Tyser #define CF_CACR_DCM_CB		(1 << 8)
65819833afSPeter Tyser #define CF_CACR_DCM_P		(2 << 8)
66819833afSPeter Tyser #define CF_CACR_DCM_IP		(3 << 8)
67819833afSPeter Tyser #define CF_CACR_DW		(1 << 5)
68819833afSPeter Tyser #define CF_CACR_EUSP		(1 << 4)
69819833afSPeter Tyser 
70819833afSPeter Tyser #endif				/* CONFIG_CF_V3 */
71819833afSPeter Tyser 
72819833afSPeter Tyser /* V4 Core */
7345370e18SAlison Wang #if defined(CONFIG_CF_V4) || defined(CONFIG_CF_V4E)
74819833afSPeter Tyser 
75819833afSPeter Tyser #define CF_CACR_DEC		(1 << 31)
76819833afSPeter Tyser #define CF_CACR_DW		(1 << 30)
77819833afSPeter Tyser #define CF_CACR_DESB		(1 << 29)
78819833afSPeter Tyser #define CF_CACR_DDPI		(1 << 28)
79819833afSPeter Tyser #define CF_CACR_DHLCK		(1 << 27)
80819833afSPeter Tyser #define CF_CACR_DDCM_UNMASK	(0xF9FFFFFF)
81819833afSPeter Tyser #define CF_CACR_DDCM_WT		(0 << 25)
82819833afSPeter Tyser #define CF_CACR_DDCM_CB		(1 << 25)
83819833afSPeter Tyser #define CF_CACR_DDCM_P		(2 << 25)
84819833afSPeter Tyser #define CF_CACR_DDCM_IP		(3 << 25)
85819833afSPeter Tyser #define CF_CACR_DCINVA		(1 << 24)
86819833afSPeter Tyser 
87819833afSPeter Tyser #define CF_CACR_DDSP		(1 << 23)
88819833afSPeter Tyser #define CF_CACR_BEC		(1 << 19)
89819833afSPeter Tyser #define CF_CACR_BCINVA		(1 << 18)
90819833afSPeter Tyser #define CF_CACR_IEC		(1 << 15)
91819833afSPeter Tyser #define CF_CACR_DNFB		(1 << 13)
92819833afSPeter Tyser #define CF_CACR_IDPI		(1 << 12)
93819833afSPeter Tyser #define CF_CACR_IHLCK		(1 << 11)
94819833afSPeter Tyser #define CF_CACR_IDCM		(1 << 10)
95819833afSPeter Tyser #define CF_CACR_ICINVA		(1 << 8)
96819833afSPeter Tyser #define CF_CACR_IDSP		(1 << 7)
97819833afSPeter Tyser #define CF_CACR_EUSP		(1 << 5)
98819833afSPeter Tyser 
9945370e18SAlison Wang #if defined(CONFIG_MCF5445x) || defined(CONFIG_MCF5441x)
100819833afSPeter Tyser #define CF_CACR_IVO		(1 << 20)
101819833afSPeter Tyser #define CF_CACR_SPA		(1 << 14)
102819833afSPeter Tyser #else
103819833afSPeter Tyser #define CF_CACR_DF		(1 << 4)
104819833afSPeter Tyser #endif
105819833afSPeter Tyser 
106819833afSPeter Tyser #endif				/* CONFIG_CF_V4 */
107819833afSPeter Tyser 
108819833afSPeter Tyser /* ***** ACR ***** */
109819833afSPeter Tyser #define CF_ACR_ADR_UNMASK	(0x00FFFFFF)
110819833afSPeter Tyser #define CF_ACR_ADR(x)		((x & 0xFF) << 24)
111819833afSPeter Tyser #define CF_ACR_ADRMSK_UNMASK	(0xFF00FFFF)
112819833afSPeter Tyser #define CF_ACR_ADRMSK(x)	((x & 0xFF) << 16)
113819833afSPeter Tyser #define CF_ACR_EN		(1 << 15)
114819833afSPeter Tyser #define CF_ACR_SM_UNMASK	(0xFFFF9FFF)
115819833afSPeter Tyser #define CF_ACR_SM_UM		(0 << 13)
116819833afSPeter Tyser #define CF_ACR_SM_SM		(1 << 13)
117819833afSPeter Tyser #define CF_ACR_SM_ALL		(3 << 13)
118819833afSPeter Tyser #define CF_ACR_WP		(1 << 2)
119819833afSPeter Tyser 
120819833afSPeter Tyser /* V2 Core */
121819833afSPeter Tyser #ifdef CONFIG_CF_V2
122819833afSPeter Tyser #define CF_ACR_CM		(1 << 6)
123819833afSPeter Tyser #define CF_ACR_BWE		(1 << 5)
124819833afSPeter Tyser #else
125819833afSPeter Tyser /* V3 & V4 */
126819833afSPeter Tyser #define CF_ACR_CM_UNMASK	(0xFFFFFF9F)
127819833afSPeter Tyser #define CF_ACR_CM_WT		(0 << 5)
128819833afSPeter Tyser #define CF_ACR_CM_CB		(1 << 5)
129819833afSPeter Tyser #define CF_ACR_CM_P		(2 << 5)
130819833afSPeter Tyser #define CF_ACR_CM_IP		(3 << 5)
131819833afSPeter Tyser #endif				/* CONFIG_CF_V2 */
132819833afSPeter Tyser 
133819833afSPeter Tyser /* V4 Core */
13445370e18SAlison Wang #if defined(CONFIG_CF_V4) || defined(CONFIG_CF_V4E)
135819833afSPeter Tyser #define CF_ACR_AMM		(1 << 10)
136819833afSPeter Tyser #define CF_ACR_SP		(1 << 3)
137819833afSPeter Tyser #endif				/* CONFIG_CF_V4 */
138819833afSPeter Tyser 
139819833afSPeter Tyser 
140819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ICACR
141819833afSPeter Tyser #define CONFIG_SYS_CACHE_ICACR	0
142819833afSPeter Tyser #endif
143819833afSPeter Tyser 
144819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_DCACR
145819833afSPeter Tyser #ifdef CONFIG_SYS_CACHE_ICACR
146819833afSPeter Tyser #define CONFIG_SYS_CACHE_DCACR	CONFIG_SYS_CACHE_ICACR
147819833afSPeter Tyser #else
148819833afSPeter Tyser #define CONFIG_SYS_CACHE_DCACR	0
149819833afSPeter Tyser #endif
150819833afSPeter Tyser #endif
151819833afSPeter Tyser 
152819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR0
153819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR0	0
154819833afSPeter Tyser #endif
155819833afSPeter Tyser 
156819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR1
157819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR1	0
158819833afSPeter Tyser #endif
159819833afSPeter Tyser 
160819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR2
161819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR2	0
162819833afSPeter Tyser #endif
163819833afSPeter Tyser 
164819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR3
165819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR3	0
166819833afSPeter Tyser #endif
167819833afSPeter Tyser 
168819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR4
169819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR4	0
170819833afSPeter Tyser #endif
171819833afSPeter Tyser 
172819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR5
173819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR5	0
174819833afSPeter Tyser #endif
175819833afSPeter Tyser 
176819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR6
177819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR6	0
178819833afSPeter Tyser #endif
179819833afSPeter Tyser 
180819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR7
181819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR7	0
182819833afSPeter Tyser #endif
183819833afSPeter Tyser 
184819833afSPeter Tyser #define CF_ADDRMASK(x)		(((x > 0x10) ? ((x >> 4) - 1) : (x)) << 16)
185819833afSPeter Tyser 
186819833afSPeter Tyser #ifndef __ASSEMBLY__		/* put C only stuff in this section */
187819833afSPeter Tyser 
188819833afSPeter Tyser void icache_invalid(void);
189819833afSPeter Tyser void dcache_invalid(void);
190819833afSPeter Tyser 
191819833afSPeter Tyser #endif
192819833afSPeter Tyser 
193a8fc12ebSAnton Staaf /*
194a8fc12ebSAnton Staaf  * m68k uses 16 byte L1 data cache line sizes.  Use this for DMA buffer
195a8fc12ebSAnton Staaf  * alignment unless the board configuration has specified a new value.
196a8fc12ebSAnton Staaf  */
197a8fc12ebSAnton Staaf #ifdef CONFIG_SYS_CACHELINE_SIZE
198a8fc12ebSAnton Staaf #define ARCH_DMA_MINALIGN	CONFIG_SYS_CACHELINE_SIZE
199a8fc12ebSAnton Staaf #else
200a8fc12ebSAnton Staaf #define ARCH_DMA_MINALIGN	16
201a8fc12ebSAnton Staaf #endif
202a8fc12ebSAnton Staaf 
203819833afSPeter Tyser #endif				/* __CACHE_H */
204