1819833afSPeter Tyser /* 2819833afSPeter Tyser * ColdFire cache 3819833afSPeter Tyser * 445370e18SAlison Wang * Copyright 2004-2012 Freescale Semiconductor, Inc. 5819833afSPeter Tyser * TsiChung Liew (Tsi-Chung.Liew@freescale.com) 6819833afSPeter Tyser * 71a459660SWolfgang Denk * SPDX-License-Identifier: GPL-2.0+ 8819833afSPeter Tyser */ 9819833afSPeter Tyser 10819833afSPeter Tyser #ifndef __CACHE_H 11819833afSPeter Tyser #define __CACHE_H 12819833afSPeter Tyser 13819833afSPeter Tyser #if defined(CONFIG_MCF520x) || defined(CONFIG_MCF523x) || \ 14819833afSPeter Tyser defined(CONFIG_MCF52x2) || defined(CONFIG_MCF5227x) 15819833afSPeter Tyser #define CONFIG_CF_V2 16819833afSPeter Tyser #endif 17819833afSPeter Tyser 18*e77e65dfSangelo@sysam.it #if defined(CONFIG_MCF530x) || defined(CONFIG_MCF532x) || \ 19*e77e65dfSangelo@sysam.it defined(CONFIG_MCF5301x) 20819833afSPeter Tyser #define CONFIG_CF_V3 21819833afSPeter Tyser #endif 22819833afSPeter Tyser 23819833afSPeter Tyser #if defined(CONFIG_MCF547x_8x) || defined(CONFIG_MCF5445x) 24819833afSPeter Tyser #define CONFIG_CF_V4 2545370e18SAlison Wang #elif defined(CONFIG_MCF5441x) 26819833afSPeter Tyser #define CONFIG_CF_V4E /* Four Extra ACRn */ 27819833afSPeter Tyser #endif 28819833afSPeter Tyser 29819833afSPeter Tyser /* ***** CACR ***** */ 30819833afSPeter Tyser /* V2 Core */ 31819833afSPeter Tyser #ifdef CONFIG_CF_V2 32819833afSPeter Tyser 33819833afSPeter Tyser #define CF_CACR_CENB (1 << 31) 34819833afSPeter Tyser #define CF_CACR_CPD (1 << 28) 35819833afSPeter Tyser #define CF_CACR_CFRZ (1 << 27) 36819833afSPeter Tyser #define CF_CACR_CEIB (1 << 10) 37819833afSPeter Tyser #define CF_CACR_DCM (1 << 9) 38819833afSPeter Tyser #define CF_CACR_DBWE (1 << 8) 39819833afSPeter Tyser 40819833afSPeter Tyser #if defined(CONFIG_MCF5249) || defined(CONFIG_MCF5253) 41819833afSPeter Tyser #define CF_CACR_DWP (1 << 6) 42819833afSPeter Tyser #else 43819833afSPeter Tyser #define CF_CACR_CINV (1 << 24) 44819833afSPeter Tyser #define CF_CACR_DISI (1 << 23) 45819833afSPeter Tyser #define CF_CACR_DISD (1 << 22) 46819833afSPeter Tyser #define CF_CACR_INVI (1 << 21) 47819833afSPeter Tyser #define CF_CACR_INVD (1 << 20) 48819833afSPeter Tyser #define CF_CACR_DWP (1 << 5) 49819833afSPeter Tyser #define CF_CACR_EUSP (1 << 4) 50819833afSPeter Tyser #endif /* CONFIG_MCF5249 || CONFIG_MCF5253 */ 51819833afSPeter Tyser 52819833afSPeter Tyser #endif /* CONFIG_CF_V2 */ 53819833afSPeter Tyser 54819833afSPeter Tyser /* V3 Core */ 55819833afSPeter Tyser #ifdef CONFIG_CF_V3 56819833afSPeter Tyser 57819833afSPeter Tyser #define CF_CACR_EC (1 << 31) 58819833afSPeter Tyser #define CF_CACR_ESB (1 << 29) 59819833afSPeter Tyser #define CF_CACR_DPI (1 << 28) 60819833afSPeter Tyser #define CF_CACR_HLCK (1 << 27) 61819833afSPeter Tyser #define CF_CACR_CINVA (1 << 24) 62819833afSPeter Tyser #define CF_CACR_DNFB (1 << 10) 63819833afSPeter Tyser #define CF_CACR_DCM_UNMASK 0xFFFFFCFF 64819833afSPeter Tyser #define CF_CACR_DCM_WT (0 << 8) 65819833afSPeter Tyser #define CF_CACR_DCM_CB (1 << 8) 66819833afSPeter Tyser #define CF_CACR_DCM_P (2 << 8) 67819833afSPeter Tyser #define CF_CACR_DCM_IP (3 << 8) 68819833afSPeter Tyser #define CF_CACR_DW (1 << 5) 69819833afSPeter Tyser #define CF_CACR_EUSP (1 << 4) 70819833afSPeter Tyser 71819833afSPeter Tyser #endif /* CONFIG_CF_V3 */ 72819833afSPeter Tyser 73819833afSPeter Tyser /* V4 Core */ 7445370e18SAlison Wang #if defined(CONFIG_CF_V4) || defined(CONFIG_CF_V4E) 75819833afSPeter Tyser 76819833afSPeter Tyser #define CF_CACR_DEC (1 << 31) 77819833afSPeter Tyser #define CF_CACR_DW (1 << 30) 78819833afSPeter Tyser #define CF_CACR_DESB (1 << 29) 79819833afSPeter Tyser #define CF_CACR_DDPI (1 << 28) 80819833afSPeter Tyser #define CF_CACR_DHLCK (1 << 27) 81819833afSPeter Tyser #define CF_CACR_DDCM_UNMASK (0xF9FFFFFF) 82819833afSPeter Tyser #define CF_CACR_DDCM_WT (0 << 25) 83819833afSPeter Tyser #define CF_CACR_DDCM_CB (1 << 25) 84819833afSPeter Tyser #define CF_CACR_DDCM_P (2 << 25) 85819833afSPeter Tyser #define CF_CACR_DDCM_IP (3 << 25) 86819833afSPeter Tyser #define CF_CACR_DCINVA (1 << 24) 87819833afSPeter Tyser 88819833afSPeter Tyser #define CF_CACR_DDSP (1 << 23) 89819833afSPeter Tyser #define CF_CACR_BEC (1 << 19) 90819833afSPeter Tyser #define CF_CACR_BCINVA (1 << 18) 91819833afSPeter Tyser #define CF_CACR_IEC (1 << 15) 92819833afSPeter Tyser #define CF_CACR_DNFB (1 << 13) 93819833afSPeter Tyser #define CF_CACR_IDPI (1 << 12) 94819833afSPeter Tyser #define CF_CACR_IHLCK (1 << 11) 95819833afSPeter Tyser #define CF_CACR_IDCM (1 << 10) 96819833afSPeter Tyser #define CF_CACR_ICINVA (1 << 8) 97819833afSPeter Tyser #define CF_CACR_IDSP (1 << 7) 98819833afSPeter Tyser #define CF_CACR_EUSP (1 << 5) 99819833afSPeter Tyser 10045370e18SAlison Wang #if defined(CONFIG_MCF5445x) || defined(CONFIG_MCF5441x) 101819833afSPeter Tyser #define CF_CACR_IVO (1 << 20) 102819833afSPeter Tyser #define CF_CACR_SPA (1 << 14) 103819833afSPeter Tyser #else 104819833afSPeter Tyser #define CF_CACR_DF (1 << 4) 105819833afSPeter Tyser #endif 106819833afSPeter Tyser 107819833afSPeter Tyser #endif /* CONFIG_CF_V4 */ 108819833afSPeter Tyser 109819833afSPeter Tyser /* ***** ACR ***** */ 110819833afSPeter Tyser #define CF_ACR_ADR_UNMASK (0x00FFFFFF) 111819833afSPeter Tyser #define CF_ACR_ADR(x) ((x & 0xFF) << 24) 112819833afSPeter Tyser #define CF_ACR_ADRMSK_UNMASK (0xFF00FFFF) 113819833afSPeter Tyser #define CF_ACR_ADRMSK(x) ((x & 0xFF) << 16) 114819833afSPeter Tyser #define CF_ACR_EN (1 << 15) 115819833afSPeter Tyser #define CF_ACR_SM_UNMASK (0xFFFF9FFF) 116819833afSPeter Tyser #define CF_ACR_SM_UM (0 << 13) 117819833afSPeter Tyser #define CF_ACR_SM_SM (1 << 13) 118819833afSPeter Tyser #define CF_ACR_SM_ALL (3 << 13) 119819833afSPeter Tyser #define CF_ACR_WP (1 << 2) 120819833afSPeter Tyser 121819833afSPeter Tyser /* V2 Core */ 122819833afSPeter Tyser #ifdef CONFIG_CF_V2 123819833afSPeter Tyser #define CF_ACR_CM (1 << 6) 124819833afSPeter Tyser #define CF_ACR_BWE (1 << 5) 125819833afSPeter Tyser #else 126819833afSPeter Tyser /* V3 & V4 */ 127819833afSPeter Tyser #define CF_ACR_CM_UNMASK (0xFFFFFF9F) 128819833afSPeter Tyser #define CF_ACR_CM_WT (0 << 5) 129819833afSPeter Tyser #define CF_ACR_CM_CB (1 << 5) 130819833afSPeter Tyser #define CF_ACR_CM_P (2 << 5) 131819833afSPeter Tyser #define CF_ACR_CM_IP (3 << 5) 132819833afSPeter Tyser #endif /* CONFIG_CF_V2 */ 133819833afSPeter Tyser 134819833afSPeter Tyser /* V4 Core */ 13545370e18SAlison Wang #if defined(CONFIG_CF_V4) || defined(CONFIG_CF_V4E) 136819833afSPeter Tyser #define CF_ACR_AMM (1 << 10) 137819833afSPeter Tyser #define CF_ACR_SP (1 << 3) 138819833afSPeter Tyser #endif /* CONFIG_CF_V4 */ 139819833afSPeter Tyser 140819833afSPeter Tyser 141819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ICACR 142819833afSPeter Tyser #define CONFIG_SYS_CACHE_ICACR 0 143819833afSPeter Tyser #endif 144819833afSPeter Tyser 145819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_DCACR 146819833afSPeter Tyser #ifdef CONFIG_SYS_CACHE_ICACR 147819833afSPeter Tyser #define CONFIG_SYS_CACHE_DCACR CONFIG_SYS_CACHE_ICACR 148819833afSPeter Tyser #else 149819833afSPeter Tyser #define CONFIG_SYS_CACHE_DCACR 0 150819833afSPeter Tyser #endif 151819833afSPeter Tyser #endif 152819833afSPeter Tyser 153819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR0 154819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR0 0 155819833afSPeter Tyser #endif 156819833afSPeter Tyser 157819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR1 158819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR1 0 159819833afSPeter Tyser #endif 160819833afSPeter Tyser 161819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR2 162819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR2 0 163819833afSPeter Tyser #endif 164819833afSPeter Tyser 165819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR3 166819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR3 0 167819833afSPeter Tyser #endif 168819833afSPeter Tyser 169819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR4 170819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR4 0 171819833afSPeter Tyser #endif 172819833afSPeter Tyser 173819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR5 174819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR5 0 175819833afSPeter Tyser #endif 176819833afSPeter Tyser 177819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR6 178819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR6 0 179819833afSPeter Tyser #endif 180819833afSPeter Tyser 181819833afSPeter Tyser #ifndef CONFIG_SYS_CACHE_ACR7 182819833afSPeter Tyser #define CONFIG_SYS_CACHE_ACR7 0 183819833afSPeter Tyser #endif 184819833afSPeter Tyser 185819833afSPeter Tyser #define CF_ADDRMASK(x) (((x > 0x10) ? ((x >> 4) - 1) : (x)) << 16) 186819833afSPeter Tyser 187819833afSPeter Tyser #ifndef __ASSEMBLY__ /* put C only stuff in this section */ 188819833afSPeter Tyser 189819833afSPeter Tyser void icache_invalid(void); 190819833afSPeter Tyser void dcache_invalid(void); 191819833afSPeter Tyser 192819833afSPeter Tyser #endif 193819833afSPeter Tyser 194a8fc12ebSAnton Staaf /* 195a8fc12ebSAnton Staaf * m68k uses 16 byte L1 data cache line sizes. Use this for DMA buffer 196a8fc12ebSAnton Staaf * alignment unless the board configuration has specified a new value. 197a8fc12ebSAnton Staaf */ 198a8fc12ebSAnton Staaf #ifdef CONFIG_SYS_CACHELINE_SIZE 199a8fc12ebSAnton Staaf #define ARCH_DMA_MINALIGN CONFIG_SYS_CACHELINE_SIZE 200a8fc12ebSAnton Staaf #else 201a8fc12ebSAnton Staaf #define ARCH_DMA_MINALIGN 16 202a8fc12ebSAnton Staaf #endif 203a8fc12ebSAnton Staaf 204819833afSPeter Tyser #endif /* __CACHE_H */ 205