xref: /rk3399_rockchip-uboot/arch/m68k/cpu/mcf5227x/cpu_init.c (revision 326ea986ac150acdc7656d57fca647db80b50158)
1a4145534SPeter Tyser /*
2a4145534SPeter Tyser  *
3a4145534SPeter Tyser  * (C) Copyright 2000-2003
4a4145534SPeter Tyser  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
5a4145534SPeter Tyser  *
6849fc424SAlison Wang  * (C) Copyright 2004-2007, 2012 Freescale Semiconductor, Inc.
7a4145534SPeter Tyser  * TsiChung Liew (Tsi-Chung.Liew@freescale.com)
8a4145534SPeter Tyser  *
9*1a459660SWolfgang Denk  * SPDX-License-Identifier:	GPL-2.0+
10a4145534SPeter Tyser  */
11a4145534SPeter Tyser 
12a4145534SPeter Tyser #include <common.h>
13a4145534SPeter Tyser #include <watchdog.h>
14a4145534SPeter Tyser 
15a4145534SPeter Tyser #include <asm/immap.h>
16849fc424SAlison Wang #include <asm/io.h>
17a4145534SPeter Tyser #include <asm/rtc.h>
187adbd11eSAlison Wang #include <linux/compiler.h>
19a4145534SPeter Tyser 
20a4145534SPeter Tyser /*
21a4145534SPeter Tyser  * Breath some life into the CPU...
22a4145534SPeter Tyser  *
23a4145534SPeter Tyser  * Set up the memory map,
24a4145534SPeter Tyser  * initialize a bunch of registers,
25a4145534SPeter Tyser  * initialize the UPM's
26a4145534SPeter Tyser  */
cpu_init_f(void)27a4145534SPeter Tyser void cpu_init_f(void)
28a4145534SPeter Tyser {
29849fc424SAlison Wang 	gpio_t *gpio = (gpio_t *) MMAP_GPIO;
307adbd11eSAlison Wang 	fbcs_t *fbcs __maybe_unused = (fbcs_t *) MMAP_FBCS;
31a4145534SPeter Tyser 
32a4145534SPeter Tyser #if !defined(CONFIG_CF_SBF)
337adbd11eSAlison Wang 	scm1_t *scm1 = (scm1_t *) MMAP_SCM1;
347adbd11eSAlison Wang 	pll_t *pll = (pll_t *)MMAP_PLL;
357adbd11eSAlison Wang 
36a4145534SPeter Tyser 	/* Workaround, must place before fbcs */
37849fc424SAlison Wang 	out_be32(&pll->psr, 0x12);
38a4145534SPeter Tyser 
39849fc424SAlison Wang 	out_be32(&scm1->mpr, 0x77777777);
40849fc424SAlison Wang 	out_be32(&scm1->pacra, 0);
41849fc424SAlison Wang 	out_be32(&scm1->pacrb, 0);
42849fc424SAlison Wang 	out_be32(&scm1->pacrc, 0);
43849fc424SAlison Wang 	out_be32(&scm1->pacrd, 0);
44849fc424SAlison Wang 	out_be32(&scm1->pacre, 0);
45849fc424SAlison Wang 	out_be32(&scm1->pacrf, 0);
46849fc424SAlison Wang 	out_be32(&scm1->pacrg, 0);
47849fc424SAlison Wang 	out_be32(&scm1->pacri, 0);
48a4145534SPeter Tyser 
49a4145534SPeter Tyser #if (defined(CONFIG_SYS_CS0_BASE) && defined(CONFIG_SYS_CS0_MASK) \
50a4145534SPeter Tyser      && defined(CONFIG_SYS_CS0_CTRL))
51849fc424SAlison Wang 	out_be32(&fbcs->csar0, CONFIG_SYS_CS0_BASE);
52849fc424SAlison Wang 	out_be32(&fbcs->cscr0, CONFIG_SYS_CS0_CTRL);
53849fc424SAlison Wang 	out_be32(&fbcs->csmr0, CONFIG_SYS_CS0_MASK);
54a4145534SPeter Tyser #endif
55a4145534SPeter Tyser #endif				/* CONFIG_CF_SBF */
56a4145534SPeter Tyser 
57a4145534SPeter Tyser #if (defined(CONFIG_SYS_CS1_BASE) && defined(CONFIG_SYS_CS1_MASK) \
58a4145534SPeter Tyser      && defined(CONFIG_SYS_CS1_CTRL))
59849fc424SAlison Wang 	out_be32(&fbcs->csar1, CONFIG_SYS_CS1_BASE);
60849fc424SAlison Wang 	out_be32(&fbcs->cscr1, CONFIG_SYS_CS1_CTRL);
61849fc424SAlison Wang 	out_be32(&fbcs->csmr1, CONFIG_SYS_CS1_MASK);
62a4145534SPeter Tyser #endif
63a4145534SPeter Tyser 
64a4145534SPeter Tyser #if (defined(CONFIG_SYS_CS2_BASE) && defined(CONFIG_SYS_CS2_MASK) \
65a4145534SPeter Tyser      && defined(CONFIG_SYS_CS2_CTRL))
66849fc424SAlison Wang 	out_be32(&fbcs->csar2, CONFIG_SYS_CS2_BASE);
67849fc424SAlison Wang 	out_be32(&fbcs->cscr2, CONFIG_SYS_CS2_CTRL);
68849fc424SAlison Wang 	out_be32(&fbcs->csmr2, CONFIG_SYS_CS2_MASK);
69a4145534SPeter Tyser #endif
70a4145534SPeter Tyser 
71a4145534SPeter Tyser #if (defined(CONFIG_SYS_CS3_BASE) && defined(CONFIG_SYS_CS3_MASK) \
72a4145534SPeter Tyser      && defined(CONFIG_SYS_CS3_CTRL))
73849fc424SAlison Wang 	out_be32(&fbcs->csar3, CONFIG_SYS_CS3_BASE);
74849fc424SAlison Wang 	out_be32(&fbcs->cscr3, CONFIG_SYS_CS3_CTRL);
75849fc424SAlison Wang 	out_be32(&fbcs->csmr3, CONFIG_SYS_CS3_MASK);
76a4145534SPeter Tyser #endif
77a4145534SPeter Tyser 
78a4145534SPeter Tyser #if (defined(CONFIG_SYS_CS4_BASE) && defined(CONFIG_SYS_CS4_MASK) \
79a4145534SPeter Tyser      && defined(CONFIG_SYS_CS4_CTRL))
80849fc424SAlison Wang 	out_be32(&fbcs->csar4, CONFIG_SYS_CS4_BASE);
81849fc424SAlison Wang 	out_be32(&fbcs->cscr4, CONFIG_SYS_CS4_CTRL);
82849fc424SAlison Wang 	out_be32(&fbcs->csmr4, CONFIG_SYS_CS4_MASK);
83a4145534SPeter Tyser #endif
84a4145534SPeter Tyser 
85a4145534SPeter Tyser #if (defined(CONFIG_SYS_CS5_BASE) && defined(CONFIG_SYS_CS5_MASK) \
86a4145534SPeter Tyser      && defined(CONFIG_SYS_CS5_CTRL))
87849fc424SAlison Wang 	out_be32(&fbcs->csar5, CONFIG_SYS_CS5_BASE);
88849fc424SAlison Wang 	out_be32(&fbcs->cscr5, CONFIG_SYS_CS5_CTRL);
89849fc424SAlison Wang 	out_be32(&fbcs->csmr5, CONFIG_SYS_CS5_MASK);
90a4145534SPeter Tyser #endif
91a4145534SPeter Tyser 
9200f792e0SHeiko Schocher #ifdef CONFIG_SYS_I2C_FSL
93849fc424SAlison Wang 	out_8(&gpio->par_i2c, GPIO_PAR_I2C_SCL_SCL | GPIO_PAR_I2C_SDA_SDA);
94a4145534SPeter Tyser #endif
95a4145534SPeter Tyser 
96a4145534SPeter Tyser 	icache_enable();
97a4145534SPeter Tyser }
98a4145534SPeter Tyser 
99a4145534SPeter Tyser /*
100a4145534SPeter Tyser  * initialize higher level parts of CPU like timers
101a4145534SPeter Tyser  */
cpu_init_r(void)102a4145534SPeter Tyser int cpu_init_r(void)
103a4145534SPeter Tyser {
104a4145534SPeter Tyser #ifdef CONFIG_MCFRTC
105849fc424SAlison Wang 	rtc_t *rtc = (rtc_t *)(CONFIG_SYS_MCFRTC_BASE);
106849fc424SAlison Wang 	rtcex_t *rtcex = (rtcex_t *)&rtc->extended;
107a4145534SPeter Tyser 
108849fc424SAlison Wang 	out_be32(&rtcex->gocu, (CONFIG_SYS_RTC_OSCILLATOR >> 16) & 0xffff);
109849fc424SAlison Wang 	out_be32(&rtcex->gocl, CONFIG_SYS_RTC_OSCILLATOR & 0xffff);
110a4145534SPeter Tyser #endif
111a4145534SPeter Tyser 
112a4145534SPeter Tyser 	return (0);
113a4145534SPeter Tyser }
114a4145534SPeter Tyser 
uart_port_conf(int port)115a4145534SPeter Tyser void uart_port_conf(int port)
116a4145534SPeter Tyser {
117849fc424SAlison Wang 	gpio_t *gpio = (gpio_t *) MMAP_GPIO;
118a4145534SPeter Tyser 
119a4145534SPeter Tyser 	/* Setup Ports: */
120a4145534SPeter Tyser 	switch (port) {
121a4145534SPeter Tyser 	case 0:
122849fc424SAlison Wang 		clrbits_be16(&gpio->par_uart,
123849fc424SAlison Wang 			~(GPIO_PAR_UART_U0TXD_UNMASK & GPIO_PAR_UART_U0RXD_UNMASK));
124849fc424SAlison Wang 		setbits_be16(&gpio->par_uart,
125849fc424SAlison Wang 			GPIO_PAR_UART_U0TXD_U0TXD | GPIO_PAR_UART_U0RXD_U0RXD);
126a4145534SPeter Tyser 		break;
127a4145534SPeter Tyser 	case 1:
128849fc424SAlison Wang 		clrbits_be16(&gpio->par_uart,
129849fc424SAlison Wang 			~(GPIO_PAR_UART_U1TXD_UNMASK & GPIO_PAR_UART_U1RXD_UNMASK));
130849fc424SAlison Wang 		setbits_be16(&gpio->par_uart,
131849fc424SAlison Wang 			GPIO_PAR_UART_U1TXD_U1TXD | GPIO_PAR_UART_U1RXD_U1RXD);
132a4145534SPeter Tyser 		break;
133a4145534SPeter Tyser 	case 2:
134849fc424SAlison Wang 		clrbits_8(&gpio->par_dspi,
135849fc424SAlison Wang 			~(GPIO_PAR_DSPI_SIN_UNMASK & GPIO_PAR_DSPI_SOUT_UNMASK));
136849fc424SAlison Wang 		out_8(&gpio->par_dspi,
137849fc424SAlison Wang 			GPIO_PAR_DSPI_SIN_U2RXD | GPIO_PAR_DSPI_SOUT_U2TXD);
138a4145534SPeter Tyser 		break;
139a4145534SPeter Tyser 	}
140a4145534SPeter Tyser }
141a4145534SPeter Tyser 
142a4145534SPeter Tyser #ifdef CONFIG_CF_DSPI
cfspi_port_conf(void)143a4145534SPeter Tyser void cfspi_port_conf(void)
144a4145534SPeter Tyser {
145849fc424SAlison Wang 	gpio_t *gpio = (gpio_t *) MMAP_GPIO;
146a4145534SPeter Tyser 
147849fc424SAlison Wang 	out_8(&gpio->par_dspi,
148a4145534SPeter Tyser 		GPIO_PAR_DSPI_SIN_SIN | GPIO_PAR_DSPI_SOUT_SOUT |
149849fc424SAlison Wang 		GPIO_PAR_DSPI_SCK_SCK);
150a4145534SPeter Tyser }
151a4145534SPeter Tyser 
cfspi_claim_bus(uint bus,uint cs)152a4145534SPeter Tyser int cfspi_claim_bus(uint bus, uint cs)
153a4145534SPeter Tyser {
154849fc424SAlison Wang 	dspi_t *dspi = (dspi_t *) MMAP_DSPI;
155849fc424SAlison Wang 	gpio_t *gpio = (gpio_t *) MMAP_GPIO;
156a4145534SPeter Tyser 
157849fc424SAlison Wang 	if ((in_be32(&dspi->sr) & DSPI_SR_TXRXS) != DSPI_SR_TXRXS)
158a4145534SPeter Tyser 		return -1;
159a4145534SPeter Tyser 
160a4145534SPeter Tyser 	/* Clear FIFO and resume transfer */
161849fc424SAlison Wang 	clrbits_be32(&dspi->mcr, DSPI_MCR_CTXF | DSPI_MCR_CRXF);
162a4145534SPeter Tyser 
163a4145534SPeter Tyser 	switch (cs) {
164a4145534SPeter Tyser 	case 0:
165849fc424SAlison Wang 		clrbits_8(&gpio->par_dspi, GPIO_PAR_DSPI_PCS0_UNMASK);
166849fc424SAlison Wang 		setbits_8(&gpio->par_dspi, GPIO_PAR_DSPI_PCS0_PCS0);
167a4145534SPeter Tyser 		break;
168a4145534SPeter Tyser 	case 2:
169849fc424SAlison Wang 		clrbits_8(&gpio->par_timer, ~GPIO_PAR_TIMER_T2IN_UNMASK);
170849fc424SAlison Wang 		setbits_8(&gpio->par_timer, GPIO_PAR_TIMER_T2IN_DSPIPCS2);
171a4145534SPeter Tyser 		break;
172a4145534SPeter Tyser 	}
173a4145534SPeter Tyser 
174a4145534SPeter Tyser 	return 0;
175a4145534SPeter Tyser }
176a4145534SPeter Tyser 
cfspi_release_bus(uint bus,uint cs)177a4145534SPeter Tyser void cfspi_release_bus(uint bus, uint cs)
178a4145534SPeter Tyser {
179849fc424SAlison Wang 	dspi_t *dspi = (dspi_t *) MMAP_DSPI;
180849fc424SAlison Wang 	gpio_t *gpio = (gpio_t *) MMAP_GPIO;
181a4145534SPeter Tyser 
182849fc424SAlison Wang 	/* Clear FIFO */
183849fc424SAlison Wang 	clrbits_be32(&dspi->mcr, DSPI_MCR_CTXF | DSPI_MCR_CRXF);
184a4145534SPeter Tyser 
185a4145534SPeter Tyser 	switch (cs) {
186a4145534SPeter Tyser 	case 0:
187849fc424SAlison Wang 		clrbits_8(&gpio->par_dspi, GPIO_PAR_DSPI_PCS0_PCS0);
188a4145534SPeter Tyser 		break;
189a4145534SPeter Tyser 	case 2:
190849fc424SAlison Wang 		clrbits_8(&gpio->par_timer, ~GPIO_PAR_TIMER_T2IN_UNMASK);
191a4145534SPeter Tyser 		break;
192a4145534SPeter Tyser 	}
193a4145534SPeter Tyser }
194a4145534SPeter Tyser #endif
195