xref: /rk3399_rockchip-uboot/arch/arm/mach-rmobile/pfc-r8a7794.c (revision c98b171e1098f94b2ff7720c45a25a602882f876)
1*badbb63cSNobuhiro Iwamatsu /*
2*badbb63cSNobuhiro Iwamatsu  * arch/arm/cpu/armv7/rmobile/pfc-r8a7794.c
3*badbb63cSNobuhiro Iwamatsu  *     This file is r8a7794 processor support - PFC hardware block.
4*badbb63cSNobuhiro Iwamatsu  *
5*badbb63cSNobuhiro Iwamatsu  * Copyright (C) 2014 Renesas Electronics Corporation
6*badbb63cSNobuhiro Iwamatsu  *
7*badbb63cSNobuhiro Iwamatsu  * SPDX-License-Identifier: GPL-2.0
8*badbb63cSNobuhiro Iwamatsu  */
9*badbb63cSNobuhiro Iwamatsu 
10*badbb63cSNobuhiro Iwamatsu #include <common.h>
11*badbb63cSNobuhiro Iwamatsu #include <sh_pfc.h>
12*badbb63cSNobuhiro Iwamatsu #include <asm/gpio.h>
13*badbb63cSNobuhiro Iwamatsu 
14*badbb63cSNobuhiro Iwamatsu #define CPU_32_PORT(fn, pfx, sfx)				\
15*badbb63cSNobuhiro Iwamatsu 	PORT_10(fn, pfx, sfx), PORT_10(fn, pfx##1, sfx),	\
16*badbb63cSNobuhiro Iwamatsu 	PORT_10(fn, pfx##2, sfx), PORT_1(fn, pfx##30, sfx),	\
17*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##31, sfx)
18*badbb63cSNobuhiro Iwamatsu 
19*badbb63cSNobuhiro Iwamatsu #define CPU_26_PORT(fn, pfx, sfx)				\
20*badbb63cSNobuhiro Iwamatsu 	PORT_10(fn, pfx, sfx), PORT_10(fn, pfx##1, sfx),	\
21*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##20, sfx), PORT_1(fn, pfx##21, sfx),	\
22*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##22, sfx), PORT_1(fn, pfx##23, sfx),	\
23*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##24, sfx), PORT_1(fn, pfx##25, sfx)
24*badbb63cSNobuhiro Iwamatsu 
25*badbb63cSNobuhiro Iwamatsu #define CPU_28_PORT(fn, pfx, sfx)				\
26*badbb63cSNobuhiro Iwamatsu 	PORT_10(fn, pfx, sfx), PORT_10(fn, pfx##1, sfx),	\
27*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##20, sfx), PORT_1(fn, pfx##21, sfx),	\
28*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##22, sfx), PORT_1(fn, pfx##23, sfx),	\
29*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##24, sfx), PORT_1(fn, pfx##25, sfx),	\
30*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##26, sfx), PORT_1(fn, pfx##27, sfx)
31*badbb63cSNobuhiro Iwamatsu 
32*badbb63cSNobuhiro Iwamatsu /*
33*badbb63cSNobuhiro Iwamatsu  * GP_0_0_DATA -> GP_6_25_DATA
34*badbb63cSNobuhiro Iwamatsu  * (except for GP1[26],GP1[27],GP1[28],GP1[29]),GP1[30],GP1[31]
35*badbb63cSNobuhiro Iwamatsu  *  GP5[28],GP5[29]),GP5[30],GP5[31],GP6[26],GP6[27],GP6[28],
36*badbb63cSNobuhiro Iwamatsu  *  GP6[29]),GP6[30],GP6[31])
37*badbb63cSNobuhiro Iwamatsu  */
38*badbb63cSNobuhiro Iwamatsu #define CPU_ALL_PORT(fn, pfx, sfx)			\
39*badbb63cSNobuhiro Iwamatsu 	CPU_32_PORT(fn, pfx##_0_, sfx),			\
40*badbb63cSNobuhiro Iwamatsu 	CPU_26_PORT(fn, pfx##_1_, sfx),			\
41*badbb63cSNobuhiro Iwamatsu 	CPU_32_PORT(fn, pfx##_2_, sfx),			\
42*badbb63cSNobuhiro Iwamatsu 	CPU_32_PORT(fn, pfx##_3_, sfx),			\
43*badbb63cSNobuhiro Iwamatsu 	CPU_32_PORT(fn, pfx##_4_, sfx),			\
44*badbb63cSNobuhiro Iwamatsu 	CPU_28_PORT(fn, pfx##_5_, sfx),			\
45*badbb63cSNobuhiro Iwamatsu 	CPU_26_PORT(fn, pfx##_6_, sfx)
46*badbb63cSNobuhiro Iwamatsu 
47*badbb63cSNobuhiro Iwamatsu #define _GP_GPIO(pfx, sfx) PINMUX_GPIO(GPIO_GP##pfx, GP##pfx##_DATA)
48*badbb63cSNobuhiro Iwamatsu #define _GP_DATA(pfx, sfx) PINMUX_DATA(GP##pfx##_DATA, GP##pfx##_FN,	\
49*badbb63cSNobuhiro Iwamatsu 				       GP##pfx##_IN, GP##pfx##_OUT)
50*badbb63cSNobuhiro Iwamatsu 
51*badbb63cSNobuhiro Iwamatsu #define _GP_INOUTSEL(pfx, sfx) GP##pfx##_IN, GP##pfx##_OUT
52*badbb63cSNobuhiro Iwamatsu #define _GP_INDT(pfx, sfx) GP##pfx##_DATA
53*badbb63cSNobuhiro Iwamatsu 
54*badbb63cSNobuhiro Iwamatsu #define GP_ALL(str)	CPU_ALL_PORT(_PORT_ALL, GP, str)
55*badbb63cSNobuhiro Iwamatsu #define PINMUX_GPIO_GP_ALL()	CPU_ALL_PORT(_GP_GPIO, , unused)
56*badbb63cSNobuhiro Iwamatsu #define PINMUX_DATA_GP_ALL()	CPU_ALL_PORT(_GP_DATA, , unused)
57*badbb63cSNobuhiro Iwamatsu 
58*badbb63cSNobuhiro Iwamatsu 
59*badbb63cSNobuhiro Iwamatsu #define PORT_10_REV(fn, pfx, sfx)				\
60*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##9, sfx), PORT_1(fn, pfx##8, sfx),	\
61*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##7, sfx), PORT_1(fn, pfx##6, sfx),	\
62*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##5, sfx), PORT_1(fn, pfx##4, sfx),	\
63*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##3, sfx), PORT_1(fn, pfx##2, sfx),	\
64*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##1, sfx), PORT_1(fn, pfx##0, sfx)
65*badbb63cSNobuhiro Iwamatsu 
66*badbb63cSNobuhiro Iwamatsu #define CPU_32_PORT_REV(fn, pfx, sfx)					\
67*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##31, sfx), PORT_1(fn, pfx##30, sfx),		\
68*badbb63cSNobuhiro Iwamatsu 	PORT_10_REV(fn, pfx##2, sfx), PORT_10_REV(fn, pfx##1, sfx),	\
69*badbb63cSNobuhiro Iwamatsu 	PORT_10_REV(fn, pfx, sfx)
70*badbb63cSNobuhiro Iwamatsu 
71*badbb63cSNobuhiro Iwamatsu #define GP_INOUTSEL(bank) CPU_32_PORT_REV(_GP_INOUTSEL, _##bank##_, unused)
72*badbb63cSNobuhiro Iwamatsu #define GP_INDT(bank) CPU_32_PORT_REV(_GP_INDT, _##bank##_, unused)
73*badbb63cSNobuhiro Iwamatsu 
74*badbb63cSNobuhiro Iwamatsu #define PINMUX_IPSR_DATA(ipsr, fn) PINMUX_DATA(fn##_MARK, FN_##ipsr, FN_##fn)
75*badbb63cSNobuhiro Iwamatsu #define PINMUX_IPSR_MODSEL_DATA(ipsr, fn, ms) PINMUX_DATA(fn##_MARK, FN_##ms, \
76*badbb63cSNobuhiro Iwamatsu 							  FN_##ipsr, FN_##fn)
77*badbb63cSNobuhiro Iwamatsu 
78*badbb63cSNobuhiro Iwamatsu enum {
79*badbb63cSNobuhiro Iwamatsu 	PINMUX_RESERVED = 0,
80*badbb63cSNobuhiro Iwamatsu 
81*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA_BEGIN,
82*badbb63cSNobuhiro Iwamatsu 	GP_ALL(DATA),
83*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA_END,
84*badbb63cSNobuhiro Iwamatsu 
85*badbb63cSNobuhiro Iwamatsu 	PINMUX_INPUT_BEGIN,
86*badbb63cSNobuhiro Iwamatsu 	GP_ALL(IN),
87*badbb63cSNobuhiro Iwamatsu 	PINMUX_INPUT_END,
88*badbb63cSNobuhiro Iwamatsu 
89*badbb63cSNobuhiro Iwamatsu 	PINMUX_OUTPUT_BEGIN,
90*badbb63cSNobuhiro Iwamatsu 	GP_ALL(OUT),
91*badbb63cSNobuhiro Iwamatsu 	PINMUX_OUTPUT_END,
92*badbb63cSNobuhiro Iwamatsu 
93*badbb63cSNobuhiro Iwamatsu 	PINMUX_FUNCTION_BEGIN,
94*badbb63cSNobuhiro Iwamatsu 	GP_ALL(FN),
95*badbb63cSNobuhiro Iwamatsu 
96*badbb63cSNobuhiro Iwamatsu 	/* GPSR0 */
97*badbb63cSNobuhiro Iwamatsu 	FN_IP0_23_22, FN_IP0_24, FN_IP0_25, FN_IP0_27_26, FN_IP0_29_28,
98*badbb63cSNobuhiro Iwamatsu 	FN_IP0_31_30, FN_IP1_1_0, FN_IP1_3_2, FN_IP1_5_4, FN_IP1_7_6,
99*badbb63cSNobuhiro Iwamatsu 	FN_IP1_10_8, FN_IP1_12_11, FN_IP1_14_13, FN_IP1_17_15, FN_IP1_19_18,
100*badbb63cSNobuhiro Iwamatsu 	FN_IP1_21_20, FN_IP1_23_22, FN_IP1_24, FN_A2, FN_IP1_26, FN_IP1_27,
101*badbb63cSNobuhiro Iwamatsu 	FN_IP1_29_28, FN_IP1_31_30, FN_IP2_1_0, FN_IP2_3_2, FN_IP2_5_4,
102*badbb63cSNobuhiro Iwamatsu 	FN_IP2_7_6, FN_IP2_9_8, FN_IP2_11_10, FN_IP2_13_12, FN_IP2_15_14,
103*badbb63cSNobuhiro Iwamatsu 	FN_IP2_17_16,
104*badbb63cSNobuhiro Iwamatsu 
105*badbb63cSNobuhiro Iwamatsu 	/* GPSR1 */
106*badbb63cSNobuhiro Iwamatsu 	FN_IP2_20_18, FN_IP2_23_21, FN_IP2_26_24, FN_IP2_29_27, FN_IP2_31_30,
107*badbb63cSNobuhiro Iwamatsu 	FN_IP3_1_0, FN_IP3_3_2, FN_IP3_5_4, FN_IP3_7_6, FN_IP3_9_8, FN_IP3_10,
108*badbb63cSNobuhiro Iwamatsu 	FN_IP3_11, FN_IP3_12, FN_IP3_14_13, FN_IP3_17_15, FN_IP3_20_18,
109*badbb63cSNobuhiro Iwamatsu 	FN_IP3_23_21, FN_IP3_26_24, FN_IP3_29_27, FN_IP3_30, FN_IP3_31,
110*badbb63cSNobuhiro Iwamatsu 	FN_WE0_N, FN_WE1_N, FN_IP4_1_0 , FN_IP7_31, FN_DACK0,
111*badbb63cSNobuhiro Iwamatsu 
112*badbb63cSNobuhiro Iwamatsu 	/* GPSR2 */
113*badbb63cSNobuhiro Iwamatsu 	FN_IP4_4_2, FN_IP4_7_5, FN_IP4_9_8, FN_IP4_11_10, FN_IP4_13_12,
114*badbb63cSNobuhiro Iwamatsu 	FN_IP4_15_14, FN_IP4_17_16, FN_IP4_19_18, FN_IP4_22_20, FN_IP4_25_23,
115*badbb63cSNobuhiro Iwamatsu 	FN_IP4_27_26, FN_IP4_29_28, FN_IP4_31_30, FN_IP5_1_0, FN_IP5_3_2,
116*badbb63cSNobuhiro Iwamatsu 	FN_IP5_5_4, FN_IP5_8_6, FN_IP5_11_9, FN_IP5_13_12, FN_IP5_15_14,
117*badbb63cSNobuhiro Iwamatsu 	FN_IP5_17_16, FN_IP5_19_18, FN_IP5_21_20, FN_IP5_23_22, FN_IP5_25_24,
118*badbb63cSNobuhiro Iwamatsu 	FN_IP5_27_26, FN_IP5_29_28, FN_IP5_31_30, FN_IP6_1_0, FN_IP6_3_2,
119*badbb63cSNobuhiro Iwamatsu 	FN_IP6_5_4, FN_IP6_7_6,
120*badbb63cSNobuhiro Iwamatsu 
121*badbb63cSNobuhiro Iwamatsu 	/* GPSR3 */
122*badbb63cSNobuhiro Iwamatsu 	FN_IP6_8, FN_IP6_9, FN_IP6_10, FN_IP6_11, FN_IP6_12, FN_IP6_13,
123*badbb63cSNobuhiro Iwamatsu 	FN_IP6_14, FN_IP6_15, FN_IP6_16, FN_IP6_19_17, FN_IP6_22_20,
124*badbb63cSNobuhiro Iwamatsu 	FN_IP6_25_23, FN_IP6_28_26, FN_IP6_31_29, FN_IP7_2_0, FN_IP7_5_3,
125*badbb63cSNobuhiro Iwamatsu 	FN_IP7_8_6, FN_IP7_11_9, FN_IP7_14_12, FN_IP7_17_15, FN_IP7_20_18,
126*badbb63cSNobuhiro Iwamatsu 	FN_IP7_23_21, FN_IP7_26_24, FN_IP7_29_27, FN_IP8_2_0, FN_IP8_5_3,
127*badbb63cSNobuhiro Iwamatsu 	FN_IP8_8_6, FN_IP8_11_9, FN_IP8_14_12, FN_IP8_16_15, FN_IP8_19_17,
128*badbb63cSNobuhiro Iwamatsu 	FN_IP8_22_20,
129*badbb63cSNobuhiro Iwamatsu 
130*badbb63cSNobuhiro Iwamatsu 	/* GPSR4 */
131*badbb63cSNobuhiro Iwamatsu 	FN_IP8_25_23, FN_IP8_28_26, FN_IP8_31_29, FN_IP9_2_0, FN_IP9_5_3,
132*badbb63cSNobuhiro Iwamatsu 	FN_IP9_8_6, FN_IP9_11_9, FN_IP9_14_12, FN_IP9_16_15, FN_IP9_18_17,
133*badbb63cSNobuhiro Iwamatsu 	FN_IP9_21_19, FN_IP9_24_22, FN_IP9_27_25, FN_IP9_30_28, FN_IP10_2_0,
134*badbb63cSNobuhiro Iwamatsu 	FN_IP10_5_3, FN_IP10_8_6, FN_IP10_11_9, FN_IP10_14_12, FN_IP10_17_15,
135*badbb63cSNobuhiro Iwamatsu 	FN_IP10_20_18, FN_IP10_23_21, FN_IP10_26_24, FN_IP10_29_27,
136*badbb63cSNobuhiro Iwamatsu 	FN_IP10_31_30, FN_IP11_2_0, FN_IP11_5_3, FN_IP11_7_6, FN_IP11_10_8,
137*badbb63cSNobuhiro Iwamatsu 	FN_IP11_13_11, FN_IP11_15_14, FN_IP11_17_16,
138*badbb63cSNobuhiro Iwamatsu 
139*badbb63cSNobuhiro Iwamatsu 	/* GPSR5 */
140*badbb63cSNobuhiro Iwamatsu 	FN_IP11_20_18, FN_IP11_23_21, FN_IP11_26_24, FN_IP11_29_27, FN_IP12_2_0,
141*badbb63cSNobuhiro Iwamatsu 	FN_IP12_5_3, FN_IP12_8_6, FN_IP12_10_9, FN_IP12_12_11, FN_IP12_14_13,
142*badbb63cSNobuhiro Iwamatsu 	FN_IP12_17_15, FN_IP12_20_18, FN_IP12_23_21, FN_IP12_26_24,
143*badbb63cSNobuhiro Iwamatsu 	FN_IP12_29_27, FN_IP13_2_0, FN_IP13_5_3, FN_IP13_8_6, FN_IP13_11_9,
144*badbb63cSNobuhiro Iwamatsu 	FN_IP13_14_12, FN_IP13_17_15, FN_IP13_20_18, FN_IP13_23_21,
145*badbb63cSNobuhiro Iwamatsu 	FN_IP13_26_24, FN_USB0_PWEN, FN_USB0_OVC, FN_USB1_PWEN, FN_USB1_OVC,
146*badbb63cSNobuhiro Iwamatsu 
147*badbb63cSNobuhiro Iwamatsu 	/* GPSR6 */
148*badbb63cSNobuhiro Iwamatsu 	FN_SD0_CLK, FN_SD0_CMD, FN_SD0_DATA0, FN_SD0_DATA1, FN_SD0_DATA2,
149*badbb63cSNobuhiro Iwamatsu 	FN_SD0_DATA3, FN_SD0_CD, FN_SD0_WP, FN_SD1_CLK, FN_SD1_CMD,
150*badbb63cSNobuhiro Iwamatsu 	FN_SD1_DATA0, FN_SD1_DATA1, FN_SD1_DATA2, FN_SD1_DATA3, FN_IP0_0,
151*badbb63cSNobuhiro Iwamatsu 	FN_IP0_9_8, FN_IP0_10, FN_IP0_11, FN_IP0_12, FN_IP0_13, FN_IP0_14,
152*badbb63cSNobuhiro Iwamatsu 	FN_IP0_15, FN_IP0_16, FN_IP0_17, FN_IP0_19_18, FN_IP0_21_20,
153*badbb63cSNobuhiro Iwamatsu 
154*badbb63cSNobuhiro Iwamatsu 	/* IPSR0 */
155*badbb63cSNobuhiro Iwamatsu 	FN_SD1_CD, FN_CAN0_RX, FN_SD1_WP, FN_IRQ7, FN_CAN0_TX, FN_MMC_CLK,
156*badbb63cSNobuhiro Iwamatsu 	FN_SD2_CLK, FN_MMC_CMD, FN_SD2_CMD, FN_MMC_D0, FN_SD2_DATA0, FN_MMC_D1,
157*badbb63cSNobuhiro Iwamatsu 	FN_SD2_DATA1, FN_MMC_D2, FN_SD2_DATA2, FN_MMC_D3, FN_SD2_DATA3,
158*badbb63cSNobuhiro Iwamatsu 	FN_MMC_D4, FN_SD2_CD, FN_MMC_D5, FN_SD2_WP, FN_MMC_D6, FN_SCIF0_RXD,
159*badbb63cSNobuhiro Iwamatsu 	FN_I2C2_SCL_B, FN_CAN1_RX, FN_MMC_D7, FN_SCIF0_TXD, FN_I2C2_SDA_B,
160*badbb63cSNobuhiro Iwamatsu 	FN_CAN1_TX, FN_D0, FN_SCIFA3_SCK_B, FN_IRQ4, FN_D1, FN_SCIFA3_RXD_B,
161*badbb63cSNobuhiro Iwamatsu 	FN_D2, FN_SCIFA3_TXD_B, FN_D3, FN_I2C3_SCL_B, FN_SCIF5_RXD_B, FN_D4,
162*badbb63cSNobuhiro Iwamatsu 	FN_I2C3_SDA_B, FN_SCIF5_TXD_B, FN_D5, FN_SCIF4_RXD_B, FN_I2C0_SCL_D,
163*badbb63cSNobuhiro Iwamatsu 
164*badbb63cSNobuhiro Iwamatsu 	/*
165*badbb63cSNobuhiro Iwamatsu 	 * From IPSR1 to IPSR5 have been removed because they does not use.
166*badbb63cSNobuhiro Iwamatsu 	 */
167*badbb63cSNobuhiro Iwamatsu 
168*badbb63cSNobuhiro Iwamatsu 	/* IPSR6 */
169*badbb63cSNobuhiro Iwamatsu 	FN_DU0_EXVSYNC_DU0_VSYNC, FN_QSTB_QHE, FN_CC50_STATE28,
170*badbb63cSNobuhiro Iwamatsu 	FN_DU0_EXODDF_DU0_ODDF_DISP_CDE, FN_QCPV_QDE, FN_CC50_STATE29,
171*badbb63cSNobuhiro Iwamatsu 	FN_DU0_DISP, FN_QPOLA, FN_CC50_STATE30, FN_DU0_CDE, FN_QPOLB,
172*badbb63cSNobuhiro Iwamatsu 	FN_CC50_STATE31, FN_VI0_CLK, FN_AVB_RX_CLK, FN_VI0_DATA0_VI0_B0,
173*badbb63cSNobuhiro Iwamatsu 	FN_AVB_RX_DV, FN_VI0_DATA1_VI0_B1, FN_AVB_RXD0, FN_VI0_DATA2_VI0_B2,
174*badbb63cSNobuhiro Iwamatsu 	FN_AVB_RXD1, FN_VI0_DATA3_VI0_B3, FN_AVB_RXD2, FN_VI0_DATA4_VI0_B4,
175*badbb63cSNobuhiro Iwamatsu 	FN_AVB_RXD3, FN_VI0_DATA5_VI0_B5, FN_AVB_RXD4, FN_VI0_DATA6_VI0_B6,
176*badbb63cSNobuhiro Iwamatsu 	FN_AVB_RXD5, FN_VI0_DATA7_VI0_B7, FN_AVB_RXD6, FN_VI0_CLKENB,
177*badbb63cSNobuhiro Iwamatsu 	FN_I2C3_SCL, FN_SCIFA5_RXD_C, FN_IETX_C, FN_AVB_RXD7, FN_VI0_FIELD,
178*badbb63cSNobuhiro Iwamatsu 	FN_I2C3_SDA, FN_SCIFA5_TXD_C, FN_IECLK_C, FN_AVB_RX_ER, FN_VI0_HSYNC_N,
179*badbb63cSNobuhiro Iwamatsu 	FN_SCIF0_RXD_B, FN_I2C0_SCL_C, FN_IERX_C, FN_AVB_COL, FN_VI0_VSYNC_N,
180*badbb63cSNobuhiro Iwamatsu 	FN_SCIF0_TXD_B, FN_I2C0_SDA_C, FN_AUDIO_CLKOUT_B, FN_AVB_TX_EN,
181*badbb63cSNobuhiro Iwamatsu 	FN_ETH_MDIO, FN_VI0_G0, FN_MSIOF2_RXD_B, FN_IIC0_SCL_D, FN_AVB_TX_CLK,
182*badbb63cSNobuhiro Iwamatsu 	FN_ADIDATA, FN_AD_DI,
183*badbb63cSNobuhiro Iwamatsu 
184*badbb63cSNobuhiro Iwamatsu 	/* IPSR7 */
185*badbb63cSNobuhiro Iwamatsu 	FN_ETH_CRS_DV, FN_VI0_G1, FN_MSIOF2_TXD_B, FN_IIC0_SDA_D, FN_AVB_TXD0,
186*badbb63cSNobuhiro Iwamatsu 	FN_ADICS_SAMP, FN_AD_DO, FN_ETH_RX_ER, FN_VI0_G2, FN_MSIOF2_SCK_B,
187*badbb63cSNobuhiro Iwamatsu 	FN_CAN0_RX_B, FN_AVB_TXD1, FN_ADICLK, FN_AD_CLK, FN_ETH_RXD0, FN_VI0_G3,
188*badbb63cSNobuhiro Iwamatsu 	FN_MSIOF2_SYNC_B, FN_CAN0_TX_B, FN_AVB_TXD2, FN_ADICHS0, FN_AD_NCS_N,
189*badbb63cSNobuhiro Iwamatsu 	FN_ETH_RXD1, FN_VI0_G4, FN_MSIOF2_SS1_B, FN_SCIF4_RXD_D, FN_AVB_TXD3,
190*badbb63cSNobuhiro Iwamatsu 	FN_ADICHS1, FN_ETH_LINK, FN_VI0_G5, FN_MSIOF2_SS2_B, FN_SCIF4_TXD_D,
191*badbb63cSNobuhiro Iwamatsu 	FN_AVB_TXD4, FN_ADICHS2, FN_ETH_REFCLK, FN_VI0_G6, FN_SCIF2_SCK_C,
192*badbb63cSNobuhiro Iwamatsu 	FN_AVB_TXD5, FN_SSI_SCK5_B, FN_ETH_TXD1, FN_VI0_G7, FN_SCIF2_RXD_C,
193*badbb63cSNobuhiro Iwamatsu 	FN_IIC1_SCL_D, FN_AVB_TXD6, FN_SSI_WS5_B, FN_ETH_TX_EN, FN_VI0_R0,
194*badbb63cSNobuhiro Iwamatsu 	FN_SCIF2_TXD_C, FN_IIC1_SDA_D, FN_AVB_TXD7, FN_SSI_SDATA5_B,
195*badbb63cSNobuhiro Iwamatsu 	FN_ETH_MAGIC, FN_VI0_R1, FN_SCIF3_SCK_B, FN_AVB_TX_ER, FN_SSI_SCK6_B,
196*badbb63cSNobuhiro Iwamatsu 	FN_ETH_TXD0, FN_VI0_R2, FN_SCIF3_RXD_B, FN_I2C4_SCL_E, FN_AVB_GTX_CLK,
197*badbb63cSNobuhiro Iwamatsu 	FN_SSI_WS6_B, FN_DREQ0_N, FN_SCIFB1_RXD,
198*badbb63cSNobuhiro Iwamatsu 
199*badbb63cSNobuhiro Iwamatsu 	/* IPSR8 */
200*badbb63cSNobuhiro Iwamatsu 	FN_ETH_MDC, FN_VI0_R3, FN_SCIF3_TXD_B, FN_I2C4_SDA_E, FN_AVB_MDC,
201*badbb63cSNobuhiro Iwamatsu 	FN_SSI_SDATA6_B, FN_HSCIF0_HRX, FN_VI0_R4, FN_I2C1_SCL_C,
202*badbb63cSNobuhiro Iwamatsu 	FN_AUDIO_CLKA_B, FN_AVB_MDIO, FN_SSI_SCK78_B, FN_HSCIF0_HTX,
203*badbb63cSNobuhiro Iwamatsu 	FN_VI0_R5, FN_I2C1_SDA_C, FN_AUDIO_CLKB_B, FN_AVB_LINK, FN_SSI_WS78_B,
204*badbb63cSNobuhiro Iwamatsu 	FN_HSCIF0_HCTS_N, FN_VI0_R6, FN_SCIF0_RXD_D, FN_I2C0_SCL_E,
205*badbb63cSNobuhiro Iwamatsu 	FN_AVB_MAGIC, FN_SSI_SDATA7_B, FN_HSCIF0_HRTS_N, FN_VI0_R7,
206*badbb63cSNobuhiro Iwamatsu 	FN_SCIF0_TXD_D, FN_I2C0_SDA_E, FN_AVB_PHY_INT, FN_SSI_SDATA8_B,
207*badbb63cSNobuhiro Iwamatsu 	FN_HSCIF0_HSCK, FN_SCIF_CLK_B, FN_AVB_CRS, FN_AUDIO_CLKC_B,
208*badbb63cSNobuhiro Iwamatsu 	FN_I2C0_SCL, FN_SCIF0_RXD_C, FN_PWM5, FN_TCLK1_B, FN_AVB_GTXREFCLK,
209*badbb63cSNobuhiro Iwamatsu 	FN_CAN1_RX_D, FN_TPUTO0_B, FN_I2C0_SDA, FN_SCIF0_TXD_C, FN_TPUTO0,
210*badbb63cSNobuhiro Iwamatsu 	FN_CAN_CLK, FN_DVC_MUTE, FN_CAN1_TX_D, FN_I2C1_SCL, FN_SCIF4_RXD,
211*badbb63cSNobuhiro Iwamatsu 	FN_PWM5_B, FN_DU1_DR0, FN_RIF1_SYNC_B, FN_TS_SDATA_D, FN_TPUTO1_B,
212*badbb63cSNobuhiro Iwamatsu 	FN_I2C1_SDA, FN_SCIF4_TXD, FN_IRQ5, FN_DU1_DR1, FN_RIF1_CLK_B,
213*badbb63cSNobuhiro Iwamatsu 	FN_TS_SCK_D, FN_BPFCLK_C, FN_MSIOF0_RXD, FN_SCIF5_RXD, FN_I2C2_SCL_C,
214*badbb63cSNobuhiro Iwamatsu 	FN_DU1_DR2, FN_RIF1_D0_B, FN_TS_SDEN_D, FN_FMCLK_C, FN_RDS_CLK,
215*badbb63cSNobuhiro Iwamatsu 
216*badbb63cSNobuhiro Iwamatsu 	/*
217*badbb63cSNobuhiro Iwamatsu 	 * From IPSR9 to IPSR10 have been removed because they does not use.
218*badbb63cSNobuhiro Iwamatsu 	 */
219*badbb63cSNobuhiro Iwamatsu 
220*badbb63cSNobuhiro Iwamatsu 	/* IPSR11 */
221*badbb63cSNobuhiro Iwamatsu 	FN_SSI_WS5, FN_SCIFA3_RXD, FN_I2C3_SCL_C, FN_DU1_DOTCLKOUT0,
222*badbb63cSNobuhiro Iwamatsu 	FN_CAN_DEBUGOUT11, FN_SSI_SDATA5, FN_SCIFA3_TXD, FN_I2C3_SDA_C,
223*badbb63cSNobuhiro Iwamatsu 	FN_DU1_DOTCLKOUT1, FN_CAN_DEBUGOUT12, FN_SSI_SCK6, FN_SCIFA1_SCK_B,
224*badbb63cSNobuhiro Iwamatsu 	FN_DU1_EXHSYNC_DU1_HSYNC, FN_CAN_DEBUGOUT13, FN_SSI_WS6,
225*badbb63cSNobuhiro Iwamatsu 	FN_SCIFA1_RXD_B, FN_I2C4_SCL_C, FN_DU1_EXVSYNC_DU1_VSYNC,
226*badbb63cSNobuhiro Iwamatsu 	FN_CAN_DEBUGOUT14, FN_SSI_SDATA6, FN_SCIFA1_TXD_B, FN_I2C4_SDA_C,
227*badbb63cSNobuhiro Iwamatsu 	FN_DU1_EXODDF_DU1_ODDF_DISP_CDE, FN_CAN_DEBUGOUT15, FN_SSI_SCK78,
228*badbb63cSNobuhiro Iwamatsu 	FN_SCIFA2_SCK_B, FN_IIC0_SDA_C, FN_DU1_DISP, FN_SSI_WS78,
229*badbb63cSNobuhiro Iwamatsu 	FN_SCIFA2_RXD_B, FN_IIC0_SCL_C, FN_DU1_CDE, FN_SSI_SDATA7,
230*badbb63cSNobuhiro Iwamatsu 	FN_SCIFA2_TXD_B, FN_IRQ8, FN_AUDIO_CLKA_D, FN_CAN_CLK_D, FN_PCMOE_N,
231*badbb63cSNobuhiro Iwamatsu 	FN_SSI_SCK0129, FN_MSIOF1_RXD_B, FN_SCIF5_RXD_D, FN_ADIDATA_B,
232*badbb63cSNobuhiro Iwamatsu 	FN_AD_DI_B, FN_PCMWE_N, FN_SSI_WS0129, FN_MSIOF1_TXD_B, FN_SCIF5_TXD_D,
233*badbb63cSNobuhiro Iwamatsu 	FN_ADICS_SAMP_B, FN_AD_DO_B, FN_SSI_SDATA0, FN_MSIOF1_SCK_B, FN_PWM0_B,
234*badbb63cSNobuhiro Iwamatsu 	FN_ADICLK_B, FN_AD_CLK_B,
235*badbb63cSNobuhiro Iwamatsu 
236*badbb63cSNobuhiro Iwamatsu 	/*
237*badbb63cSNobuhiro Iwamatsu 	 * From IPSR12 to IPSR13 have been removed because they does not use.
238*badbb63cSNobuhiro Iwamatsu 	 */
239*badbb63cSNobuhiro Iwamatsu 
240*badbb63cSNobuhiro Iwamatsu 	/* MOD_SEL */
241*badbb63cSNobuhiro Iwamatsu 	FN_SEL_ADG_0, FN_SEL_ADG_1, FN_SEL_ADG_2, FN_SEL_ADG_3,
242*badbb63cSNobuhiro Iwamatsu 	FN_SEL_ADI_0, FN_SEL_ADI_1, FN_SEL_CAN_0, FN_SEL_CAN_1,
243*badbb63cSNobuhiro Iwamatsu 	FN_SEL_CAN_2, FN_SEL_CAN_3, FN_SEL_DARC_0, FN_SEL_DARC_1,
244*badbb63cSNobuhiro Iwamatsu 	FN_SEL_DARC_2, FN_SEL_DARC_3, FN_SEL_DARC_4, FN_SEL_DR0_0,
245*badbb63cSNobuhiro Iwamatsu 	FN_SEL_DR0_1, FN_SEL_DR1_0, FN_SEL_DR1_1, FN_SEL_DR2_0, FN_SEL_DR2_1,
246*badbb63cSNobuhiro Iwamatsu 	FN_SEL_DR3_0, FN_SEL_DR3_1, FN_SEL_ETH_0, FN_SEL_ETH_1, FN_SEL_FSN_0,
247*badbb63cSNobuhiro Iwamatsu 	FN_SEL_FSN_1, FN_SEL_I2C00_0, FN_SEL_I2C00_1, FN_SEL_I2C00_2,
248*badbb63cSNobuhiro Iwamatsu 	FN_SEL_I2C00_3, FN_SEL_I2C00_4, FN_SEL_I2C01_0, FN_SEL_I2C01_1,
249*badbb63cSNobuhiro Iwamatsu 	FN_SEL_I2C01_2, FN_SEL_I2C01_3, FN_SEL_I2C01_4, FN_SEL_I2C02_0,
250*badbb63cSNobuhiro Iwamatsu 	FN_SEL_I2C02_1, FN_SEL_I2C02_2, FN_SEL_I2C02_3, FN_SEL_I2C02_4,
251*badbb63cSNobuhiro Iwamatsu 	FN_SEL_I2C03_0, FN_SEL_I2C03_1, FN_SEL_I2C03_2, FN_SEL_I2C03_3,
252*badbb63cSNobuhiro Iwamatsu 	FN_SEL_I2C03_4, FN_SEL_I2C04_0, FN_SEL_I2C04_1, FN_SEL_I2C04_2,
253*badbb63cSNobuhiro Iwamatsu 	FN_SEL_I2C04_3, FN_SEL_I2C04_4, FN_SEL_IIC00_0, FN_SEL_IIC00_1,
254*badbb63cSNobuhiro Iwamatsu 	FN_SEL_IIC00_2, FN_SEL_IIC00_3, FN_SEL_AVB_0, FN_SEL_AVB_1,
255*badbb63cSNobuhiro Iwamatsu 
256*badbb63cSNobuhiro Iwamatsu 	/* MOD_SEL2 */
257*badbb63cSNobuhiro Iwamatsu 	FN_SEL_IEB_0, FN_SEL_IEB_1, FN_SEL_IEB_2, FN_SEL_IIC01_0,
258*badbb63cSNobuhiro Iwamatsu 	FN_SEL_IIC01_1, FN_SEL_IIC01_2, FN_SEL_IIC01_3, FN_SEL_LBS_0,
259*badbb63cSNobuhiro Iwamatsu 	FN_SEL_LBS_1, FN_SEL_MSI1_0, FN_SEL_MSI1_1, FN_SEL_MSI2_0,
260*badbb63cSNobuhiro Iwamatsu 	FN_SEL_MSI2_1, FN_SEL_RAD_0, FN_SEL_RAD_1, FN_SEL_RCN_0,
261*badbb63cSNobuhiro Iwamatsu 	FN_SEL_RCN_1, FN_SEL_RSP_0, FN_SEL_RSP_1, FN_SEL_SCIFA0_0,
262*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIFA0_1, FN_SEL_SCIFA0_2, FN_SEL_SCIFA0_3, FN_SEL_SCIFA1_0,
263*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIFA1_1, FN_SEL_SCIFA1_2, FN_SEL_SCIFA2_0, FN_SEL_SCIFA2_1,
264*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIFA3_0, FN_SEL_SCIFA3_1, FN_SEL_SCIFA4_0, FN_SEL_SCIFA4_1,
265*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIFA4_2, FN_SEL_SCIFA4_3, FN_SEL_SCIFA5_0, FN_SEL_SCIFA5_1,
266*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIFA5_2, FN_SEL_SCIFA5_3, FN_SEL_SPDM_0, FN_SEL_SPDM_1,
267*badbb63cSNobuhiro Iwamatsu 	FN_SEL_TMU_0, FN_SEL_TMU_1, FN_SEL_TSIF0_0, FN_SEL_TSIF0_1,
268*badbb63cSNobuhiro Iwamatsu 	FN_SEL_TSIF0_2, FN_SEL_TSIF0_3, FN_SEL_CAN0_0, FN_SEL_CAN0_1,
269*badbb63cSNobuhiro Iwamatsu 	FN_SEL_CAN0_2, FN_SEL_CAN0_3, FN_SEL_CAN1_0, FN_SEL_CAN1_1,
270*badbb63cSNobuhiro Iwamatsu 	FN_SEL_CAN1_2, FN_SEL_CAN1_3, FN_SEL_HSCIF0_0, FN_SEL_HSCIF0_1,
271*badbb63cSNobuhiro Iwamatsu 	FN_SEL_HSCIF1_0, FN_SEL_HSCIF1_1, FN_SEL_RDS_0, FN_SEL_RDS_1,
272*badbb63cSNobuhiro Iwamatsu 	FN_SEL_RDS_2, FN_SEL_RDS_3,
273*badbb63cSNobuhiro Iwamatsu 
274*badbb63cSNobuhiro Iwamatsu 	/* MOD_SEL3 */
275*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIF0_0, FN_SEL_SCIF0_1, FN_SEL_SCIF0_2, FN_SEL_SCIF0_3,
276*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIF1_0, FN_SEL_SCIF1_1, FN_SEL_SCIF1_2, FN_SEL_SCIF2_0,
277*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIF2_1, FN_SEL_SCIF2_2, FN_SEL_SCIF3_0, FN_SEL_SCIF3_1,
278*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIF4_0, FN_SEL_SCIF4_1, FN_SEL_SCIF4_2, FN_SEL_SCIF4_3,
279*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIF4_4, FN_SEL_SCIF5_0, FN_SEL_SCIF5_1, FN_SEL_SCIF5_2,
280*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIF5_3, FN_SEL_SSI1_0, FN_SEL_SSI1_1, FN_SEL_SSI2_0,
281*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SSI2_1, FN_SEL_SSI4_0, FN_SEL_SSI4_1, FN_SEL_SSI5_0,
282*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SSI5_1, FN_SEL_SSI6_0, FN_SEL_SSI6_1, FN_SEL_SSI7_0,
283*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SSI7_1, FN_SEL_SSI8_0, FN_SEL_SSI8_1, FN_SEL_SSI9_0,
284*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SSI9_1,
285*badbb63cSNobuhiro Iwamatsu 	PINMUX_FUNCTION_END,
286*badbb63cSNobuhiro Iwamatsu 
287*badbb63cSNobuhiro Iwamatsu 	PINMUX_MARK_BEGIN,
288*badbb63cSNobuhiro Iwamatsu 	A2_MARK, WE0_N_MARK, WE1_N_MARK, DACK0_MARK,
289*badbb63cSNobuhiro Iwamatsu 
290*badbb63cSNobuhiro Iwamatsu 	USB0_PWEN_MARK, USB0_OVC_MARK, USB1_PWEN_MARK, USB1_OVC_MARK,
291*badbb63cSNobuhiro Iwamatsu 
292*badbb63cSNobuhiro Iwamatsu 	SD0_CLK_MARK, SD0_CMD_MARK, SD0_DATA0_MARK, SD0_DATA1_MARK,
293*badbb63cSNobuhiro Iwamatsu 	SD0_DATA2_MARK, SD0_DATA3_MARK, SD0_CD_MARK, SD0_WP_MARK,
294*badbb63cSNobuhiro Iwamatsu 
295*badbb63cSNobuhiro Iwamatsu 	SD1_CLK_MARK, SD1_CMD_MARK, SD1_DATA0_MARK, SD1_DATA1_MARK,
296*badbb63cSNobuhiro Iwamatsu 	SD1_DATA2_MARK, SD1_DATA3_MARK,
297*badbb63cSNobuhiro Iwamatsu 
298*badbb63cSNobuhiro Iwamatsu 	/* IPSR0 */
299*badbb63cSNobuhiro Iwamatsu 	SD1_CD_MARK, CAN0_RX_MARK, SD1_WP_MARK, IRQ7_MARK, CAN0_TX_MARK,
300*badbb63cSNobuhiro Iwamatsu 	MMC_CLK_MARK, SD2_CLK_MARK, MMC_CMD_MARK, SD2_CMD_MARK, MMC_D0_MARK,
301*badbb63cSNobuhiro Iwamatsu 	SD2_DATA0_MARK, MMC_D1_MARK, SD2_DATA1_MARK, MMC_D2_MARK,
302*badbb63cSNobuhiro Iwamatsu 	SD2_DATA2_MARK, MMC_D3_MARK, SD2_DATA3_MARK, MMC_D4_MARK, SD2_CD_MARK,
303*badbb63cSNobuhiro Iwamatsu 	MMC_D5_MARK, SD2_WP_MARK, MMC_D6_MARK, SCIF0_RXD_MARK, I2C2_SCL_B_MARK,
304*badbb63cSNobuhiro Iwamatsu 	CAN1_RX_MARK, MMC_D7_MARK, SCIF0_TXD_MARK, I2C2_SDA_B_MARK,
305*badbb63cSNobuhiro Iwamatsu 	CAN1_TX_MARK, D0_MARK, SCIFA3_SCK_B_MARK, IRQ4_MARK, D1_MARK,
306*badbb63cSNobuhiro Iwamatsu 	SCIFA3_RXD_B_MARK, D2_MARK, SCIFA3_TXD_B_MARK, D3_MARK, I2C3_SCL_B_MARK,
307*badbb63cSNobuhiro Iwamatsu 	SCIF5_RXD_B_MARK, D4_MARK, I2C3_SDA_B_MARK, SCIF5_TXD_B_MARK, D5_MARK,
308*badbb63cSNobuhiro Iwamatsu 	SCIF4_RXD_B_MARK, I2C0_SCL_D_MARK,
309*badbb63cSNobuhiro Iwamatsu 
310*badbb63cSNobuhiro Iwamatsu 	/*
311*badbb63cSNobuhiro Iwamatsu 	 * From IPSR1 to IPSR5 have been removed because they does not use.
312*badbb63cSNobuhiro Iwamatsu 	 */
313*badbb63cSNobuhiro Iwamatsu 
314*badbb63cSNobuhiro Iwamatsu 	/* IPSR6 */
315*badbb63cSNobuhiro Iwamatsu 	DU0_EXVSYNC_DU0_VSYNC_MARK, QSTB_QHE_MARK, CC50_STATE28_MARK,
316*badbb63cSNobuhiro Iwamatsu 	DU0_EXODDF_DU0_ODDF_DISP_CDE_MARK, QCPV_QDE_MARK, CC50_STATE29_MARK,
317*badbb63cSNobuhiro Iwamatsu 	DU0_DISP_MARK, QPOLA_MARK, CC50_STATE30_MARK, DU0_CDE_MARK, QPOLB_MARK,
318*badbb63cSNobuhiro Iwamatsu 	CC50_STATE31_MARK, VI0_CLK_MARK, AVB_RX_CLK_MARK, VI0_DATA0_VI0_B0_MARK,
319*badbb63cSNobuhiro Iwamatsu 	AVB_RX_DV_MARK, VI0_DATA1_VI0_B1_MARK, AVB_RXD0_MARK,
320*badbb63cSNobuhiro Iwamatsu 	VI0_DATA2_VI0_B2_MARK, AVB_RXD1_MARK, VI0_DATA3_VI0_B3_MARK,
321*badbb63cSNobuhiro Iwamatsu 	AVB_RXD2_MARK, VI0_DATA4_VI0_B4_MARK, AVB_RXD3_MARK,
322*badbb63cSNobuhiro Iwamatsu 	VI0_DATA5_VI0_B5_MARK, AVB_RXD4_MARK, VI0_DATA6_VI0_B6_MARK,
323*badbb63cSNobuhiro Iwamatsu 	AVB_RXD5_MARK, VI0_DATA7_VI0_B7_MARK, AVB_RXD6_MARK, VI0_CLKENB_MARK,
324*badbb63cSNobuhiro Iwamatsu 	I2C3_SCL_MARK, SCIFA5_RXD_C_MARK, IETX_C_MARK, AVB_RXD7_MARK,
325*badbb63cSNobuhiro Iwamatsu 	VI0_FIELD_MARK, I2C3_SDA_MARK, SCIFA5_TXD_C_MARK, IECLK_C_MARK,
326*badbb63cSNobuhiro Iwamatsu 	AVB_RX_ER_MARK, VI0_HSYNC_N_MARK, SCIF0_RXD_B_MARK, I2C0_SCL_C_MARK,
327*badbb63cSNobuhiro Iwamatsu 	IERX_C_MARK, AVB_COL_MARK, VI0_VSYNC_N_MARK, SCIF0_TXD_B_MARK,
328*badbb63cSNobuhiro Iwamatsu 	I2C0_SDA_C_MARK, AUDIO_CLKOUT_B_MARK, AVB_TX_EN_MARK, ETH_MDIO_MARK,
329*badbb63cSNobuhiro Iwamatsu 	VI0_G0_MARK, MSIOF2_RXD_B_MARK, IIC0_SCL_D_MARK, AVB_TX_CLK_MARK,
330*badbb63cSNobuhiro Iwamatsu 	ADIDATA_MARK, AD_DI_MARK,
331*badbb63cSNobuhiro Iwamatsu 
332*badbb63cSNobuhiro Iwamatsu 	/* IPSR7 */
333*badbb63cSNobuhiro Iwamatsu 	ETH_CRS_DV_MARK, VI0_G1_MARK, MSIOF2_TXD_B_MARK, IIC0_SDA_D_MARK,
334*badbb63cSNobuhiro Iwamatsu 	AVB_TXD0_MARK, ADICS_SAMP_MARK, AD_DO_MARK, ETH_RX_ER_MARK, VI0_G2_MARK,
335*badbb63cSNobuhiro Iwamatsu 	MSIOF2_SCK_B_MARK, CAN0_RX_B_MARK, AVB_TXD1_MARK, ADICLK_MARK,
336*badbb63cSNobuhiro Iwamatsu 	AD_CLK_MARK, ETH_RXD0_MARK, VI0_G3_MARK, MSIOF2_SYNC_B_MARK,
337*badbb63cSNobuhiro Iwamatsu 	CAN0_TX_B_MARK, AVB_TXD2_MARK, ADICHS0_MARK, AD_NCS_N_MARK,
338*badbb63cSNobuhiro Iwamatsu 	ETH_RXD1_MARK, VI0_G4_MARK, MSIOF2_SS1_B_MARK, SCIF4_RXD_D_MARK,
339*badbb63cSNobuhiro Iwamatsu 	AVB_TXD3_MARK, ADICHS1_MARK, ETH_LINK_MARK, VI0_G5_MARK,
340*badbb63cSNobuhiro Iwamatsu 	MSIOF2_SS2_B_MARK, SCIF4_TXD_D_MARK, AVB_TXD4_MARK, ADICHS2_MARK,
341*badbb63cSNobuhiro Iwamatsu 	ETH_REFCLK_MARK, VI0_G6_MARK, SCIF2_SCK_C_MARK, AVB_TXD5_MARK,
342*badbb63cSNobuhiro Iwamatsu 	SSI_SCK5_B_MARK, ETH_TXD1_MARK, VI0_G7_MARK, SCIF2_RXD_C_MARK,
343*badbb63cSNobuhiro Iwamatsu 	IIC1_SCL_D_MARK, AVB_TXD6_MARK, SSI_WS5_B_MARK, ETH_TX_EN_MARK,
344*badbb63cSNobuhiro Iwamatsu 	VI0_R0_MARK, SCIF2_TXD_C_MARK, IIC1_SDA_D_MARK, AVB_TXD7_MARK,
345*badbb63cSNobuhiro Iwamatsu 	SSI_SDATA5_B_MARK, ETH_MAGIC_MARK, VI0_R1_MARK, SCIF3_SCK_B_MARK,
346*badbb63cSNobuhiro Iwamatsu 	AVB_TX_ER_MARK, SSI_SCK6_B_MARK, ETH_TXD0_MARK, VI0_R2_MARK,
347*badbb63cSNobuhiro Iwamatsu 	SCIF3_RXD_B_MARK, I2C4_SCL_E_MARK, AVB_GTX_CLK_MARK, SSI_WS6_B_MARK,
348*badbb63cSNobuhiro Iwamatsu 	DREQ0_N_MARK, SCIFB1_RXD_MARK,
349*badbb63cSNobuhiro Iwamatsu 
350*badbb63cSNobuhiro Iwamatsu 	/* IPSR8 */
351*badbb63cSNobuhiro Iwamatsu 	ETH_MDC_MARK, VI0_R3_MARK, SCIF3_TXD_B_MARK, I2C4_SDA_E_MARK,
352*badbb63cSNobuhiro Iwamatsu 	AVB_MDC_MARK, SSI_SDATA6_B_MARK, HSCIF0_HRX_MARK, VI0_R4_MARK,
353*badbb63cSNobuhiro Iwamatsu 	I2C1_SCL_C_MARK, AUDIO_CLKA_B_MARK, AVB_MDIO_MARK, SSI_SCK78_B_MARK,
354*badbb63cSNobuhiro Iwamatsu 	HSCIF0_HTX_MARK, VI0_R5_MARK, I2C1_SDA_C_MARK, AUDIO_CLKB_B_MARK,
355*badbb63cSNobuhiro Iwamatsu 	AVB_LINK_MARK, SSI_WS78_B_MARK, HSCIF0_HCTS_N_MARK, VI0_R6_MARK,
356*badbb63cSNobuhiro Iwamatsu 	SCIF0_RXD_D_MARK, I2C0_SCL_E_MARK, AVB_MAGIC_MARK, SSI_SDATA7_B_MARK,
357*badbb63cSNobuhiro Iwamatsu 	HSCIF0_HRTS_N_MARK, VI0_R7_MARK, SCIF0_TXD_D_MARK, I2C0_SDA_E_MARK,
358*badbb63cSNobuhiro Iwamatsu 	AVB_PHY_INT_MARK, SSI_SDATA8_B_MARK,
359*badbb63cSNobuhiro Iwamatsu 	HSCIF0_HSCK_MARK, SCIF_CLK_B_MARK, AVB_CRS_MARK, AUDIO_CLKC_B_MARK,
360*badbb63cSNobuhiro Iwamatsu 	I2C0_SCL_MARK, SCIF0_RXD_C_MARK, PWM5_MARK, TCLK1_B_MARK,
361*badbb63cSNobuhiro Iwamatsu 	AVB_GTXREFCLK_MARK, CAN1_RX_D_MARK, TPUTO0_B_MARK, I2C0_SDA_MARK,
362*badbb63cSNobuhiro Iwamatsu 	SCIF0_TXD_C_MARK, TPUTO0_MARK, CAN_CLK_MARK, DVC_MUTE_MARK,
363*badbb63cSNobuhiro Iwamatsu 	CAN1_TX_D_MARK, I2C1_SCL_MARK, SCIF4_RXD_MARK, PWM5_B_MARK,
364*badbb63cSNobuhiro Iwamatsu 	DU1_DR0_MARK, RIF1_SYNC_B_MARK, TS_SDATA_D_MARK, TPUTO1_B_MARK,
365*badbb63cSNobuhiro Iwamatsu 	I2C1_SDA_MARK, SCIF4_TXD_MARK, IRQ5_MARK, DU1_DR1_MARK, RIF1_CLK_B_MARK,
366*badbb63cSNobuhiro Iwamatsu 	TS_SCK_D_MARK, BPFCLK_C_MARK, MSIOF0_RXD_MARK, SCIF5_RXD_MARK,
367*badbb63cSNobuhiro Iwamatsu 	I2C2_SCL_C_MARK, DU1_DR2_MARK, RIF1_D0_B_MARK, TS_SDEN_D_MARK,
368*badbb63cSNobuhiro Iwamatsu 	FMCLK_C_MARK, RDS_CLK_MARK,
369*badbb63cSNobuhiro Iwamatsu 
370*badbb63cSNobuhiro Iwamatsu 	/*
371*badbb63cSNobuhiro Iwamatsu 	 * From IPSR9 to IPSR10 have been removed because they does not use.
372*badbb63cSNobuhiro Iwamatsu 	 */
373*badbb63cSNobuhiro Iwamatsu 
374*badbb63cSNobuhiro Iwamatsu 	/* IPSR11 */
375*badbb63cSNobuhiro Iwamatsu 	SSI_WS5_MARK, SCIFA3_RXD_MARK, I2C3_SCL_C_MARK, DU1_DOTCLKOUT0_MARK,
376*badbb63cSNobuhiro Iwamatsu 	CAN_DEBUGOUT11_MARK, SSI_SDATA5_MARK, SCIFA3_TXD_MARK, I2C3_SDA_C_MARK,
377*badbb63cSNobuhiro Iwamatsu 	DU1_DOTCLKOUT1_MARK, CAN_DEBUGOUT12_MARK, SSI_SCK6_MARK,
378*badbb63cSNobuhiro Iwamatsu 	SCIFA1_SCK_B_MARK, DU1_EXHSYNC_DU1_HSYNC_MARK, CAN_DEBUGOUT13_MARK,
379*badbb63cSNobuhiro Iwamatsu 	SSI_WS6_MARK, SCIFA1_RXD_B_MARK, I2C4_SCL_C_MARK,
380*badbb63cSNobuhiro Iwamatsu 	DU1_EXVSYNC_DU1_VSYNC_MARK, CAN_DEBUGOUT14_MARK, SSI_SDATA6_MARK,
381*badbb63cSNobuhiro Iwamatsu 	SCIFA1_TXD_B_MARK, I2C4_SDA_C_MARK, DU1_EXODDF_DU1_ODDF_DISP_CDE_MARK,
382*badbb63cSNobuhiro Iwamatsu 	CAN_DEBUGOUT15_MARK, SSI_SCK78_MARK, SCIFA2_SCK_B_MARK, IIC0_SDA_C_MARK,
383*badbb63cSNobuhiro Iwamatsu 	DU1_DISP_MARK, SSI_WS78_MARK, SCIFA2_RXD_B_MARK, IIC0_SCL_C_MARK,
384*badbb63cSNobuhiro Iwamatsu 	DU1_CDE_MARK, SSI_SDATA7_MARK, SCIFA2_TXD_B_MARK, IRQ8_MARK,
385*badbb63cSNobuhiro Iwamatsu 	AUDIO_CLKA_D_MARK, CAN_CLK_D_MARK, PCMOE_N_MARK, SSI_SCK0129_MARK,
386*badbb63cSNobuhiro Iwamatsu 	MSIOF1_RXD_B_MARK, SCIF5_RXD_D_MARK, ADIDATA_B_MARK, AD_DI_B_MARK,
387*badbb63cSNobuhiro Iwamatsu 	PCMWE_N_MARK, SSI_WS0129_MARK, MSIOF1_TXD_B_MARK, SCIF5_TXD_D_MARK,
388*badbb63cSNobuhiro Iwamatsu 	ADICS_SAMP_B_MARK, AD_DO_B_MARK, SSI_SDATA0_MARK, MSIOF1_SCK_B_MARK,
389*badbb63cSNobuhiro Iwamatsu 	PWM0_B_MARK, ADICLK_B_MARK, AD_CLK_B_MARK,
390*badbb63cSNobuhiro Iwamatsu 
391*badbb63cSNobuhiro Iwamatsu 	/*
392*badbb63cSNobuhiro Iwamatsu 	 * From IPSR12 to IPSR13 have been removed because they does not use.
393*badbb63cSNobuhiro Iwamatsu 	 */
394*badbb63cSNobuhiro Iwamatsu 
395*badbb63cSNobuhiro Iwamatsu 	PINMUX_MARK_END,
396*badbb63cSNobuhiro Iwamatsu };
397*badbb63cSNobuhiro Iwamatsu 
398*badbb63cSNobuhiro Iwamatsu static pinmux_enum_t pinmux_data[] = {
399*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA_GP_ALL(), /* PINMUX_DATA(GP_M_N_DATA, GP_M_N_FN...), */
400*badbb63cSNobuhiro Iwamatsu 
401*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(A2_MARK, FN_A2),
402*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(WE0_N_MARK, FN_WE0_N),
403*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(WE1_N_MARK, FN_WE1_N),
404*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(DACK0_MARK, FN_DACK0),
405*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(USB0_PWEN_MARK, FN_USB0_PWEN),
406*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(USB0_OVC_MARK, FN_USB0_OVC),
407*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(USB1_PWEN_MARK, FN_USB1_PWEN),
408*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(USB1_OVC_MARK, FN_USB1_OVC),
409*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(SD0_CLK_MARK, FN_SD0_CLK),
410*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(SD0_CMD_MARK, FN_SD0_CMD),
411*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(SD0_DATA0_MARK, FN_SD0_DATA0),
412*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(SD0_DATA1_MARK, FN_SD0_DATA1),
413*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(SD0_DATA2_MARK, FN_SD0_DATA2),
414*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(SD0_DATA3_MARK, FN_SD0_DATA3),
415*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(SD0_CD_MARK, FN_SD0_CD),
416*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(SD0_WP_MARK, FN_SD0_WP),
417*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(SD1_CLK_MARK, FN_SD1_CLK),
418*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(SD1_CMD_MARK, FN_SD1_CMD),
419*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(SD1_DATA0_MARK, FN_SD1_DATA0),
420*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(SD1_DATA1_MARK, FN_SD1_DATA1),
421*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(SD1_DATA2_MARK, FN_SD1_DATA2),
422*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(SD1_DATA3_MARK, FN_SD1_DATA3),
423*badbb63cSNobuhiro Iwamatsu 
424*badbb63cSNobuhiro Iwamatsu 	/* IPSR0 */
425*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_0, SD1_CD),
426*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_0, CAN0_RX, SEL_CAN0_0),
427*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_9_8, SD1_WP),
428*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_9_8, IRQ7),
429*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_9_8, CAN0_TX, SEL_CAN0_0),
430*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_10, MMC_CLK),
431*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_10, SD2_CLK),
432*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_11, MMC_CMD),
433*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_11, SD2_CMD),
434*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_12, MMC_D0),
435*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_12, SD2_DATA0),
436*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_13, MMC_D1),
437*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_13, SD2_DATA1),
438*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_14, MMC_D2),
439*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_14, SD2_DATA2),
440*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_15, MMC_D3),
441*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_15, SD2_DATA3),
442*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_16, MMC_D4),
443*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_16, SD2_CD),
444*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_17, MMC_D5),
445*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_17, SD2_WP),
446*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_19_18, MMC_D6),
447*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_19_18, SCIF0_RXD, SEL_SCIF0_0),
448*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_19_18, I2C2_SCL_B, SEL_I2C02_1),
449*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_19_18, CAN1_RX, SEL_CAN1_0),
450*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_21_20, MMC_D7),
451*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_21_20, SCIF0_TXD, SEL_SCIF0_0),
452*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_21_20, I2C2_SDA_B, SEL_I2C02_1),
453*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_21_20, CAN1_TX, SEL_CAN1_0),
454*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_23_22, D0),
455*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_23_22, SCIFA3_SCK_B, SEL_SCIFA3_1),
456*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_23_22, IRQ4),
457*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_24, D1),
458*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_24, SCIFA3_RXD_B, SEL_SCIFA3_1),
459*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_25, D2),
460*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_25, SCIFA3_TXD_B, SEL_SCIFA3_1),
461*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_27_26, D3),
462*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_27_26, I2C3_SCL_B, SEL_I2C03_1),
463*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_27_26, SCIF5_RXD_B, SEL_SCIF5_1),
464*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_29_28, D4),
465*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_29_28, I2C3_SDA_B, SEL_I2C03_1),
466*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_29_28, SCIF5_TXD_B, SEL_SCIF5_1),
467*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP0_31_30, D5),
468*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_31_30, SCIF4_RXD_B, SEL_SCIF4_1),
469*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP0_31_30, I2C0_SCL_D, SEL_I2C00_3),
470*badbb63cSNobuhiro Iwamatsu 
471*badbb63cSNobuhiro Iwamatsu 	/*
472*badbb63cSNobuhiro Iwamatsu 	 * From IPSR1 to IPSR5 have been removed because they does not use.
473*badbb63cSNobuhiro Iwamatsu 	 */
474*badbb63cSNobuhiro Iwamatsu 
475*badbb63cSNobuhiro Iwamatsu 	/* IPSR6 */
476*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_1_0, DU0_EXVSYNC_DU0_VSYNC),
477*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_1_0, QSTB_QHE),
478*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_1_0, CC50_STATE28),
479*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_3_2, DU0_EXODDF_DU0_ODDF_DISP_CDE),
480*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_3_2, QCPV_QDE),
481*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_3_2, CC50_STATE29),
482*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_5_4, DU0_DISP),
483*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_5_4, QPOLA),
484*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_5_4, CC50_STATE30),
485*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_7_6, DU0_CDE),
486*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_7_6, QPOLB),
487*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_7_6, CC50_STATE31),
488*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_8, VI0_CLK),
489*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_8, AVB_RX_CLK),
490*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_9, VI0_DATA0_VI0_B0),
491*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_9, AVB_RX_DV),
492*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_10, VI0_DATA1_VI0_B1),
493*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_10, AVB_RXD0),
494*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_11, VI0_DATA2_VI0_B2),
495*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_11, AVB_RXD1),
496*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_12, VI0_DATA3_VI0_B3),
497*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_12, AVB_RXD2),
498*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_13, VI0_DATA4_VI0_B4),
499*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_13, AVB_RXD3),
500*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_14, VI0_DATA5_VI0_B5),
501*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_14, AVB_RXD4),
502*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_15, VI0_DATA6_VI0_B6),
503*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_15, AVB_RXD5),
504*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_16, VI0_DATA7_VI0_B7),
505*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_16, AVB_RXD6),
506*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_19_17, VI0_CLKENB),
507*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_19_17, I2C3_SCL, SEL_I2C03_0),
508*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_19_17, SCIFA5_RXD_C, SEL_SCIFA5_2),
509*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_19_17, IETX_C, SEL_IEB_2),
510*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_19_17, AVB_RXD7),
511*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_22_20, VI0_FIELD),
512*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_22_20, I2C3_SDA, SEL_I2C03_0),
513*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_22_20, SCIFA5_TXD_C, SEL_SCIFA5_2),
514*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_22_20, IECLK_C, SEL_IEB_2),
515*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_22_20, AVB_RX_ER),
516*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_25_23, VI0_HSYNC_N),
517*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_25_23, SCIF0_RXD_B, SEL_SCIF0_1),
518*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_25_23, I2C0_SCL_C, SEL_I2C00_2),
519*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_25_23, IERX_C, SEL_IEB_2),
520*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_25_23, AVB_COL),
521*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_28_26, VI0_VSYNC_N),
522*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_28_26, SCIF0_TXD_B, SEL_SCIF0_1),
523*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_28_26, I2C0_SDA_C, SEL_I2C00_2),
524*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_28_26, AUDIO_CLKOUT_B, SEL_ADG_1),
525*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_28_26, AVB_TX_EN),
526*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_31_29, ETH_MDIO, SEL_ETH_0),
527*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_31_29, VI0_G0),
528*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_31_29, MSIOF2_RXD_B, SEL_MSI2_1),
529*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_31_29, IIC0_SCL_D, SEL_IIC00_3),
530*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_31_29, AVB_TX_CLK),
531*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_31_29, ADIDATA, SEL_RAD_0),
532*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_31_29, AD_DI, SEL_ADI_0),
533*badbb63cSNobuhiro Iwamatsu 
534*badbb63cSNobuhiro Iwamatsu 	/* IPSR7 */
535*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_2_0, ETH_CRS_DV, SEL_ETH_0),
536*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_2_0, VI0_G1),
537*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_2_0, MSIOF2_TXD_B, SEL_MSI2_1),
538*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_2_0, IIC0_SDA_D, SEL_IIC00_3),
539*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_2_0, AVB_TXD0),
540*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_2_0, ADICS_SAMP, SEL_RAD_0),
541*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_2_0, AD_DO, SEL_ADI_0),
542*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_5_3, ETH_RX_ER, SEL_ETH_0),
543*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_5_3, VI0_G2),
544*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_5_3, MSIOF2_SCK_B, SEL_MSI2_1),
545*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_5_3, CAN0_RX_B, SEL_CAN0_1),
546*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_5_3, AVB_TXD1),
547*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_5_3, ADICLK, SEL_RAD_0),
548*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_5_3, AD_CLK, SEL_ADI_0),
549*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_8_6, ETH_RXD0, SEL_ETH_0),
550*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_8_6, VI0_G3),
551*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_8_6, MSIOF2_SYNC_B, SEL_MSI2_1),
552*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_8_6, CAN0_TX_B, SEL_CAN0_1),
553*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_8_6, AVB_TXD2),
554*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_8_6, ADICHS0, SEL_RAD_0),
555*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_8_6, AD_NCS_N, SEL_ADI_0),
556*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_11_9, ETH_RXD1, SEL_ETH_0),
557*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_11_9, VI0_G4),
558*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_11_9, MSIOF2_SS1_B, SEL_MSI2_1),
559*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_11_9, SCIF4_RXD_D, SEL_SCIF4_3),
560*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_11_9, AVB_TXD3),
561*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_11_9, ADICHS1, SEL_RAD_0),
562*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_14_12, ETH_LINK, SEL_ETH_0),
563*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_14_12, VI0_G5),
564*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_14_12, MSIOF2_SS2_B, SEL_MSI2_1),
565*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_14_12, SCIF4_TXD_D, SEL_SCIF4_3),
566*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_14_12, AVB_TXD4),
567*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_14_12, ADICHS2, SEL_RAD_0),
568*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_17_15, ETH_REFCLK, SEL_ETH_0),
569*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_17_15, VI0_G6),
570*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_17_15, SCIF2_SCK_C, SEL_SCIF2_2),
571*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_17_15, AVB_TXD5),
572*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_17_15, SSI_SCK5_B, SEL_SSI5_1),
573*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_20_18, ETH_TXD1, SEL_ETH_0),
574*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_20_18, VI0_G7),
575*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_20_18, SCIF2_RXD_C, SEL_SCIF2_2),
576*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_20_18, IIC1_SCL_D, SEL_IIC01_3),
577*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_20_18, AVB_TXD6),
578*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_20_18, SSI_WS5_B, SEL_SSI5_1),
579*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_23_21, ETH_TX_EN, SEL_ETH_0),
580*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_23_21, VI0_R0),
581*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_23_21, SCIF2_TXD_C, SEL_SCIF2_2),
582*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_23_21, IIC1_SDA_D, SEL_IIC01_3),
583*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_23_21, AVB_TXD7),
584*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_23_21, SSI_SDATA5_B, SEL_SSI5_1),
585*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_26_24, ETH_MAGIC, SEL_ETH_0),
586*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_26_24, VI0_R1),
587*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_26_24, SCIF3_SCK_B, SEL_SCIF3_1),
588*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_26_24, AVB_TX_ER),
589*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_26_24, SSI_SCK6_B, SEL_SSI6_1),
590*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_29_27, ETH_TXD0, SEL_ETH_0),
591*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_29_27, VI0_R2),
592*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_29_27, SCIF3_RXD_B, SEL_SCIF3_1),
593*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_29_27, I2C4_SCL_E, SEL_I2C04_4),
594*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_29_27, AVB_GTX_CLK),
595*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP7_29_27, SSI_WS6_B, SEL_SSI6_1),
596*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_31, DREQ0_N),
597*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP7_31, SCIFB1_RXD),
598*badbb63cSNobuhiro Iwamatsu 
599*badbb63cSNobuhiro Iwamatsu 	/* IPSR8 */
600*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_2_0, ETH_MDC, SEL_ETH_0),
601*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_2_0, VI0_R3),
602*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_2_0, SCIF3_TXD_B, SEL_SCIF3_1),
603*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_2_0, I2C4_SDA_E, SEL_I2C04_4),
604*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_2_0, AVB_MDC),
605*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_2_0, SSI_SDATA6_B, SEL_SSI6_1),
606*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_5_3, HSCIF0_HRX, SEL_HSCIF0_0),
607*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_5_3, VI0_R4),
608*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_5_3, I2C1_SCL_C, SEL_I2C01_2),
609*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_5_3, AUDIO_CLKA_B, SEL_ADG_1),
610*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_5_3, AVB_MDIO),
611*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_5_3, SSI_SCK78_B, SEL_SSI7_1),
612*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_8_6, HSCIF0_HTX, SEL_HSCIF0_0),
613*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_8_6, VI0_R5),
614*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_8_6, I2C1_SDA_C, SEL_I2C01_2),
615*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_8_6, AUDIO_CLKB_B, SEL_ADG_1),
616*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_5_3, AVB_LINK),
617*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_8_6, SSI_WS78_B, SEL_SSI7_1),
618*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_11_9, HSCIF0_HCTS_N),
619*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_11_9, VI0_R6),
620*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_11_9, SCIF0_RXD_D, SEL_SCIF0_3),
621*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_11_9, I2C0_SCL_E, SEL_I2C00_4),
622*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_11_9, AVB_MAGIC),
623*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_11_9, SSI_SDATA7_B, SEL_SSI7_1),
624*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_14_12, HSCIF0_HRTS_N),
625*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_14_12, VI0_R7),
626*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_14_12, SCIF0_TXD_D, SEL_SCIF0_3),
627*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_14_12, I2C0_SDA_E, SEL_I2C00_4),
628*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_14_12, AVB_PHY_INT),
629*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_14_12, SSI_SDATA8_B, SEL_SSI8_1),
630*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_16_15, HSCIF0_HSCK, SEL_HSCIF0_0),
631*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_16_15, SCIF_CLK_B, SEL_SCIF0_1),
632*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_16_15, AVB_CRS),
633*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_16_15, AUDIO_CLKC_B, SEL_ADG_1),
634*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_19_17, I2C0_SCL, SEL_I2C00_0),
635*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_19_17, SCIF0_RXD_C, SEL_SCIF0_2),
636*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_19_17, PWM5),
637*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_19_17, TCLK1_B, SEL_TMU_1),
638*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_19_17, AVB_GTXREFCLK),
639*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_19_17, CAN1_RX_D, SEL_CAN1_3),
640*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_19_17, TPUTO0_B),
641*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_22_20, I2C0_SDA, SEL_I2C00_0),
642*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_22_20, SCIF0_TXD_C, SEL_SCIF0_2),
643*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_22_20, TPUTO0),
644*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_22_20, CAN_CLK, SEL_CAN_0),
645*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_22_20, DVC_MUTE),
646*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_22_20, CAN1_TX_D, SEL_CAN1_3),
647*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_25_23, I2C1_SCL, SEL_I2C01_0),
648*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_25_23, SCIF4_RXD, SEL_SCIF4_0),
649*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_25_23, PWM5_B),
650*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_25_23, DU1_DR0),
651*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_25_23, RIF1_SYNC_B, SEL_DR2_1),
652*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_25_23, TS_SDATA_D, SEL_TSIF0_3),
653*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_25_23, TPUTO1_B),
654*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_28_26, I2C1_SDA, SEL_I2C01_0),
655*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_28_26, SCIF4_TXD, SEL_SCIF4_0),
656*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_28_26, IRQ5),
657*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_28_26, DU1_DR1),
658*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_28_26, RIF1_CLK_B, SEL_DR2_1),
659*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_28_26, TS_SCK_D, SEL_TSIF0_3),
660*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_28_26, BPFCLK_C, SEL_DARC_2),
661*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_31_29, MSIOF0_RXD),
662*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_31_29, SCIF5_RXD, SEL_SCIF5_0),
663*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_31_29, I2C2_SCL_C, SEL_I2C02_2),
664*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP8_31_29, DU1_DR2),
665*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_31_29, RIF1_D0_B, SEL_DR2_1),
666*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_31_29, TS_SDEN_D, SEL_TSIF0_3),
667*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_31_29, FMCLK_C, SEL_DARC_2),
668*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP8_31_29, RDS_CLK, SEL_RDS_0),
669*badbb63cSNobuhiro Iwamatsu 
670*badbb63cSNobuhiro Iwamatsu 	/*
671*badbb63cSNobuhiro Iwamatsu 	 * From IPSR9 to IPSR10 have been removed because they does not use.
672*badbb63cSNobuhiro Iwamatsu 	 */
673*badbb63cSNobuhiro Iwamatsu 
674*badbb63cSNobuhiro Iwamatsu 	/* IPSR11 */
675*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_2_0, SSI_WS5, SEL_SSI5_0),
676*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_2_0, SCIFA3_RXD, SEL_SCIFA3_0),
677*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_2_0, I2C3_SCL_C, SEL_I2C03_2),
678*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_2_0, DU1_DOTCLKOUT0),
679*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_2_0, CAN_DEBUGOUT11),
680*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_5_3, SSI_SDATA5, SEL_SSI5_0),
681*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_5_3, SCIFA3_TXD, SEL_SCIFA3_0),
682*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_5_3, I2C3_SDA_C, SEL_I2C03_2),
683*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_5_3, DU1_DOTCLKOUT1),
684*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_5_3, CAN_DEBUGOUT12),
685*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_7_6, SSI_SCK6, SEL_SSI6_0),
686*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_7_6, SCIFA1_SCK_B, SEL_SCIFA1_1),
687*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_7_6, DU1_EXHSYNC_DU1_HSYNC),
688*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_7_6, CAN_DEBUGOUT13),
689*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_10_8, SSI_WS6, SEL_SSI6_0),
690*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_10_8, SCIFA1_RXD_B, SEL_SCIFA1_1),
691*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_10_8, I2C4_SCL_C, SEL_I2C04_2),
692*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_10_8, DU1_EXVSYNC_DU1_VSYNC),
693*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_10_8, CAN_DEBUGOUT14),
694*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_13_11, SSI_SDATA6, SEL_SSI6_0),
695*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_13_11, SCIFA1_TXD_B, SEL_SCIFA1_1),
696*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_13_11, I2C4_SDA_C, SEL_I2C04_2),
697*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_13_11, DU1_EXODDF_DU1_ODDF_DISP_CDE),
698*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_13_11, CAN_DEBUGOUT15),
699*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_15_14, SSI_SCK78, SEL_SSI7_0),
700*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_15_14, SCIFA2_SCK_B, SEL_SCIFA2_1),
701*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_15_14, IIC0_SDA_C, SEL_IIC00_2),
702*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_15_14, DU1_DISP),
703*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_17_16, SSI_WS78, SEL_SSI7_0),
704*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_17_16, SCIFA2_RXD_B, SEL_SCIFA2_1),
705*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_17_16, IIC0_SCL_C, SEL_IIC00_2),
706*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_17_16, DU1_CDE),
707*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_20_18, SSI_SDATA7, SEL_SSI7_0),
708*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_20_18, SCIFA2_TXD_B, SEL_SCIFA2_1),
709*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_20_18, IRQ8),
710*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_20_18, AUDIO_CLKA_D, SEL_ADG_3),
711*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_20_18, CAN_CLK_D, SEL_CAN_3),
712*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_20_18, PCMOE_N),
713*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_23_21, SSI_SCK0129),
714*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_23_21, MSIOF1_RXD_B, SEL_MSI1_1),
715*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_23_21, SCIF5_RXD_D, SEL_SCIF5_3),
716*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_23_21, ADIDATA_B, SEL_RAD_1),
717*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_23_21, AD_DI_B, SEL_ADI_1),
718*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_23_21, PCMWE_N),
719*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_26_24, SSI_WS0129),
720*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_26_24, MSIOF1_TXD_B, SEL_MSI1_1),
721*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_26_24, SCIF5_TXD_D, SEL_SCIF5_3),
722*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_26_24, ADICS_SAMP_B, SEL_RAD_1),
723*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_26_24, AD_DO_B, SEL_ADI_1),
724*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_29_27, SSI_SDATA0),
725*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_29_27, MSIOF1_SCK_B, SEL_MSI1_1),
726*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_29_27, PWM0_B),
727*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_29_27, ADICLK_B, SEL_RAD_1),
728*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_29_27, AD_CLK_B, SEL_ADI_1),
729*badbb63cSNobuhiro Iwamatsu 
730*badbb63cSNobuhiro Iwamatsu 	/*
731*badbb63cSNobuhiro Iwamatsu 	 * From IPSR12 to IPSR13 have been removed because they does not use.
732*badbb63cSNobuhiro Iwamatsu 	 */
733*badbb63cSNobuhiro Iwamatsu };
734*badbb63cSNobuhiro Iwamatsu 
735*badbb63cSNobuhiro Iwamatsu static struct pinmux_gpio pinmux_gpios[] = {
736*badbb63cSNobuhiro Iwamatsu 	PINMUX_GPIO_GP_ALL(),
737*badbb63cSNobuhiro Iwamatsu 
738*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(A2), GPIO_FN(WE0_N), GPIO_FN(WE1_N), GPIO_FN(DACK0),
739*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(USB0_PWEN), GPIO_FN(USB0_OVC), GPIO_FN(USB1_PWEN),
740*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(USB1_OVC), GPIO_FN(SD0_CLK), GPIO_FN(SD0_CMD),
741*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD0_DATA0), GPIO_FN(SD0_DATA1), GPIO_FN(SD0_DATA2),
742*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD0_DATA3), GPIO_FN(SD0_CD), GPIO_FN(SD0_WP),
743*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD1_CLK), GPIO_FN(SD1_CMD), GPIO_FN(SD1_DATA0),
744*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD1_DATA1), GPIO_FN(SD1_DATA2), GPIO_FN(SD1_DATA3),
745*badbb63cSNobuhiro Iwamatsu 
746*badbb63cSNobuhiro Iwamatsu 	/* IPSR0 */
747*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD1_CD), GPIO_FN(CAN0_RX), GPIO_FN(SD1_WP), GPIO_FN(IRQ7),
748*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(CAN0_TX), GPIO_FN(MMC_CLK), GPIO_FN(SD2_CLK), GPIO_FN(MMC_CMD),
749*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD2_CMD), GPIO_FN(MMC_D0), GPIO_FN(SD2_DATA0), GPIO_FN(MMC_D1),
750*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD2_DATA1), GPIO_FN(MMC_D2), GPIO_FN(SD2_DATA2),
751*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MMC_D3), GPIO_FN(SD2_DATA3), GPIO_FN(MMC_D4),
752*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD2_CD), GPIO_FN(MMC_D5), GPIO_FN(SD2_WP), GPIO_FN(MMC_D6),
753*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCIF0_RXD), GPIO_FN(I2C2_SCL_B), GPIO_FN(CAN1_RX),
754*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MMC_D7), GPIO_FN(SCIF0_TXD), GPIO_FN(I2C2_SDA_B),
755*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(CAN1_TX), GPIO_FN(D0), GPIO_FN(SCIFA3_SCK_B), GPIO_FN(IRQ4),
756*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(D1), GPIO_FN(SCIFA3_RXD_B), GPIO_FN(D2), GPIO_FN(SCIFA3_TXD_B),
757*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(D3), GPIO_FN(I2C3_SCL_B), GPIO_FN(SCIF5_RXD_B), GPIO_FN(D4),
758*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(I2C3_SDA_B), GPIO_FN(SCIF5_TXD_B), GPIO_FN(D5),
759*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCIF4_RXD_B), GPIO_FN(I2C0_SCL_D),
760*badbb63cSNobuhiro Iwamatsu 
761*badbb63cSNobuhiro Iwamatsu 	/*
762*badbb63cSNobuhiro Iwamatsu 	 * From IPSR1 to IPSR5 have been removed because they does not use.
763*badbb63cSNobuhiro Iwamatsu 	 */
764*badbb63cSNobuhiro Iwamatsu 
765*badbb63cSNobuhiro Iwamatsu 	/* IPSR6 */
766*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(DU0_EXVSYNC_DU0_VSYNC), GPIO_FN(QSTB_QHE),
767*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(CC50_STATE28), GPIO_FN(DU0_EXODDF_DU0_ODDF_DISP_CDE),
768*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(QCPV_QDE), GPIO_FN(CC50_STATE29), GPIO_FN(DU0_DISP),
769*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(QPOLA), GPIO_FN(CC50_STATE30), GPIO_FN(DU0_CDE), GPIO_FN(QPOLB),
770*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(CC50_STATE31), GPIO_FN(VI0_CLK), GPIO_FN(AVB_RX_CLK),
771*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI0_DATA0_VI0_B0), GPIO_FN(AVB_RX_DV),
772*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI0_DATA1_VI0_B1), GPIO_FN(AVB_RXD0), GPIO_FN(VI0_DATA2_VI0_B2),
773*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AVB_RXD1), GPIO_FN(VI0_DATA3_VI0_B3), GPIO_FN(AVB_RXD2),
774*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI0_DATA4_VI0_B4), GPIO_FN(AVB_RXD3), GPIO_FN(VI0_DATA5_VI0_B5),
775*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AVB_RXD4), GPIO_FN(VI0_DATA6_VI0_B6), GPIO_FN(AVB_RXD5),
776*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI0_DATA7_VI0_B7), GPIO_FN(AVB_RXD6), GPIO_FN(VI0_CLKENB),
777*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(I2C3_SCL), GPIO_FN(SCIFA5_RXD_C), GPIO_FN(IETX_C),
778*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AVB_RXD7), GPIO_FN(VI0_FIELD), GPIO_FN(I2C3_SDA),
779*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCIFA5_TXD_C), GPIO_FN(IECLK_C), GPIO_FN(AVB_RX_ER),
780*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI0_HSYNC_N), GPIO_FN(SCIF0_RXD_B), GPIO_FN(I2C0_SCL_C),
781*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(IERX_C), GPIO_FN(AVB_COL), GPIO_FN(VI0_VSYNC_N),
782*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCIF0_TXD_B), GPIO_FN(I2C0_SDA_C), GPIO_FN(AUDIO_CLKOUT_B),
783*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AVB_TX_EN), GPIO_FN(ETH_MDIO), GPIO_FN(VI0_G0),
784*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MSIOF2_RXD_B), GPIO_FN(IIC0_SCL_D), GPIO_FN(AVB_TX_CLK),
785*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ADIDATA), GPIO_FN(AD_DI),
786*badbb63cSNobuhiro Iwamatsu 
787*badbb63cSNobuhiro Iwamatsu 	/* IPSR7 */
788*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_CRS_DV), GPIO_FN(VI0_G1), GPIO_FN(MSIOF2_TXD_B),
789*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(IIC0_SDA_D), GPIO_FN(AVB_TXD0), GPIO_FN(ADICS_SAMP),
790*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AD_DO), GPIO_FN(ETH_RX_ER), GPIO_FN(VI0_G2),
791*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MSIOF2_SCK_B), GPIO_FN(CAN0_RX_B), GPIO_FN(AVB_TXD1),
792*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ADICLK), GPIO_FN(AD_CLK), GPIO_FN(ETH_RXD0), GPIO_FN(VI0_G3),
793*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MSIOF2_SYNC_B), GPIO_FN(CAN0_TX_B), GPIO_FN(AVB_TXD2),
794*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ADICHS0), GPIO_FN(AD_NCS_N), GPIO_FN(ETH_RXD1),
795*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI0_G4), GPIO_FN(MSIOF2_SS1_B), GPIO_FN(SCIF4_RXD_D),
796*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AVB_TXD3), GPIO_FN(ADICHS1), GPIO_FN(ETH_LINK), GPIO_FN(VI0_G5),
797*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MSIOF2_SS2_B), GPIO_FN(SCIF4_TXD_D), GPIO_FN(AVB_TXD4),
798*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ADICHS2), GPIO_FN(ETH_REFCLK), GPIO_FN(VI0_G6),
799*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCIF2_SCK_C), GPIO_FN(AVB_TXD5), GPIO_FN(SSI_SCK5_B),
800*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_TXD1), GPIO_FN(VI0_G7), GPIO_FN(SCIF2_RXD_C),
801*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(IIC1_SCL_D), GPIO_FN(AVB_TXD6), GPIO_FN(SSI_WS5_B),
802*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_TX_EN), GPIO_FN(VI0_R0), GPIO_FN(SCIF2_TXD_C),
803*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(IIC1_SDA_D), GPIO_FN(AVB_TXD7), GPIO_FN(SSI_SDATA5_B),
804*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_MAGIC), GPIO_FN(VI0_R1), GPIO_FN(SCIF3_SCK_B),
805*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AVB_TX_ER), GPIO_FN(SSI_SCK6_B), GPIO_FN(ETH_TXD0),
806*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI0_R2), GPIO_FN(SCIF3_RXD_B), GPIO_FN(I2C4_SCL_E),
807*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AVB_GTX_CLK), GPIO_FN(SSI_WS6_B), GPIO_FN(DREQ0_N),
808*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCIFB1_RXD),
809*badbb63cSNobuhiro Iwamatsu 
810*badbb63cSNobuhiro Iwamatsu 	/* IPSR8 */
811*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_MDC), GPIO_FN(VI0_R3), GPIO_FN(SCIF3_TXD_B),
812*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(I2C4_SDA_E), GPIO_FN(AVB_MDC), GPIO_FN(SSI_SDATA6_B),
813*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(HSCIF0_HRX), GPIO_FN(VI0_R4), GPIO_FN(I2C1_SCL_C),
814*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AUDIO_CLKA_B), GPIO_FN(AVB_MDIO), GPIO_FN(SSI_SCK78_B),
815*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(HSCIF0_HTX), GPIO_FN(VI0_R5), GPIO_FN(I2C1_SDA_C),
816*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AUDIO_CLKB_B), GPIO_FN(AVB_LINK), GPIO_FN(SSI_WS78_B),
817*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(HSCIF0_HCTS_N), GPIO_FN(VI0_R6), GPIO_FN(SCIF0_RXD_D),
818*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(I2C0_SCL_E), GPIO_FN(AVB_MAGIC), GPIO_FN(SSI_SDATA7_B),
819*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(HSCIF0_HRTS_N), GPIO_FN(VI0_R7), GPIO_FN(SCIF0_TXD_D),
820*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(I2C0_SDA_E), GPIO_FN(AVB_PHY_INT), GPIO_FN(SSI_SDATA8_B),
821*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(HSCIF0_HSCK), GPIO_FN(SCIF_CLK_B), GPIO_FN(AVB_CRS),
822*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AUDIO_CLKC_B), GPIO_FN(I2C0_SCL), GPIO_FN(SCIF0_RXD_C),
823*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(PWM5), GPIO_FN(TCLK1_B), GPIO_FN(AVB_GTXREFCLK),
824*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(CAN1_RX_D), GPIO_FN(TPUTO0_B), GPIO_FN(I2C0_SDA),
825*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCIF0_TXD_C), GPIO_FN(TPUTO0), GPIO_FN(CAN_CLK),
826*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(DVC_MUTE), GPIO_FN(CAN1_TX_D), GPIO_FN(I2C1_SCL),
827*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCIF4_RXD), GPIO_FN(PWM5_B), GPIO_FN(DU1_DR0),
828*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(RIF1_SYNC_B), GPIO_FN(TS_SDATA_D), GPIO_FN(TPUTO1_B),
829*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(I2C1_SDA), GPIO_FN(SCIF4_TXD), GPIO_FN(IRQ5),
830*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(DU1_DR1), GPIO_FN(RIF1_CLK_B), GPIO_FN(TS_SCK_D),
831*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(BPFCLK_C), GPIO_FN(MSIOF0_RXD), GPIO_FN(SCIF5_RXD),
832*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(I2C2_SCL_C), GPIO_FN(DU1_DR2), GPIO_FN(RIF1_D0_B),
833*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(TS_SDEN_D), GPIO_FN(FMCLK_C), GPIO_FN(RDS_CLK),
834*badbb63cSNobuhiro Iwamatsu 
835*badbb63cSNobuhiro Iwamatsu 	/*
836*badbb63cSNobuhiro Iwamatsu 	 * From IPSR9 to IPSR10 have been removed because they does not use.
837*badbb63cSNobuhiro Iwamatsu 	 */
838*badbb63cSNobuhiro Iwamatsu 
839*badbb63cSNobuhiro Iwamatsu 	/* IPSR11 */
840*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SSI_WS5), GPIO_FN(SCIFA3_RXD), GPIO_FN(I2C3_SCL_C),
841*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(DU1_DOTCLKOUT0), GPIO_FN(CAN_DEBUGOUT11), GPIO_FN(SSI_SDATA5),
842*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCIFA3_TXD), GPIO_FN(I2C3_SDA_C), GPIO_FN(DU1_DOTCLKOUT1),
843*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(CAN_DEBUGOUT12), GPIO_FN(SSI_SCK6), GPIO_FN(SCIFA1_SCK_B),
844*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(DU1_EXHSYNC_DU1_HSYNC), GPIO_FN(CAN_DEBUGOUT13),
845*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SSI_WS6), GPIO_FN(SCIFA1_RXD_B), GPIO_FN(I2C4_SCL_C),
846*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(DU1_EXVSYNC_DU1_VSYNC), GPIO_FN(CAN_DEBUGOUT14),
847*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SSI_SDATA6), GPIO_FN(SCIFA1_TXD_B), GPIO_FN(I2C4_SDA_C),
848*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(DU1_EXODDF_DU1_ODDF_DISP_CDE), GPIO_FN(CAN_DEBUGOUT15),
849*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SSI_SCK78), GPIO_FN(SCIFA2_SCK_B), GPIO_FN(IIC0_SDA_C),
850*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(DU1_DISP), GPIO_FN(SSI_WS78), GPIO_FN(SCIFA2_RXD_B),
851*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(IIC0_SCL_C), GPIO_FN(DU1_CDE), GPIO_FN(SSI_SDATA7),
852*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCIFA2_TXD_B), GPIO_FN(IRQ8), GPIO_FN(AUDIO_CLKA_D),
853*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(CAN_CLK_D), GPIO_FN(PCMOE_N), GPIO_FN(SSI_SCK0129),
854*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MSIOF1_RXD_B), GPIO_FN(SCIF5_RXD_D), GPIO_FN(ADIDATA_B),
855*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AD_DI_B), GPIO_FN(PCMWE_N), GPIO_FN(SSI_WS0129),
856*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MSIOF1_TXD_B), GPIO_FN(SCIF5_TXD_D), GPIO_FN(ADICS_SAMP_B),
857*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AD_DO_B), GPIO_FN(SSI_SDATA0), GPIO_FN(MSIOF1_SCK_B),
858*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(PWM0_B), GPIO_FN(ADICLK_B), GPIO_FN(AD_CLK_B),
859*badbb63cSNobuhiro Iwamatsu 
860*badbb63cSNobuhiro Iwamatsu 	/*
861*badbb63cSNobuhiro Iwamatsu 	 * From IPSR12 to IPSR13 have been removed because they does not use.
862*badbb63cSNobuhiro Iwamatsu 	 */
863*badbb63cSNobuhiro Iwamatsu };
864*badbb63cSNobuhiro Iwamatsu 
865*badbb63cSNobuhiro Iwamatsu static struct pinmux_cfg_reg pinmux_config_regs[] = {
866*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("GPSR0", 0xE6060004, 32, 1) {
867*badbb63cSNobuhiro Iwamatsu 		GP_0_31_FN, FN_IP2_17_16,
868*badbb63cSNobuhiro Iwamatsu 		GP_0_30_FN, FN_IP2_15_14,
869*badbb63cSNobuhiro Iwamatsu 		GP_0_29_FN, FN_IP2_13_12,
870*badbb63cSNobuhiro Iwamatsu 		GP_0_28_FN, FN_IP2_11_10,
871*badbb63cSNobuhiro Iwamatsu 		GP_0_27_FN, FN_IP2_9_8,
872*badbb63cSNobuhiro Iwamatsu 		GP_0_26_FN, FN_IP2_7_6,
873*badbb63cSNobuhiro Iwamatsu 		GP_0_25_FN, FN_IP2_5_4,
874*badbb63cSNobuhiro Iwamatsu 		GP_0_24_FN, FN_IP2_3_2,
875*badbb63cSNobuhiro Iwamatsu 		GP_0_23_FN, FN_IP2_1_0,
876*badbb63cSNobuhiro Iwamatsu 		GP_0_22_FN, FN_IP1_31_30,
877*badbb63cSNobuhiro Iwamatsu 		GP_0_21_FN, FN_IP1_29_28,
878*badbb63cSNobuhiro Iwamatsu 		GP_0_20_FN, FN_IP1_27,
879*badbb63cSNobuhiro Iwamatsu 		GP_0_19_FN, FN_IP1_26,
880*badbb63cSNobuhiro Iwamatsu 		GP_0_18_FN, FN_A2,
881*badbb63cSNobuhiro Iwamatsu 		GP_0_17_FN, FN_IP1_24,
882*badbb63cSNobuhiro Iwamatsu 		GP_0_16_FN, FN_IP1_23_22,
883*badbb63cSNobuhiro Iwamatsu 		GP_0_15_FN, FN_IP1_21_20,
884*badbb63cSNobuhiro Iwamatsu 		GP_0_14_FN, FN_IP1_19_18,
885*badbb63cSNobuhiro Iwamatsu 		GP_0_13_FN, FN_IP1_17_15,
886*badbb63cSNobuhiro Iwamatsu 		GP_0_12_FN, FN_IP1_14_13,
887*badbb63cSNobuhiro Iwamatsu 		GP_0_11_FN, FN_IP1_12_11,
888*badbb63cSNobuhiro Iwamatsu 		GP_0_10_FN, FN_IP1_10_8,
889*badbb63cSNobuhiro Iwamatsu 		GP_0_9_FN, FN_IP1_7_6,
890*badbb63cSNobuhiro Iwamatsu 		GP_0_8_FN, FN_IP1_5_4,
891*badbb63cSNobuhiro Iwamatsu 		GP_0_7_FN, FN_IP1_3_2,
892*badbb63cSNobuhiro Iwamatsu 		GP_0_6_FN, FN_IP1_1_0,
893*badbb63cSNobuhiro Iwamatsu 		GP_0_5_FN, FN_IP0_31_30,
894*badbb63cSNobuhiro Iwamatsu 		GP_0_4_FN, FN_IP0_29_28,
895*badbb63cSNobuhiro Iwamatsu 		GP_0_3_FN, FN_IP0_27_26,
896*badbb63cSNobuhiro Iwamatsu 		GP_0_2_FN, FN_IP0_25,
897*badbb63cSNobuhiro Iwamatsu 		GP_0_1_FN, FN_IP0_24,
898*badbb63cSNobuhiro Iwamatsu 		GP_0_0_FN, FN_IP0_23_22, }
899*badbb63cSNobuhiro Iwamatsu 	},
900*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("GPSR1", 0xE6060008, 32, 1) {
901*badbb63cSNobuhiro Iwamatsu 		0, 0,
902*badbb63cSNobuhiro Iwamatsu 		0, 0,
903*badbb63cSNobuhiro Iwamatsu 		0, 0,
904*badbb63cSNobuhiro Iwamatsu 		0, 0,
905*badbb63cSNobuhiro Iwamatsu 		0, 0,
906*badbb63cSNobuhiro Iwamatsu 		0, 0,
907*badbb63cSNobuhiro Iwamatsu 		GP_1_25_FN, FN_DACK0,
908*badbb63cSNobuhiro Iwamatsu 		GP_1_24_FN, FN_IP7_31,
909*badbb63cSNobuhiro Iwamatsu 		GP_1_23_FN, FN_IP4_1_0,
910*badbb63cSNobuhiro Iwamatsu 		GP_1_22_FN, FN_WE1_N,
911*badbb63cSNobuhiro Iwamatsu 		GP_1_21_FN, FN_WE0_N,
912*badbb63cSNobuhiro Iwamatsu 		GP_1_20_FN, FN_IP3_31,
913*badbb63cSNobuhiro Iwamatsu 		GP_1_19_FN, FN_IP3_30,
914*badbb63cSNobuhiro Iwamatsu 		GP_1_18_FN, FN_IP3_29_27,
915*badbb63cSNobuhiro Iwamatsu 		GP_1_17_FN, FN_IP3_26_24,
916*badbb63cSNobuhiro Iwamatsu 		GP_1_16_FN, FN_IP3_23_21,
917*badbb63cSNobuhiro Iwamatsu 		GP_1_15_FN, FN_IP3_20_18,
918*badbb63cSNobuhiro Iwamatsu 		GP_1_14_FN, FN_IP3_17_15,
919*badbb63cSNobuhiro Iwamatsu 		GP_1_13_FN, FN_IP3_14_13,
920*badbb63cSNobuhiro Iwamatsu 		GP_1_12_FN, FN_IP3_12,
921*badbb63cSNobuhiro Iwamatsu 		GP_1_11_FN, FN_IP3_11,
922*badbb63cSNobuhiro Iwamatsu 		GP_1_10_FN, FN_IP3_10,
923*badbb63cSNobuhiro Iwamatsu 		GP_1_9_FN, FN_IP3_9_8,
924*badbb63cSNobuhiro Iwamatsu 		GP_1_8_FN, FN_IP3_7_6,
925*badbb63cSNobuhiro Iwamatsu 		GP_1_7_FN, FN_IP3_5_4,
926*badbb63cSNobuhiro Iwamatsu 		GP_1_6_FN, FN_IP3_3_2,
927*badbb63cSNobuhiro Iwamatsu 		GP_1_5_FN, FN_IP3_1_0,
928*badbb63cSNobuhiro Iwamatsu 		GP_1_4_FN, FN_IP2_31_30,
929*badbb63cSNobuhiro Iwamatsu 		GP_1_3_FN, FN_IP2_29_27,
930*badbb63cSNobuhiro Iwamatsu 		GP_1_2_FN, FN_IP2_26_24,
931*badbb63cSNobuhiro Iwamatsu 		GP_1_1_FN, FN_IP2_23_21,
932*badbb63cSNobuhiro Iwamatsu 		GP_1_0_FN, FN_IP2_20_18, }
933*badbb63cSNobuhiro Iwamatsu 	},
934*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("GPSR2", 0xE606000C, 32, 1) {
935*badbb63cSNobuhiro Iwamatsu 		GP_2_31_FN, FN_IP6_7_6,
936*badbb63cSNobuhiro Iwamatsu 		GP_2_30_FN, FN_IP6_5_4,
937*badbb63cSNobuhiro Iwamatsu 		GP_2_29_FN, FN_IP6_3_2,
938*badbb63cSNobuhiro Iwamatsu 		GP_2_28_FN, FN_IP6_1_0,
939*badbb63cSNobuhiro Iwamatsu 		GP_2_27_FN, FN_IP5_31_30,
940*badbb63cSNobuhiro Iwamatsu 		GP_2_26_FN, FN_IP5_29_28,
941*badbb63cSNobuhiro Iwamatsu 		GP_2_25_FN, FN_IP5_27_26,
942*badbb63cSNobuhiro Iwamatsu 		GP_2_24_FN, FN_IP5_25_24,
943*badbb63cSNobuhiro Iwamatsu 		GP_2_23_FN, FN_IP5_23_22,
944*badbb63cSNobuhiro Iwamatsu 		GP_2_22_FN, FN_IP5_21_20,
945*badbb63cSNobuhiro Iwamatsu 		GP_2_21_FN, FN_IP5_19_18,
946*badbb63cSNobuhiro Iwamatsu 		GP_2_20_FN, FN_IP5_17_16,
947*badbb63cSNobuhiro Iwamatsu 		GP_2_19_FN, FN_IP5_15_14,
948*badbb63cSNobuhiro Iwamatsu 		GP_2_18_FN, FN_IP5_13_12,
949*badbb63cSNobuhiro Iwamatsu 		GP_2_17_FN, FN_IP5_11_9,
950*badbb63cSNobuhiro Iwamatsu 		GP_2_16_FN, FN_IP5_8_6,
951*badbb63cSNobuhiro Iwamatsu 		GP_2_15_FN, FN_IP5_5_4,
952*badbb63cSNobuhiro Iwamatsu 		GP_2_14_FN, FN_IP5_3_2,
953*badbb63cSNobuhiro Iwamatsu 		GP_2_13_FN, FN_IP5_1_0,
954*badbb63cSNobuhiro Iwamatsu 		GP_2_12_FN, FN_IP4_31_30,
955*badbb63cSNobuhiro Iwamatsu 		GP_2_11_FN, FN_IP4_29_28,
956*badbb63cSNobuhiro Iwamatsu 		GP_2_10_FN, FN_IP4_27_26,
957*badbb63cSNobuhiro Iwamatsu 		GP_2_9_FN, FN_IP4_25_23,
958*badbb63cSNobuhiro Iwamatsu 		GP_2_8_FN, FN_IP4_22_20,
959*badbb63cSNobuhiro Iwamatsu 		GP_2_7_FN, FN_IP4_19_18,
960*badbb63cSNobuhiro Iwamatsu 		GP_2_6_FN, FN_IP4_17_16,
961*badbb63cSNobuhiro Iwamatsu 		GP_2_5_FN, FN_IP4_15_14,
962*badbb63cSNobuhiro Iwamatsu 		GP_2_4_FN, FN_IP4_13_12,
963*badbb63cSNobuhiro Iwamatsu 		GP_2_3_FN, FN_IP4_11_10,
964*badbb63cSNobuhiro Iwamatsu 		GP_2_2_FN, FN_IP4_9_8,
965*badbb63cSNobuhiro Iwamatsu 		GP_2_1_FN, FN_IP4_7_5,
966*badbb63cSNobuhiro Iwamatsu 		GP_2_0_FN, FN_IP4_4_2 }
967*badbb63cSNobuhiro Iwamatsu 	},
968*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("GPSR3", 0xE6060010, 32, 1) {
969*badbb63cSNobuhiro Iwamatsu 		GP_3_31_FN, FN_IP8_22_20,
970*badbb63cSNobuhiro Iwamatsu 		GP_3_30_FN, FN_IP8_19_17,
971*badbb63cSNobuhiro Iwamatsu 		GP_3_29_FN, FN_IP8_16_15,
972*badbb63cSNobuhiro Iwamatsu 		GP_3_28_FN, FN_IP8_14_12,
973*badbb63cSNobuhiro Iwamatsu 		GP_3_27_FN, FN_IP8_11_9,
974*badbb63cSNobuhiro Iwamatsu 		GP_3_26_FN, FN_IP8_8_6,
975*badbb63cSNobuhiro Iwamatsu 		GP_3_25_FN, FN_IP8_5_3,
976*badbb63cSNobuhiro Iwamatsu 		GP_3_24_FN, FN_IP8_2_0,
977*badbb63cSNobuhiro Iwamatsu 		GP_3_23_FN, FN_IP7_29_27,
978*badbb63cSNobuhiro Iwamatsu 		GP_3_22_FN, FN_IP7_26_24,
979*badbb63cSNobuhiro Iwamatsu 		GP_3_21_FN, FN_IP7_23_21,
980*badbb63cSNobuhiro Iwamatsu 		GP_3_20_FN, FN_IP7_20_18,
981*badbb63cSNobuhiro Iwamatsu 		GP_3_19_FN, FN_IP7_17_15,
982*badbb63cSNobuhiro Iwamatsu 		GP_3_18_FN, FN_IP7_14_12,
983*badbb63cSNobuhiro Iwamatsu 		GP_3_17_FN, FN_IP7_11_9,
984*badbb63cSNobuhiro Iwamatsu 		GP_3_16_FN, FN_IP7_8_6,
985*badbb63cSNobuhiro Iwamatsu 		GP_3_15_FN, FN_IP7_5_3,
986*badbb63cSNobuhiro Iwamatsu 		GP_3_14_FN, FN_IP7_2_0,
987*badbb63cSNobuhiro Iwamatsu 		GP_3_13_FN, FN_IP6_31_29,
988*badbb63cSNobuhiro Iwamatsu 		GP_3_12_FN, FN_IP6_28_26,
989*badbb63cSNobuhiro Iwamatsu 		GP_3_11_FN, FN_IP6_25_23,
990*badbb63cSNobuhiro Iwamatsu 		GP_3_10_FN, FN_IP6_22_20,
991*badbb63cSNobuhiro Iwamatsu 		GP_3_9_FN, FN_IP6_19_17,
992*badbb63cSNobuhiro Iwamatsu 		GP_3_8_FN, FN_IP6_16,
993*badbb63cSNobuhiro Iwamatsu 		GP_3_7_FN, FN_IP6_15,
994*badbb63cSNobuhiro Iwamatsu 		GP_3_6_FN, FN_IP6_14,
995*badbb63cSNobuhiro Iwamatsu 		GP_3_5_FN, FN_IP6_13,
996*badbb63cSNobuhiro Iwamatsu 		GP_3_4_FN, FN_IP6_12,
997*badbb63cSNobuhiro Iwamatsu 		GP_3_3_FN, FN_IP6_11,
998*badbb63cSNobuhiro Iwamatsu 		GP_3_2_FN, FN_IP6_10,
999*badbb63cSNobuhiro Iwamatsu 		GP_3_1_FN, FN_IP6_9,
1000*badbb63cSNobuhiro Iwamatsu 		GP_3_0_FN, FN_IP6_8 }
1001*badbb63cSNobuhiro Iwamatsu 	},
1002*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("GPSR4", 0xE6060014, 32, 1) {
1003*badbb63cSNobuhiro Iwamatsu 		GP_4_31_FN, FN_IP11_17_16,
1004*badbb63cSNobuhiro Iwamatsu 		GP_4_30_FN, FN_IP11_15_14,
1005*badbb63cSNobuhiro Iwamatsu 		GP_4_29_FN, FN_IP11_13_11,
1006*badbb63cSNobuhiro Iwamatsu 		GP_4_28_FN, FN_IP11_10_8,
1007*badbb63cSNobuhiro Iwamatsu 		GP_4_27_FN, FN_IP11_7_6,
1008*badbb63cSNobuhiro Iwamatsu 		GP_4_26_FN, FN_IP11_5_3,
1009*badbb63cSNobuhiro Iwamatsu 		GP_4_25_FN, FN_IP11_2_0,
1010*badbb63cSNobuhiro Iwamatsu 		GP_4_24_FN, FN_IP10_31_30,
1011*badbb63cSNobuhiro Iwamatsu 		GP_4_23_FN, FN_IP10_29_27,
1012*badbb63cSNobuhiro Iwamatsu 		GP_4_22_FN, FN_IP10_26_24,
1013*badbb63cSNobuhiro Iwamatsu 		GP_4_21_FN, FN_IP10_23_21,
1014*badbb63cSNobuhiro Iwamatsu 		GP_4_20_FN, FN_IP10_20_18,
1015*badbb63cSNobuhiro Iwamatsu 		GP_4_19_FN, FN_IP10_17_15,
1016*badbb63cSNobuhiro Iwamatsu 		GP_4_18_FN, FN_IP10_14_12,
1017*badbb63cSNobuhiro Iwamatsu 		GP_4_17_FN, FN_IP10_11_9,
1018*badbb63cSNobuhiro Iwamatsu 		GP_4_16_FN, FN_IP10_8_6,
1019*badbb63cSNobuhiro Iwamatsu 		GP_4_15_FN, FN_IP10_5_3,
1020*badbb63cSNobuhiro Iwamatsu 		GP_4_14_FN, FN_IP10_2_0,
1021*badbb63cSNobuhiro Iwamatsu 		GP_4_13_FN, FN_IP9_30_28,
1022*badbb63cSNobuhiro Iwamatsu 		GP_4_12_FN, FN_IP9_27_25,
1023*badbb63cSNobuhiro Iwamatsu 		GP_4_11_FN, FN_IP9_24_22,
1024*badbb63cSNobuhiro Iwamatsu 		GP_4_10_FN, FN_IP9_21_19,
1025*badbb63cSNobuhiro Iwamatsu 		GP_4_9_FN, FN_IP9_18_17,
1026*badbb63cSNobuhiro Iwamatsu 		GP_4_8_FN, FN_IP9_16_15,
1027*badbb63cSNobuhiro Iwamatsu 		GP_4_7_FN, FN_IP9_14_12,
1028*badbb63cSNobuhiro Iwamatsu 		GP_4_6_FN, FN_IP9_11_9,
1029*badbb63cSNobuhiro Iwamatsu 		GP_4_5_FN, FN_IP9_8_6,
1030*badbb63cSNobuhiro Iwamatsu 		GP_4_4_FN, FN_IP9_5_3,
1031*badbb63cSNobuhiro Iwamatsu 		GP_4_3_FN, FN_IP9_2_0,
1032*badbb63cSNobuhiro Iwamatsu 		GP_4_2_FN, FN_IP8_31_29,
1033*badbb63cSNobuhiro Iwamatsu 		GP_4_1_FN, FN_IP8_28_26,
1034*badbb63cSNobuhiro Iwamatsu 		GP_4_0_FN, FN_IP8_25_23 }
1035*badbb63cSNobuhiro Iwamatsu 	},
1036*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("GPSR5", 0xE6060018, 32, 1) {
1037*badbb63cSNobuhiro Iwamatsu 		0, 0,
1038*badbb63cSNobuhiro Iwamatsu 		0, 0,
1039*badbb63cSNobuhiro Iwamatsu 		0, 0,
1040*badbb63cSNobuhiro Iwamatsu 		0, 0,
1041*badbb63cSNobuhiro Iwamatsu 		GP_5_27_FN, FN_USB1_OVC,
1042*badbb63cSNobuhiro Iwamatsu 		GP_5_26_FN, FN_USB1_PWEN,
1043*badbb63cSNobuhiro Iwamatsu 		GP_5_25_FN, FN_USB0_OVC,
1044*badbb63cSNobuhiro Iwamatsu 		GP_5_24_FN, FN_USB0_PWEN,
1045*badbb63cSNobuhiro Iwamatsu 		GP_5_23_FN, FN_IP13_26_24,
1046*badbb63cSNobuhiro Iwamatsu 		GP_5_22_FN, FN_IP13_23_21,
1047*badbb63cSNobuhiro Iwamatsu 		GP_5_21_FN, FN_IP13_20_18,
1048*badbb63cSNobuhiro Iwamatsu 		GP_5_20_FN, FN_IP13_17_15,
1049*badbb63cSNobuhiro Iwamatsu 		GP_5_19_FN, FN_IP13_14_12,
1050*badbb63cSNobuhiro Iwamatsu 		GP_5_18_FN, FN_IP13_11_9,
1051*badbb63cSNobuhiro Iwamatsu 		GP_5_17_FN, FN_IP13_8_6,
1052*badbb63cSNobuhiro Iwamatsu 		GP_5_16_FN, FN_IP13_5_3,
1053*badbb63cSNobuhiro Iwamatsu 		GP_5_15_FN, FN_IP13_2_0,
1054*badbb63cSNobuhiro Iwamatsu 		GP_5_14_FN, FN_IP12_29_27,
1055*badbb63cSNobuhiro Iwamatsu 		GP_5_13_FN, FN_IP12_26_24,
1056*badbb63cSNobuhiro Iwamatsu 		GP_5_12_FN, FN_IP12_23_21,
1057*badbb63cSNobuhiro Iwamatsu 		GP_5_11_FN, FN_IP12_20_18,
1058*badbb63cSNobuhiro Iwamatsu 		GP_5_10_FN, FN_IP12_17_15,
1059*badbb63cSNobuhiro Iwamatsu 		GP_5_9_FN, FN_IP12_14_13,
1060*badbb63cSNobuhiro Iwamatsu 		GP_5_8_FN, FN_IP12_12_11,
1061*badbb63cSNobuhiro Iwamatsu 		GP_5_7_FN, FN_IP12_10_9,
1062*badbb63cSNobuhiro Iwamatsu 		GP_5_6_FN, FN_IP12_8_6,
1063*badbb63cSNobuhiro Iwamatsu 		GP_5_5_FN, FN_IP12_5_3,
1064*badbb63cSNobuhiro Iwamatsu 		GP_5_4_FN, FN_IP12_2_0,
1065*badbb63cSNobuhiro Iwamatsu 		GP_5_3_FN, FN_IP11_29_27,
1066*badbb63cSNobuhiro Iwamatsu 		GP_5_2_FN, FN_IP11_26_24,
1067*badbb63cSNobuhiro Iwamatsu 		GP_5_1_FN, FN_IP11_23_21,
1068*badbb63cSNobuhiro Iwamatsu 		GP_5_0_FN, FN_IP11_20_18 }
1069*badbb63cSNobuhiro Iwamatsu 	},
1070*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("GPSR6", 0xE606001C, 32, 1) {
1071*badbb63cSNobuhiro Iwamatsu 		0, 0,
1072*badbb63cSNobuhiro Iwamatsu 		0, 0,
1073*badbb63cSNobuhiro Iwamatsu 		0, 0,
1074*badbb63cSNobuhiro Iwamatsu 		0, 0,
1075*badbb63cSNobuhiro Iwamatsu 		0, 0,
1076*badbb63cSNobuhiro Iwamatsu 		0, 0,
1077*badbb63cSNobuhiro Iwamatsu 		GP_6_25_FN, FN_IP0_21_20,
1078*badbb63cSNobuhiro Iwamatsu 		GP_6_24_FN, FN_IP0_19_18,
1079*badbb63cSNobuhiro Iwamatsu 		GP_6_23_FN, FN_IP0_17,
1080*badbb63cSNobuhiro Iwamatsu 		GP_6_22_FN, FN_IP0_16,
1081*badbb63cSNobuhiro Iwamatsu 		GP_6_21_FN, FN_IP0_15,
1082*badbb63cSNobuhiro Iwamatsu 		GP_6_20_FN, FN_IP0_14,
1083*badbb63cSNobuhiro Iwamatsu 		GP_6_19_FN, FN_IP0_13,
1084*badbb63cSNobuhiro Iwamatsu 		GP_6_18_FN, FN_IP0_12,
1085*badbb63cSNobuhiro Iwamatsu 		GP_6_17_FN, FN_IP0_11,
1086*badbb63cSNobuhiro Iwamatsu 		GP_6_16_FN, FN_IP0_10,
1087*badbb63cSNobuhiro Iwamatsu 		GP_6_15_FN, FN_IP0_9_8,
1088*badbb63cSNobuhiro Iwamatsu 		GP_6_14_FN, FN_IP0_0,
1089*badbb63cSNobuhiro Iwamatsu 		GP_6_13_FN, FN_SD1_DATA3,
1090*badbb63cSNobuhiro Iwamatsu 		GP_6_12_FN, FN_SD1_DATA2,
1091*badbb63cSNobuhiro Iwamatsu 		GP_6_11_FN, FN_SD1_DATA1,
1092*badbb63cSNobuhiro Iwamatsu 		GP_6_10_FN, FN_SD1_DATA0,
1093*badbb63cSNobuhiro Iwamatsu 		GP_6_9_FN, FN_SD1_CMD,
1094*badbb63cSNobuhiro Iwamatsu 		GP_6_8_FN, FN_SD1_CLK,
1095*badbb63cSNobuhiro Iwamatsu 		GP_6_7_FN, FN_SD0_WP,
1096*badbb63cSNobuhiro Iwamatsu 		GP_6_6_FN, FN_SD0_CD,
1097*badbb63cSNobuhiro Iwamatsu 		GP_6_5_FN, FN_SD0_DATA3,
1098*badbb63cSNobuhiro Iwamatsu 		GP_6_4_FN, FN_SD0_DATA2,
1099*badbb63cSNobuhiro Iwamatsu 		GP_6_3_FN, FN_SD0_DATA1,
1100*badbb63cSNobuhiro Iwamatsu 		GP_6_2_FN, FN_SD0_DATA0,
1101*badbb63cSNobuhiro Iwamatsu 		GP_6_1_FN, FN_SD0_CMD,
1102*badbb63cSNobuhiro Iwamatsu 		GP_6_0_FN, FN_SD0_CLK }
1103*badbb63cSNobuhiro Iwamatsu 	},
1104*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("IPSR0", 0xE6060020, 32,
1105*badbb63cSNobuhiro Iwamatsu 			     2, 2, 2, 1, 1, 2, 2, 2, 1, 1, 1, 1, 1, 1, 1, 1,
1106*badbb63cSNobuhiro Iwamatsu 			     2, 1, 1, 1, 1, 1, 1, 1, 1) {
1107*badbb63cSNobuhiro Iwamatsu 		/* IP0_31_30 [2] */
1108*badbb63cSNobuhiro Iwamatsu 		FN_D5, FN_SCIF4_RXD_B, FN_I2C0_SCL_D, 0,
1109*badbb63cSNobuhiro Iwamatsu 		/* IP0_29_28 [2] */
1110*badbb63cSNobuhiro Iwamatsu 		FN_D4, FN_I2C3_SDA_B, FN_SCIF5_TXD_B, 0,
1111*badbb63cSNobuhiro Iwamatsu 		/* IP0_27_26 [2] */
1112*badbb63cSNobuhiro Iwamatsu 		FN_D3, FN_I2C3_SCL_B, FN_SCIF5_RXD_B, 0,
1113*badbb63cSNobuhiro Iwamatsu 		/* IP0_25 [1] */
1114*badbb63cSNobuhiro Iwamatsu 		FN_D2, FN_SCIFA3_TXD_B,
1115*badbb63cSNobuhiro Iwamatsu 		/* IP0_24 [1] */
1116*badbb63cSNobuhiro Iwamatsu 		FN_D1, FN_SCIFA3_RXD_B,
1117*badbb63cSNobuhiro Iwamatsu 		/* IP0_23_22 [2] */
1118*badbb63cSNobuhiro Iwamatsu 		FN_D0, FN_SCIFA3_SCK_B, FN_IRQ4, 0,
1119*badbb63cSNobuhiro Iwamatsu 		/* IP0_21_20 [2] */
1120*badbb63cSNobuhiro Iwamatsu 		FN_MMC_D7, FN_SCIF0_TXD, FN_I2C2_SDA_B, FN_CAN1_TX,
1121*badbb63cSNobuhiro Iwamatsu 		/* IP0_19_18 [2] */
1122*badbb63cSNobuhiro Iwamatsu 		FN_MMC_D6, FN_SCIF0_RXD, FN_I2C2_SCL_B,	FN_CAN1_RX,
1123*badbb63cSNobuhiro Iwamatsu 		/* IP0_17 [1] */
1124*badbb63cSNobuhiro Iwamatsu 		FN_MMC_D5, FN_SD2_WP,
1125*badbb63cSNobuhiro Iwamatsu 		/* IP0_16 [1] */
1126*badbb63cSNobuhiro Iwamatsu 		FN_MMC_D4, FN_SD2_CD,
1127*badbb63cSNobuhiro Iwamatsu 		/* IP0_15 [1] */
1128*badbb63cSNobuhiro Iwamatsu 		FN_MMC_D3, FN_SD2_DATA3,
1129*badbb63cSNobuhiro Iwamatsu 		/* IP0_14 [1] */
1130*badbb63cSNobuhiro Iwamatsu 		FN_MMC_D2, FN_SD2_DATA2,
1131*badbb63cSNobuhiro Iwamatsu 		/* IP0_13 [1] */
1132*badbb63cSNobuhiro Iwamatsu 		FN_MMC_D1, FN_SD2_DATA1,
1133*badbb63cSNobuhiro Iwamatsu 		/* IP0_12 [1] */
1134*badbb63cSNobuhiro Iwamatsu 		FN_MMC_D0, FN_SD2_DATA0,
1135*badbb63cSNobuhiro Iwamatsu 		/* IP0_11 [1] */
1136*badbb63cSNobuhiro Iwamatsu 		FN_MMC_CMD, FN_SD2_CMD,
1137*badbb63cSNobuhiro Iwamatsu 		/* IP0_10 [1] */
1138*badbb63cSNobuhiro Iwamatsu 		FN_MMC_CLK, FN_SD2_CLK,
1139*badbb63cSNobuhiro Iwamatsu 		/* IP0_9_8 [2] */
1140*badbb63cSNobuhiro Iwamatsu 		FN_SD1_WP, FN_IRQ7, FN_CAN0_TX, 0,
1141*badbb63cSNobuhiro Iwamatsu 		/* IP0_7 [1] */
1142*badbb63cSNobuhiro Iwamatsu 		0, 0,
1143*badbb63cSNobuhiro Iwamatsu 		/* IP0_6 [1] */
1144*badbb63cSNobuhiro Iwamatsu 		0, 0,
1145*badbb63cSNobuhiro Iwamatsu 		/* IP0_5 [1] */
1146*badbb63cSNobuhiro Iwamatsu 		0, 0,
1147*badbb63cSNobuhiro Iwamatsu 		/* IP0_4 [1] */
1148*badbb63cSNobuhiro Iwamatsu 		0, 0,
1149*badbb63cSNobuhiro Iwamatsu 		/* IP0_3 [1] */
1150*badbb63cSNobuhiro Iwamatsu 		0, 0,
1151*badbb63cSNobuhiro Iwamatsu 		/* IP0_2 [1] */
1152*badbb63cSNobuhiro Iwamatsu 		0, 0,
1153*badbb63cSNobuhiro Iwamatsu 		/* IP0_1 [1] */
1154*badbb63cSNobuhiro Iwamatsu 		0, 0,
1155*badbb63cSNobuhiro Iwamatsu 		/* IP0_0 [1] */
1156*badbb63cSNobuhiro Iwamatsu 		FN_SD1_CD, FN_CAN0_RX, }
1157*badbb63cSNobuhiro Iwamatsu 	},
1158*badbb63cSNobuhiro Iwamatsu 
1159*badbb63cSNobuhiro Iwamatsu 	/*
1160*badbb63cSNobuhiro Iwamatsu 	 * From IPSR1 to IPSR5 have been removed because they does not use.
1161*badbb63cSNobuhiro Iwamatsu 	 */
1162*badbb63cSNobuhiro Iwamatsu 
1163*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("IPSR6", 0xE6060038, 32,
1164*badbb63cSNobuhiro Iwamatsu 			     3, 3, 3, 3, 3, 1, 1, 1, 1, 1, 1, 1, 1, 1, 2, 2,
1165*badbb63cSNobuhiro Iwamatsu 			     2, 2) {
1166*badbb63cSNobuhiro Iwamatsu 		/* IP6_31_29 [3] */
1167*badbb63cSNobuhiro Iwamatsu 		FN_ETH_MDIO, FN_VI0_G0, FN_MSIOF2_RXD_B, FN_IIC0_SCL_D,
1168*badbb63cSNobuhiro Iwamatsu 		FN_AVB_TX_CLK, FN_ADIDATA, FN_AD_DI, 0,
1169*badbb63cSNobuhiro Iwamatsu 		/* IP6_28_26 [3] */
1170*badbb63cSNobuhiro Iwamatsu 		FN_VI0_VSYNC_N, FN_SCIF0_TXD_B, FN_I2C0_SDA_C,
1171*badbb63cSNobuhiro Iwamatsu 		FN_AUDIO_CLKOUT_B, FN_AVB_TX_EN, 0, 0, 0,
1172*badbb63cSNobuhiro Iwamatsu 		/* IP6_25_23 [3] */
1173*badbb63cSNobuhiro Iwamatsu 		FN_VI0_HSYNC_N, FN_SCIF0_RXD_B, FN_I2C0_SCL_C, FN_IERX_C,
1174*badbb63cSNobuhiro Iwamatsu 		FN_AVB_COL, 0, 0, 0,
1175*badbb63cSNobuhiro Iwamatsu 		/* IP6_22_20 [3] */
1176*badbb63cSNobuhiro Iwamatsu 		FN_VI0_FIELD, FN_I2C3_SDA, FN_SCIFA5_TXD_C, FN_IECLK_C,
1177*badbb63cSNobuhiro Iwamatsu 		FN_AVB_RX_ER, 0, 0, 0,
1178*badbb63cSNobuhiro Iwamatsu 		/* IP6_19_17 [3] */
1179*badbb63cSNobuhiro Iwamatsu 		FN_VI0_CLKENB, FN_I2C3_SCL, FN_SCIFA5_RXD_C, FN_IETX_C,
1180*badbb63cSNobuhiro Iwamatsu 		FN_AVB_RXD7, 0, 0, 0,
1181*badbb63cSNobuhiro Iwamatsu 		/* IP6_16 [1] */
1182*badbb63cSNobuhiro Iwamatsu 		FN_VI0_DATA7_VI0_B7, FN_AVB_RXD6,
1183*badbb63cSNobuhiro Iwamatsu 		/* IP6_15 [1] */
1184*badbb63cSNobuhiro Iwamatsu 		FN_VI0_DATA6_VI0_B6, FN_AVB_RXD5,
1185*badbb63cSNobuhiro Iwamatsu 		/* IP6_14 [1] */
1186*badbb63cSNobuhiro Iwamatsu 		FN_VI0_DATA5_VI0_B5, FN_AVB_RXD4,
1187*badbb63cSNobuhiro Iwamatsu 		/* IP6_13 [1] */
1188*badbb63cSNobuhiro Iwamatsu 		FN_VI0_DATA4_VI0_B4, FN_AVB_RXD3,
1189*badbb63cSNobuhiro Iwamatsu 		/* IP6_12 [1] */
1190*badbb63cSNobuhiro Iwamatsu 		FN_VI0_DATA3_VI0_B3, FN_AVB_RXD2,
1191*badbb63cSNobuhiro Iwamatsu 		/* IP6_11 [1] */
1192*badbb63cSNobuhiro Iwamatsu 		FN_VI0_DATA2_VI0_B2, FN_AVB_RXD1,
1193*badbb63cSNobuhiro Iwamatsu 		/* IP6_10 [1] */
1194*badbb63cSNobuhiro Iwamatsu 		FN_VI0_DATA1_VI0_B1, FN_AVB_RXD0,
1195*badbb63cSNobuhiro Iwamatsu 		/* IP6_9 [1] */
1196*badbb63cSNobuhiro Iwamatsu 		FN_VI0_DATA0_VI0_B0, FN_AVB_RX_DV,
1197*badbb63cSNobuhiro Iwamatsu 		/* IP6_8 [1] */
1198*badbb63cSNobuhiro Iwamatsu 		FN_VI0_CLK, FN_AVB_RX_CLK,
1199*badbb63cSNobuhiro Iwamatsu 		/* IP6_7_6 [2] */
1200*badbb63cSNobuhiro Iwamatsu 		FN_DU0_CDE, FN_QPOLB, FN_CC50_STATE31, 0,
1201*badbb63cSNobuhiro Iwamatsu 		/* IP6_5_4 [2] */
1202*badbb63cSNobuhiro Iwamatsu 		FN_DU0_DISP, FN_QPOLA, FN_CC50_STATE30, 0,
1203*badbb63cSNobuhiro Iwamatsu 		/* IP6_3_2 [2] */
1204*badbb63cSNobuhiro Iwamatsu 		FN_DU0_EXODDF_DU0_ODDF_DISP_CDE, FN_QCPV_QDE, FN_CC50_STATE29,
1205*badbb63cSNobuhiro Iwamatsu 		/* IP6_1_0 [2] */
1206*badbb63cSNobuhiro Iwamatsu 		FN_DU0_EXVSYNC_DU0_VSYNC, FN_QSTB_QHE, FN_CC50_STATE28, 0, }
1207*badbb63cSNobuhiro Iwamatsu 	},
1208*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("IPSR7", 0xE606003C, 32,
1209*badbb63cSNobuhiro Iwamatsu 			     1, 1, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3) {
1210*badbb63cSNobuhiro Iwamatsu 		/* IP7_31 [1] */
1211*badbb63cSNobuhiro Iwamatsu 		FN_DREQ0_N, FN_SCIFB1_RXD,
1212*badbb63cSNobuhiro Iwamatsu 		/* IP7_30 [1] */
1213*badbb63cSNobuhiro Iwamatsu 		0, 0,
1214*badbb63cSNobuhiro Iwamatsu 		/* IP7_29_27 [3] */
1215*badbb63cSNobuhiro Iwamatsu 		FN_ETH_TXD0, FN_VI0_R2, FN_SCIF3_RXD_B, FN_I2C4_SCL_E,
1216*badbb63cSNobuhiro Iwamatsu 		FN_AVB_GTX_CLK, FN_SSI_WS6_B, 0, 0,
1217*badbb63cSNobuhiro Iwamatsu 		/* IP7_26_24 [3] */
1218*badbb63cSNobuhiro Iwamatsu 		FN_ETH_MAGIC, FN_VI0_R1, FN_SCIF3_SCK_B, FN_AVB_TX_ER,
1219*badbb63cSNobuhiro Iwamatsu 		FN_SSI_SCK6_B, 0, 0, 0,
1220*badbb63cSNobuhiro Iwamatsu 		/* IP7_23_21 [3] */
1221*badbb63cSNobuhiro Iwamatsu 		FN_ETH_TX_EN, FN_VI0_R0, FN_SCIF2_TXD_C, FN_IIC1_SDA_D,
1222*badbb63cSNobuhiro Iwamatsu 		FN_AVB_TXD7, FN_SSI_SDATA5_B, 0, 0,
1223*badbb63cSNobuhiro Iwamatsu 		/* IP7_20_18 [3] */
1224*badbb63cSNobuhiro Iwamatsu 		FN_ETH_TXD1, FN_VI0_G7, FN_SCIF2_RXD_C, FN_IIC1_SCL_D,
1225*badbb63cSNobuhiro Iwamatsu 		FN_AVB_TXD6, FN_SSI_WS5_B, 0, 0,
1226*badbb63cSNobuhiro Iwamatsu 		/* IP7_17_15 [3] */
1227*badbb63cSNobuhiro Iwamatsu 		FN_ETH_REFCLK, FN_VI0_G6, FN_SCIF2_SCK_C, FN_AVB_TXD5,
1228*badbb63cSNobuhiro Iwamatsu 		FN_SSI_SCK5_B, 0, 0, 0,
1229*badbb63cSNobuhiro Iwamatsu 		/* IP7_14_12 [3] */
1230*badbb63cSNobuhiro Iwamatsu 		FN_ETH_LINK, FN_VI0_G5, FN_MSIOF2_SS2_B, FN_SCIF4_TXD_D,
1231*badbb63cSNobuhiro Iwamatsu 		FN_AVB_TXD4, FN_ADICHS2, 0, 0,
1232*badbb63cSNobuhiro Iwamatsu 		/* IP7_11_9 [3] */
1233*badbb63cSNobuhiro Iwamatsu 		FN_ETH_RXD1, FN_VI0_G4, FN_MSIOF2_SS1_B, FN_SCIF4_RXD_D,
1234*badbb63cSNobuhiro Iwamatsu 		FN_AVB_TXD3, FN_ADICHS1, 0, 0,
1235*badbb63cSNobuhiro Iwamatsu 		/* IP7_8_6 [3] */
1236*badbb63cSNobuhiro Iwamatsu 		FN_ETH_RXD0, FN_VI0_G3, FN_MSIOF2_SYNC_B, FN_CAN0_TX_B,
1237*badbb63cSNobuhiro Iwamatsu 		FN_AVB_TXD2, FN_ADICHS0, FN_AD_NCS_N, 0,
1238*badbb63cSNobuhiro Iwamatsu 		/* IP7_5_3 [3] */
1239*badbb63cSNobuhiro Iwamatsu 		FN_ETH_RX_ER, FN_VI0_G2, FN_MSIOF2_SCK_B, FN_CAN0_RX_B,
1240*badbb63cSNobuhiro Iwamatsu 		FN_AVB_TXD1, FN_ADICLK, FN_AD_CLK, 0,
1241*badbb63cSNobuhiro Iwamatsu 		/* IP7_2_0 [3] */
1242*badbb63cSNobuhiro Iwamatsu 		FN_ETH_CRS_DV, FN_VI0_G1, FN_MSIOF2_TXD_B, FN_IIC0_SDA_D,
1243*badbb63cSNobuhiro Iwamatsu 		FN_AVB_TXD0, FN_ADICS_SAMP, FN_AD_DO, 0, }
1244*badbb63cSNobuhiro Iwamatsu 	},
1245*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("IPSR8", 0xE6060040, 32,
1246*badbb63cSNobuhiro Iwamatsu 			     3, 3, 3, 3, 3, 2, 3, 3, 3, 3, 3) {
1247*badbb63cSNobuhiro Iwamatsu 		/* IP8_31_29 [3] */
1248*badbb63cSNobuhiro Iwamatsu 		FN_MSIOF0_RXD, FN_SCIF5_RXD, FN_I2C2_SCL_C, FN_DU1_DR2,
1249*badbb63cSNobuhiro Iwamatsu 		FN_RIF1_D0_B, FN_TS_SDEN_D, FN_FMCLK_C, FN_RDS_CLK,
1250*badbb63cSNobuhiro Iwamatsu 		/* IP8_28_26 [3] */
1251*badbb63cSNobuhiro Iwamatsu 		FN_I2C1_SDA, FN_SCIF4_TXD, FN_IRQ5, FN_DU1_DR1,
1252*badbb63cSNobuhiro Iwamatsu 		FN_RIF1_CLK_B, FN_TS_SCK_D, FN_BPFCLK_C, 0,
1253*badbb63cSNobuhiro Iwamatsu 		/* IP8_25_23 [3] */
1254*badbb63cSNobuhiro Iwamatsu 		FN_I2C1_SCL, FN_SCIF4_RXD, FN_PWM5_B, FN_DU1_DR0,
1255*badbb63cSNobuhiro Iwamatsu 		FN_RIF1_SYNC_B, FN_TS_SDATA_D, FN_TPUTO1_B, 0,
1256*badbb63cSNobuhiro Iwamatsu 		/* IP8_22_20 [3] */
1257*badbb63cSNobuhiro Iwamatsu 		FN_I2C0_SDA, FN_SCIF0_TXD_C, FN_TPUTO0, FN_CAN_CLK,
1258*badbb63cSNobuhiro Iwamatsu 		FN_DVC_MUTE, FN_CAN1_TX_D, 0, 0,
1259*badbb63cSNobuhiro Iwamatsu 		/* IP8_19_17 [3] */
1260*badbb63cSNobuhiro Iwamatsu 		FN_I2C0_SCL, FN_SCIF0_RXD_C, FN_PWM5, FN_TCLK1_B,
1261*badbb63cSNobuhiro Iwamatsu 		FN_AVB_GTXREFCLK, FN_CAN1_RX_D, FN_TPUTO0_B, 0,
1262*badbb63cSNobuhiro Iwamatsu 		/* IP8_16_15 [2] */
1263*badbb63cSNobuhiro Iwamatsu 		FN_HSCIF0_HSCK, FN_SCIF_CLK_B, FN_AVB_CRS, FN_AUDIO_CLKC_B,
1264*badbb63cSNobuhiro Iwamatsu 		/* IP8_14_12 [3] */
1265*badbb63cSNobuhiro Iwamatsu 		FN_HSCIF0_HRTS_N, FN_VI0_R7, FN_SCIF0_TXD_D, FN_I2C0_SDA_E,
1266*badbb63cSNobuhiro Iwamatsu 		FN_AVB_PHY_INT, FN_SSI_SDATA8_B, 0, 0,
1267*badbb63cSNobuhiro Iwamatsu 		/* IP8_11_9 [3] */
1268*badbb63cSNobuhiro Iwamatsu 		FN_HSCIF0_HCTS_N, FN_VI0_R6, FN_SCIF0_RXD_D, FN_I2C0_SCL_E,
1269*badbb63cSNobuhiro Iwamatsu 		FN_AVB_MAGIC, FN_SSI_SDATA7_B, 0, 0,
1270*badbb63cSNobuhiro Iwamatsu 		/* IP8_8_6 [3] */
1271*badbb63cSNobuhiro Iwamatsu 		FN_HSCIF0_HTX, FN_VI0_R5, FN_I2C1_SDA_C, FN_AUDIO_CLKB_B,
1272*badbb63cSNobuhiro Iwamatsu 		FN_AVB_LINK, FN_SSI_WS78_B, 0, 0,
1273*badbb63cSNobuhiro Iwamatsu 		/* IP8_5_3 [3] */
1274*badbb63cSNobuhiro Iwamatsu 		FN_HSCIF0_HRX, FN_VI0_R4, FN_I2C1_SCL_C, FN_AUDIO_CLKA_B,
1275*badbb63cSNobuhiro Iwamatsu 		FN_AVB_MDIO, FN_SSI_SCK78_B, 0, 0,
1276*badbb63cSNobuhiro Iwamatsu 		/* IP8_2_0 [3] */
1277*badbb63cSNobuhiro Iwamatsu 		FN_ETH_MDC, FN_VI0_R3, FN_SCIF3_TXD_B, FN_I2C4_SDA_E,
1278*badbb63cSNobuhiro Iwamatsu 		FN_AVB_MDC, FN_SSI_SDATA6_B, 0, 0, }
1279*badbb63cSNobuhiro Iwamatsu 	},
1280*badbb63cSNobuhiro Iwamatsu 
1281*badbb63cSNobuhiro Iwamatsu 	/*
1282*badbb63cSNobuhiro Iwamatsu 	 * From IPSR9 to IPSR10 have been removed because they does not use.
1283*badbb63cSNobuhiro Iwamatsu 	 */
1284*badbb63cSNobuhiro Iwamatsu 
1285*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("IPSR11", 0xE606004C, 32,
1286*badbb63cSNobuhiro Iwamatsu 			     2, 3, 3, 3, 3, 2, 2, 3, 3, 2, 3, 3) {
1287*badbb63cSNobuhiro Iwamatsu 		/* IP11_31_30 [2] */
1288*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1289*badbb63cSNobuhiro Iwamatsu 		/* IP11_29_27 [3] */
1290*badbb63cSNobuhiro Iwamatsu 		FN_SSI_SDATA0, FN_MSIOF1_SCK_B, FN_PWM0_B, FN_ADICLK_B,
1291*badbb63cSNobuhiro Iwamatsu 		FN_AD_CLK_B, 0, 0, 0,
1292*badbb63cSNobuhiro Iwamatsu 		/* IP11_26_24 [3] */
1293*badbb63cSNobuhiro Iwamatsu 		FN_SSI_WS0129, FN_MSIOF1_TXD_B, FN_SCIF5_TXD_D, FN_ADICS_SAMP_B,
1294*badbb63cSNobuhiro Iwamatsu 		FN_AD_DO_B, 0, 0, 0,
1295*badbb63cSNobuhiro Iwamatsu 		/* IP11_23_21 [3] */
1296*badbb63cSNobuhiro Iwamatsu 		FN_SSI_SCK0129, FN_MSIOF1_RXD_B, FN_SCIF5_RXD_D, FN_ADIDATA_B,
1297*badbb63cSNobuhiro Iwamatsu 		FN_AD_DI_B, FN_PCMWE_N, 0, 0,
1298*badbb63cSNobuhiro Iwamatsu 		/* IP11_20_18 [3] */
1299*badbb63cSNobuhiro Iwamatsu 		FN_SSI_SDATA7, FN_SCIFA2_TXD_B, FN_IRQ8, FN_AUDIO_CLKA_D,
1300*badbb63cSNobuhiro Iwamatsu 		FN_CAN_CLK_D, FN_PCMOE_N, 0, 0,
1301*badbb63cSNobuhiro Iwamatsu 		/* IP11_17_16 [2] */
1302*badbb63cSNobuhiro Iwamatsu 		FN_SSI_WS78, FN_SCIFA2_RXD_B, FN_IIC0_SCL_C, FN_DU1_CDE,
1303*badbb63cSNobuhiro Iwamatsu 		/* IP11_15_14 [2] */
1304*badbb63cSNobuhiro Iwamatsu 		FN_SSI_SCK78, FN_SCIFA2_SCK_B, FN_IIC0_SDA_C, FN_DU1_DISP,
1305*badbb63cSNobuhiro Iwamatsu 		/* IP11_13_11 [3] */
1306*badbb63cSNobuhiro Iwamatsu 		FN_SSI_SDATA6, FN_SCIFA1_TXD_B, FN_I2C4_SDA_C,
1307*badbb63cSNobuhiro Iwamatsu 		FN_DU1_EXODDF_DU1_ODDF_DISP_CDE, FN_CAN_DEBUGOUT15, 0, 0, 0,
1308*badbb63cSNobuhiro Iwamatsu 		/* IP11_10_8 [3] */
1309*badbb63cSNobuhiro Iwamatsu 		FN_SSI_WS6, FN_SCIFA1_RXD_B, FN_I2C4_SCL_C,
1310*badbb63cSNobuhiro Iwamatsu 		FN_DU1_EXVSYNC_DU1_VSYNC, FN_CAN_DEBUGOUT14, 0, 0, 0,
1311*badbb63cSNobuhiro Iwamatsu 		/* IP11_7_6 [2] */
1312*badbb63cSNobuhiro Iwamatsu 		FN_SSI_SCK6, FN_SCIFA1_SCK_B, FN_DU1_EXHSYNC_DU1_HSYNC,
1313*badbb63cSNobuhiro Iwamatsu 		FN_CAN_DEBUGOUT13,
1314*badbb63cSNobuhiro Iwamatsu 		/* IP11_5_3 [3] */
1315*badbb63cSNobuhiro Iwamatsu 		FN_SSI_SDATA5, FN_SCIFA3_TXD, FN_I2C3_SDA_C, FN_DU1_DOTCLKOUT1,
1316*badbb63cSNobuhiro Iwamatsu 		FN_CAN_DEBUGOUT12, 0, 0, 0,
1317*badbb63cSNobuhiro Iwamatsu 		/* IP11_2_0 [3] */
1318*badbb63cSNobuhiro Iwamatsu 		FN_SSI_WS5, FN_SCIFA3_RXD, FN_I2C3_SCL_C, FN_DU1_DOTCLKOUT0,
1319*badbb63cSNobuhiro Iwamatsu 		FN_CAN_DEBUGOUT11, 0, 0, 0, }
1320*badbb63cSNobuhiro Iwamatsu 	},
1321*badbb63cSNobuhiro Iwamatsu 
1322*badbb63cSNobuhiro Iwamatsu 	/*
1323*badbb63cSNobuhiro Iwamatsu 	 * From IPSR12 to IPSR13 have been removed because they does not use.
1324*badbb63cSNobuhiro Iwamatsu 	 */
1325*badbb63cSNobuhiro Iwamatsu 
1326*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("MOD_SEL", 0xE6060090, 32,
1327*badbb63cSNobuhiro Iwamatsu 			     2, 1, 2, 3, 1, 1, 1, 1, 1, 1, 3, 3, 3, 3, 3,
1328*badbb63cSNobuhiro Iwamatsu 			     2, 1) {
1329*badbb63cSNobuhiro Iwamatsu 		/* SEL_ADG [2] */
1330*badbb63cSNobuhiro Iwamatsu 		FN_SEL_ADG_0, FN_SEL_ADG_1, FN_SEL_ADG_2, FN_SEL_ADG_3,
1331*badbb63cSNobuhiro Iwamatsu 		/* SEL_ADI [1] */
1332*badbb63cSNobuhiro Iwamatsu 		FN_SEL_ADI_0, FN_SEL_ADI_1,
1333*badbb63cSNobuhiro Iwamatsu 		/* SEL_CAN [2] */
1334*badbb63cSNobuhiro Iwamatsu 		FN_SEL_CAN_0, FN_SEL_CAN_1, FN_SEL_CAN_2, FN_SEL_CAN_3,
1335*badbb63cSNobuhiro Iwamatsu 		/* SEL_DARC [3] */
1336*badbb63cSNobuhiro Iwamatsu 		FN_SEL_DARC_0, FN_SEL_DARC_1, FN_SEL_DARC_2, FN_SEL_DARC_3,
1337*badbb63cSNobuhiro Iwamatsu 		FN_SEL_DARC_4, 0, 0, 0,
1338*badbb63cSNobuhiro Iwamatsu 		/* SEL_DR0 [1] */
1339*badbb63cSNobuhiro Iwamatsu 		FN_SEL_DR0_0, FN_SEL_DR0_1,
1340*badbb63cSNobuhiro Iwamatsu 		/* SEL_DR1 [1] */
1341*badbb63cSNobuhiro Iwamatsu 		FN_SEL_DR1_0, FN_SEL_DR1_1,
1342*badbb63cSNobuhiro Iwamatsu 		/* SEL_DR2 [1] */
1343*badbb63cSNobuhiro Iwamatsu 		FN_SEL_DR2_0, FN_SEL_DR2_1,
1344*badbb63cSNobuhiro Iwamatsu 		/* SEL_DR3 [1] */
1345*badbb63cSNobuhiro Iwamatsu 		FN_SEL_DR3_0, FN_SEL_DR3_1,
1346*badbb63cSNobuhiro Iwamatsu 		/* SEL_ETH [1] */
1347*badbb63cSNobuhiro Iwamatsu 		FN_SEL_ETH_0, FN_SEL_ETH_1,
1348*badbb63cSNobuhiro Iwamatsu 		/* SLE_FSN [1] */
1349*badbb63cSNobuhiro Iwamatsu 		FN_SEL_FSN_0, FN_SEL_FSN_1,
1350*badbb63cSNobuhiro Iwamatsu 		/* SEL_IC200 [3] */
1351*badbb63cSNobuhiro Iwamatsu 		FN_SEL_I2C00_0, FN_SEL_I2C00_1, FN_SEL_I2C00_2, FN_SEL_I2C00_3,
1352*badbb63cSNobuhiro Iwamatsu 		FN_SEL_I2C00_4, 0, 0, 0,
1353*badbb63cSNobuhiro Iwamatsu 		/* SEL_I2C01 [3] */
1354*badbb63cSNobuhiro Iwamatsu 		FN_SEL_I2C01_0, FN_SEL_I2C01_1, FN_SEL_I2C01_2, FN_SEL_I2C01_3,
1355*badbb63cSNobuhiro Iwamatsu 		FN_SEL_I2C01_4, 0, 0, 0,
1356*badbb63cSNobuhiro Iwamatsu 		/* SEL_I2C02 [3] */
1357*badbb63cSNobuhiro Iwamatsu 		FN_SEL_I2C02_0, FN_SEL_I2C02_1, FN_SEL_I2C02_2, FN_SEL_I2C02_3,
1358*badbb63cSNobuhiro Iwamatsu 		FN_SEL_I2C02_4, 0, 0, 0,
1359*badbb63cSNobuhiro Iwamatsu 		/* SEL_I2C03 [3] */
1360*badbb63cSNobuhiro Iwamatsu 		FN_SEL_I2C03_0, FN_SEL_I2C03_1, FN_SEL_I2C03_2, FN_SEL_I2C03_3,
1361*badbb63cSNobuhiro Iwamatsu 		FN_SEL_I2C03_4, 0, 0, 0,
1362*badbb63cSNobuhiro Iwamatsu 		/* SEL_I2C04 [3] */
1363*badbb63cSNobuhiro Iwamatsu 		FN_SEL_I2C04_0, FN_SEL_I2C04_1, FN_SEL_I2C04_2, FN_SEL_I2C04_3,
1364*badbb63cSNobuhiro Iwamatsu 		FN_SEL_I2C04_4, 0, 0, 0,
1365*badbb63cSNobuhiro Iwamatsu 		/* SEL_IIC00 [2] */
1366*badbb63cSNobuhiro Iwamatsu 		FN_SEL_IIC00_0, FN_SEL_IIC00_1, FN_SEL_IIC00_2, FN_SEL_IIC00_3,
1367*badbb63cSNobuhiro Iwamatsu 		/* SEL_AVB [1] */
1368*badbb63cSNobuhiro Iwamatsu 		FN_SEL_AVB_0, FN_SEL_AVB_1, }
1369*badbb63cSNobuhiro Iwamatsu 	},
1370*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("MOD_SEL2", 0xE6060094, 32,
1371*badbb63cSNobuhiro Iwamatsu 			     2, 2, 1, 1, 1, 1, 1, 1, 2, 2, 1, 1, 2, 2, 1, 1,
1372*badbb63cSNobuhiro Iwamatsu 			     2, 2, 2, 1, 1, 2) {
1373*badbb63cSNobuhiro Iwamatsu 		/* SEL_IEB [2] */
1374*badbb63cSNobuhiro Iwamatsu 		FN_SEL_IEB_0, FN_SEL_IEB_1, FN_SEL_IEB_2, 0,
1375*badbb63cSNobuhiro Iwamatsu 		/* SEL_IIC0 [2] */
1376*badbb63cSNobuhiro Iwamatsu 		FN_SEL_IIC01_0, FN_SEL_IIC01_1, FN_SEL_IIC01_2, FN_SEL_IIC01_3,
1377*badbb63cSNobuhiro Iwamatsu 		/* SEL_LBS [1] */
1378*badbb63cSNobuhiro Iwamatsu 		FN_SEL_LBS_0, FN_SEL_LBS_1,
1379*badbb63cSNobuhiro Iwamatsu 		/* SEL_MSI1 [1] */
1380*badbb63cSNobuhiro Iwamatsu 		FN_SEL_MSI1_0, FN_SEL_MSI1_1,
1381*badbb63cSNobuhiro Iwamatsu 		/* SEL_MSI2 [1] */
1382*badbb63cSNobuhiro Iwamatsu 		FN_SEL_MSI2_0, FN_SEL_MSI2_1,
1383*badbb63cSNobuhiro Iwamatsu 		/* SEL_RAD [1] */
1384*badbb63cSNobuhiro Iwamatsu 		FN_SEL_RAD_0, FN_SEL_RAD_1,
1385*badbb63cSNobuhiro Iwamatsu 		/* SEL_RCN [1] */
1386*badbb63cSNobuhiro Iwamatsu 		FN_SEL_RCN_0, FN_SEL_RCN_1,
1387*badbb63cSNobuhiro Iwamatsu 		/* SEL_RSP [1] */
1388*badbb63cSNobuhiro Iwamatsu 		FN_SEL_RSP_0, FN_SEL_RSP_1,
1389*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIFA0 [2] */
1390*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFA0_0, FN_SEL_SCIFA0_1, FN_SEL_SCIFA0_2,
1391*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFA0_3,
1392*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIFA1 [2] */
1393*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFA1_0, FN_SEL_SCIFA1_1, FN_SEL_SCIFA1_2, 0,
1394*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIFA2 [1] */
1395*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFA2_0, FN_SEL_SCIFA2_1,
1396*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIFA3 [1] */
1397*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFA3_0, FN_SEL_SCIFA3_1,
1398*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIFA4 [2] */
1399*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFA4_0, FN_SEL_SCIFA4_1, FN_SEL_SCIFA4_2,
1400*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFA4_3,
1401*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIFA5 [2] */
1402*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFA5_0, FN_SEL_SCIFA5_1, FN_SEL_SCIFA5_2,
1403*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFA5_3,
1404*badbb63cSNobuhiro Iwamatsu 		/* SEL_SPDM [1] */
1405*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SPDM_0, FN_SEL_SPDM_1,
1406*badbb63cSNobuhiro Iwamatsu 		/* SEL_TMU [1] */
1407*badbb63cSNobuhiro Iwamatsu 		FN_SEL_TMU_0, FN_SEL_TMU_1,
1408*badbb63cSNobuhiro Iwamatsu 		/* SEL_TSIF0 [2] */
1409*badbb63cSNobuhiro Iwamatsu 		FN_SEL_TSIF0_0, FN_SEL_TSIF0_1, FN_SEL_TSIF0_2, FN_SEL_TSIF0_3,
1410*badbb63cSNobuhiro Iwamatsu 		/* SEL_CAN0 [2] */
1411*badbb63cSNobuhiro Iwamatsu 		FN_SEL_CAN0_0, FN_SEL_CAN0_1, FN_SEL_CAN0_2, FN_SEL_CAN0_3,
1412*badbb63cSNobuhiro Iwamatsu 		/* SEL_CAN1 [2] */
1413*badbb63cSNobuhiro Iwamatsu 		FN_SEL_CAN1_0, FN_SEL_CAN1_1, FN_SEL_CAN1_2, FN_SEL_CAN1_3,
1414*badbb63cSNobuhiro Iwamatsu 		/* SEL_HSCIF0 [1] */
1415*badbb63cSNobuhiro Iwamatsu 		FN_SEL_HSCIF0_0, FN_SEL_HSCIF0_1,
1416*badbb63cSNobuhiro Iwamatsu 		/* SEL_HSCIF1 [1] */
1417*badbb63cSNobuhiro Iwamatsu 		FN_SEL_HSCIF1_0, FN_SEL_HSCIF1_1,
1418*badbb63cSNobuhiro Iwamatsu 		/* SEL_RDS [2] */
1419*badbb63cSNobuhiro Iwamatsu 		FN_SEL_RDS_0, FN_SEL_RDS_1, FN_SEL_RDS_2, FN_SEL_RDS_3, }
1420*badbb63cSNobuhiro Iwamatsu 	},
1421*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("MOD_SEL3", 0xE6060098, 32,
1422*badbb63cSNobuhiro Iwamatsu 			     2, 2, 2, 1, 3, 2, 1, 1, 1, 1, 1, 1, 1, 1,
1423*badbb63cSNobuhiro Iwamatsu 			     1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1) {
1424*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIF0 [2] */
1425*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF0_0, FN_SEL_SCIF0_1, FN_SEL_SCIF0_2, FN_SEL_SCIF0_3,
1426*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIF1 [2] */
1427*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF1_0, FN_SEL_SCIF1_1, FN_SEL_SCIF1_2, 0,
1428*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIF2 [2] */
1429*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF2_0, FN_SEL_SCIF2_1, FN_SEL_SCIF2_2, 0,
1430*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIF3 [1] */
1431*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF3_0, FN_SEL_SCIF3_1,
1432*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIF4 [3] */
1433*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF4_0, FN_SEL_SCIF4_1, FN_SEL_SCIF4_2, FN_SEL_SCIF4_3,
1434*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF4_4, 0, 0, 0,
1435*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIF5 [2] */
1436*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF5_0, FN_SEL_SCIF5_1, FN_SEL_SCIF5_2, FN_SEL_SCIF5_3,
1437*badbb63cSNobuhiro Iwamatsu 		/* SEL_SSI1 [1] */
1438*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SSI1_0, FN_SEL_SSI1_1,
1439*badbb63cSNobuhiro Iwamatsu 		/* SEL_SSI2 [1] */
1440*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SSI2_0, FN_SEL_SSI2_1,
1441*badbb63cSNobuhiro Iwamatsu 		/* SEL_SSI4 [1] */
1442*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SSI4_0, FN_SEL_SSI4_1,
1443*badbb63cSNobuhiro Iwamatsu 		/* SEL_SSI5 [1] */
1444*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SSI5_0, FN_SEL_SSI5_1,
1445*badbb63cSNobuhiro Iwamatsu 		/* SEL_SSI6 [1] */
1446*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SSI6_0, FN_SEL_SSI6_1,
1447*badbb63cSNobuhiro Iwamatsu 		/* SEL_SSI7 [1] */
1448*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SSI7_0, FN_SEL_SSI7_1,
1449*badbb63cSNobuhiro Iwamatsu 		/* SEL_SSI8 [1] */
1450*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SSI8_0, FN_SEL_SSI8_1,
1451*badbb63cSNobuhiro Iwamatsu 		/* SEL_SSI9 [1] */
1452*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SSI9_0, FN_SEL_SSI9_1,
1453*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1454*badbb63cSNobuhiro Iwamatsu 		0, 0,
1455*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1456*badbb63cSNobuhiro Iwamatsu 		0, 0,
1457*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1458*badbb63cSNobuhiro Iwamatsu 		0, 0,
1459*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1460*badbb63cSNobuhiro Iwamatsu 		0, 0,
1461*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1462*badbb63cSNobuhiro Iwamatsu 		0, 0,
1463*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1464*badbb63cSNobuhiro Iwamatsu 		0, 0,
1465*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1466*badbb63cSNobuhiro Iwamatsu 		0, 0,
1467*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1468*badbb63cSNobuhiro Iwamatsu 		0, 0,
1469*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1470*badbb63cSNobuhiro Iwamatsu 		0, 0,
1471*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1472*badbb63cSNobuhiro Iwamatsu 		0, 0,
1473*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1474*badbb63cSNobuhiro Iwamatsu 		0, 0,
1475*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1476*badbb63cSNobuhiro Iwamatsu 		0, 0, }
1477*badbb63cSNobuhiro Iwamatsu 	},
1478*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("INOUTSEL0", 0xE6050004, 32, 1) { GP_INOUTSEL(0) } },
1479*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("INOUTSEL1", 0xE6051004, 32, 1) {
1480*badbb63cSNobuhiro Iwamatsu 		0, 0,
1481*badbb63cSNobuhiro Iwamatsu 		0, 0,
1482*badbb63cSNobuhiro Iwamatsu 		0, 0,
1483*badbb63cSNobuhiro Iwamatsu 		0, 0,
1484*badbb63cSNobuhiro Iwamatsu 		0, 0,
1485*badbb63cSNobuhiro Iwamatsu 		0, 0,
1486*badbb63cSNobuhiro Iwamatsu 		GP_1_25_IN, GP_1_25_OUT,
1487*badbb63cSNobuhiro Iwamatsu 		GP_1_24_IN, GP_1_24_OUT,
1488*badbb63cSNobuhiro Iwamatsu 		GP_1_23_IN, GP_1_23_OUT,
1489*badbb63cSNobuhiro Iwamatsu 		GP_1_22_IN, GP_1_22_OUT,
1490*badbb63cSNobuhiro Iwamatsu 		GP_1_21_IN, GP_1_21_OUT,
1491*badbb63cSNobuhiro Iwamatsu 		GP_1_20_IN, GP_1_20_OUT,
1492*badbb63cSNobuhiro Iwamatsu 		GP_1_19_IN, GP_1_19_OUT,
1493*badbb63cSNobuhiro Iwamatsu 		GP_1_18_IN, GP_1_18_OUT,
1494*badbb63cSNobuhiro Iwamatsu 		GP_1_17_IN, GP_1_17_OUT,
1495*badbb63cSNobuhiro Iwamatsu 		GP_1_16_IN, GP_1_16_OUT,
1496*badbb63cSNobuhiro Iwamatsu 		GP_1_15_IN, GP_1_15_OUT,
1497*badbb63cSNobuhiro Iwamatsu 		GP_1_14_IN, GP_1_14_OUT,
1498*badbb63cSNobuhiro Iwamatsu 		GP_1_13_IN, GP_1_13_OUT,
1499*badbb63cSNobuhiro Iwamatsu 		GP_1_12_IN, GP_1_12_OUT,
1500*badbb63cSNobuhiro Iwamatsu 		GP_1_11_IN, GP_1_11_OUT,
1501*badbb63cSNobuhiro Iwamatsu 		GP_1_10_IN, GP_1_10_OUT,
1502*badbb63cSNobuhiro Iwamatsu 		GP_1_9_IN, GP_1_9_OUT,
1503*badbb63cSNobuhiro Iwamatsu 		GP_1_8_IN, GP_1_8_OUT,
1504*badbb63cSNobuhiro Iwamatsu 		GP_1_7_IN, GP_1_7_OUT,
1505*badbb63cSNobuhiro Iwamatsu 		GP_1_6_IN, GP_1_6_OUT,
1506*badbb63cSNobuhiro Iwamatsu 		GP_1_5_IN, GP_1_5_OUT,
1507*badbb63cSNobuhiro Iwamatsu 		GP_1_4_IN, GP_1_4_OUT,
1508*badbb63cSNobuhiro Iwamatsu 		GP_1_3_IN, GP_1_3_OUT,
1509*badbb63cSNobuhiro Iwamatsu 		GP_1_2_IN, GP_1_2_OUT,
1510*badbb63cSNobuhiro Iwamatsu 		GP_1_1_IN, GP_1_1_OUT,
1511*badbb63cSNobuhiro Iwamatsu 		GP_1_0_IN, GP_1_0_OUT, }
1512*badbb63cSNobuhiro Iwamatsu 	},
1513*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("INOUTSEL2", 0xE6052004, 32, 1) { GP_INOUTSEL(2) } },
1514*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("INOUTSEL3", 0xE6053004, 32, 1) { GP_INOUTSEL(3) } },
1515*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("INOUTSEL4", 0xE6054004, 32, 1) { GP_INOUTSEL(4) } },
1516*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("INOUTSEL5", 0xE6055004, 32, 1) {
1517*badbb63cSNobuhiro Iwamatsu 		0, 0,
1518*badbb63cSNobuhiro Iwamatsu 		0, 0,
1519*badbb63cSNobuhiro Iwamatsu 		0, 0,
1520*badbb63cSNobuhiro Iwamatsu 		0, 0,
1521*badbb63cSNobuhiro Iwamatsu 		GP_5_27_IN, GP_5_27_OUT,
1522*badbb63cSNobuhiro Iwamatsu 		GP_5_26_IN, GP_5_26_OUT,
1523*badbb63cSNobuhiro Iwamatsu 		GP_5_25_IN, GP_5_25_OUT,
1524*badbb63cSNobuhiro Iwamatsu 		GP_5_24_IN, GP_5_24_OUT,
1525*badbb63cSNobuhiro Iwamatsu 		GP_5_23_IN, GP_5_23_OUT,
1526*badbb63cSNobuhiro Iwamatsu 		GP_5_22_IN, GP_5_22_OUT,
1527*badbb63cSNobuhiro Iwamatsu 		GP_5_21_IN, GP_5_21_OUT,
1528*badbb63cSNobuhiro Iwamatsu 		GP_5_20_IN, GP_5_20_OUT,
1529*badbb63cSNobuhiro Iwamatsu 		GP_5_19_IN, GP_5_19_OUT,
1530*badbb63cSNobuhiro Iwamatsu 		GP_5_18_IN, GP_5_18_OUT,
1531*badbb63cSNobuhiro Iwamatsu 		GP_5_17_IN, GP_5_17_OUT,
1532*badbb63cSNobuhiro Iwamatsu 		GP_5_16_IN, GP_5_16_OUT,
1533*badbb63cSNobuhiro Iwamatsu 		GP_5_15_IN, GP_5_15_OUT,
1534*badbb63cSNobuhiro Iwamatsu 		GP_5_14_IN, GP_5_14_OUT,
1535*badbb63cSNobuhiro Iwamatsu 		GP_5_13_IN, GP_5_13_OUT,
1536*badbb63cSNobuhiro Iwamatsu 		GP_5_12_IN, GP_5_12_OUT,
1537*badbb63cSNobuhiro Iwamatsu 		GP_5_11_IN, GP_5_11_OUT,
1538*badbb63cSNobuhiro Iwamatsu 		GP_5_10_IN, GP_5_10_OUT,
1539*badbb63cSNobuhiro Iwamatsu 		GP_5_9_IN, GP_5_9_OUT,
1540*badbb63cSNobuhiro Iwamatsu 		GP_5_8_IN, GP_5_8_OUT,
1541*badbb63cSNobuhiro Iwamatsu 		GP_5_7_IN, GP_5_7_OUT,
1542*badbb63cSNobuhiro Iwamatsu 		GP_5_6_IN, GP_5_6_OUT,
1543*badbb63cSNobuhiro Iwamatsu 		GP_5_5_IN, GP_5_5_OUT,
1544*badbb63cSNobuhiro Iwamatsu 		GP_5_4_IN, GP_5_4_OUT,
1545*badbb63cSNobuhiro Iwamatsu 		GP_5_3_IN, GP_5_3_OUT,
1546*badbb63cSNobuhiro Iwamatsu 		GP_5_2_IN, GP_5_2_OUT,
1547*badbb63cSNobuhiro Iwamatsu 		GP_5_1_IN, GP_5_1_OUT,
1548*badbb63cSNobuhiro Iwamatsu 		GP_5_0_IN, GP_5_0_OUT, }
1549*badbb63cSNobuhiro Iwamatsu 	},
1550*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("INOUTSEL6", 0xE6055404, 32, 1) {
1551*badbb63cSNobuhiro Iwamatsu 		0, 0,
1552*badbb63cSNobuhiro Iwamatsu 		0, 0,
1553*badbb63cSNobuhiro Iwamatsu 		0, 0,
1554*badbb63cSNobuhiro Iwamatsu 		0, 0,
1555*badbb63cSNobuhiro Iwamatsu 		0, 0,
1556*badbb63cSNobuhiro Iwamatsu 		0, 0,
1557*badbb63cSNobuhiro Iwamatsu 		GP_6_25_IN, GP_6_25_OUT,
1558*badbb63cSNobuhiro Iwamatsu 		GP_6_24_IN, GP_6_24_OUT,
1559*badbb63cSNobuhiro Iwamatsu 		GP_6_23_IN, GP_6_23_OUT,
1560*badbb63cSNobuhiro Iwamatsu 		GP_6_22_IN, GP_6_22_OUT,
1561*badbb63cSNobuhiro Iwamatsu 		GP_6_21_IN, GP_6_21_OUT,
1562*badbb63cSNobuhiro Iwamatsu 		GP_6_20_IN, GP_6_20_OUT,
1563*badbb63cSNobuhiro Iwamatsu 		GP_6_19_IN, GP_6_19_OUT,
1564*badbb63cSNobuhiro Iwamatsu 		GP_6_18_IN, GP_6_18_OUT,
1565*badbb63cSNobuhiro Iwamatsu 		GP_6_17_IN, GP_6_17_OUT,
1566*badbb63cSNobuhiro Iwamatsu 		GP_6_16_IN, GP_6_16_OUT,
1567*badbb63cSNobuhiro Iwamatsu 		GP_6_15_IN, GP_6_15_OUT,
1568*badbb63cSNobuhiro Iwamatsu 		GP_6_14_IN, GP_6_14_OUT,
1569*badbb63cSNobuhiro Iwamatsu 		GP_6_13_IN, GP_6_13_OUT,
1570*badbb63cSNobuhiro Iwamatsu 		GP_6_12_IN, GP_6_12_OUT,
1571*badbb63cSNobuhiro Iwamatsu 		GP_6_11_IN, GP_6_11_OUT,
1572*badbb63cSNobuhiro Iwamatsu 		GP_6_10_IN, GP_6_10_OUT,
1573*badbb63cSNobuhiro Iwamatsu 		GP_6_9_IN, GP_6_9_OUT,
1574*badbb63cSNobuhiro Iwamatsu 		GP_6_8_IN, GP_6_8_OUT,
1575*badbb63cSNobuhiro Iwamatsu 		GP_6_7_IN, GP_6_7_OUT,
1576*badbb63cSNobuhiro Iwamatsu 		GP_6_6_IN, GP_6_6_OUT,
1577*badbb63cSNobuhiro Iwamatsu 		GP_6_5_IN, GP_6_5_OUT,
1578*badbb63cSNobuhiro Iwamatsu 		GP_6_4_IN, GP_6_4_OUT,
1579*badbb63cSNobuhiro Iwamatsu 		GP_6_3_IN, GP_6_3_OUT,
1580*badbb63cSNobuhiro Iwamatsu 		GP_6_2_IN, GP_6_2_OUT,
1581*badbb63cSNobuhiro Iwamatsu 		GP_6_1_IN, GP_6_1_OUT,
1582*badbb63cSNobuhiro Iwamatsu 		GP_6_0_IN, GP_6_0_OUT, }
1583*badbb63cSNobuhiro Iwamatsu 	},
1584*badbb63cSNobuhiro Iwamatsu 	{ },
1585*badbb63cSNobuhiro Iwamatsu };
1586*badbb63cSNobuhiro Iwamatsu 
1587*badbb63cSNobuhiro Iwamatsu static struct pinmux_data_reg pinmux_data_regs[] = {
1588*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_DATA_REG("INDT0", 0xE6050008, 32) { GP_INDT(0) } },
1589*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_DATA_REG("INDT1", 0xE6051008, 32) {
1590*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1591*badbb63cSNobuhiro Iwamatsu 		0, 0, GP_1_25_DATA, GP_1_24_DATA,
1592*badbb63cSNobuhiro Iwamatsu 		GP_1_23_DATA, GP_1_22_DATA, GP_1_21_DATA, GP_1_20_DATA,
1593*badbb63cSNobuhiro Iwamatsu 		GP_1_19_DATA, GP_1_18_DATA, GP_1_17_DATA, GP_1_16_DATA,
1594*badbb63cSNobuhiro Iwamatsu 		GP_1_15_DATA, GP_1_14_DATA, GP_1_13_DATA, GP_1_12_DATA,
1595*badbb63cSNobuhiro Iwamatsu 		GP_1_11_DATA, GP_1_10_DATA, GP_1_9_DATA, GP_1_8_DATA,
1596*badbb63cSNobuhiro Iwamatsu 		GP_1_7_DATA, GP_1_6_DATA, GP_1_5_DATA, GP_1_4_DATA,
1597*badbb63cSNobuhiro Iwamatsu 		GP_1_3_DATA, GP_1_2_DATA, GP_1_1_DATA, GP_1_0_DATA }
1598*badbb63cSNobuhiro Iwamatsu 	},
1599*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_DATA_REG("INDT2", 0xE6052008, 32) { GP_INDT(2) } },
1600*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_DATA_REG("INDT3", 0xE6053008, 32) { GP_INDT(3) } },
1601*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_DATA_REG("INDT4", 0xE6054008, 32) { GP_INDT(4) } },
1602*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_DATA_REG("INDT5", 0xE6055008, 32) {
1603*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1604*badbb63cSNobuhiro Iwamatsu 		GP_5_27_DATA, GP_5_26_DATA, GP_5_25_DATA, GP_5_24_DATA,
1605*badbb63cSNobuhiro Iwamatsu 		GP_5_23_DATA, GP_5_22_DATA, GP_5_21_DATA, GP_5_20_DATA,
1606*badbb63cSNobuhiro Iwamatsu 		GP_5_19_DATA, GP_5_18_DATA, GP_5_17_DATA, GP_5_16_DATA,
1607*badbb63cSNobuhiro Iwamatsu 		GP_5_15_DATA, GP_5_14_DATA, GP_5_13_DATA, GP_5_12_DATA,
1608*badbb63cSNobuhiro Iwamatsu 		GP_5_11_DATA, GP_5_10_DATA, GP_5_9_DATA, GP_5_8_DATA,
1609*badbb63cSNobuhiro Iwamatsu 		GP_5_7_DATA, GP_5_6_DATA, GP_5_5_DATA, GP_5_4_DATA,
1610*badbb63cSNobuhiro Iwamatsu 		GP_5_3_DATA, GP_5_2_DATA, GP_5_1_DATA, GP_5_0_DATA }
1611*badbb63cSNobuhiro Iwamatsu 	},
1612*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_DATA_REG("INDT6", 0xE6055408, 32) {
1613*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1614*badbb63cSNobuhiro Iwamatsu 		0, 0, GP_6_25_DATA, GP_6_24_DATA,
1615*badbb63cSNobuhiro Iwamatsu 		GP_6_23_DATA, GP_6_22_DATA, GP_6_21_DATA, GP_6_20_DATA,
1616*badbb63cSNobuhiro Iwamatsu 		GP_6_19_DATA, GP_6_18_DATA, GP_6_17_DATA, GP_6_16_DATA,
1617*badbb63cSNobuhiro Iwamatsu 		GP_6_15_DATA, GP_6_14_DATA, GP_6_13_DATA, GP_6_12_DATA,
1618*badbb63cSNobuhiro Iwamatsu 		GP_6_11_DATA, GP_6_10_DATA, GP_6_9_DATA, GP_6_8_DATA,
1619*badbb63cSNobuhiro Iwamatsu 		GP_6_7_DATA, GP_6_6_DATA, GP_6_5_DATA, GP_6_4_DATA,
1620*badbb63cSNobuhiro Iwamatsu 		GP_6_3_DATA, GP_6_2_DATA, GP_6_1_DATA, GP_6_0_DATA }
1621*badbb63cSNobuhiro Iwamatsu 	},
1622*badbb63cSNobuhiro Iwamatsu 	{ },
1623*badbb63cSNobuhiro Iwamatsu };
1624*badbb63cSNobuhiro Iwamatsu 
1625*badbb63cSNobuhiro Iwamatsu static struct pinmux_info r8a7794_pinmux_info = {
1626*badbb63cSNobuhiro Iwamatsu 	.name = "r8a7794_pfc",
1627*badbb63cSNobuhiro Iwamatsu 
1628*badbb63cSNobuhiro Iwamatsu 	.unlock_reg = 0xe6060000, /* PMMR */
1629*badbb63cSNobuhiro Iwamatsu 
1630*badbb63cSNobuhiro Iwamatsu 	.reserved_id = PINMUX_RESERVED,
1631*badbb63cSNobuhiro Iwamatsu 	.data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
1632*badbb63cSNobuhiro Iwamatsu 	.input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
1633*badbb63cSNobuhiro Iwamatsu 	.output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
1634*badbb63cSNobuhiro Iwamatsu 	.mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
1635*badbb63cSNobuhiro Iwamatsu 	.function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
1636*badbb63cSNobuhiro Iwamatsu 
1637*badbb63cSNobuhiro Iwamatsu 	.first_gpio = GPIO_GP_0_0,
1638*badbb63cSNobuhiro Iwamatsu 	.last_gpio = GPIO_FN_AD_CLK_B,
1639*badbb63cSNobuhiro Iwamatsu 
1640*badbb63cSNobuhiro Iwamatsu 	.gpios = pinmux_gpios,
1641*badbb63cSNobuhiro Iwamatsu 	.cfg_regs = pinmux_config_regs,
1642*badbb63cSNobuhiro Iwamatsu 	.data_regs = pinmux_data_regs,
1643*badbb63cSNobuhiro Iwamatsu 
1644*badbb63cSNobuhiro Iwamatsu 	.gpio_data = pinmux_data,
1645*badbb63cSNobuhiro Iwamatsu 	.gpio_data_size = ARRAY_SIZE(pinmux_data),
1646*badbb63cSNobuhiro Iwamatsu };
1647*badbb63cSNobuhiro Iwamatsu 
r8a7794_pinmux_init(void)1648*badbb63cSNobuhiro Iwamatsu void r8a7794_pinmux_init(void)
1649*badbb63cSNobuhiro Iwamatsu {
1650*badbb63cSNobuhiro Iwamatsu 	register_pinmux(&r8a7794_pinmux_info);
1651*badbb63cSNobuhiro Iwamatsu }
1652