xref: /rk3399_rockchip-uboot/arch/arm/mach-rmobile/pfc-r8a7793.c (revision c98b171e1098f94b2ff7720c45a25a602882f876)
1*badbb63cSNobuhiro Iwamatsu /*
2*badbb63cSNobuhiro Iwamatsu  * arch/arm/cpu/armv7/rmobile/pfc-r8a7793.c
3*badbb63cSNobuhiro Iwamatsu  *
4*badbb63cSNobuhiro Iwamatsu  * Copyright (C) 2013 Renesas Electronics Corporation
5*badbb63cSNobuhiro Iwamatsu  *
6*badbb63cSNobuhiro Iwamatsu  * SPDX-License-Identifier: GPL-2.0
7*badbb63cSNobuhiro Iwamatsu  */
8*badbb63cSNobuhiro Iwamatsu 
9*badbb63cSNobuhiro Iwamatsu #include <common.h>
10*badbb63cSNobuhiro Iwamatsu #include <sh_pfc.h>
11*badbb63cSNobuhiro Iwamatsu #include <asm/gpio.h>
12*badbb63cSNobuhiro Iwamatsu 
13*badbb63cSNobuhiro Iwamatsu #define CPU_32_PORT(fn, pfx, sfx)				\
14*badbb63cSNobuhiro Iwamatsu 	PORT_10(fn, pfx, sfx), PORT_10(fn, pfx##1, sfx),	\
15*badbb63cSNobuhiro Iwamatsu 	PORT_10(fn, pfx##2, sfx), PORT_1(fn, pfx##30, sfx),	\
16*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##31, sfx)
17*badbb63cSNobuhiro Iwamatsu 
18*badbb63cSNobuhiro Iwamatsu #define CPU_32_PORT1(fn, pfx, sfx)				\
19*badbb63cSNobuhiro Iwamatsu 	PORT_10(fn, pfx, sfx), PORT_10(fn, pfx##1, sfx),	\
20*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##20, sfx), PORT_1(fn, pfx##21, sfx),	\
21*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##22, sfx), PORT_1(fn, pfx##23, sfx),	\
22*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##24, sfx), PORT_1(fn, pfx##25, sfx)
23*badbb63cSNobuhiro Iwamatsu 
24*badbb63cSNobuhiro Iwamatsu /*
25*badbb63cSNobuhiro Iwamatsu  * GP_0_0_DATA -> GP_7_25_DATA
26*badbb63cSNobuhiro Iwamatsu  * (except for GP1[26],GP1[27],GP1[28],GP1[29]),GP1[30]),GP1[31]
27*badbb63cSNobuhiro Iwamatsu  *  GP7[26],GP7[27],GP7[28],GP7[29]),GP7[30]),GP7[31])
28*badbb63cSNobuhiro Iwamatsu  */
29*badbb63cSNobuhiro Iwamatsu #define CPU_ALL_PORT(fn, pfx, sfx)				\
30*badbb63cSNobuhiro Iwamatsu 	CPU_32_PORT(fn, pfx##_0_, sfx),				\
31*badbb63cSNobuhiro Iwamatsu 	CPU_32_PORT1(fn, pfx##_1_, sfx),			\
32*badbb63cSNobuhiro Iwamatsu 	CPU_32_PORT(fn, pfx##_2_, sfx),			\
33*badbb63cSNobuhiro Iwamatsu 	CPU_32_PORT(fn, pfx##_3_, sfx),				\
34*badbb63cSNobuhiro Iwamatsu 	CPU_32_PORT(fn, pfx##_4_, sfx),				\
35*badbb63cSNobuhiro Iwamatsu 	CPU_32_PORT(fn, pfx##_5_, sfx),			\
36*badbb63cSNobuhiro Iwamatsu 	CPU_32_PORT(fn, pfx##_6_, sfx),			\
37*badbb63cSNobuhiro Iwamatsu 	CPU_32_PORT1(fn, pfx##_7_, sfx)
38*badbb63cSNobuhiro Iwamatsu 
39*badbb63cSNobuhiro Iwamatsu #define _GP_GPIO(pfx, sfx) PINMUX_GPIO(GPIO_GP##pfx, GP##pfx##_DATA)
40*badbb63cSNobuhiro Iwamatsu #define _GP_DATA(pfx, sfx) PINMUX_DATA(GP##pfx##_DATA, GP##pfx##_FN,	\
41*badbb63cSNobuhiro Iwamatsu 				       GP##pfx##_IN, GP##pfx##_OUT)
42*badbb63cSNobuhiro Iwamatsu 
43*badbb63cSNobuhiro Iwamatsu #define _GP_INOUTSEL(pfx, sfx) GP##pfx##_IN, GP##pfx##_OUT
44*badbb63cSNobuhiro Iwamatsu #define _GP_INDT(pfx, sfx) GP##pfx##_DATA
45*badbb63cSNobuhiro Iwamatsu 
46*badbb63cSNobuhiro Iwamatsu #define GP_ALL(str)	CPU_ALL_PORT(_PORT_ALL, GP, str)
47*badbb63cSNobuhiro Iwamatsu #define PINMUX_GPIO_GP_ALL()	CPU_ALL_PORT(_GP_GPIO, , unused)
48*badbb63cSNobuhiro Iwamatsu #define PINMUX_DATA_GP_ALL()	CPU_ALL_PORT(_GP_DATA, , unused)
49*badbb63cSNobuhiro Iwamatsu 
50*badbb63cSNobuhiro Iwamatsu 
51*badbb63cSNobuhiro Iwamatsu #define PORT_10_REV(fn, pfx, sfx)				\
52*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##9, sfx), PORT_1(fn, pfx##8, sfx),	\
53*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##7, sfx), PORT_1(fn, pfx##6, sfx),	\
54*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##5, sfx), PORT_1(fn, pfx##4, sfx),	\
55*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##3, sfx), PORT_1(fn, pfx##2, sfx),	\
56*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##1, sfx), PORT_1(fn, pfx##0, sfx)
57*badbb63cSNobuhiro Iwamatsu 
58*badbb63cSNobuhiro Iwamatsu #define CPU_32_PORT_REV(fn, pfx, sfx)					\
59*badbb63cSNobuhiro Iwamatsu 	PORT_1(fn, pfx##31, sfx), PORT_1(fn, pfx##30, sfx),		\
60*badbb63cSNobuhiro Iwamatsu 	PORT_10_REV(fn, pfx##2, sfx), PORT_10_REV(fn, pfx##1, sfx),	\
61*badbb63cSNobuhiro Iwamatsu 	PORT_10_REV(fn, pfx, sfx)
62*badbb63cSNobuhiro Iwamatsu 
63*badbb63cSNobuhiro Iwamatsu #define GP_INOUTSEL(bank) CPU_32_PORT_REV(_GP_INOUTSEL, _##bank##_, unused)
64*badbb63cSNobuhiro Iwamatsu #define GP_INDT(bank) CPU_32_PORT_REV(_GP_INDT, _##bank##_, unused)
65*badbb63cSNobuhiro Iwamatsu 
66*badbb63cSNobuhiro Iwamatsu #define PINMUX_IPSR_DATA(ipsr, fn) PINMUX_DATA(fn##_MARK, FN_##ipsr, FN_##fn)
67*badbb63cSNobuhiro Iwamatsu #define PINMUX_IPSR_MODSEL_DATA(ipsr, fn, ms) PINMUX_DATA(fn##_MARK, FN_##ms, \
68*badbb63cSNobuhiro Iwamatsu 							  FN_##ipsr, FN_##fn)
69*badbb63cSNobuhiro Iwamatsu 
70*badbb63cSNobuhiro Iwamatsu enum {
71*badbb63cSNobuhiro Iwamatsu 	PINMUX_RESERVED = 0,
72*badbb63cSNobuhiro Iwamatsu 
73*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA_BEGIN,
74*badbb63cSNobuhiro Iwamatsu 	GP_ALL(DATA),
75*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA_END,
76*badbb63cSNobuhiro Iwamatsu 
77*badbb63cSNobuhiro Iwamatsu 	PINMUX_INPUT_BEGIN,
78*badbb63cSNobuhiro Iwamatsu 	GP_ALL(IN),
79*badbb63cSNobuhiro Iwamatsu 	PINMUX_INPUT_END,
80*badbb63cSNobuhiro Iwamatsu 
81*badbb63cSNobuhiro Iwamatsu 	PINMUX_OUTPUT_BEGIN,
82*badbb63cSNobuhiro Iwamatsu 	GP_ALL(OUT),
83*badbb63cSNobuhiro Iwamatsu 	PINMUX_OUTPUT_END,
84*badbb63cSNobuhiro Iwamatsu 
85*badbb63cSNobuhiro Iwamatsu 	PINMUX_FUNCTION_BEGIN,
86*badbb63cSNobuhiro Iwamatsu 	GP_ALL(FN),
87*badbb63cSNobuhiro Iwamatsu 
88*badbb63cSNobuhiro Iwamatsu 	/* GPSR0 */
89*badbb63cSNobuhiro Iwamatsu 	FN_IP0_0, FN_IP0_1, FN_IP0_2, FN_IP0_3, FN_IP0_4, FN_IP0_5,
90*badbb63cSNobuhiro Iwamatsu 	FN_IP0_6, FN_IP0_7, FN_IP0_8, FN_IP0_9, FN_IP0_10, FN_IP0_11,
91*badbb63cSNobuhiro Iwamatsu 	FN_IP0_12, FN_IP0_13, FN_IP0_14, FN_IP0_15, FN_IP0_18_16, FN_IP0_20_19,
92*badbb63cSNobuhiro Iwamatsu 	FN_IP0_22_21, FN_IP0_24_23, FN_IP0_26_25, FN_IP0_28_27, FN_IP0_30_29,
93*badbb63cSNobuhiro Iwamatsu 	FN_IP1_1_0, FN_IP1_3_2, FN_IP1_5_4, FN_IP1_7_6, FN_IP1_10_8,
94*badbb63cSNobuhiro Iwamatsu 	FN_IP1_13_11, FN_IP1_16_14, FN_IP1_19_17, FN_IP1_22_20,
95*badbb63cSNobuhiro Iwamatsu 
96*badbb63cSNobuhiro Iwamatsu 	/* GPSR1 */
97*badbb63cSNobuhiro Iwamatsu 	FN_IP1_25_23, FN_IP1_28_26, FN_IP1_31_29, FN_IP2_2_0, FN_IP2_4_3,
98*badbb63cSNobuhiro Iwamatsu 	FN_IP2_6_5, FN_IP2_9_7, FN_IP2_12_10, FN_IP2_15_13, FN_IP2_18_16,
99*badbb63cSNobuhiro Iwamatsu 	FN_IP2_20_19, FN_IP2_22_21, FN_EX_CS0_N, FN_IP2_24_23, FN_IP2_26_25,
100*badbb63cSNobuhiro Iwamatsu 	FN_IP2_29_27, FN_IP3_2_0, FN_IP3_5_3, FN_IP3_8_6, FN_RD_N,
101*badbb63cSNobuhiro Iwamatsu 	FN_IP3_11_9, FN_IP3_13_12, FN_IP3_15_14 , FN_IP3_17_16 , FN_IP3_19_18,
102*badbb63cSNobuhiro Iwamatsu 	FN_IP3_21_20,
103*badbb63cSNobuhiro Iwamatsu 
104*badbb63cSNobuhiro Iwamatsu 	/* GPSR2 */
105*badbb63cSNobuhiro Iwamatsu 	FN_IP3_27_25, FN_IP3_30_28, FN_IP4_1_0, FN_IP4_4_2, FN_IP4_7_5,
106*badbb63cSNobuhiro Iwamatsu 	FN_IP4_9_8, FN_IP4_12_10, FN_IP4_15_13, FN_IP4_18_16, FN_IP4_19,
107*badbb63cSNobuhiro Iwamatsu 	FN_IP4_20, FN_IP4_21, FN_IP4_23_22, FN_IP4_25_24, FN_IP4_27_26,
108*badbb63cSNobuhiro Iwamatsu 	FN_IP4_30_28, FN_IP5_2_0, FN_IP5_5_3, FN_IP5_8_6, FN_IP5_11_9,
109*badbb63cSNobuhiro Iwamatsu 	FN_IP5_14_12, FN_IP5_16_15, FN_IP5_19_17, FN_IP5_21_20, FN_IP5_23_22,
110*badbb63cSNobuhiro Iwamatsu 	FN_IP5_25_24, FN_IP5_28_26, FN_IP5_31_29, FN_AUDIO_CLKA, FN_IP6_2_0,
111*badbb63cSNobuhiro Iwamatsu 	FN_IP6_5_3, FN_IP6_7_6,
112*badbb63cSNobuhiro Iwamatsu 
113*badbb63cSNobuhiro Iwamatsu 	/* GPSR3 */
114*badbb63cSNobuhiro Iwamatsu 	FN_IP7_5_3, FN_IP7_8_6, FN_IP7_10_9, FN_IP7_12_11, FN_IP7_14_13,
115*badbb63cSNobuhiro Iwamatsu 	FN_IP7_16_15, FN_IP7_18_17, FN_IP7_20_19, FN_IP7_23_21, FN_IP7_26_24,
116*badbb63cSNobuhiro Iwamatsu 	FN_IP7_29_27, FN_IP8_2_0, FN_IP8_5_3, FN_IP8_8_6, FN_IP8_11_9,
117*badbb63cSNobuhiro Iwamatsu 	FN_IP8_14_12, FN_IP8_17_15, FN_IP8_20_18, FN_IP8_23_21, FN_IP8_25_24,
118*badbb63cSNobuhiro Iwamatsu 	FN_IP8_27_26, FN_IP8_30_28, FN_IP9_2_0, FN_IP9_5_3, FN_IP9_6, FN_IP9_7,
119*badbb63cSNobuhiro Iwamatsu 	FN_IP9_10_8, FN_IP9_11, FN_IP9_12, FN_IP9_15_13, FN_IP9_16,
120*badbb63cSNobuhiro Iwamatsu 	FN_IP9_18_17,
121*badbb63cSNobuhiro Iwamatsu 
122*badbb63cSNobuhiro Iwamatsu 	/* GPSR4 */
123*badbb63cSNobuhiro Iwamatsu 	FN_VI0_CLK, FN_IP9_20_19, FN_IP9_22_21, FN_IP9_24_23, FN_IP9_26_25,
124*badbb63cSNobuhiro Iwamatsu 	FN_VI0_DATA0_VI0_B0, FN_VI0_DATA0_VI0_B1, FN_VI0_DATA0_VI0_B2,
125*badbb63cSNobuhiro Iwamatsu 	FN_IP9_28_27, FN_VI0_DATA0_VI0_B4, FN_VI0_DATA0_VI0_B5,
126*badbb63cSNobuhiro Iwamatsu 	FN_VI0_DATA0_VI0_B6, FN_VI0_DATA0_VI0_B7, FN_IP9_31_29, FN_IP10_2_0,
127*badbb63cSNobuhiro Iwamatsu 	FN_IP10_5_3, FN_IP10_8_6, FN_IP10_11_9, FN_IP10_14_12, FN_IP10_16_15,
128*badbb63cSNobuhiro Iwamatsu 	FN_IP10_18_17, FN_IP10_21_19, FN_IP10_24_22, FN_IP10_26_25,
129*badbb63cSNobuhiro Iwamatsu 	FN_IP10_28_27, FN_IP10_31_29, FN_IP11_2_0, FN_IP11_5_3, FN_IP11_8_6,
130*badbb63cSNobuhiro Iwamatsu 	FN_IP15_1_0, FN_IP15_3_2, FN_IP15_5_4,
131*badbb63cSNobuhiro Iwamatsu 
132*badbb63cSNobuhiro Iwamatsu 	/* GPSR5 */
133*badbb63cSNobuhiro Iwamatsu 	FN_IP11_11_9, FN_IP11_14_12, FN_IP11_16_15, FN_IP11_18_17, FN_IP11_19,
134*badbb63cSNobuhiro Iwamatsu 	FN_IP11_20, FN_IP11_21, FN_IP11_22, FN_IP11_23, FN_IP11_24,
135*badbb63cSNobuhiro Iwamatsu 	FN_IP11_25, FN_IP11_26, FN_IP11_27, FN_IP11_29_28, FN_IP11_31_30,
136*badbb63cSNobuhiro Iwamatsu 	FN_IP12_1_0, FN_IP12_3_2, FN_IP12_6_4, FN_IP12_9_7, FN_IP12_12_10,
137*badbb63cSNobuhiro Iwamatsu 	FN_IP12_15_13, FN_IP12_17_16, FN_IP12_19_18, FN_IP12_21_20,
138*badbb63cSNobuhiro Iwamatsu 	FN_IP12_23_22, FN_IP12_26_24, FN_IP12_29_27, FN_IP13_2_0, FN_IP13_4_3,
139*badbb63cSNobuhiro Iwamatsu 	FN_IP13_6_5, FN_IP13_9_7, FN_IP3_24_22,
140*badbb63cSNobuhiro Iwamatsu 
141*badbb63cSNobuhiro Iwamatsu 	/* GPSR6 */
142*badbb63cSNobuhiro Iwamatsu 	FN_IP13_10, FN_IP13_11, FN_IP13_12, FN_IP13_13, FN_IP13_14,
143*badbb63cSNobuhiro Iwamatsu 	FN_IP13_15, FN_IP13_18_16, FN_IP13_21_19, FN_IP13_22, FN_IP13_24_23,
144*badbb63cSNobuhiro Iwamatsu 	FN_IP13_25, FN_IP13_26, FN_IP13_27, FN_IP13_30_28, FN_IP14_1_0,
145*badbb63cSNobuhiro Iwamatsu 	FN_IP14_2, FN_IP14_3, FN_IP14_4, FN_IP14_5, FN_IP14_6, FN_IP14_7,
146*badbb63cSNobuhiro Iwamatsu 	FN_IP14_10_8, FN_IP14_13_11, FN_IP14_16_14, FN_IP14_19_17,
147*badbb63cSNobuhiro Iwamatsu 	FN_IP14_22_20, FN_IP14_25_23, FN_IP14_28_26, FN_IP14_31_29,
148*badbb63cSNobuhiro Iwamatsu 
149*badbb63cSNobuhiro Iwamatsu 	/* GPSR7 */
150*badbb63cSNobuhiro Iwamatsu 	FN_IP15_17_15, FN_IP15_20_18, FN_IP15_23_21, FN_IP15_26_24,
151*badbb63cSNobuhiro Iwamatsu 	FN_IP15_29_27, FN_IP16_2_0, FN_IP16_5_3, FN_IP16_7_6, FN_IP16_9_8,
152*badbb63cSNobuhiro Iwamatsu 	FN_IP16_11_10, FN_IP6_9_8, FN_IP6_11_10, FN_IP6_13_12, FN_IP6_15_14,
153*badbb63cSNobuhiro Iwamatsu 	FN_IP6_18_16, FN_IP6_20_19, FN_IP6_23_21, FN_IP6_26_24, FN_IP6_29_27,
154*badbb63cSNobuhiro Iwamatsu 	FN_IP7_2_0, FN_IP15_8_6, FN_IP15_11_9, FN_IP15_14_12,
155*badbb63cSNobuhiro Iwamatsu 	FN_USB0_PWEN, FN_USB0_OVC, FN_USB1_PWEN,
156*badbb63cSNobuhiro Iwamatsu 
157*badbb63cSNobuhiro Iwamatsu 	/* IPSR 0 -5 */
158*badbb63cSNobuhiro Iwamatsu 
159*badbb63cSNobuhiro Iwamatsu 	/* IPSR6 */
160*badbb63cSNobuhiro Iwamatsu 	FN_AUDIO_CLKB, FN_STP_OPWM_0_B, FN_MSIOF1_SCK_B,
161*badbb63cSNobuhiro Iwamatsu 	FN_SCIF_CLK, FN_BPFCLK_E,
162*badbb63cSNobuhiro Iwamatsu 	FN_AUDIO_CLKC, FN_SCIFB0_SCK_C, FN_MSIOF1_SYNC_B, FN_RX2,
163*badbb63cSNobuhiro Iwamatsu 	FN_SCIFA2_RXD, FN_FMIN_E,
164*badbb63cSNobuhiro Iwamatsu 	FN_AUDIO_CLKOUT, FN_MSIOF1_SS1_B, FN_TX2, FN_SCIFA2_TXD,
165*badbb63cSNobuhiro Iwamatsu 	FN_IRQ0, FN_SCIFB1_RXD_D, FN_INTC_IRQ0_N,
166*badbb63cSNobuhiro Iwamatsu 	FN_IRQ1, FN_SCIFB1_SCK_C, FN_INTC_IRQ1_N,
167*badbb63cSNobuhiro Iwamatsu 	FN_IRQ2, FN_SCIFB1_TXD_D, FN_INTC_IRQ2_N,
168*badbb63cSNobuhiro Iwamatsu 	FN_IRQ3, FN_SCL4_C, FN_MSIOF2_TXD_E, FN_INTC_IRQ3_N,
169*badbb63cSNobuhiro Iwamatsu 	FN_IRQ4, FN_HRX1_C, FN_SDA4_C, FN_MSIOF2_RXD_E, FN_INTC_IRQ4_N,
170*badbb63cSNobuhiro Iwamatsu 	FN_IRQ5, FN_HTX1_C, FN_SCL1_E, FN_MSIOF2_SCK_E,
171*badbb63cSNobuhiro Iwamatsu 	FN_IRQ6, FN_HSCK1_C, FN_MSIOF1_SS2_B, FN_SDA1_E, FN_MSIOF2_SYNC_E,
172*badbb63cSNobuhiro Iwamatsu 	FN_IRQ7, FN_HCTS1_N_C, FN_MSIOF1_TXD_B, FN_GPS_CLK_C, FN_GPS_CLK_D,
173*badbb63cSNobuhiro Iwamatsu 	FN_IRQ8, FN_HRTS1_N_C, FN_MSIOF1_RXD_B, FN_GPS_SIGN_C, FN_GPS_SIGN_D,
174*badbb63cSNobuhiro Iwamatsu 
175*badbb63cSNobuhiro Iwamatsu 	/* IPSR7 - IPSR10 */
176*badbb63cSNobuhiro Iwamatsu 
177*badbb63cSNobuhiro Iwamatsu 	/* IPSR11 */
178*badbb63cSNobuhiro Iwamatsu 	FN_VI0_R5, FN_VI2_DATA6, FN_GLO_SDATA_B, FN_RX0_C, FN_SDA1_D,
179*badbb63cSNobuhiro Iwamatsu 	FN_VI0_R6, FN_VI2_DATA7, FN_GLO_SS_B, FN_TX1_C, FN_SCL4_B,
180*badbb63cSNobuhiro Iwamatsu 	FN_VI0_R7, FN_GLO_RFON_B, FN_RX1_C, FN_CAN0_RX_E,
181*badbb63cSNobuhiro Iwamatsu 	FN_SDA4_B, FN_HRX1_D, FN_SCIFB0_RXD_D,
182*badbb63cSNobuhiro Iwamatsu 	FN_VI1_HSYNC_N, FN_AVB_RXD0, FN_TS_SDATA0_B, FN_TX4_B, FN_SCIFA4_TXD_B,
183*badbb63cSNobuhiro Iwamatsu 	FN_VI1_VSYNC_N, FN_AVB_RXD1, FN_TS_SCK0_B, FN_RX4_B, FN_SCIFA4_RXD_B,
184*badbb63cSNobuhiro Iwamatsu 	FN_VI1_CLKENB, FN_AVB_RXD2, FN_TS_SDEN0_B,
185*badbb63cSNobuhiro Iwamatsu 	FN_VI1_FIELD, FN_AVB_RXD3, FN_TS_SPSYNC0_B,
186*badbb63cSNobuhiro Iwamatsu 	FN_VI1_CLK, FN_AVB_RXD4, FN_VI1_DATA0, FN_AVB_RXD5,
187*badbb63cSNobuhiro Iwamatsu 	FN_VI1_DATA1, FN_AVB_RXD6, FN_VI1_DATA2, FN_AVB_RXD7,
188*badbb63cSNobuhiro Iwamatsu 	FN_VI1_DATA3, FN_AVB_RX_ER, FN_VI1_DATA4, FN_AVB_MDIO,
189*badbb63cSNobuhiro Iwamatsu 	FN_VI1_DATA5, FN_AVB_RX_DV, FN_VI1_DATA6, FN_AVB_MAGIC,
190*badbb63cSNobuhiro Iwamatsu 	FN_VI1_DATA7, FN_AVB_MDC,
191*badbb63cSNobuhiro Iwamatsu 	FN_ETH_MDIO, FN_AVB_RX_CLK, FN_SCL2_C,
192*badbb63cSNobuhiro Iwamatsu 	FN_ETH_CRS_DV, FN_AVB_LINK, FN_SDA2_C,
193*badbb63cSNobuhiro Iwamatsu 
194*badbb63cSNobuhiro Iwamatsu 	/* IPSR12 */
195*badbb63cSNobuhiro Iwamatsu 	FN_ETH_RX_ER, FN_AVB_CRS, FN_SCL3, FN_SCL7,
196*badbb63cSNobuhiro Iwamatsu 	FN_ETH_RXD0, FN_AVB_PHY_INT, FN_SDA3, FN_SDA7,
197*badbb63cSNobuhiro Iwamatsu 	FN_ETH_RXD1, FN_AVB_GTXREFCLK, FN_CAN0_TX_C,
198*badbb63cSNobuhiro Iwamatsu 	FN_SCL2_D, FN_MSIOF1_RXD_E,
199*badbb63cSNobuhiro Iwamatsu 	FN_ETH_LINK, FN_AVB_TXD0, FN_CAN0_RX_C, FN_SDA2_D, FN_MSIOF1_SCK_E,
200*badbb63cSNobuhiro Iwamatsu 	FN_ETH_REFCLK, FN_AVB_TXD1, FN_SCIFA3_RXD_B,
201*badbb63cSNobuhiro Iwamatsu 	FN_CAN1_RX_C, FN_MSIOF1_SYNC_E,
202*badbb63cSNobuhiro Iwamatsu 	FN_ETH_TXD1, FN_AVB_TXD2, FN_SCIFA3_TXD_B,
203*badbb63cSNobuhiro Iwamatsu 	FN_CAN1_TX_C, FN_MSIOF1_TXD_E,
204*badbb63cSNobuhiro Iwamatsu 	FN_ETH_TX_EN, FN_AVB_TXD3, FN_TCLK1_B, FN_CAN_CLK_B,
205*badbb63cSNobuhiro Iwamatsu 	FN_ETH_MAGIC, FN_AVB_TXD4, FN_IETX_C,
206*badbb63cSNobuhiro Iwamatsu 	FN_ETH_TXD0, FN_AVB_TXD5, FN_IECLK_C,
207*badbb63cSNobuhiro Iwamatsu 	FN_ETH_MDC, FN_AVB_TXD6, FN_IERX_C,
208*badbb63cSNobuhiro Iwamatsu 	FN_STP_IVCXO27_0, FN_AVB_TXD7, FN_SCIFB2_TXD_D,
209*badbb63cSNobuhiro Iwamatsu 	FN_ADIDATA_B, FN_MSIOF0_SYNC_C,
210*badbb63cSNobuhiro Iwamatsu 	FN_STP_ISCLK_0, FN_AVB_TX_EN, FN_SCIFB2_RXD_D,
211*badbb63cSNobuhiro Iwamatsu 	FN_ADICS_SAMP_B, FN_MSIOF0_SCK_C,
212*badbb63cSNobuhiro Iwamatsu 
213*badbb63cSNobuhiro Iwamatsu 	/* IPSR13 */
214*badbb63cSNobuhiro Iwamatsu 	FN_STP_ISD_0, FN_AVB_TX_ER, FN_SCIFB2_SCK_C,
215*badbb63cSNobuhiro Iwamatsu 	FN_ADICLK_B, FN_MSIOF0_SS1_C,
216*badbb63cSNobuhiro Iwamatsu 	FN_STP_ISEN_0, FN_AVB_TX_CLK, FN_ADICHS0_B, FN_MSIOF0_SS2_C,
217*badbb63cSNobuhiro Iwamatsu 	FN_STP_ISSYNC_0, FN_AVB_COL, FN_ADICHS1_B, FN_MSIOF0_RXD_C,
218*badbb63cSNobuhiro Iwamatsu 	FN_STP_OPWM_0, FN_AVB_GTX_CLK, FN_PWM0_B,
219*badbb63cSNobuhiro Iwamatsu 	FN_ADICHS2_B, FN_MSIOF0_TXD_C,
220*badbb63cSNobuhiro Iwamatsu 	FN_SD0_CLK, FN_SPCLK_B, FN_SD0_CMD, FN_MOSI_IO0_B,
221*badbb63cSNobuhiro Iwamatsu 	FN_SD0_DATA0, FN_MISO_IO1_B, FN_SD0_DATA1, FN_IO2_B,
222*badbb63cSNobuhiro Iwamatsu 	FN_SD0_DATA2, FN_IO3_B, FN_SD0_DATA3, FN_SSL_B,
223*badbb63cSNobuhiro Iwamatsu 	FN_SD0_CD, FN_MMC_D6_B, FN_SIM0_RST_B, FN_CAN0_RX_F,
224*badbb63cSNobuhiro Iwamatsu 	FN_SCIFA5_TXD_B, FN_TX3_C,
225*badbb63cSNobuhiro Iwamatsu 	FN_SD0_WP, FN_MMC_D7_B, FN_SIM0_D_B, FN_CAN0_TX_F,
226*badbb63cSNobuhiro Iwamatsu 	FN_SCIFA5_RXD_B, FN_RX3_C,
227*badbb63cSNobuhiro Iwamatsu 	FN_SD1_CMD, FN_REMOCON_B, FN_SD1_DATA0, FN_SPEEDIN_B,
228*badbb63cSNobuhiro Iwamatsu 	FN_SD1_DATA1, FN_IETX_B, FN_SD1_DATA2, FN_IECLK_B,
229*badbb63cSNobuhiro Iwamatsu 	FN_SD1_DATA3, FN_IERX_B,
230*badbb63cSNobuhiro Iwamatsu 	FN_SD1_CD, FN_PWM0, FN_TPU_TO0, FN_SCL1_C,
231*badbb63cSNobuhiro Iwamatsu 
232*badbb63cSNobuhiro Iwamatsu 	/* IPSR14 */
233*badbb63cSNobuhiro Iwamatsu 	FN_SD1_WP, FN_PWM1_B, FN_SDA1_C,
234*badbb63cSNobuhiro Iwamatsu 	FN_SD2_CLK, FN_MMC_CLK, FN_SD2_CMD, FN_MMC_CMD,
235*badbb63cSNobuhiro Iwamatsu 	FN_SD2_DATA0, FN_MMC_D0, FN_SD2_DATA1, FN_MMC_D1,
236*badbb63cSNobuhiro Iwamatsu 	FN_SD2_DATA2, FN_MMC_D2, FN_SD2_DATA3, FN_MMC_D3,
237*badbb63cSNobuhiro Iwamatsu 	FN_SD2_CD, FN_MMC_D4, FN_SCL8_C, FN_TX5_B, FN_SCIFA5_TXD_C,
238*badbb63cSNobuhiro Iwamatsu 	FN_SD2_WP, FN_MMC_D5, FN_SDA8_C, FN_RX5_B, FN_SCIFA5_RXD_C,
239*badbb63cSNobuhiro Iwamatsu 	FN_MSIOF0_SCK, FN_RX2_C, FN_ADIDATA, FN_VI1_CLK_C, FN_VI1_G0_B,
240*badbb63cSNobuhiro Iwamatsu 	FN_MSIOF0_SYNC, FN_TX2_C, FN_ADICS_SAMP, FN_VI1_CLKENB_C, FN_VI1_G1_B,
241*badbb63cSNobuhiro Iwamatsu 	FN_MSIOF0_TXD, FN_ADICLK, FN_VI1_FIELD_C, FN_VI1_G2_B,
242*badbb63cSNobuhiro Iwamatsu 	FN_MSIOF0_RXD, FN_ADICHS0, FN_VI1_DATA0_C, FN_VI1_G3_B,
243*badbb63cSNobuhiro Iwamatsu 	FN_MSIOF0_SS1, FN_MMC_D6, FN_ADICHS1, FN_TX0_E,
244*badbb63cSNobuhiro Iwamatsu 	FN_VI1_HSYNC_N_C, FN_SCL7_C, FN_VI1_G4_B,
245*badbb63cSNobuhiro Iwamatsu 	FN_MSIOF0_SS2, FN_MMC_D7, FN_ADICHS2, FN_RX0_E,
246*badbb63cSNobuhiro Iwamatsu 	FN_VI1_VSYNC_N_C, FN_SDA7_C, FN_VI1_G5_B,
247*badbb63cSNobuhiro Iwamatsu 
248*badbb63cSNobuhiro Iwamatsu 	/* IPSR15 */
249*badbb63cSNobuhiro Iwamatsu 	FN_SIM0_RST, FN_IETX, FN_CAN1_TX_D,
250*badbb63cSNobuhiro Iwamatsu 	FN_SIM0_CLK, FN_IECLK, FN_CAN_CLK_C,
251*badbb63cSNobuhiro Iwamatsu 	FN_SIM0_D, FN_IERX, FN_CAN1_RX_D,
252*badbb63cSNobuhiro Iwamatsu 	FN_GPS_CLK, FN_DU1_DOTCLKIN_C, FN_AUDIO_CLKB_B,
253*badbb63cSNobuhiro Iwamatsu 	FN_PWM5_B, FN_SCIFA3_TXD_C,
254*badbb63cSNobuhiro Iwamatsu 	FN_GPS_SIGN, FN_TX4_C, FN_SCIFA4_TXD_C, FN_PWM5,
255*badbb63cSNobuhiro Iwamatsu 	FN_VI1_G6_B, FN_SCIFA3_RXD_C,
256*badbb63cSNobuhiro Iwamatsu 	FN_GPS_MAG, FN_RX4_C, FN_SCIFA4_RXD_C, FN_PWM6,
257*badbb63cSNobuhiro Iwamatsu 	FN_VI1_G7_B, FN_SCIFA3_SCK_C,
258*badbb63cSNobuhiro Iwamatsu 	FN_HCTS0_N, FN_SCIFB0_CTS_N, FN_GLO_I0_C, FN_TCLK1, FN_VI1_DATA1_C,
259*badbb63cSNobuhiro Iwamatsu 	FN_HRTS0_N, FN_SCIFB0_RTS_N, FN_GLO_I1_C, FN_VI1_DATA2_C,
260*badbb63cSNobuhiro Iwamatsu 	FN_HSCK0, FN_SCIFB0_SCK, FN_GLO_Q0_C, FN_CAN_CLK,
261*badbb63cSNobuhiro Iwamatsu 	FN_TCLK2, FN_VI1_DATA3_C,
262*badbb63cSNobuhiro Iwamatsu 	FN_HRX0, FN_SCIFB0_RXD, FN_GLO_Q1_C, FN_CAN0_RX_B, FN_VI1_DATA4_C,
263*badbb63cSNobuhiro Iwamatsu 	FN_HTX0, FN_SCIFB0_TXD, FN_GLO_SCLK_C, FN_CAN0_TX_B, FN_VI1_DATA5_C,
264*badbb63cSNobuhiro Iwamatsu 
265*badbb63cSNobuhiro Iwamatsu 	/* IPSR16 */
266*badbb63cSNobuhiro Iwamatsu 	FN_HRX1, FN_SCIFB1_RXD, FN_VI1_R0_B, FN_GLO_SDATA_C, FN_VI1_DATA6_C,
267*badbb63cSNobuhiro Iwamatsu 	FN_HTX1, FN_SCIFB1_TXD, FN_VI1_R1_B, FN_GLO_SS_C, FN_VI1_DATA7_C,
268*badbb63cSNobuhiro Iwamatsu 	FN_HSCK1, FN_SCIFB1_SCK, FN_MLB_CK, FN_GLO_RFON_C,
269*badbb63cSNobuhiro Iwamatsu 	FN_HCTS1_N, FN_SCIFB1_CTS_N, FN_MLB_SIG, FN_CAN1_TX_B,
270*badbb63cSNobuhiro Iwamatsu 	FN_HRTS1_N, FN_SCIFB1_RTS_N, FN_MLB_DAT, FN_CAN1_RX_B,
271*badbb63cSNobuhiro Iwamatsu 
272*badbb63cSNobuhiro Iwamatsu 	/* MOD_SEL */
273*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIF1_0, FN_SEL_SCIF1_1, FN_SEL_SCIF1_2, FN_SEL_SCIF1_3,
274*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIFB_0, FN_SEL_SCIFB_1, FN_SEL_SCIFB_2, FN_SEL_SCIFB_3,
275*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIFB2_0, FN_SEL_SCIFB2_1, FN_SEL_SCIFB2_2, FN_SEL_SCIFB2_3,
276*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIFB1_0, FN_SEL_SCIFB1_1, FN_SEL_SCIFB1_2, FN_SEL_SCIFB1_3,
277*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIFA1_0, FN_SEL_SCIFA1_1, FN_SEL_SCIFA1_2,
278*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SSI9_0, FN_SEL_SSI9_1,
279*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCFA_0, FN_SEL_SCFA_1,
280*badbb63cSNobuhiro Iwamatsu 	FN_SEL_QSP_0, FN_SEL_QSP_1,
281*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SSI7_0, FN_SEL_SSI7_1,
282*badbb63cSNobuhiro Iwamatsu 	FN_SEL_HSCIF1_0, FN_SEL_HSCIF1_1, FN_SEL_HSCIF1_2, FN_SEL_HSCIF1_3,
283*badbb63cSNobuhiro Iwamatsu 	FN_SEL_HSCIF1_4,
284*badbb63cSNobuhiro Iwamatsu 	FN_SEL_VI1_0, FN_SEL_VI1_1, FN_SEL_VI1_2,
285*badbb63cSNobuhiro Iwamatsu 	FN_SEL_TMU1_0, FN_SEL_TMU1_1,
286*badbb63cSNobuhiro Iwamatsu 	FN_SEL_LBS_0, FN_SEL_LBS_1, FN_SEL_LBS_2, FN_SEL_LBS_3,
287*badbb63cSNobuhiro Iwamatsu 	FN_SEL_TSIF0_0, FN_SEL_TSIF0_1, FN_SEL_TSIF0_2, FN_SEL_TSIF0_3,
288*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SOF0_0, FN_SEL_SOF0_1, FN_SEL_SOF0_2,
289*badbb63cSNobuhiro Iwamatsu 
290*badbb63cSNobuhiro Iwamatsu 	/* MOD_SEL2 */
291*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIF0_0, FN_SEL_SCIF0_1, FN_SEL_SCIF0_2, FN_SEL_SCIF0_3,
292*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIF0_4,
293*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIF_0, FN_SEL_SCIF_1,
294*badbb63cSNobuhiro Iwamatsu 	FN_SEL_CAN0_0, FN_SEL_CAN0_1, FN_SEL_CAN0_2, FN_SEL_CAN0_3,
295*badbb63cSNobuhiro Iwamatsu 	FN_SEL_CAN0_4, FN_SEL_CAN0_5,
296*badbb63cSNobuhiro Iwamatsu 	FN_SEL_CAN1_0, FN_SEL_CAN1_1, FN_SEL_CAN1_2, FN_SEL_CAN1_3,
297*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIFA2_0, FN_SEL_SCIFA2_1,
298*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIF4_0, FN_SEL_SCIF4_1, FN_SEL_SCIF4_2,
299*badbb63cSNobuhiro Iwamatsu 	FN_SEL_ADG_0, FN_SEL_ADG_1,
300*badbb63cSNobuhiro Iwamatsu 	FN_SEL_FM_0, FN_SEL_FM_1, FN_SEL_FM_2, FN_SEL_FM_3, FN_SEL_FM_4,
301*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIFA5_0, FN_SEL_SCIFA5_1, FN_SEL_SCIFA5_2,
302*badbb63cSNobuhiro Iwamatsu 	FN_SEL_GPS_0, FN_SEL_GPS_1, FN_SEL_GPS_2, FN_SEL_GPS_3,
303*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIFA4_0, FN_SEL_SCIFA4_1, FN_SEL_SCIFA4_2,
304*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIFA3_0, FN_SEL_SCIFA3_1, FN_SEL_SCIFA3_2,
305*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SIM_0, FN_SEL_SIM_1,
306*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SSI8_0, FN_SEL_SSI8_1,
307*badbb63cSNobuhiro Iwamatsu 
308*badbb63cSNobuhiro Iwamatsu 	/* MOD_SEL3 */
309*badbb63cSNobuhiro Iwamatsu 	FN_SEL_HSCIF2_0, FN_SEL_HSCIF2_1, FN_SEL_HSCIF2_2, FN_SEL_HSCIF2_3,
310*badbb63cSNobuhiro Iwamatsu 	FN_SEL_CANCLK_0, FN_SEL_CANCLK_1, FN_SEL_CANCLK_2, FN_SEL_CANCLK_3,
311*badbb63cSNobuhiro Iwamatsu 	FN_SEL_IIC8_0, FN_SEL_IIC8_1, FN_SEL_IIC8_2,
312*badbb63cSNobuhiro Iwamatsu 	FN_SEL_IIC7_0, FN_SEL_IIC7_1, FN_SEL_IIC7_2,
313*badbb63cSNobuhiro Iwamatsu 	FN_SEL_IIC4_0, FN_SEL_IIC4_1, FN_SEL_IIC4_2,
314*badbb63cSNobuhiro Iwamatsu 	FN_SEL_IIC3_0, FN_SEL_IIC3_1, FN_SEL_IIC3_2, FN_SEL_IIC3_3,
315*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIF3_0, FN_SEL_SCIF3_1, FN_SEL_SCIF3_2, FN_SEL_SCIF3_3,
316*badbb63cSNobuhiro Iwamatsu 	FN_SEL_IEB_0, FN_SEL_IEB_1, FN_SEL_IEB_2,
317*badbb63cSNobuhiro Iwamatsu 	FN_SEL_MMC_0, FN_SEL_MMC_1,
318*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIF5_0, FN_SEL_SCIF5_1,
319*badbb63cSNobuhiro Iwamatsu 	FN_SEL_IIC2_0, FN_SEL_IIC2_1, FN_SEL_IIC2_2, FN_SEL_IIC2_3,
320*badbb63cSNobuhiro Iwamatsu 	FN_SEL_IIC1_0, FN_SEL_IIC1_1, FN_SEL_IIC1_2, FN_SEL_IIC1_3,
321*badbb63cSNobuhiro Iwamatsu 	FN_SEL_IIC1_4,
322*badbb63cSNobuhiro Iwamatsu 	FN_SEL_IIC0_0, FN_SEL_IIC0_1, FN_SEL_IIC0_2,
323*badbb63cSNobuhiro Iwamatsu 
324*badbb63cSNobuhiro Iwamatsu 	/* MOD_SEL4 */
325*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SOF1_0, FN_SEL_SOF1_1, FN_SEL_SOF1_2, FN_SEL_SOF1_3,
326*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SOF1_4,
327*badbb63cSNobuhiro Iwamatsu 	FN_SEL_HSCIF0_0, FN_SEL_HSCIF0_1, FN_SEL_HSCIF0_2,
328*badbb63cSNobuhiro Iwamatsu 	FN_SEL_DIS_0, FN_SEL_DIS_1, FN_SEL_DIS_2,
329*badbb63cSNobuhiro Iwamatsu 	FN_SEL_RAD_0, FN_SEL_RAD_1,
330*badbb63cSNobuhiro Iwamatsu 	FN_SEL_RCN_0, FN_SEL_RCN_1,
331*badbb63cSNobuhiro Iwamatsu 	FN_SEL_RSP_0, FN_SEL_RSP_1,
332*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIF2_0, FN_SEL_SCIF2_1, FN_SEL_SCIF2_2, FN_SEL_SCIF2_3,
333*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SCIF2_4,
334*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SOF2_0, FN_SEL_SOF2_1, FN_SEL_SOF2_2, FN_SEL_SOF2_3,
335*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SOF2_4,
336*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SSI1_0, FN_SEL_SSI1_1,
337*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SSI0_0, FN_SEL_SSI0_1,
338*badbb63cSNobuhiro Iwamatsu 	FN_SEL_SSP_0, FN_SEL_SSP_1, FN_SEL_SSP_2,
339*badbb63cSNobuhiro Iwamatsu 	PINMUX_FUNCTION_END,
340*badbb63cSNobuhiro Iwamatsu 
341*badbb63cSNobuhiro Iwamatsu 	PINMUX_MARK_BEGIN,
342*badbb63cSNobuhiro Iwamatsu 
343*badbb63cSNobuhiro Iwamatsu 	EX_CS0_N_MARK, RD_N_MARK,
344*badbb63cSNobuhiro Iwamatsu 
345*badbb63cSNobuhiro Iwamatsu 	AUDIO_CLKA_MARK,
346*badbb63cSNobuhiro Iwamatsu 
347*badbb63cSNobuhiro Iwamatsu 	VI0_CLK_MARK, VI0_DATA0_VI0_B0_MARK, VI0_DATA0_VI0_B1_MARK,
348*badbb63cSNobuhiro Iwamatsu 	VI0_DATA0_VI0_B2_MARK, VI0_DATA0_VI0_B4_MARK, VI0_DATA0_VI0_B5_MARK,
349*badbb63cSNobuhiro Iwamatsu 	VI0_DATA0_VI0_B6_MARK, VI0_DATA0_VI0_B7_MARK,
350*badbb63cSNobuhiro Iwamatsu 
351*badbb63cSNobuhiro Iwamatsu 	USB0_PWEN_MARK, USB0_OVC_MARK, USB1_PWEN_MARK,
352*badbb63cSNobuhiro Iwamatsu 
353*badbb63cSNobuhiro Iwamatsu 	/* IPSR0 - 5 */
354*badbb63cSNobuhiro Iwamatsu 
355*badbb63cSNobuhiro Iwamatsu 	/* IPSR6 */
356*badbb63cSNobuhiro Iwamatsu 	AUDIO_CLKB_MARK, STP_OPWM_0_B_MARK, MSIOF1_SCK_B_MARK,
357*badbb63cSNobuhiro Iwamatsu 	SCIF_CLK_MARK, BPFCLK_E_MARK,
358*badbb63cSNobuhiro Iwamatsu 	AUDIO_CLKC_MARK, SCIFB0_SCK_C_MARK, MSIOF1_SYNC_B_MARK, RX2_MARK,
359*badbb63cSNobuhiro Iwamatsu 	SCIFA2_RXD_MARK, FMIN_E_MARK,
360*badbb63cSNobuhiro Iwamatsu 	AUDIO_CLKOUT_MARK, MSIOF1_SS1_B_MARK, TX2_MARK, SCIFA2_TXD_MARK,
361*badbb63cSNobuhiro Iwamatsu 	IRQ0_MARK, SCIFB1_RXD_D_MARK, INTC_IRQ0_N_MARK,
362*badbb63cSNobuhiro Iwamatsu 	IRQ1_MARK, SCIFB1_SCK_C_MARK, INTC_IRQ1_N_MARK,
363*badbb63cSNobuhiro Iwamatsu 	IRQ2_MARK, SCIFB1_TXD_D_MARK, INTC_IRQ2_N_MARK,
364*badbb63cSNobuhiro Iwamatsu 	IRQ3_MARK, SCL4_C_MARK, MSIOF2_TXD_E_MARK, INTC_IRQ3_N_MARK,
365*badbb63cSNobuhiro Iwamatsu 	IRQ4_MARK, HRX1_C_MARK, SDA4_C_MARK,
366*badbb63cSNobuhiro Iwamatsu 	MSIOF2_RXD_E_MARK, INTC_IRQ4_N_MARK,
367*badbb63cSNobuhiro Iwamatsu 	IRQ5_MARK, HTX1_C_MARK, SCL1_E_MARK, MSIOF2_SCK_E_MARK,
368*badbb63cSNobuhiro Iwamatsu 	IRQ6_MARK, HSCK1_C_MARK, MSIOF1_SS2_B_MARK,
369*badbb63cSNobuhiro Iwamatsu 	SDA1_E_MARK, MSIOF2_SYNC_E_MARK,
370*badbb63cSNobuhiro Iwamatsu 	IRQ7_MARK, HCTS1_N_C_MARK, MSIOF1_TXD_B_MARK,
371*badbb63cSNobuhiro Iwamatsu 	GPS_CLK_C_MARK, GPS_CLK_D_MARK,
372*badbb63cSNobuhiro Iwamatsu 	IRQ8_MARK, HRTS1_N_C_MARK, MSIOF1_RXD_B_MARK,
373*badbb63cSNobuhiro Iwamatsu 	GPS_SIGN_C_MARK, GPS_SIGN_D_MARK,
374*badbb63cSNobuhiro Iwamatsu 
375*badbb63cSNobuhiro Iwamatsu 	/* IPSR7 - 10 */
376*badbb63cSNobuhiro Iwamatsu 
377*badbb63cSNobuhiro Iwamatsu 	/* IPSR11 */
378*badbb63cSNobuhiro Iwamatsu 	VI0_R5_MARK, VI2_DATA6_MARK, GLO_SDATA_B_MARK, RX0_C_MARK, SDA1_D_MARK,
379*badbb63cSNobuhiro Iwamatsu 	VI0_R6_MARK, VI2_DATA7_MARK, GLO_SS_B_MARK, TX1_C_MARK, SCL4_B_MARK,
380*badbb63cSNobuhiro Iwamatsu 	VI0_R7_MARK, GLO_RFON_B_MARK, RX1_C_MARK, CAN0_RX_E_MARK,
381*badbb63cSNobuhiro Iwamatsu 	SDA4_B_MARK, HRX1_D_MARK, SCIFB0_RXD_D_MARK,
382*badbb63cSNobuhiro Iwamatsu 	VI1_HSYNC_N_MARK, AVB_RXD0_MARK, TS_SDATA0_B_MARK,
383*badbb63cSNobuhiro Iwamatsu 	TX4_B_MARK, SCIFA4_TXD_B_MARK,
384*badbb63cSNobuhiro Iwamatsu 	VI1_VSYNC_N_MARK, AVB_RXD1_MARK, TS_SCK0_B_MARK,
385*badbb63cSNobuhiro Iwamatsu 	RX4_B_MARK, SCIFA4_RXD_B_MARK,
386*badbb63cSNobuhiro Iwamatsu 	VI1_CLKENB_MARK, AVB_RXD2_MARK, TS_SDEN0_B_MARK,
387*badbb63cSNobuhiro Iwamatsu 	VI1_FIELD_MARK, AVB_RXD3_MARK, TS_SPSYNC0_B_MARK,
388*badbb63cSNobuhiro Iwamatsu 	VI1_CLK_MARK, AVB_RXD4_MARK, VI1_DATA0_MARK, AVB_RXD5_MARK,
389*badbb63cSNobuhiro Iwamatsu 	VI1_DATA1_MARK, AVB_RXD6_MARK, VI1_DATA2_MARK, AVB_RXD7_MARK,
390*badbb63cSNobuhiro Iwamatsu 	VI1_DATA3_MARK, AVB_RX_ER_MARK, VI1_DATA4_MARK, AVB_MDIO_MARK,
391*badbb63cSNobuhiro Iwamatsu 	VI1_DATA5_MARK, AVB_RX_DV_MARK, VI1_DATA6_MARK, AVB_MAGIC_MARK,
392*badbb63cSNobuhiro Iwamatsu 	VI1_DATA7_MARK, AVB_MDC_MARK,
393*badbb63cSNobuhiro Iwamatsu 	ETH_MDIO_MARK, AVB_RX_CLK_MARK, SCL2_C_MARK,
394*badbb63cSNobuhiro Iwamatsu 	ETH_CRS_DV_MARK, AVB_LINK_MARK, SDA2_C_MARK,
395*badbb63cSNobuhiro Iwamatsu 
396*badbb63cSNobuhiro Iwamatsu 	/* IPSR12 */
397*badbb63cSNobuhiro Iwamatsu 	ETH_RX_ER_MARK, AVB_CRS_MARK, SCL3_MARK, SCL7_MARK,
398*badbb63cSNobuhiro Iwamatsu 	ETH_RXD0_MARK, AVB_PHY_INT_MARK, SDA3_MARK, SDA7_MARK,
399*badbb63cSNobuhiro Iwamatsu 	ETH_RXD1_MARK, AVB_GTXREFCLK_MARK, CAN0_TX_C_MARK,
400*badbb63cSNobuhiro Iwamatsu 	SCL2_D_MARK, MSIOF1_RXD_E_MARK,
401*badbb63cSNobuhiro Iwamatsu 	ETH_LINK_MARK, AVB_TXD0_MARK, CAN0_RX_C_MARK,
402*badbb63cSNobuhiro Iwamatsu 	SDA2_D_MARK, MSIOF1_SCK_E_MARK,
403*badbb63cSNobuhiro Iwamatsu 	ETH_REFCLK_MARK, AVB_TXD1_MARK, SCIFA3_RXD_B_MARK,
404*badbb63cSNobuhiro Iwamatsu 	CAN1_RX_C_MARK, MSIOF1_SYNC_E_MARK,
405*badbb63cSNobuhiro Iwamatsu 	ETH_TXD1_MARK, AVB_TXD2_MARK, SCIFA3_TXD_B_MARK,
406*badbb63cSNobuhiro Iwamatsu 	CAN1_TX_C_MARK, MSIOF1_TXD_E_MARK,
407*badbb63cSNobuhiro Iwamatsu 	ETH_TX_EN_MARK, AVB_TXD3_MARK, TCLK1_B_MARK, CAN_CLK_B_MARK,
408*badbb63cSNobuhiro Iwamatsu 	ETH_MAGIC_MARK, AVB_TXD4_MARK, IETX_C_MARK,
409*badbb63cSNobuhiro Iwamatsu 	ETH_TXD0_MARK, AVB_TXD5_MARK, IECLK_C_MARK,
410*badbb63cSNobuhiro Iwamatsu 	ETH_MDC_MARK, AVB_TXD6_MARK, IERX_C_MARK,
411*badbb63cSNobuhiro Iwamatsu 	STP_IVCXO27_0_MARK, AVB_TXD7_MARK, SCIFB2_TXD_D_MARK,
412*badbb63cSNobuhiro Iwamatsu 	ADIDATA_B_MARK, MSIOF0_SYNC_C_MARK,
413*badbb63cSNobuhiro Iwamatsu 	STP_ISCLK_0_MARK, AVB_TX_EN_MARK, SCIFB2_RXD_D_MARK,
414*badbb63cSNobuhiro Iwamatsu 	ADICS_SAMP_B_MARK, MSIOF0_SCK_C_MARK,
415*badbb63cSNobuhiro Iwamatsu 
416*badbb63cSNobuhiro Iwamatsu 	/* IPSR13 */
417*badbb63cSNobuhiro Iwamatsu 	STP_ISD_0_MARK, AVB_TX_ER_MARK, SCIFB2_SCK_C_MARK,
418*badbb63cSNobuhiro Iwamatsu 	ADICLK_B_MARK, MSIOF0_SS1_C_MARK,
419*badbb63cSNobuhiro Iwamatsu 	STP_ISEN_0_MARK, AVB_TX_CLK_MARK, ADICHS0_B_MARK, MSIOF0_SS2_C_MARK,
420*badbb63cSNobuhiro Iwamatsu 	STP_ISSYNC_0_MARK, AVB_COL_MARK, ADICHS1_B_MARK, MSIOF0_RXD_C_MARK,
421*badbb63cSNobuhiro Iwamatsu 	STP_OPWM_0_MARK, AVB_GTX_CLK_MARK, PWM0_B_MARK,
422*badbb63cSNobuhiro Iwamatsu 	ADICHS2_B_MARK, MSIOF0_TXD_C_MARK,
423*badbb63cSNobuhiro Iwamatsu 	SD0_CLK_MARK, SPCLK_B_MARK, SD0_CMD_MARK, MOSI_IO0_B_MARK,
424*badbb63cSNobuhiro Iwamatsu 	SD0_DATA0_MARK, MISO_IO1_B_MARK, SD0_DATA1_MARK, IO2_B_MARK,
425*badbb63cSNobuhiro Iwamatsu 	SD0_DATA2_MARK, IO3_B_MARK, SD0_DATA3_MARK, SSL_B_MARK,
426*badbb63cSNobuhiro Iwamatsu 	SD0_CD_MARK, MMC_D6_B_MARK, SIM0_RST_B_MARK, CAN0_RX_F_MARK,
427*badbb63cSNobuhiro Iwamatsu 	SCIFA5_TXD_B_MARK, TX3_C_MARK,
428*badbb63cSNobuhiro Iwamatsu 	SD0_WP_MARK, MMC_D7_B_MARK, SIM0_D_B_MARK, CAN0_TX_F_MARK,
429*badbb63cSNobuhiro Iwamatsu 	SCIFA5_RXD_B_MARK, RX3_C_MARK,
430*badbb63cSNobuhiro Iwamatsu 	SD1_CMD_MARK, REMOCON_B_MARK, SD1_DATA0_MARK, SPEEDIN_B_MARK,
431*badbb63cSNobuhiro Iwamatsu 	SD1_DATA1_MARK, IETX_B_MARK, SD1_DATA2_MARK, IECLK_B_MARK,
432*badbb63cSNobuhiro Iwamatsu 	SD1_DATA3_MARK, IERX_B_MARK,
433*badbb63cSNobuhiro Iwamatsu 	SD1_CD_MARK, PWM0_MARK, TPU_TO0_MARK, SCL1_C_MARK,
434*badbb63cSNobuhiro Iwamatsu 
435*badbb63cSNobuhiro Iwamatsu 	/* IPSR14 */
436*badbb63cSNobuhiro Iwamatsu 	SD1_WP_MARK, PWM1_B_MARK, SDA1_C_MARK,
437*badbb63cSNobuhiro Iwamatsu 	SD2_CLK_MARK, MMC_CLK_MARK, SD2_CMD_MARK, MMC_CMD_MARK,
438*badbb63cSNobuhiro Iwamatsu 	SD2_DATA0_MARK, MMC_D0_MARK, SD2_DATA1_MARK, MMC_D1_MARK,
439*badbb63cSNobuhiro Iwamatsu 	SD2_DATA2_MARK, MMC_D2_MARK, SD2_DATA3_MARK, MMC_D3_MARK,
440*badbb63cSNobuhiro Iwamatsu 	SD2_CD_MARK, MMC_D4_MARK, SCL8_C_MARK, TX5_B_MARK, SCIFA5_TXD_C_MARK,
441*badbb63cSNobuhiro Iwamatsu 	SD2_WP_MARK, MMC_D5_MARK, SDA8_C_MARK, RX5_B_MARK, SCIFA5_RXD_C_MARK,
442*badbb63cSNobuhiro Iwamatsu 	MSIOF0_SCK_MARK, RX2_C_MARK, ADIDATA_MARK,
443*badbb63cSNobuhiro Iwamatsu 	VI1_CLK_C_MARK, VI1_G0_B_MARK,
444*badbb63cSNobuhiro Iwamatsu 	MSIOF0_SYNC_MARK, TX2_C_MARK, ADICS_SAMP_MARK,
445*badbb63cSNobuhiro Iwamatsu 	VI1_CLKENB_C_MARK, VI1_G1_B_MARK,
446*badbb63cSNobuhiro Iwamatsu 	MSIOF0_TXD_MARK, ADICLK_MARK, VI1_FIELD_C_MARK, VI1_G2_B_MARK,
447*badbb63cSNobuhiro Iwamatsu 	MSIOF0_RXD_MARK, ADICHS0_MARK, VI1_DATA0_C_MARK, VI1_G3_B_MARK,
448*badbb63cSNobuhiro Iwamatsu 	MSIOF0_SS1_MARK, MMC_D6_MARK, ADICHS1_MARK, TX0_E_MARK,
449*badbb63cSNobuhiro Iwamatsu 	VI1_HSYNC_N_C_MARK, SCL7_C_MARK, VI1_G4_B_MARK,
450*badbb63cSNobuhiro Iwamatsu 	MSIOF0_SS2_MARK, MMC_D7_MARK, ADICHS2_MARK, RX0_E_MARK,
451*badbb63cSNobuhiro Iwamatsu 	VI1_VSYNC_N_C_MARK, SDA7_C_MARK, VI1_G5_B_MARK,
452*badbb63cSNobuhiro Iwamatsu 
453*badbb63cSNobuhiro Iwamatsu 	/* IPSR15 */
454*badbb63cSNobuhiro Iwamatsu 	SIM0_RST_MARK, IETX_MARK, CAN1_TX_D_MARK,
455*badbb63cSNobuhiro Iwamatsu 	SIM0_CLK_MARK, IECLK_MARK, CAN_CLK_C_MARK,
456*badbb63cSNobuhiro Iwamatsu 	SIM0_D_MARK, IERX_MARK, CAN1_RX_D_MARK,
457*badbb63cSNobuhiro Iwamatsu 	GPS_CLK_MARK, DU1_DOTCLKIN_C_MARK, AUDIO_CLKB_B_MARK,
458*badbb63cSNobuhiro Iwamatsu 	PWM5_B_MARK, SCIFA3_TXD_C_MARK,
459*badbb63cSNobuhiro Iwamatsu 	GPS_SIGN_MARK, TX4_C_MARK, SCIFA4_TXD_C_MARK, PWM5_MARK,
460*badbb63cSNobuhiro Iwamatsu 	VI1_G6_B_MARK, SCIFA3_RXD_C_MARK,
461*badbb63cSNobuhiro Iwamatsu 	GPS_MAG_MARK, RX4_C_MARK, SCIFA4_RXD_C_MARK, PWM6_MARK,
462*badbb63cSNobuhiro Iwamatsu 	VI1_G7_B_MARK, SCIFA3_SCK_C_MARK,
463*badbb63cSNobuhiro Iwamatsu 	HCTS0_N_MARK, SCIFB0_CTS_N_MARK, GLO_I0_C_MARK,
464*badbb63cSNobuhiro Iwamatsu 	TCLK1_MARK, VI1_DATA1_C_MARK,
465*badbb63cSNobuhiro Iwamatsu 	HRTS0_N_MARK, SCIFB0_RTS_N_MARK, GLO_I1_C_MARK, VI1_DATA2_C_MARK,
466*badbb63cSNobuhiro Iwamatsu 	HSCK0_MARK, SCIFB0_SCK_MARK, GLO_Q0_C_MARK, CAN_CLK_MARK,
467*badbb63cSNobuhiro Iwamatsu 	TCLK2_MARK, VI1_DATA3_C_MARK,
468*badbb63cSNobuhiro Iwamatsu 	HRX0_MARK, SCIFB0_RXD_MARK, GLO_Q1_C_MARK,
469*badbb63cSNobuhiro Iwamatsu 	CAN0_RX_B_MARK, VI1_DATA4_C_MARK,
470*badbb63cSNobuhiro Iwamatsu 	HTX0_MARK, SCIFB0_TXD_MARK, GLO_SCLK_C_MARK,
471*badbb63cSNobuhiro Iwamatsu 	CAN0_TX_B_MARK, VI1_DATA5_C_MARK,
472*badbb63cSNobuhiro Iwamatsu 
473*badbb63cSNobuhiro Iwamatsu 	/* IPSR16 */
474*badbb63cSNobuhiro Iwamatsu 	HRX1_MARK, SCIFB1_RXD_MARK, VI1_R0_B_MARK,
475*badbb63cSNobuhiro Iwamatsu 	GLO_SDATA_C_MARK, VI1_DATA6_C_MARK,
476*badbb63cSNobuhiro Iwamatsu 	HTX1_MARK, SCIFB1_TXD_MARK, VI1_R1_B_MARK,
477*badbb63cSNobuhiro Iwamatsu 	GLO_SS_C_MARK, VI1_DATA7_C_MARK,
478*badbb63cSNobuhiro Iwamatsu 	HSCK1_MARK, SCIFB1_SCK_MARK, MLB_CK_MARK, GLO_RFON_C_MARK,
479*badbb63cSNobuhiro Iwamatsu 	HCTS1_N_MARK, SCIFB1_CTS_N_MARK, MLB_SIG_MARK, CAN1_TX_B_MARK,
480*badbb63cSNobuhiro Iwamatsu 	HRTS1_N_MARK, SCIFB1_RTS_N_MARK, MLB_DAT_MARK, CAN1_RX_B_MARK,
481*badbb63cSNobuhiro Iwamatsu 	PINMUX_MARK_END,
482*badbb63cSNobuhiro Iwamatsu };
483*badbb63cSNobuhiro Iwamatsu 
484*badbb63cSNobuhiro Iwamatsu static pinmux_enum_t pinmux_data[] = {
485*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA_GP_ALL(), /* PINMUX_DATA(GP_M_N_DATA, GP_M_N_FN...), */
486*badbb63cSNobuhiro Iwamatsu 
487*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(EX_CS0_N_MARK, FN_EX_CS0_N),
488*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(RD_N_MARK, FN_RD_N),
489*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(AUDIO_CLKA_MARK, FN_AUDIO_CLKA),
490*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(VI0_CLK_MARK, FN_VI0_CLK),
491*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(VI0_DATA0_VI0_B0_MARK, FN_VI0_DATA0_VI0_B0),
492*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(VI0_DATA0_VI0_B1_MARK, FN_VI0_DATA0_VI0_B1),
493*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(VI0_DATA0_VI0_B2_MARK, FN_VI0_DATA0_VI0_B2),
494*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(VI0_DATA0_VI0_B4_MARK, FN_VI0_DATA0_VI0_B4),
495*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(VI0_DATA0_VI0_B5_MARK, FN_VI0_DATA0_VI0_B5),
496*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(VI0_DATA0_VI0_B6_MARK, FN_VI0_DATA0_VI0_B6),
497*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(VI0_DATA0_VI0_B7_MARK, FN_VI0_DATA0_VI0_B7),
498*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(USB0_PWEN_MARK, FN_USB0_PWEN),
499*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(USB0_OVC_MARK, FN_USB0_OVC),
500*badbb63cSNobuhiro Iwamatsu 	PINMUX_DATA(USB1_PWEN_MARK, FN_USB1_PWEN),
501*badbb63cSNobuhiro Iwamatsu 
502*badbb63cSNobuhiro Iwamatsu 	/* IPSR0 - 5 */
503*badbb63cSNobuhiro Iwamatsu 
504*badbb63cSNobuhiro Iwamatsu 	/* IPSR6 */
505*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_2_0, AUDIO_CLKB, SEL_ADG_0),
506*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_2_0, STP_OPWM_0_B, SEL_SSP_1),
507*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_2_0, MSIOF1_SCK_B, SEL_SOF1_1),
508*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_2_0, SCIF_CLK, SEL_SCIF_0),
509*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_2_0, BPFCLK_E, SEL_FM_4),
510*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_5_3, AUDIO_CLKC),
511*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_5_3, SCIFB0_SCK_C, SEL_SCIFB_2),
512*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_5_3, MSIOF1_SYNC_B, SEL_SOF1_1),
513*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_5_3, RX2, SEL_SCIF2_0),
514*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_5_3, SCIFA2_RXD, SEL_SCIFA2_0),
515*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_5_3, FMIN_E, SEL_FM_4),
516*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_7_6, AUDIO_CLKOUT),
517*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_7_6, MSIOF1_SS1_B, SEL_SOF1_1),
518*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_5_3, TX2, SEL_SCIF2_0),
519*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_7_6, SCIFA2_TXD, SEL_SCIFA2_0),
520*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_9_8, IRQ0),
521*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_9_8, SCIFB1_RXD_D, SEL_SCIFB1_3),
522*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_9_8, INTC_IRQ0_N),
523*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_11_10, IRQ1),
524*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_11_10, SCIFB1_SCK_C, SEL_SCIFB1_2),
525*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_11_10, INTC_IRQ1_N),
526*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_13_12, IRQ2),
527*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_13_12, SCIFB1_TXD_D, SEL_SCIFB1_3),
528*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_13_12, INTC_IRQ2_N),
529*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_15_14, IRQ3),
530*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_15_14, SCL4_C, SEL_IIC4_2),
531*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_15_14, MSIOF2_TXD_E, SEL_SOF2_4),
532*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_15_14, INTC_IRQ4_N),
533*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_18_16, IRQ4),
534*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_18_16, HRX1_C, SEL_HSCIF1_2),
535*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_18_16, SDA4_C, SEL_IIC4_2),
536*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_18_16, MSIOF2_RXD_E, SEL_SOF2_4),
537*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_18_16, INTC_IRQ4_N),
538*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_20_19, IRQ5),
539*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_20_19, HTX1_C, SEL_HSCIF1_2),
540*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_20_19, SCL1_E, SEL_IIC1_4),
541*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_20_19, MSIOF2_SCK_E, SEL_SOF2_4),
542*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_23_21, IRQ6),
543*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_23_21, HSCK1_C, SEL_HSCIF1_2),
544*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_23_21, MSIOF1_SS2_B, SEL_SOF1_1),
545*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_23_21, SDA1_E, SEL_IIC1_4),
546*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_23_21, MSIOF2_SYNC_E, SEL_SOF2_4),
547*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_26_24, IRQ7),
548*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_26_24, HCTS1_N_C, SEL_HSCIF1_2),
549*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_26_24, MSIOF1_TXD_B, SEL_SOF1_1),
550*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_26_24, GPS_CLK_C, SEL_GPS_2),
551*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_26_24, GPS_CLK_D, SEL_GPS_3),
552*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP6_29_27, IRQ8),
553*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_29_27, HRTS1_N_C, SEL_HSCIF1_2),
554*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_29_27, MSIOF1_RXD_B, SEL_SOF1_1),
555*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_29_27, GPS_SIGN_C, SEL_GPS_2),
556*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP6_29_27, GPS_SIGN_D, SEL_GPS_3),
557*badbb63cSNobuhiro Iwamatsu 
558*badbb63cSNobuhiro Iwamatsu 	/* IPSR7 - 10 */
559*badbb63cSNobuhiro Iwamatsu 
560*badbb63cSNobuhiro Iwamatsu 	/* IPSR11 */
561*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_2_0, VI0_R5),
562*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_2_0, VI2_DATA6),
563*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_2_0, GLO_SDATA_B, SEL_GPS_1),
564*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_2_0, RX0_C, SEL_SCIF0_2),
565*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_2_0, SDA1_D, SEL_IIC1_3),
566*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_5_3, VI0_R6),
567*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_5_3, VI2_DATA7),
568*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_5_3, GLO_SS_B, SEL_GPS_1),
569*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_5_3, TX1_C, SEL_SCIF1_2),
570*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_5_3, SCL4_B, SEL_IIC4_1),
571*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_8_6, VI0_R7),
572*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_8_6, GLO_RFON_B, SEL_GPS_1),
573*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_8_6, RX1_C, SEL_SCIF1_2),
574*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_8_6, CAN0_RX_E, SEL_CAN0_4),
575*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_8_6, SDA4_B, SEL_IIC4_1),
576*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_8_6, HRX1_D, SEL_HSCIF1_3),
577*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_8_6, SCIFB0_RXD_D, SEL_SCIFB_3),
578*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_11_9, VI1_HSYNC_N, SEL_VI1_0),
579*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_11_9, AVB_RXD0),
580*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_11_9, TS_SDATA0_B, SEL_TSIF0_1),
581*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_11_9, TX4_B, SEL_SCIF4_1),
582*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_11_9, SCIFA4_TXD_B, SEL_SCIFA4_1),
583*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_14_12, VI1_VSYNC_N, SEL_VI1_0),
584*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_14_12, AVB_RXD1),
585*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_14_12, TS_SCK0_B, SEL_TSIF0_1),
586*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_14_12, RX4_B, SEL_SCIF4_1),
587*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_14_12, SCIFA4_RXD_B, SEL_SCIFA4_1),
588*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_16_15, VI1_CLKENB, SEL_VI1_0),
589*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_16_15, AVB_RXD2),
590*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_16_15, TS_SDEN0_B, SEL_TSIF0_1),
591*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_18_17, VI1_FIELD, SEL_VI1_0),
592*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_18_17, AVB_RXD3),
593*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_18_17, TS_SPSYNC0_B, SEL_TSIF0_1),
594*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_19, VI1_CLK, SEL_VI1_0),
595*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_19, AVB_RXD4),
596*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_20, VI1_DATA0, SEL_VI1_0),
597*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_20, AVB_RXD5),
598*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_21, VI1_DATA1, SEL_VI1_0),
599*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_21, AVB_RXD6),
600*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_22, VI1_DATA2, SEL_VI1_0),
601*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_22, AVB_RXD7),
602*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_23, VI1_DATA3, SEL_VI1_0),
603*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_23, AVB_RX_ER),
604*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_24, VI1_DATA4, SEL_VI1_0),
605*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_24, AVB_MDIO),
606*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_25, VI1_DATA5, SEL_VI1_0),
607*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_25, AVB_RX_DV),
608*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_26, VI1_DATA6, SEL_VI1_0),
609*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_26, AVB_MAGIC),
610*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_27, VI1_DATA7, SEL_VI1_0),
611*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_27, AVB_MDC),
612*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_29_28, ETH_MDIO),
613*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_29_28, AVB_RX_CLK),
614*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_29_28, SCL2_C, SEL_IIC2_2),
615*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_31_30, ETH_CRS_DV),
616*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP11_31_30, AVB_LINK),
617*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP11_31_30, SDA2_C, SEL_IIC2_2),
618*badbb63cSNobuhiro Iwamatsu 
619*badbb63cSNobuhiro Iwamatsu 	/* IPSR12 */
620*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_1_0, ETH_RX_ER),
621*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_1_0, AVB_CRS),
622*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_1_0, SCL3, SEL_IIC3_0),
623*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_1_0, SCL7, SEL_IIC7_0),
624*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_3_2, ETH_RXD0),
625*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_3_2, AVB_PHY_INT),
626*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_3_2, SDA3, SEL_IIC3_0),
627*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_3_2, SDA7, SEL_IIC7_0),
628*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_6_4, ETH_RXD1),
629*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_6_4, AVB_GTXREFCLK),
630*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_6_4, CAN0_TX_C, SEL_CAN0_2),
631*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_6_4, SCL2_D, SEL_IIC2_3),
632*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_6_4, MSIOF1_RXD_E, SEL_SOF1_4),
633*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_9_7, ETH_LINK),
634*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_9_7, AVB_TXD0),
635*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_9_7, CAN0_RX_C, SEL_CAN0_2),
636*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_9_7, SDA2_D, SEL_IIC2_3),
637*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_9_7, MSIOF1_SCK_E, SEL_SOF1_4),
638*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_12_10, ETH_REFCLK),
639*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_12_10, AVB_TXD1),
640*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_12_10, SCIFA3_RXD_B, SEL_SCIFA3_1),
641*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_12_10, CAN1_RX_C, SEL_CAN1_2),
642*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_12_10, MSIOF1_SYNC_E, SEL_SOF1_4),
643*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_15_13, ETH_TXD1),
644*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_15_13, AVB_TXD2),
645*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_15_13, SCIFA3_TXD_B, SEL_SCIFA3_1),
646*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_15_13, CAN1_TX_C, SEL_CAN1_2),
647*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_15_13, MSIOF1_TXD_E, SEL_SOF1_4),
648*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_17_16, ETH_TX_EN),
649*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_17_16, AVB_TXD3),
650*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_17_16, TCLK1_B, SEL_TMU1_0),
651*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_17_16, CAN_CLK_B, SEL_CANCLK_1),
652*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_19_18, ETH_MAGIC),
653*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_19_18, AVB_TXD4),
654*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_19_18, IETX_C, SEL_IEB_2),
655*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_21_20, ETH_TXD0),
656*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_21_20, AVB_TXD5),
657*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_21_20, IECLK_C, SEL_IEB_2),
658*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_23_22, ETH_MDC),
659*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_23_22, AVB_TXD6),
660*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_23_22, IERX_C, SEL_IEB_2),
661*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_26_24, STP_IVCXO27_0, SEL_SSP_0),
662*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_26_24, AVB_TXD7),
663*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_26_24, SCIFB2_TXD_D, SEL_SCIFB2_3),
664*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_26_24, ADIDATA_B, SEL_RAD_1),
665*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_26_24, MSIOF0_SYNC_C, SEL_SOF0_2),
666*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_29_27, STP_ISCLK_0, SEL_SSP_0),
667*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP12_29_27, AVB_TX_EN),
668*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_29_27, SCIFB2_RXD_D, SEL_SCIFB2_3),
669*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_29_27, ADICS_SAMP_B, SEL_RAD_1),
670*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP12_29_27, MSIOF0_SCK_C, SEL_SOF0_2),
671*badbb63cSNobuhiro Iwamatsu 
672*badbb63cSNobuhiro Iwamatsu 	/* IPSR13 */
673*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_2_0, STP_ISD_0, SEL_SSP_0),
674*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_2_0, AVB_TX_ER),
675*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_2_0, SCIFB2_SCK_C, SEL_SCIFB2_2),
676*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_2_0, ADICLK_B, SEL_RAD_1),
677*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_2_0, MSIOF0_SS1_C, SEL_SOF0_2),
678*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_4_3, STP_ISEN_0, SEL_SSP_0),
679*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_4_3, AVB_TX_CLK),
680*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_4_3, ADICHS0_B, SEL_RAD_1),
681*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_4_3, MSIOF0_SS2_C, SEL_SOF0_2),
682*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_6_5, STP_ISSYNC_0, SEL_SSP_0),
683*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_6_5, AVB_COL),
684*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_6_5, ADICHS1_B, SEL_RAD_1),
685*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_6_5, MSIOF0_RXD_C, SEL_SOF0_2),
686*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_9_7, STP_OPWM_0, SEL_SSP_0),
687*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_9_7, AVB_GTX_CLK),
688*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_9_7, PWM0_B),
689*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_9_7, ADICHS2_B, SEL_RAD_1),
690*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_9_7, MSIOF0_TXD_C, SEL_SOF0_2),
691*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_10, SD0_CLK),
692*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_10, SPCLK_B, SEL_QSP_1),
693*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_11, SD0_CMD),
694*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_11, MOSI_IO0_B, SEL_QSP_1),
695*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_12, SD0_DATA0),
696*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_12, MISO_IO1_B, SEL_QSP_1),
697*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_13, SD0_DATA1),
698*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_13, IO2_B, SEL_QSP_1),
699*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_14, SD0_DATA2),
700*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_14, IO3_B, SEL_QSP_1),
701*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_15, SD0_DATA3),
702*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_15, SSL_B, SEL_QSP_1),
703*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_18_16, SD0_CD),
704*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_18_16, MMC_D6_B, SEL_MMC_1),
705*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_18_16, SIM0_RST_B, SEL_SIM_1),
706*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_18_16, CAN0_RX_F, SEL_CAN0_5),
707*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_18_16, SCIFA5_TXD_B, SEL_SCIFA5_1),
708*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_18_16, TX3_C, SEL_SCIF3_2),
709*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_21_19, SD0_WP),
710*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_21_19, MMC_D7_B, SEL_MMC_1),
711*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_21_19, SIM0_D_B, SEL_SIM_1),
712*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_21_19, CAN0_TX_F, SEL_CAN0_5),
713*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_21_19, SCIFA5_RXD_B, SEL_SCIFA5_1),
714*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_21_19, RX3_C, SEL_SCIF3_2),
715*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_22, SD1_CMD),
716*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_22, REMOCON_B, SEL_RCN_1),
717*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_24_23, SD1_DATA0),
718*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_24_23, SPEEDIN_B, SEL_RSP_1),
719*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_25, SD1_DATA1),
720*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_25, IETX_B, SEL_IEB_1),
721*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_26, SD1_DATA2),
722*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_26, IECLK_B, SEL_IEB_1),
723*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_27, SD1_DATA3),
724*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_27, IERX_B, SEL_IEB_1),
725*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_30_28, SD1_CD),
726*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_30_28, PWM0),
727*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP13_30_28, TPU_TO0),
728*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP13_30_28, SCL1_C, SEL_IIC1_2),
729*badbb63cSNobuhiro Iwamatsu 
730*badbb63cSNobuhiro Iwamatsu 	/* IPSR14 */
731*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_1_0, SD1_WP),
732*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_1_0, PWM1_B),
733*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_1_0, SDA1_C, SEL_IIC1_2),
734*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_2, SD2_CLK),
735*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_2, MMC_CLK),
736*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_3, SD2_CMD),
737*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_3, MMC_CMD),
738*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_4, SD2_DATA0),
739*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_4, MMC_D0),
740*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_5, SD2_DATA1),
741*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_5, MMC_D1),
742*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_6, SD2_DATA2),
743*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_6, MMC_D2),
744*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_7, SD2_DATA3),
745*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_7, MMC_D3),
746*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_10_8, SD2_CD),
747*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_10_8, MMC_D4),
748*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_10_8, SCL8_C, SEL_IIC8_2),
749*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_10_8, TX5_B, SEL_SCIF5_1),
750*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_10_8, SCIFA5_TXD_C, SEL_SCIFA5_2),
751*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_13_11, SD2_WP),
752*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_13_11, MMC_D5),
753*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_13_11, SDA8_C, SEL_IIC8_2),
754*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_13_11, RX5_B, SEL_SCIF5_1),
755*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_13_11, SCIFA5_RXD_C, SEL_SCIFA5_2),
756*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_16_14, MSIOF0_SCK, SEL_SOF0_0),
757*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_16_14, RX2_C, SEL_SCIF2_2),
758*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_16_14, ADIDATA, SEL_RAD_0),
759*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_16_14, VI1_CLK_C, SEL_VI1_2),
760*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_16_14, VI1_G0_B),
761*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_19_17, MSIOF0_SYNC, SEL_SOF0_0),
762*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_19_17, TX2_C, SEL_SCIF2_2),
763*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_19_17, ADICS_SAMP, SEL_RAD_0),
764*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_19_17, VI1_CLKENB_C, SEL_VI1_2),
765*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_19_17, VI1_G1_B),
766*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_22_20, MSIOF0_TXD, SEL_SOF0_0),
767*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_22_20, ADICLK, SEL_RAD_0),
768*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_22_20, VI1_FIELD_C, SEL_VI1_2),
769*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_22_20, VI1_G2_B),
770*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_25_23, MSIOF0_RXD, SEL_SOF0_0),
771*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_25_23, ADICHS0, SEL_RAD_0),
772*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_25_23, VI1_DATA0_C, SEL_VI1_2),
773*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_25_23, VI1_G3_B),
774*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_28_26, MSIOF0_SS1, SEL_SOF0_0),
775*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_28_26, MMC_D6, SEL_MMC_0),
776*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_28_26, ADICHS1, SEL_RAD_0),
777*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_28_26, TX0_E, SEL_SCIF0_4),
778*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_28_26, VI1_HSYNC_N_C, SEL_VI1_2),
779*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_28_26, SCL7_C, SEL_IIC7_2),
780*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_28_26, VI1_G4_B),
781*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_31_29, MSIOF0_SS2, SEL_SOF0_0),
782*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_31_29, MMC_D7, SEL_MMC_0),
783*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_31_29, ADICHS2, SEL_RAD_0),
784*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_31_29, RX0_E, SEL_SCIF0_4),
785*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_31_29, VI1_VSYNC_N_C, SEL_VI1_2),
786*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP14_31_29, SDA7_C, SEL_IIC7_2),
787*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP14_31_29, VI1_G5_B),
788*badbb63cSNobuhiro Iwamatsu 
789*badbb63cSNobuhiro Iwamatsu 	/* IPSR15 */
790*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_1_0, SIM0_RST, SEL_SIM_0),
791*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_1_0, IETX, SEL_IEB_0),
792*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_1_0, CAN1_TX_D, SEL_CAN1_3),
793*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP15_3_2, SIM0_CLK),
794*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_3_2, IECLK, SEL_IEB_0),
795*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_3_2, CAN_CLK_C, SEL_CANCLK_2),
796*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_5_4, SIM0_D, SEL_SIM_0),
797*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_5_4, IERX, SEL_IEB_0),
798*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_5_4, CAN1_RX_D, SEL_CAN1_3),
799*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_8_6, GPS_CLK, SEL_GPS_0),
800*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_8_6, DU1_DOTCLKIN_C, SEL_DIS_2),
801*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_8_6, AUDIO_CLKB_B, SEL_ADG_1),
802*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP15_8_6, PWM5_B),
803*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_8_6, SCIFA3_TXD_C, SEL_SCIFA3_2),
804*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_11_9, GPS_SIGN, SEL_GPS_0),
805*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_11_9, TX4_C, SEL_SCIF4_2),
806*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_11_9, SCIFA4_TXD_C, SEL_SCIFA4_2),
807*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP15_11_9, PWM5),
808*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP15_11_9, VI1_G6_B),
809*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_11_9, SCIFA3_RXD_C, SEL_SCIFA3_2),
810*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_14_12, GPS_MAG, SEL_GPS_0),
811*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_14_12, RX4_C, SEL_SCIF4_2),
812*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_14_12, SCIFA4_RXD_C, SEL_SCIFA4_2),
813*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP15_14_12, PWM6),
814*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP15_14_12, VI1_G7_B),
815*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_14_12, SCIFA3_SCK_C, SEL_SCIFA3_2),
816*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_17_15, HCTS0_N, SEL_HSCIF0_0),
817*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_17_15, SCIFB0_CTS_N, SEL_SCIFB_0),
818*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_17_15, GLO_I0_C, SEL_GPS_2),
819*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_17_15, TCLK1, SEL_TMU1_0),
820*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_17_15, VI1_DATA1_C, SEL_VI1_2),
821*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_20_18, HRTS0_N, SEL_HSCIF0_0),
822*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_20_18, SCIFB0_RTS_N, SEL_SCIFB_0),
823*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_20_18, GLO_I1_C, SEL_GPS_2),
824*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_20_18, VI1_DATA2_C, SEL_VI1_2),
825*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_23_21, HSCK0, SEL_HSCIF0_0),
826*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_23_21, SCIFB0_SCK, SEL_SCIFB_0),
827*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_23_21, GLO_Q0_C, SEL_GPS_2),
828*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_23_21, CAN_CLK, SEL_CANCLK_0),
829*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP15_23_21, TCLK2),
830*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_23_21, VI1_DATA3_C, SEL_VI1_2),
831*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_26_24, HRX0, SEL_HSCIF0_0),
832*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_26_24, SCIFB0_RXD, SEL_SCIFB_0),
833*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_26_24, GLO_Q1_C, SEL_GPS_2),
834*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_26_24, CAN0_RX_B, SEL_CAN0_1),
835*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_26_24, VI1_DATA4_C, SEL_VI1_2),
836*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_29_27, HTX0, SEL_HSCIF0_0),
837*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_29_27, SCIFB0_TXD, SEL_SCIFB_0),
838*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_29_27, GLO_SCLK_C, SEL_GPS_2),
839*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_29_27, CAN0_TX_B, SEL_CAN0_1),
840*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP15_29_27, VI1_DATA5_C, SEL_VI1_2),
841*badbb63cSNobuhiro Iwamatsu 
842*badbb63cSNobuhiro Iwamatsu 	/* IPSR16 */
843*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP16_2_0, HRX1, SEL_HSCIF1_0),
844*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP16_2_0, SCIFB1_RXD, SEL_SCIFB1_0),
845*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP16_2_0, VI1_R0_B),
846*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP16_2_0, GLO_SDATA_C, SEL_GPS_2),
847*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP16_2_0, VI1_DATA6_C, SEL_VI1_2),
848*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP16_5_3, HTX1, SEL_HSCIF1_0),
849*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP16_5_3, SCIFB1_TXD, SEL_SCIFB1_0),
850*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP16_5_3, VI1_R1_B),
851*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP16_5_3, GLO_SS_C, SEL_GPS_2),
852*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP16_5_3, VI1_DATA7_C, SEL_VI1_2),
853*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP16_7_6, HSCK1, SEL_HSCIF1_0),
854*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP16_7_6, SCIFB1_SCK, SEL_SCIFB1_0),
855*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP16_7_6, MLB_CK),
856*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP16_7_6, GLO_RFON_C, SEL_GPS_2),
857*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP16_9_8, HCTS1_N, SEL_HSCIF1_0),
858*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP16_9_8, SCIFB1_CTS_N),
859*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP16_9_8, MLB_SIG),
860*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP16_9_8, CAN1_TX_B, SEL_CAN1_1),
861*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP16_11_10, HRTS1_N, SEL_HSCIF1_0),
862*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP16_11_10, SCIFB1_RTS_N),
863*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_DATA(IP16_11_10, MLB_DAT),
864*badbb63cSNobuhiro Iwamatsu 	PINMUX_IPSR_MODSEL_DATA(IP16_11_10, CAN1_RX_B, SEL_CAN1_1),
865*badbb63cSNobuhiro Iwamatsu };
866*badbb63cSNobuhiro Iwamatsu 
867*badbb63cSNobuhiro Iwamatsu static struct pinmux_gpio pinmux_gpios[] = {
868*badbb63cSNobuhiro Iwamatsu 	PINMUX_GPIO_GP_ALL(),
869*badbb63cSNobuhiro Iwamatsu 
870*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(EX_CS0_N), GPIO_FN(RD_N), GPIO_FN(AUDIO_CLKA),
871*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI0_CLK), GPIO_FN(VI0_DATA0_VI0_B0),
872*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI0_DATA0_VI0_B1), GPIO_FN(VI0_DATA0_VI0_B2),
873*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI0_DATA0_VI0_B4), GPIO_FN(VI0_DATA0_VI0_B5),
874*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI0_DATA0_VI0_B6), GPIO_FN(VI0_DATA0_VI0_B7),
875*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(USB0_PWEN), GPIO_FN(USB0_OVC), GPIO_FN(USB1_PWEN),
876*badbb63cSNobuhiro Iwamatsu 
877*badbb63cSNobuhiro Iwamatsu 	/* IPSR0 - 5 */
878*badbb63cSNobuhiro Iwamatsu 
879*badbb63cSNobuhiro Iwamatsu 	/* IPSR6 */
880*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AUDIO_CLKB), GPIO_FN(STP_OPWM_0_B), GPIO_FN(MSIOF1_SCK_B),
881*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCIF_CLK), GPIO_FN(BPFCLK_E),
882*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AUDIO_CLKC), GPIO_FN(SCIFB0_SCK_C),
883*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MSIOF1_SYNC_B), GPIO_FN(RX2),
884*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCIFA2_RXD), GPIO_FN(FMIN_E),
885*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(AUDIO_CLKOUT), GPIO_FN(MSIOF1_SS1_B),
886*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(TX2), GPIO_FN(SCIFA2_TXD),
887*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(IRQ0), GPIO_FN(SCIFB1_RXD_D), GPIO_FN(INTC_IRQ0_N),
888*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(IRQ1), GPIO_FN(SCIFB1_SCK_C), GPIO_FN(INTC_IRQ1_N),
889*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(IRQ2), GPIO_FN(SCIFB1_TXD_D), GPIO_FN(INTC_IRQ2_N),
890*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(IRQ3), GPIO_FN(SCL4_C),
891*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MSIOF2_TXD_E), GPIO_FN(INTC_IRQ3_N),
892*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(IRQ4), GPIO_FN(HRX1_C), GPIO_FN(SDA4_C),
893*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MSIOF2_RXD_E), GPIO_FN(INTC_IRQ4_N),
894*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(IRQ5), GPIO_FN(HTX1_C), GPIO_FN(SCL1_E), GPIO_FN(MSIOF2_SCK_E),
895*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(IRQ6), GPIO_FN(HSCK1_C), GPIO_FN(MSIOF1_SS2_B),
896*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SDA1_E), GPIO_FN(MSIOF2_SYNC_E),
897*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(IRQ7), GPIO_FN(HCTS1_N_C), GPIO_FN(MSIOF1_TXD_B),
898*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(GPS_CLK_C), GPIO_FN(GPS_CLK_D),
899*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(IRQ8), GPIO_FN(HRTS1_N_C), GPIO_FN(MSIOF1_RXD_B),
900*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(GPS_SIGN_C), GPIO_FN(GPS_SIGN_D),
901*badbb63cSNobuhiro Iwamatsu 
902*badbb63cSNobuhiro Iwamatsu 	/* IPSR7 - 10 */
903*badbb63cSNobuhiro Iwamatsu 
904*badbb63cSNobuhiro Iwamatsu 	/* IPSR11 */
905*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI0_R5), GPIO_FN(VI2_DATA6), GPIO_FN(GLO_SDATA_B),
906*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(RX0_C), GPIO_FN(SDA1_D),
907*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI0_R6), GPIO_FN(VI2_DATA7),
908*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(GLO_SS_B), GPIO_FN(TX1_C), GPIO_FN(SCL4_B),
909*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI0_R7), GPIO_FN(GLO_RFON_B),
910*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(RX1_C), GPIO_FN(CAN0_RX_E),
911*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SDA4_B), GPIO_FN(HRX1_D), GPIO_FN(SCIFB0_RXD_D),
912*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_HSYNC_N), GPIO_FN(AVB_RXD0), GPIO_FN(TS_SDATA0_B),
913*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(TX4_B), GPIO_FN(SCIFA4_TXD_B),
914*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_VSYNC_N), GPIO_FN(AVB_RXD1), GPIO_FN(TS_SCK0_B),
915*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(RX4_B), GPIO_FN(SCIFA4_RXD_B),
916*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_CLKENB), GPIO_FN(AVB_RXD2), GPIO_FN(TS_SDEN0_B),
917*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_FIELD), GPIO_FN(AVB_RXD3), GPIO_FN(TS_SPSYNC0_B),
918*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_CLK), GPIO_FN(AVB_RXD4),
919*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_DATA0), GPIO_FN(AVB_RXD5),
920*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_DATA1), GPIO_FN(AVB_RXD6),
921*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_DATA2), GPIO_FN(AVB_RXD7),
922*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_DATA3), GPIO_FN(AVB_RX_ER),
923*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_DATA4), GPIO_FN(AVB_MDIO),
924*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_DATA5), GPIO_FN(AVB_RX_DV),
925*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_DATA6), GPIO_FN(AVB_MAGIC),
926*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_DATA7), GPIO_FN(AVB_MDC),
927*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_MDIO), GPIO_FN(AVB_RX_CLK), GPIO_FN(SCL2_C),
928*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_CRS_DV), GPIO_FN(AVB_LINK), GPIO_FN(SDA2_C),
929*badbb63cSNobuhiro Iwamatsu 
930*badbb63cSNobuhiro Iwamatsu 	/* IPSR12 */
931*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_RX_ER), GPIO_FN(AVB_CRS), GPIO_FN(SCL3), GPIO_FN(SCL7),
932*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_RXD0), GPIO_FN(AVB_PHY_INT), GPIO_FN(SDA3), GPIO_FN(SDA7),
933*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_RXD1), GPIO_FN(AVB_GTXREFCLK), GPIO_FN(CAN0_TX_C),
934*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCL2_D), GPIO_FN(MSIOF1_RXD_E),
935*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_LINK), GPIO_FN(AVB_TXD0), GPIO_FN(CAN0_RX_C),
936*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SDA2_D), GPIO_FN(MSIOF1_SCK_E),
937*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_REFCLK), GPIO_FN(AVB_TXD1), GPIO_FN(SCIFA3_RXD_B),
938*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(CAN1_RX_C), GPIO_FN(MSIOF1_SYNC_E),
939*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_TXD1), GPIO_FN(AVB_TXD2), GPIO_FN(SCIFA3_TXD_B),
940*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(CAN1_TX_C), GPIO_FN(MSIOF1_TXD_E),
941*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_TX_EN), GPIO_FN(AVB_TXD3),
942*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(TCLK1_B), GPIO_FN(CAN_CLK_B),
943*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_MAGIC), GPIO_FN(AVB_TXD4), GPIO_FN(IETX_C),
944*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_TXD0), GPIO_FN(AVB_TXD5), GPIO_FN(IECLK_C),
945*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ETH_MDC), GPIO_FN(AVB_TXD6), GPIO_FN(IERX_C),
946*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(STP_IVCXO27_0), GPIO_FN(AVB_TXD7), GPIO_FN(SCIFB2_TXD_D),
947*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ADIDATA_B), GPIO_FN(MSIOF0_SYNC_C),
948*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(STP_ISCLK_0), GPIO_FN(AVB_TX_EN), GPIO_FN(SCIFB2_RXD_D),
949*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ADICS_SAMP_B), GPIO_FN(MSIOF0_SCK_C),
950*badbb63cSNobuhiro Iwamatsu 
951*badbb63cSNobuhiro Iwamatsu 	/* IPSR13 */
952*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(STP_ISD_0), GPIO_FN(AVB_TX_ER), GPIO_FN(SCIFB2_SCK_C),
953*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ADICLK_B), GPIO_FN(MSIOF0_SS1_C),
954*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(STP_ISEN_0), GPIO_FN(AVB_TX_CLK),
955*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ADICHS0_B), GPIO_FN(MSIOF0_SS2_C),
956*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(STP_ISSYNC_0), GPIO_FN(AVB_COL),
957*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ADICHS1_B), GPIO_FN(MSIOF0_RXD_C),
958*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(STP_OPWM_0), GPIO_FN(AVB_GTX_CLK), GPIO_FN(PWM0_B),
959*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(ADICHS2_B), GPIO_FN(MSIOF0_TXD_C),
960*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD0_CLK), GPIO_FN(SPCLK_B),
961*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD0_CMD), GPIO_FN(MOSI_IO0_B),
962*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD0_DATA0), GPIO_FN(MISO_IO1_B),
963*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD0_DATA1), GPIO_FN(IO2_B),
964*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD0_DATA2), GPIO_FN(IO3_B), GPIO_FN(SD0_DATA3), GPIO_FN(SSL_B),
965*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD0_CD), GPIO_FN(MMC_D6_B),
966*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SIM0_RST_B), GPIO_FN(CAN0_RX_F),
967*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCIFA5_TXD_B), GPIO_FN(TX3_C),
968*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD0_WP), GPIO_FN(MMC_D7_B),
969*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SIM0_D_B), GPIO_FN(CAN0_TX_F),
970*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCIFA5_RXD_B), GPIO_FN(RX3_C),
971*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD1_CMD), GPIO_FN(REMOCON_B),
972*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD1_DATA0), GPIO_FN(SPEEDIN_B),
973*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD1_DATA1), GPIO_FN(IETX_B),
974*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD1_DATA2), GPIO_FN(IECLK_B),
975*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD1_DATA3), GPIO_FN(IERX_B),
976*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD1_CD), GPIO_FN(PWM0), GPIO_FN(TPU_TO0), GPIO_FN(SCL1_C),
977*badbb63cSNobuhiro Iwamatsu 
978*badbb63cSNobuhiro Iwamatsu 	/* IPSR14 */
979*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD1_WP), GPIO_FN(PWM1_B), GPIO_FN(SDA1_C),
980*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD2_CLK), GPIO_FN(MMC_CLK), GPIO_FN(SD2_CMD), GPIO_FN(MMC_CMD),
981*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD2_DATA0), GPIO_FN(MMC_D0),
982*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD2_DATA1), GPIO_FN(MMC_D1),
983*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD2_DATA2), GPIO_FN(MMC_D2),
984*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD2_DATA3), GPIO_FN(MMC_D3),
985*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD2_CD), GPIO_FN(MMC_D4), GPIO_FN(SCL8_C),
986*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(TX5_B), GPIO_FN(SCIFA5_TXD_C),
987*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SD2_WP), GPIO_FN(MMC_D5), GPIO_FN(SDA8_C),
988*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(RX5_B), GPIO_FN(SCIFA5_RXD_C),
989*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MSIOF0_SCK), GPIO_FN(RX2_C), GPIO_FN(ADIDATA),
990*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_CLK_C), GPIO_FN(VI1_G0_B),
991*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MSIOF0_SYNC), GPIO_FN(TX2_C), GPIO_FN(ADICS_SAMP),
992*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_CLKENB_C), GPIO_FN(VI1_G1_B),
993*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MSIOF0_TXD), GPIO_FN(ADICLK),
994*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_FIELD_C), GPIO_FN(VI1_G2_B),
995*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MSIOF0_RXD), GPIO_FN(ADICHS0),
996*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_DATA0_C), GPIO_FN(VI1_G3_B),
997*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MSIOF0_SS1), GPIO_FN(MMC_D6), GPIO_FN(ADICHS1), GPIO_FN(TX0_E),
998*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_HSYNC_N_C), GPIO_FN(SCL7_C), GPIO_FN(VI1_G4_B),
999*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MSIOF0_SS2), GPIO_FN(MMC_D7), GPIO_FN(ADICHS2), GPIO_FN(RX0_E),
1000*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_VSYNC_N_C), GPIO_FN(SDA7_C), GPIO_FN(VI1_G5_B),
1001*badbb63cSNobuhiro Iwamatsu 
1002*badbb63cSNobuhiro Iwamatsu 	/* IPSR15 */
1003*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SIM0_RST), GPIO_FN(IETX), GPIO_FN(CAN1_TX_D),
1004*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SIM0_CLK), GPIO_FN(IECLK), GPIO_FN(CAN_CLK_C),
1005*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SIM0_D), GPIO_FN(IERX), GPIO_FN(CAN1_RX_D),
1006*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(GPS_CLK), GPIO_FN(DU1_DOTCLKIN_C), GPIO_FN(AUDIO_CLKB_B),
1007*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(PWM5_B), GPIO_FN(SCIFA3_TXD_C),
1008*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(GPS_SIGN), GPIO_FN(TX4_C),
1009*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(SCIFA4_TXD_C), GPIO_FN(PWM5),
1010*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_G6_B), GPIO_FN(SCIFA3_RXD_C),
1011*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(GPS_MAG), GPIO_FN(RX4_C), GPIO_FN(SCIFA4_RXD_C), GPIO_FN(PWM6),
1012*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(VI1_G7_B), GPIO_FN(SCIFA3_SCK_C),
1013*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(HCTS0_N), GPIO_FN(SCIFB0_CTS_N), GPIO_FN(GLO_I0_C),
1014*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(TCLK1), GPIO_FN(VI1_DATA1_C),
1015*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(HRTS0_N), GPIO_FN(SCIFB0_RTS_N),
1016*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(GLO_I1_C), GPIO_FN(VI1_DATA2_C),
1017*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(HSCK0), GPIO_FN(SCIFB0_SCK),
1018*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(GLO_Q0_C), GPIO_FN(CAN_CLK),
1019*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(TCLK2), GPIO_FN(VI1_DATA3_C),
1020*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(HRX0), GPIO_FN(SCIFB0_RXD), GPIO_FN(GLO_Q1_C),
1021*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(CAN0_RX_B), GPIO_FN(VI1_DATA4_C),
1022*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(HTX0), GPIO_FN(SCIFB0_TXD), GPIO_FN(GLO_SCLK_C),
1023*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(CAN0_TX_B), GPIO_FN(VI1_DATA5_C),
1024*badbb63cSNobuhiro Iwamatsu 
1025*badbb63cSNobuhiro Iwamatsu 	/* IPSR16 */
1026*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(HRX1), GPIO_FN(SCIFB1_RXD), GPIO_FN(VI1_R0_B),
1027*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(GLO_SDATA_C), GPIO_FN(VI1_DATA6_C),
1028*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(HTX1), GPIO_FN(SCIFB1_TXD), GPIO_FN(VI1_R1_B),
1029*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(GLO_SS_C), GPIO_FN(VI1_DATA7_C),
1030*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(HSCK1), GPIO_FN(SCIFB1_SCK),
1031*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MLB_CK), GPIO_FN(GLO_RFON_C),
1032*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(HCTS1_N), GPIO_FN(SCIFB1_CTS_N),
1033*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MLB_SIG), GPIO_FN(CAN1_TX_B),
1034*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(HRTS1_N), GPIO_FN(SCIFB1_RTS_N),
1035*badbb63cSNobuhiro Iwamatsu 	GPIO_FN(MLB_DAT), GPIO_FN(CAN1_RX_B),
1036*badbb63cSNobuhiro Iwamatsu };
1037*badbb63cSNobuhiro Iwamatsu 
1038*badbb63cSNobuhiro Iwamatsu static struct pinmux_cfg_reg pinmux_config_regs[] = {
1039*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("GPSR0", 0xE6060004, 32, 1) {
1040*badbb63cSNobuhiro Iwamatsu 		GP_0_31_FN, FN_IP1_22_20,
1041*badbb63cSNobuhiro Iwamatsu 		GP_0_30_FN, FN_IP1_19_17,
1042*badbb63cSNobuhiro Iwamatsu 		GP_0_29_FN, FN_IP1_16_14,
1043*badbb63cSNobuhiro Iwamatsu 		GP_0_28_FN, FN_IP1_13_11,
1044*badbb63cSNobuhiro Iwamatsu 		GP_0_27_FN, FN_IP1_10_8,
1045*badbb63cSNobuhiro Iwamatsu 		GP_0_26_FN, FN_IP1_7_6,
1046*badbb63cSNobuhiro Iwamatsu 		GP_0_25_FN, FN_IP1_5_4,
1047*badbb63cSNobuhiro Iwamatsu 		GP_0_24_FN, FN_IP1_3_2,
1048*badbb63cSNobuhiro Iwamatsu 		GP_0_23_FN, FN_IP1_1_0,
1049*badbb63cSNobuhiro Iwamatsu 		GP_0_22_FN, FN_IP0_30_29,
1050*badbb63cSNobuhiro Iwamatsu 		GP_0_21_FN, FN_IP0_28_27,
1051*badbb63cSNobuhiro Iwamatsu 		GP_0_20_FN, FN_IP0_26_25,
1052*badbb63cSNobuhiro Iwamatsu 		GP_0_19_FN, FN_IP0_24_23,
1053*badbb63cSNobuhiro Iwamatsu 		GP_0_18_FN, FN_IP0_22_21,
1054*badbb63cSNobuhiro Iwamatsu 		GP_0_17_FN, FN_IP0_20_19,
1055*badbb63cSNobuhiro Iwamatsu 		GP_0_16_FN, FN_IP0_18_16,
1056*badbb63cSNobuhiro Iwamatsu 		GP_0_15_FN, FN_IP0_15,
1057*badbb63cSNobuhiro Iwamatsu 		GP_0_14_FN, FN_IP0_14,
1058*badbb63cSNobuhiro Iwamatsu 		GP_0_13_FN, FN_IP0_13,
1059*badbb63cSNobuhiro Iwamatsu 		GP_0_12_FN, FN_IP0_12,
1060*badbb63cSNobuhiro Iwamatsu 		GP_0_11_FN, FN_IP0_11,
1061*badbb63cSNobuhiro Iwamatsu 		GP_0_10_FN, FN_IP0_10,
1062*badbb63cSNobuhiro Iwamatsu 		GP_0_9_FN, FN_IP0_9,
1063*badbb63cSNobuhiro Iwamatsu 		GP_0_8_FN, FN_IP0_8,
1064*badbb63cSNobuhiro Iwamatsu 		GP_0_7_FN, FN_IP0_7,
1065*badbb63cSNobuhiro Iwamatsu 		GP_0_6_FN, FN_IP0_6,
1066*badbb63cSNobuhiro Iwamatsu 		GP_0_5_FN, FN_IP0_5,
1067*badbb63cSNobuhiro Iwamatsu 		GP_0_4_FN, FN_IP0_4,
1068*badbb63cSNobuhiro Iwamatsu 		GP_0_3_FN, FN_IP0_3,
1069*badbb63cSNobuhiro Iwamatsu 		GP_0_2_FN, FN_IP0_2,
1070*badbb63cSNobuhiro Iwamatsu 		GP_0_1_FN, FN_IP0_1,
1071*badbb63cSNobuhiro Iwamatsu 		GP_0_0_FN, FN_IP0_0, }
1072*badbb63cSNobuhiro Iwamatsu 	},
1073*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("GPSR1", 0xE6060008, 32, 1) {
1074*badbb63cSNobuhiro Iwamatsu 		0, 0,
1075*badbb63cSNobuhiro Iwamatsu 		0, 0,
1076*badbb63cSNobuhiro Iwamatsu 		0, 0,
1077*badbb63cSNobuhiro Iwamatsu 		0, 0,
1078*badbb63cSNobuhiro Iwamatsu 		0, 0,
1079*badbb63cSNobuhiro Iwamatsu 		0, 0,
1080*badbb63cSNobuhiro Iwamatsu 		GP_1_25_FN, FN_IP3_21_20,
1081*badbb63cSNobuhiro Iwamatsu 		GP_1_24_FN, FN_IP3_19_18,
1082*badbb63cSNobuhiro Iwamatsu 		GP_1_23_FN, FN_IP3_17_16,
1083*badbb63cSNobuhiro Iwamatsu 		GP_1_22_FN, FN_IP3_15_14,
1084*badbb63cSNobuhiro Iwamatsu 		GP_1_21_FN, FN_IP3_13_12,
1085*badbb63cSNobuhiro Iwamatsu 		GP_1_20_FN, FN_IP3_11_9,
1086*badbb63cSNobuhiro Iwamatsu 		GP_1_19_FN, FN_RD_N,
1087*badbb63cSNobuhiro Iwamatsu 		GP_1_18_FN, FN_IP3_8_6,
1088*badbb63cSNobuhiro Iwamatsu 		GP_1_17_FN, FN_IP3_5_3,
1089*badbb63cSNobuhiro Iwamatsu 		GP_1_16_FN, FN_IP3_2_0,
1090*badbb63cSNobuhiro Iwamatsu 		GP_1_15_FN, FN_IP2_29_27,
1091*badbb63cSNobuhiro Iwamatsu 		GP_1_14_FN, FN_IP2_26_25,
1092*badbb63cSNobuhiro Iwamatsu 		GP_1_13_FN, FN_IP2_24_23,
1093*badbb63cSNobuhiro Iwamatsu 		GP_1_12_FN, FN_EX_CS0_N,
1094*badbb63cSNobuhiro Iwamatsu 		GP_1_11_FN, FN_IP2_22_21,
1095*badbb63cSNobuhiro Iwamatsu 		GP_1_10_FN, FN_IP2_20_19,
1096*badbb63cSNobuhiro Iwamatsu 		GP_1_9_FN, FN_IP2_18_16,
1097*badbb63cSNobuhiro Iwamatsu 		GP_1_8_FN, FN_IP2_15_13,
1098*badbb63cSNobuhiro Iwamatsu 		GP_1_7_FN, FN_IP2_12_10,
1099*badbb63cSNobuhiro Iwamatsu 		GP_1_6_FN, FN_IP2_9_7,
1100*badbb63cSNobuhiro Iwamatsu 		GP_1_5_FN, FN_IP2_6_5,
1101*badbb63cSNobuhiro Iwamatsu 		GP_1_4_FN, FN_IP2_4_3,
1102*badbb63cSNobuhiro Iwamatsu 		GP_1_3_FN, FN_IP2_2_0,
1103*badbb63cSNobuhiro Iwamatsu 		GP_1_2_FN, FN_IP1_31_29,
1104*badbb63cSNobuhiro Iwamatsu 		GP_1_1_FN, FN_IP1_28_26,
1105*badbb63cSNobuhiro Iwamatsu 		GP_1_0_FN, FN_IP1_25_23, }
1106*badbb63cSNobuhiro Iwamatsu 	},
1107*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("GPSR2", 0xE606000C, 32, 1) {
1108*badbb63cSNobuhiro Iwamatsu 		GP_2_31_FN, FN_IP6_7_6,
1109*badbb63cSNobuhiro Iwamatsu 		GP_2_30_FN, FN_IP6_5_3,
1110*badbb63cSNobuhiro Iwamatsu 		GP_2_29_FN, FN_IP6_2_0,
1111*badbb63cSNobuhiro Iwamatsu 		GP_2_28_FN, FN_AUDIO_CLKA,
1112*badbb63cSNobuhiro Iwamatsu 		GP_2_27_FN, FN_IP5_31_29,
1113*badbb63cSNobuhiro Iwamatsu 		GP_2_26_FN, FN_IP5_28_26,
1114*badbb63cSNobuhiro Iwamatsu 		GP_2_25_FN, FN_IP5_25_24,
1115*badbb63cSNobuhiro Iwamatsu 		GP_2_24_FN, FN_IP5_23_22,
1116*badbb63cSNobuhiro Iwamatsu 		GP_2_23_FN, FN_IP5_21_20,
1117*badbb63cSNobuhiro Iwamatsu 		GP_2_22_FN, FN_IP5_19_17,
1118*badbb63cSNobuhiro Iwamatsu 		GP_2_21_FN, FN_IP5_16_15,
1119*badbb63cSNobuhiro Iwamatsu 		GP_2_20_FN, FN_IP5_14_12,
1120*badbb63cSNobuhiro Iwamatsu 		GP_2_19_FN, FN_IP5_11_9,
1121*badbb63cSNobuhiro Iwamatsu 		GP_2_18_FN, FN_IP5_8_6,
1122*badbb63cSNobuhiro Iwamatsu 		GP_2_17_FN, FN_IP5_5_3,
1123*badbb63cSNobuhiro Iwamatsu 		GP_2_16_FN, FN_IP5_2_0,
1124*badbb63cSNobuhiro Iwamatsu 		GP_2_15_FN, FN_IP4_30_28,
1125*badbb63cSNobuhiro Iwamatsu 		GP_2_14_FN, FN_IP4_27_26,
1126*badbb63cSNobuhiro Iwamatsu 		GP_2_13_FN, FN_IP4_25_24,
1127*badbb63cSNobuhiro Iwamatsu 		GP_2_12_FN, FN_IP4_23_22,
1128*badbb63cSNobuhiro Iwamatsu 		GP_2_11_FN, FN_IP4_21,
1129*badbb63cSNobuhiro Iwamatsu 		GP_2_10_FN, FN_IP4_20,
1130*badbb63cSNobuhiro Iwamatsu 		GP_2_9_FN, FN_IP4_19,
1131*badbb63cSNobuhiro Iwamatsu 		GP_2_8_FN, FN_IP4_18_16,
1132*badbb63cSNobuhiro Iwamatsu 		GP_2_7_FN, FN_IP4_15_13,
1133*badbb63cSNobuhiro Iwamatsu 		GP_2_6_FN, FN_IP4_12_10,
1134*badbb63cSNobuhiro Iwamatsu 		GP_2_5_FN, FN_IP4_9_8,
1135*badbb63cSNobuhiro Iwamatsu 		GP_2_4_FN, FN_IP4_7_5,
1136*badbb63cSNobuhiro Iwamatsu 		GP_2_3_FN, FN_IP4_4_2,
1137*badbb63cSNobuhiro Iwamatsu 		GP_2_2_FN, FN_IP4_1_0,
1138*badbb63cSNobuhiro Iwamatsu 		GP_2_1_FN, FN_IP3_30_28,
1139*badbb63cSNobuhiro Iwamatsu 		GP_2_0_FN, FN_IP3_27_25 }
1140*badbb63cSNobuhiro Iwamatsu 	},
1141*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("GPSR3", 0xE6060010, 32, 1) {
1142*badbb63cSNobuhiro Iwamatsu 		GP_3_31_FN, FN_IP9_18_17,
1143*badbb63cSNobuhiro Iwamatsu 		GP_3_30_FN, FN_IP9_16,
1144*badbb63cSNobuhiro Iwamatsu 		GP_3_29_FN, FN_IP9_15_13,
1145*badbb63cSNobuhiro Iwamatsu 		GP_3_28_FN, FN_IP9_12,
1146*badbb63cSNobuhiro Iwamatsu 		GP_3_27_FN, FN_IP9_11,
1147*badbb63cSNobuhiro Iwamatsu 		GP_3_26_FN, FN_IP9_10_8,
1148*badbb63cSNobuhiro Iwamatsu 		GP_3_25_FN, FN_IP9_7,
1149*badbb63cSNobuhiro Iwamatsu 		GP_3_24_FN, FN_IP9_6,
1150*badbb63cSNobuhiro Iwamatsu 		GP_3_23_FN, FN_IP9_5_3,
1151*badbb63cSNobuhiro Iwamatsu 		GP_3_22_FN, FN_IP9_2_0,
1152*badbb63cSNobuhiro Iwamatsu 		GP_3_21_FN, FN_IP8_30_28,
1153*badbb63cSNobuhiro Iwamatsu 		GP_3_20_FN, FN_IP8_27_26,
1154*badbb63cSNobuhiro Iwamatsu 		GP_3_19_FN, FN_IP8_25_24,
1155*badbb63cSNobuhiro Iwamatsu 		GP_3_18_FN, FN_IP8_23_21,
1156*badbb63cSNobuhiro Iwamatsu 		GP_3_17_FN, FN_IP8_20_18,
1157*badbb63cSNobuhiro Iwamatsu 		GP_3_16_FN, FN_IP8_17_15,
1158*badbb63cSNobuhiro Iwamatsu 		GP_3_15_FN, FN_IP8_14_12,
1159*badbb63cSNobuhiro Iwamatsu 		GP_3_14_FN, FN_IP8_11_9,
1160*badbb63cSNobuhiro Iwamatsu 		GP_3_13_FN, FN_IP8_8_6,
1161*badbb63cSNobuhiro Iwamatsu 		GP_3_12_FN, FN_IP8_5_3,
1162*badbb63cSNobuhiro Iwamatsu 		GP_3_11_FN, FN_IP8_2_0,
1163*badbb63cSNobuhiro Iwamatsu 		GP_3_10_FN, FN_IP7_29_27,
1164*badbb63cSNobuhiro Iwamatsu 		GP_3_9_FN, FN_IP7_26_24,
1165*badbb63cSNobuhiro Iwamatsu 		GP_3_8_FN, FN_IP7_23_21,
1166*badbb63cSNobuhiro Iwamatsu 		GP_3_7_FN, FN_IP7_20_19,
1167*badbb63cSNobuhiro Iwamatsu 		GP_3_6_FN, FN_IP7_18_17,
1168*badbb63cSNobuhiro Iwamatsu 		GP_3_5_FN, FN_IP7_16_15,
1169*badbb63cSNobuhiro Iwamatsu 		GP_3_4_FN, FN_IP7_14_13,
1170*badbb63cSNobuhiro Iwamatsu 		GP_3_3_FN, FN_IP7_12_11,
1171*badbb63cSNobuhiro Iwamatsu 		GP_3_2_FN, FN_IP7_10_9,
1172*badbb63cSNobuhiro Iwamatsu 		GP_3_1_FN, FN_IP7_8_6,
1173*badbb63cSNobuhiro Iwamatsu 		GP_3_0_FN, FN_IP7_5_3 }
1174*badbb63cSNobuhiro Iwamatsu 	},
1175*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("GPSR4", 0xE6060014, 32, 1) {
1176*badbb63cSNobuhiro Iwamatsu 		GP_4_31_FN, FN_IP15_5_4,
1177*badbb63cSNobuhiro Iwamatsu 		GP_4_30_FN, FN_IP15_3_2,
1178*badbb63cSNobuhiro Iwamatsu 		GP_4_29_FN, FN_IP15_1_0,
1179*badbb63cSNobuhiro Iwamatsu 		GP_4_28_FN, FN_IP11_8_6,
1180*badbb63cSNobuhiro Iwamatsu 		GP_4_27_FN, FN_IP11_5_3,
1181*badbb63cSNobuhiro Iwamatsu 		GP_4_26_FN, FN_IP11_2_0,
1182*badbb63cSNobuhiro Iwamatsu 		GP_4_25_FN, FN_IP10_31_29,
1183*badbb63cSNobuhiro Iwamatsu 		GP_4_24_FN, FN_IP10_28_27,
1184*badbb63cSNobuhiro Iwamatsu 		GP_4_23_FN, FN_IP10_26_25,
1185*badbb63cSNobuhiro Iwamatsu 		GP_4_22_FN, FN_IP10_24_22,
1186*badbb63cSNobuhiro Iwamatsu 		GP_4_21_FN, FN_IP10_21_19,
1187*badbb63cSNobuhiro Iwamatsu 		GP_4_20_FN, FN_IP10_18_17,
1188*badbb63cSNobuhiro Iwamatsu 		GP_4_19_FN, FN_IP10_16_15,
1189*badbb63cSNobuhiro Iwamatsu 		GP_4_18_FN, FN_IP10_14_12,
1190*badbb63cSNobuhiro Iwamatsu 		GP_4_17_FN, FN_IP10_11_9,
1191*badbb63cSNobuhiro Iwamatsu 		GP_4_16_FN, FN_IP10_8_6,
1192*badbb63cSNobuhiro Iwamatsu 		GP_4_15_FN, FN_IP10_5_3,
1193*badbb63cSNobuhiro Iwamatsu 		GP_4_14_FN, FN_IP10_2_0,
1194*badbb63cSNobuhiro Iwamatsu 		GP_4_13_FN, FN_IP9_31_29,
1195*badbb63cSNobuhiro Iwamatsu 		GP_4_12_FN, FN_VI0_DATA0_VI0_B7,
1196*badbb63cSNobuhiro Iwamatsu 		GP_4_11_FN, FN_VI0_DATA0_VI0_B6,
1197*badbb63cSNobuhiro Iwamatsu 		GP_4_10_FN, FN_VI0_DATA0_VI0_B5,
1198*badbb63cSNobuhiro Iwamatsu 		GP_4_9_FN, FN_VI0_DATA0_VI0_B4,
1199*badbb63cSNobuhiro Iwamatsu 		GP_4_8_FN, FN_IP9_28_27,
1200*badbb63cSNobuhiro Iwamatsu 		GP_4_7_FN, FN_VI0_DATA0_VI0_B2,
1201*badbb63cSNobuhiro Iwamatsu 		GP_4_6_FN, FN_VI0_DATA0_VI0_B1,
1202*badbb63cSNobuhiro Iwamatsu 		GP_4_5_FN, FN_VI0_DATA0_VI0_B0,
1203*badbb63cSNobuhiro Iwamatsu 		GP_4_4_FN, FN_IP9_26_25,
1204*badbb63cSNobuhiro Iwamatsu 		GP_4_3_FN, FN_IP9_24_23,
1205*badbb63cSNobuhiro Iwamatsu 		GP_4_2_FN, FN_IP9_22_21,
1206*badbb63cSNobuhiro Iwamatsu 		GP_4_1_FN, FN_IP9_20_19,
1207*badbb63cSNobuhiro Iwamatsu 		GP_4_0_FN, FN_VI0_CLK }
1208*badbb63cSNobuhiro Iwamatsu 	},
1209*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("GPSR5", 0xE6060018, 32, 1) {
1210*badbb63cSNobuhiro Iwamatsu 		GP_5_31_FN, FN_IP3_24_22,
1211*badbb63cSNobuhiro Iwamatsu 		GP_5_30_FN, FN_IP13_9_7,
1212*badbb63cSNobuhiro Iwamatsu 		GP_5_29_FN, FN_IP13_6_5,
1213*badbb63cSNobuhiro Iwamatsu 		GP_5_28_FN, FN_IP13_4_3,
1214*badbb63cSNobuhiro Iwamatsu 		GP_5_27_FN, FN_IP13_2_0,
1215*badbb63cSNobuhiro Iwamatsu 		GP_5_26_FN, FN_IP12_29_27,
1216*badbb63cSNobuhiro Iwamatsu 		GP_5_25_FN, FN_IP12_26_24,
1217*badbb63cSNobuhiro Iwamatsu 		GP_5_24_FN, FN_IP12_23_22,
1218*badbb63cSNobuhiro Iwamatsu 		GP_5_23_FN, FN_IP12_21_20,
1219*badbb63cSNobuhiro Iwamatsu 		GP_5_22_FN, FN_IP12_19_18,
1220*badbb63cSNobuhiro Iwamatsu 		GP_5_21_FN, FN_IP12_17_16,
1221*badbb63cSNobuhiro Iwamatsu 		GP_5_20_FN, FN_IP12_15_13,
1222*badbb63cSNobuhiro Iwamatsu 		GP_5_19_FN, FN_IP12_12_10,
1223*badbb63cSNobuhiro Iwamatsu 		GP_5_18_FN, FN_IP12_9_7,
1224*badbb63cSNobuhiro Iwamatsu 		GP_5_17_FN, FN_IP12_6_4,
1225*badbb63cSNobuhiro Iwamatsu 		GP_5_16_FN, FN_IP12_3_2,
1226*badbb63cSNobuhiro Iwamatsu 		GP_5_15_FN, FN_IP12_1_0,
1227*badbb63cSNobuhiro Iwamatsu 		GP_5_14_FN, FN_IP11_31_30,
1228*badbb63cSNobuhiro Iwamatsu 		GP_5_13_FN, FN_IP11_29_28,
1229*badbb63cSNobuhiro Iwamatsu 		GP_5_12_FN, FN_IP11_27,
1230*badbb63cSNobuhiro Iwamatsu 		GP_5_11_FN, FN_IP11_26,
1231*badbb63cSNobuhiro Iwamatsu 		GP_5_10_FN, FN_IP11_25,
1232*badbb63cSNobuhiro Iwamatsu 		GP_5_9_FN, FN_IP11_24,
1233*badbb63cSNobuhiro Iwamatsu 		GP_5_8_FN, FN_IP11_23,
1234*badbb63cSNobuhiro Iwamatsu 		GP_5_7_FN, FN_IP11_22,
1235*badbb63cSNobuhiro Iwamatsu 		GP_5_6_FN, FN_IP11_21,
1236*badbb63cSNobuhiro Iwamatsu 		GP_5_5_FN, FN_IP11_20,
1237*badbb63cSNobuhiro Iwamatsu 		GP_5_4_FN, FN_IP11_19,
1238*badbb63cSNobuhiro Iwamatsu 		GP_5_3_FN, FN_IP11_18_17,
1239*badbb63cSNobuhiro Iwamatsu 		GP_5_2_FN, FN_IP11_16_15,
1240*badbb63cSNobuhiro Iwamatsu 		GP_5_1_FN, FN_IP11_14_12,
1241*badbb63cSNobuhiro Iwamatsu 		GP_5_0_FN, FN_IP11_11_9 }
1242*badbb63cSNobuhiro Iwamatsu 	},
1243*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("GPSR6", 0xE606001C, 32, 1) {
1244*badbb63cSNobuhiro Iwamatsu 		0, 0,
1245*badbb63cSNobuhiro Iwamatsu 		0, 0,
1246*badbb63cSNobuhiro Iwamatsu 		GP_6_29_FN, FN_IP14_31_29,
1247*badbb63cSNobuhiro Iwamatsu 		GP_6_28_FN, FN_IP14_28_26,
1248*badbb63cSNobuhiro Iwamatsu 		GP_6_27_FN, FN_IP14_25_23,
1249*badbb63cSNobuhiro Iwamatsu 		GP_6_26_FN, FN_IP14_22_20,
1250*badbb63cSNobuhiro Iwamatsu 		GP_6_25_FN, FN_IP14_19_17,
1251*badbb63cSNobuhiro Iwamatsu 		GP_6_24_FN, FN_IP14_16_14,
1252*badbb63cSNobuhiro Iwamatsu 		GP_6_23_FN, FN_IP14_13_11,
1253*badbb63cSNobuhiro Iwamatsu 		GP_6_22_FN, FN_IP14_10_8,
1254*badbb63cSNobuhiro Iwamatsu 		GP_6_21_FN, FN_IP14_7,
1255*badbb63cSNobuhiro Iwamatsu 		GP_6_20_FN, FN_IP14_6,
1256*badbb63cSNobuhiro Iwamatsu 		GP_6_19_FN, FN_IP14_5,
1257*badbb63cSNobuhiro Iwamatsu 		GP_6_18_FN, FN_IP14_4,
1258*badbb63cSNobuhiro Iwamatsu 		GP_6_17_FN, FN_IP14_3,
1259*badbb63cSNobuhiro Iwamatsu 		GP_6_16_FN, FN_IP14_2,
1260*badbb63cSNobuhiro Iwamatsu 		GP_6_15_FN, FN_IP14_1_0,
1261*badbb63cSNobuhiro Iwamatsu 		GP_6_14_FN, FN_IP13_30_28,
1262*badbb63cSNobuhiro Iwamatsu 		GP_6_13_FN, FN_IP13_27,
1263*badbb63cSNobuhiro Iwamatsu 		GP_6_12_FN, FN_IP13_26,
1264*badbb63cSNobuhiro Iwamatsu 		GP_6_11_FN, FN_IP13_25,
1265*badbb63cSNobuhiro Iwamatsu 		GP_6_10_FN, FN_IP13_24_23,
1266*badbb63cSNobuhiro Iwamatsu 		GP_6_9_FN, FN_IP13_22,
1267*badbb63cSNobuhiro Iwamatsu 		0, 0,
1268*badbb63cSNobuhiro Iwamatsu 		GP_6_7_FN, FN_IP13_21_19,
1269*badbb63cSNobuhiro Iwamatsu 		GP_6_6_FN, FN_IP13_18_16,
1270*badbb63cSNobuhiro Iwamatsu 		GP_6_5_FN, FN_IP13_15,
1271*badbb63cSNobuhiro Iwamatsu 		GP_6_4_FN, FN_IP13_14,
1272*badbb63cSNobuhiro Iwamatsu 		GP_6_3_FN, FN_IP13_13,
1273*badbb63cSNobuhiro Iwamatsu 		GP_6_2_FN, FN_IP13_12,
1274*badbb63cSNobuhiro Iwamatsu 		GP_6_1_FN, FN_IP13_11,
1275*badbb63cSNobuhiro Iwamatsu 		GP_6_0_FN, FN_IP13_10 }
1276*badbb63cSNobuhiro Iwamatsu 	},
1277*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("GPSR7", 0xE6060074, 32, 1) {
1278*badbb63cSNobuhiro Iwamatsu 		0, 0,
1279*badbb63cSNobuhiro Iwamatsu 		0, 0,
1280*badbb63cSNobuhiro Iwamatsu 		0, 0,
1281*badbb63cSNobuhiro Iwamatsu 		0, 0,
1282*badbb63cSNobuhiro Iwamatsu 		0, 0,
1283*badbb63cSNobuhiro Iwamatsu 		0, 0,
1284*badbb63cSNobuhiro Iwamatsu 		GP_7_25_FN, FN_USB1_PWEN,
1285*badbb63cSNobuhiro Iwamatsu 		GP_7_24_FN, FN_USB0_OVC,
1286*badbb63cSNobuhiro Iwamatsu 		GP_7_23_FN, FN_USB0_PWEN,
1287*badbb63cSNobuhiro Iwamatsu 		GP_7_22_FN, FN_IP15_14_12,
1288*badbb63cSNobuhiro Iwamatsu 		GP_7_21_FN, FN_IP15_11_9,
1289*badbb63cSNobuhiro Iwamatsu 		GP_7_20_FN, FN_IP15_8_6,
1290*badbb63cSNobuhiro Iwamatsu 		GP_7_19_FN, FN_IP7_2_0,
1291*badbb63cSNobuhiro Iwamatsu 		GP_7_18_FN, FN_IP6_29_27,
1292*badbb63cSNobuhiro Iwamatsu 		GP_7_17_FN, FN_IP6_26_24,
1293*badbb63cSNobuhiro Iwamatsu 		GP_7_16_FN, FN_IP6_23_21,
1294*badbb63cSNobuhiro Iwamatsu 		GP_7_15_FN, FN_IP6_20_19,
1295*badbb63cSNobuhiro Iwamatsu 		GP_7_14_FN, FN_IP6_18_16,
1296*badbb63cSNobuhiro Iwamatsu 		GP_7_13_FN, FN_IP6_15_14,
1297*badbb63cSNobuhiro Iwamatsu 		GP_7_12_FN, FN_IP6_13_12,
1298*badbb63cSNobuhiro Iwamatsu 		GP_7_11_FN, FN_IP6_11_10,
1299*badbb63cSNobuhiro Iwamatsu 		GP_7_10_FN, FN_IP6_9_8,
1300*badbb63cSNobuhiro Iwamatsu 		GP_7_9_FN, FN_IP16_11_10,
1301*badbb63cSNobuhiro Iwamatsu 		GP_7_8_FN, FN_IP16_9_8,
1302*badbb63cSNobuhiro Iwamatsu 		GP_7_7_FN, FN_IP16_7_6,
1303*badbb63cSNobuhiro Iwamatsu 		GP_7_6_FN, FN_IP16_5_3,
1304*badbb63cSNobuhiro Iwamatsu 		GP_7_5_FN, FN_IP16_2_0,
1305*badbb63cSNobuhiro Iwamatsu 		GP_7_4_FN, FN_IP15_29_27,
1306*badbb63cSNobuhiro Iwamatsu 		GP_7_3_FN, FN_IP15_26_24,
1307*badbb63cSNobuhiro Iwamatsu 		GP_7_2_FN, FN_IP15_23_21,
1308*badbb63cSNobuhiro Iwamatsu 		GP_7_1_FN, FN_IP15_20_18,
1309*badbb63cSNobuhiro Iwamatsu 		GP_7_0_FN, FN_IP15_17_15 }
1310*badbb63cSNobuhiro Iwamatsu 	},
1311*badbb63cSNobuhiro Iwamatsu 
1312*badbb63cSNobuhiro Iwamatsu 	/* IPSR0 - 5 */
1313*badbb63cSNobuhiro Iwamatsu 
1314*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("IPSR6", 0xE6060038, 32,
1315*badbb63cSNobuhiro Iwamatsu 			     2, 3, 3, 3, 2, 3, 2, 2, 2, 2, 2, 3, 3) {
1316*badbb63cSNobuhiro Iwamatsu 		/* IP6_31_30 [2] */
1317*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1318*badbb63cSNobuhiro Iwamatsu 		/* IP6_29_27 [3] */
1319*badbb63cSNobuhiro Iwamatsu 		FN_IRQ8, FN_HRTS1_N_C, FN_MSIOF1_RXD_B,
1320*badbb63cSNobuhiro Iwamatsu 		FN_GPS_SIGN_C, FN_GPS_SIGN_D,
1321*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1322*badbb63cSNobuhiro Iwamatsu 		/* IP6_26_24 [3] */
1323*badbb63cSNobuhiro Iwamatsu 		FN_IRQ7, FN_HCTS1_N_C, FN_MSIOF1_TXD_B,
1324*badbb63cSNobuhiro Iwamatsu 		FN_GPS_CLK_C, FN_GPS_CLK_D,
1325*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1326*badbb63cSNobuhiro Iwamatsu 		/* IP6_23_21 [3] */
1327*badbb63cSNobuhiro Iwamatsu 		FN_IRQ6, FN_HSCK1_C, FN_MSIOF1_SS2_B,
1328*badbb63cSNobuhiro Iwamatsu 		FN_SDA1_E, FN_MSIOF2_SYNC_E,
1329*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1330*badbb63cSNobuhiro Iwamatsu 		/* IP6_20_19 [2] */
1331*badbb63cSNobuhiro Iwamatsu 		FN_IRQ5, FN_HTX1_C, FN_SCL1_E, FN_MSIOF2_SCK_E,
1332*badbb63cSNobuhiro Iwamatsu 		/* IP6_18_16 [3] */
1333*badbb63cSNobuhiro Iwamatsu 		FN_IRQ4, FN_HRX1_C, FN_SDA4_C, FN_MSIOF2_RXD_E, FN_INTC_IRQ4_N,
1334*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1335*badbb63cSNobuhiro Iwamatsu 		/* IP6_15_14 [2] */
1336*badbb63cSNobuhiro Iwamatsu 		FN_IRQ3, FN_SCL4_C, FN_MSIOF2_TXD_E, FN_INTC_IRQ3_N,
1337*badbb63cSNobuhiro Iwamatsu 		/* IP6_13_12 [2] */
1338*badbb63cSNobuhiro Iwamatsu 		FN_IRQ2, FN_SCIFB1_TXD_D, FN_INTC_IRQ2_N, 0,
1339*badbb63cSNobuhiro Iwamatsu 		/* IP6_11_10 [2] */
1340*badbb63cSNobuhiro Iwamatsu 		FN_IRQ1, FN_SCIFB1_SCK_C, FN_INTC_IRQ1_N, 0,
1341*badbb63cSNobuhiro Iwamatsu 		/* IP6_9_8 [2] */
1342*badbb63cSNobuhiro Iwamatsu 		FN_IRQ0, FN_SCIFB1_RXD_D, FN_INTC_IRQ0_N, 0,
1343*badbb63cSNobuhiro Iwamatsu 		/* IP6_7_6 [2] */
1344*badbb63cSNobuhiro Iwamatsu 		FN_AUDIO_CLKOUT, FN_MSIOF1_SS1_B, FN_TX2, FN_SCIFA2_TXD,
1345*badbb63cSNobuhiro Iwamatsu 		/* IP6_5_3 [3] */
1346*badbb63cSNobuhiro Iwamatsu 		FN_AUDIO_CLKC, FN_SCIFB0_SCK_C, FN_MSIOF1_SYNC_B, FN_RX2,
1347*badbb63cSNobuhiro Iwamatsu 		FN_SCIFA2_RXD, FN_FMIN_E,
1348*badbb63cSNobuhiro Iwamatsu 		0, 0,
1349*badbb63cSNobuhiro Iwamatsu 		/* IP6_2_0 [3] */
1350*badbb63cSNobuhiro Iwamatsu 		FN_AUDIO_CLKB, FN_STP_OPWM_0_B, FN_MSIOF1_SCK_B,
1351*badbb63cSNobuhiro Iwamatsu 		FN_SCIF_CLK, 0, FN_BPFCLK_E,
1352*badbb63cSNobuhiro Iwamatsu 		0, 0, }
1353*badbb63cSNobuhiro Iwamatsu 	},
1354*badbb63cSNobuhiro Iwamatsu 
1355*badbb63cSNobuhiro Iwamatsu 	/* IPSR7 - 10 */
1356*badbb63cSNobuhiro Iwamatsu 
1357*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("IPSR11", 0xE606004C, 32,
1358*badbb63cSNobuhiro Iwamatsu 			     2, 2, 1, 1, 1, 1, 1, 1, 1, 1, 1, 2, 2,
1359*badbb63cSNobuhiro Iwamatsu 			     3, 3, 3, 3, 3) {
1360*badbb63cSNobuhiro Iwamatsu 		/* IP11_31_30 [2] */
1361*badbb63cSNobuhiro Iwamatsu 		FN_ETH_CRS_DV, FN_AVB_LINK, FN_SDA2_C, 0,
1362*badbb63cSNobuhiro Iwamatsu 		/* IP11_29_28 [2] */
1363*badbb63cSNobuhiro Iwamatsu 		FN_ETH_MDIO, FN_AVB_RX_CLK, FN_SCL2_C, 0,
1364*badbb63cSNobuhiro Iwamatsu 		/* IP11_27 [1] */
1365*badbb63cSNobuhiro Iwamatsu 		FN_VI1_DATA7, FN_AVB_MDC,
1366*badbb63cSNobuhiro Iwamatsu 		/* IP11_26 [1] */
1367*badbb63cSNobuhiro Iwamatsu 		FN_VI1_DATA6, FN_AVB_MAGIC,
1368*badbb63cSNobuhiro Iwamatsu 		/* IP11_25 [1] */
1369*badbb63cSNobuhiro Iwamatsu 		FN_VI1_DATA5, FN_AVB_RX_DV,
1370*badbb63cSNobuhiro Iwamatsu 		/* IP11_24 [1] */
1371*badbb63cSNobuhiro Iwamatsu 		FN_VI1_DATA4, FN_AVB_MDIO,
1372*badbb63cSNobuhiro Iwamatsu 		/* IP11_23 [1] */
1373*badbb63cSNobuhiro Iwamatsu 		FN_VI1_DATA3, FN_AVB_RX_ER,
1374*badbb63cSNobuhiro Iwamatsu 		/* IP11_22 [1] */
1375*badbb63cSNobuhiro Iwamatsu 		FN_VI1_DATA2, FN_AVB_RXD7,
1376*badbb63cSNobuhiro Iwamatsu 		/* IP11_21 [1] */
1377*badbb63cSNobuhiro Iwamatsu 		FN_VI1_DATA1, FN_AVB_RXD6,
1378*badbb63cSNobuhiro Iwamatsu 		/* IP11_20 [1] */
1379*badbb63cSNobuhiro Iwamatsu 		FN_VI1_DATA0, FN_AVB_RXD5,
1380*badbb63cSNobuhiro Iwamatsu 		/* IP11_19 [1] */
1381*badbb63cSNobuhiro Iwamatsu 		FN_VI1_CLK, FN_AVB_RXD4,
1382*badbb63cSNobuhiro Iwamatsu 		/* IP11_18_17 [2] */
1383*badbb63cSNobuhiro Iwamatsu 		FN_VI1_FIELD, FN_AVB_RXD3, FN_TS_SPSYNC0_B, 0,
1384*badbb63cSNobuhiro Iwamatsu 		/* IP11_16_15 [2] */
1385*badbb63cSNobuhiro Iwamatsu 		FN_VI1_CLKENB, FN_AVB_RXD2, FN_TS_SDEN0_B, 0,
1386*badbb63cSNobuhiro Iwamatsu 		/* IP11_14_12 [3] */
1387*badbb63cSNobuhiro Iwamatsu 		FN_VI1_VSYNC_N, FN_AVB_RXD1, FN_TS_SCK0_B,
1388*badbb63cSNobuhiro Iwamatsu 		FN_RX4_B, FN_SCIFA4_RXD_B,
1389*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1390*badbb63cSNobuhiro Iwamatsu 		/* IP11_11_9 [3] */
1391*badbb63cSNobuhiro Iwamatsu 		FN_VI1_HSYNC_N, FN_AVB_RXD0, FN_TS_SDATA0_B,
1392*badbb63cSNobuhiro Iwamatsu 		FN_TX4_B, FN_SCIFA4_TXD_B,
1393*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1394*badbb63cSNobuhiro Iwamatsu 		/* IP11_8_6 [3] */
1395*badbb63cSNobuhiro Iwamatsu 		FN_VI0_R7, FN_GLO_RFON_B, FN_RX1_C, FN_CAN0_RX_E,
1396*badbb63cSNobuhiro Iwamatsu 		FN_SDA4_B, FN_HRX1_D, FN_SCIFB0_RXD_D, 0,
1397*badbb63cSNobuhiro Iwamatsu 		/* IP11_5_3 [3] */
1398*badbb63cSNobuhiro Iwamatsu 		FN_VI0_R6, FN_VI2_DATA7, FN_GLO_SS_B, FN_TX1_C, FN_SCL4_B,
1399*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1400*badbb63cSNobuhiro Iwamatsu 		/* IP11_2_0 [3] */
1401*badbb63cSNobuhiro Iwamatsu 		FN_VI0_R5, FN_VI2_DATA6, FN_GLO_SDATA_B, FN_RX0_C, FN_SDA1_D,
1402*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, }
1403*badbb63cSNobuhiro Iwamatsu 	},
1404*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("IPSR12", 0xE6060050, 32,
1405*badbb63cSNobuhiro Iwamatsu 			     2, 3, 3, 2, 2, 2, 2, 3, 3, 3, 3, 2, 2) {
1406*badbb63cSNobuhiro Iwamatsu 		/* IP12_31_30 [2] */
1407*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1408*badbb63cSNobuhiro Iwamatsu 		/* IP12_29_27 [3] */
1409*badbb63cSNobuhiro Iwamatsu 		FN_STP_ISCLK_0, FN_AVB_TX_EN, FN_SCIFB2_RXD_D,
1410*badbb63cSNobuhiro Iwamatsu 		FN_ADICS_SAMP_B, FN_MSIOF0_SCK_C,
1411*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1412*badbb63cSNobuhiro Iwamatsu 		/* IP12_26_24 [3] */
1413*badbb63cSNobuhiro Iwamatsu 		FN_STP_IVCXO27_0, FN_AVB_TXD7, FN_SCIFB2_TXD_D,
1414*badbb63cSNobuhiro Iwamatsu 		FN_ADIDATA_B, FN_MSIOF0_SYNC_C,
1415*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1416*badbb63cSNobuhiro Iwamatsu 		/* IP12_23_22 [2] */
1417*badbb63cSNobuhiro Iwamatsu 		FN_ETH_MDC, FN_AVB_TXD6, FN_IERX_C, 0,
1418*badbb63cSNobuhiro Iwamatsu 		/* IP12_21_20 [2] */
1419*badbb63cSNobuhiro Iwamatsu 		FN_ETH_TXD0, FN_AVB_TXD5, FN_IECLK_C, 0,
1420*badbb63cSNobuhiro Iwamatsu 		/* IP12_19_18 [2] */
1421*badbb63cSNobuhiro Iwamatsu 		FN_ETH_MAGIC, FN_AVB_TXD4, FN_IETX_C, 0,
1422*badbb63cSNobuhiro Iwamatsu 		/* IP12_17_16 [2] */
1423*badbb63cSNobuhiro Iwamatsu 		FN_ETH_TX_EN, FN_AVB_TXD3, FN_TCLK1_B, FN_CAN_CLK_B,
1424*badbb63cSNobuhiro Iwamatsu 		/* IP12_15_13 [3] */
1425*badbb63cSNobuhiro Iwamatsu 		FN_ETH_TXD1, FN_AVB_TXD2, FN_SCIFA3_TXD_B,
1426*badbb63cSNobuhiro Iwamatsu 		FN_CAN1_TX_C, FN_MSIOF1_TXD_E,
1427*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1428*badbb63cSNobuhiro Iwamatsu 		/* IP12_12_10 [3] */
1429*badbb63cSNobuhiro Iwamatsu 		FN_ETH_REFCLK, FN_AVB_TXD1, FN_SCIFA3_RXD_B,
1430*badbb63cSNobuhiro Iwamatsu 		FN_CAN1_RX_C, FN_MSIOF1_SYNC_E,
1431*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1432*badbb63cSNobuhiro Iwamatsu 		/* IP12_9_7 [3] */
1433*badbb63cSNobuhiro Iwamatsu 		FN_ETH_LINK, FN_AVB_TXD0, FN_CAN0_RX_C,
1434*badbb63cSNobuhiro Iwamatsu 		FN_SDA2_D, FN_MSIOF1_SCK_E,
1435*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1436*badbb63cSNobuhiro Iwamatsu 		/* IP12_6_4 [3] */
1437*badbb63cSNobuhiro Iwamatsu 		FN_ETH_RXD1, FN_AVB_GTXREFCLK, FN_CAN0_TX_C,
1438*badbb63cSNobuhiro Iwamatsu 		FN_SCL2_D, FN_MSIOF1_RXD_E,
1439*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1440*badbb63cSNobuhiro Iwamatsu 		/* IP12_3_2 [2] */
1441*badbb63cSNobuhiro Iwamatsu 		FN_ETH_RXD0, FN_AVB_PHY_INT, FN_SDA3, FN_SDA7,
1442*badbb63cSNobuhiro Iwamatsu 		/* IP12_1_0 [2] */
1443*badbb63cSNobuhiro Iwamatsu 		FN_ETH_RX_ER, FN_AVB_CRS, FN_SCL3, FN_SCL7, }
1444*badbb63cSNobuhiro Iwamatsu 	},
1445*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("IPSR13", 0xE6060054, 32,
1446*badbb63cSNobuhiro Iwamatsu 			     1, 3, 1, 1, 1, 2, 1, 3, 3, 1, 1, 1, 1, 1, 1,
1447*badbb63cSNobuhiro Iwamatsu 			     3, 2, 2, 3) {
1448*badbb63cSNobuhiro Iwamatsu 		/* IP13_31 [1] */
1449*badbb63cSNobuhiro Iwamatsu 		0, 0,
1450*badbb63cSNobuhiro Iwamatsu 		/* IP13_30_28 [3] */
1451*badbb63cSNobuhiro Iwamatsu 		FN_SD1_CD, FN_PWM0, FN_TPU_TO0, FN_SCL1_C,
1452*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1453*badbb63cSNobuhiro Iwamatsu 		/* IP13_27 [1] */
1454*badbb63cSNobuhiro Iwamatsu 		FN_SD1_DATA3, FN_IERX_B,
1455*badbb63cSNobuhiro Iwamatsu 		/* IP13_26 [1] */
1456*badbb63cSNobuhiro Iwamatsu 		FN_SD1_DATA2, FN_IECLK_B,
1457*badbb63cSNobuhiro Iwamatsu 		/* IP13_25 [1] */
1458*badbb63cSNobuhiro Iwamatsu 		FN_SD1_DATA1, FN_IETX_B,
1459*badbb63cSNobuhiro Iwamatsu 		/* IP13_24_23 [2] */
1460*badbb63cSNobuhiro Iwamatsu 		FN_SD1_DATA0, FN_SPEEDIN_B, 0, 0,
1461*badbb63cSNobuhiro Iwamatsu 		/* IP13_22 [1] */
1462*badbb63cSNobuhiro Iwamatsu 		FN_SD1_CMD, FN_REMOCON_B,
1463*badbb63cSNobuhiro Iwamatsu 		/* IP13_21_19 [3] */
1464*badbb63cSNobuhiro Iwamatsu 		FN_SD0_WP, FN_MMC_D7_B, FN_SIM0_D_B, FN_CAN0_TX_F,
1465*badbb63cSNobuhiro Iwamatsu 		FN_SCIFA5_RXD_B, FN_RX3_C,
1466*badbb63cSNobuhiro Iwamatsu 		0, 0,
1467*badbb63cSNobuhiro Iwamatsu 		/* IP13_18_16 [3] */
1468*badbb63cSNobuhiro Iwamatsu 		FN_SD0_CD, FN_MMC_D6_B, FN_SIM0_RST_B, FN_CAN0_RX_F,
1469*badbb63cSNobuhiro Iwamatsu 		FN_SCIFA5_TXD_B, FN_TX3_C,
1470*badbb63cSNobuhiro Iwamatsu 		0, 0,
1471*badbb63cSNobuhiro Iwamatsu 		/* IP13_15 [1] */
1472*badbb63cSNobuhiro Iwamatsu 		FN_SD0_DATA3, FN_SSL_B,
1473*badbb63cSNobuhiro Iwamatsu 		/* IP13_14 [1] */
1474*badbb63cSNobuhiro Iwamatsu 		FN_SD0_DATA2, FN_IO3_B,
1475*badbb63cSNobuhiro Iwamatsu 		/* IP13_13 [1] */
1476*badbb63cSNobuhiro Iwamatsu 		FN_SD0_DATA1, FN_IO2_B,
1477*badbb63cSNobuhiro Iwamatsu 		/* IP13_12 [1] */
1478*badbb63cSNobuhiro Iwamatsu 		FN_SD0_DATA0, FN_MISO_IO1_B,
1479*badbb63cSNobuhiro Iwamatsu 		/* IP13_11 [1] */
1480*badbb63cSNobuhiro Iwamatsu 		FN_SD0_CMD, FN_MOSI_IO0_B,
1481*badbb63cSNobuhiro Iwamatsu 		/* IP13_10 [1] */
1482*badbb63cSNobuhiro Iwamatsu 		FN_SD0_CLK, FN_SPCLK_B,
1483*badbb63cSNobuhiro Iwamatsu 		/* IP13_9_7 [3] */
1484*badbb63cSNobuhiro Iwamatsu 		FN_STP_OPWM_0, FN_AVB_GTX_CLK, FN_PWM0_B,
1485*badbb63cSNobuhiro Iwamatsu 		FN_ADICHS2_B, FN_MSIOF0_TXD_C,
1486*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1487*badbb63cSNobuhiro Iwamatsu 		/* IP13_6_5 [2] */
1488*badbb63cSNobuhiro Iwamatsu 		FN_STP_ISSYNC_0, FN_AVB_COL, FN_ADICHS1_B, FN_MSIOF0_RXD_C,
1489*badbb63cSNobuhiro Iwamatsu 		/* IP13_4_3 [2] */
1490*badbb63cSNobuhiro Iwamatsu 		FN_STP_ISEN_0, FN_AVB_TX_CLK, FN_ADICHS0_B, FN_MSIOF0_SS2_C,
1491*badbb63cSNobuhiro Iwamatsu 		/* IP13_2_0 [3] */
1492*badbb63cSNobuhiro Iwamatsu 		FN_STP_ISD_0, FN_AVB_TX_ER, FN_SCIFB2_SCK_C,
1493*badbb63cSNobuhiro Iwamatsu 		FN_ADICLK_B, FN_MSIOF0_SS1_C,
1494*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, }
1495*badbb63cSNobuhiro Iwamatsu 	},
1496*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("IPSR14", 0xE6060058, 32,
1497*badbb63cSNobuhiro Iwamatsu 			     3, 3, 3, 3, 3, 3, 3, 3, 1, 1, 1, 1, 1, 1, 2) {
1498*badbb63cSNobuhiro Iwamatsu 		/* IP14_31_29 [3] */
1499*badbb63cSNobuhiro Iwamatsu 		FN_MSIOF0_SS2, FN_MMC_D7, FN_ADICHS2, FN_RX0_E,
1500*badbb63cSNobuhiro Iwamatsu 		FN_VI1_VSYNC_N_C, FN_SDA7_C, FN_VI1_G5_B, 0,
1501*badbb63cSNobuhiro Iwamatsu 		/* IP14_28_26 [3] */
1502*badbb63cSNobuhiro Iwamatsu 		FN_MSIOF0_SS1, FN_MMC_D6, FN_ADICHS1, FN_TX0_E,
1503*badbb63cSNobuhiro Iwamatsu 		FN_VI1_HSYNC_N_C, FN_SCL7_C, FN_VI1_G4_B, 0,
1504*badbb63cSNobuhiro Iwamatsu 		/* IP14_25_23 [3] */
1505*badbb63cSNobuhiro Iwamatsu 		FN_MSIOF0_RXD, FN_ADICHS0, 0, FN_VI1_DATA0_C, FN_VI1_G3_B,
1506*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1507*badbb63cSNobuhiro Iwamatsu 		/* IP14_22_20 [3] */
1508*badbb63cSNobuhiro Iwamatsu 		FN_MSIOF0_TXD, FN_ADICLK, 0, FN_VI1_FIELD_C, FN_VI1_G2_B,
1509*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1510*badbb63cSNobuhiro Iwamatsu 		/* IP14_19_17 [3] */
1511*badbb63cSNobuhiro Iwamatsu 		FN_MSIOF0_SYNC, FN_TX2_C, FN_ADICS_SAMP, 0,
1512*badbb63cSNobuhiro Iwamatsu 		FN_VI1_CLKENB_C, FN_VI1_G1_B,
1513*badbb63cSNobuhiro Iwamatsu 		0, 0,
1514*badbb63cSNobuhiro Iwamatsu 		/* IP14_16_14 [3] */
1515*badbb63cSNobuhiro Iwamatsu 		FN_MSIOF0_SCK, FN_RX2_C, FN_ADIDATA, 0,
1516*badbb63cSNobuhiro Iwamatsu 		FN_VI1_CLK_C, FN_VI1_G0_B,
1517*badbb63cSNobuhiro Iwamatsu 		0, 0,
1518*badbb63cSNobuhiro Iwamatsu 		/* IP14_13_11 [3] */
1519*badbb63cSNobuhiro Iwamatsu 		FN_SD2_WP, FN_MMC_D5, FN_SDA8_C, FN_RX5_B, FN_SCIFA5_RXD_C,
1520*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1521*badbb63cSNobuhiro Iwamatsu 		/* IP14_10_8 [3] */
1522*badbb63cSNobuhiro Iwamatsu 		FN_SD2_CD, FN_MMC_D4, FN_SCL8_C, FN_TX5_B, FN_SCIFA5_TXD_C,
1523*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1524*badbb63cSNobuhiro Iwamatsu 		/* IP14_7 [1] */
1525*badbb63cSNobuhiro Iwamatsu 		FN_SD2_DATA3, FN_MMC_D3,
1526*badbb63cSNobuhiro Iwamatsu 		/* IP14_6 [1] */
1527*badbb63cSNobuhiro Iwamatsu 		FN_SD2_DATA2, FN_MMC_D2,
1528*badbb63cSNobuhiro Iwamatsu 		/* IP14_5 [1] */
1529*badbb63cSNobuhiro Iwamatsu 		FN_SD2_DATA1, FN_MMC_D1,
1530*badbb63cSNobuhiro Iwamatsu 		/* IP14_4 [1] */
1531*badbb63cSNobuhiro Iwamatsu 		FN_SD2_DATA0, FN_MMC_D0,
1532*badbb63cSNobuhiro Iwamatsu 		/* IP14_3 [1] */
1533*badbb63cSNobuhiro Iwamatsu 		FN_SD2_CMD, FN_MMC_CMD,
1534*badbb63cSNobuhiro Iwamatsu 		/* IP14_2 [1] */
1535*badbb63cSNobuhiro Iwamatsu 		FN_SD2_CLK, FN_MMC_CLK,
1536*badbb63cSNobuhiro Iwamatsu 		/* IP14_1_0 [2] */
1537*badbb63cSNobuhiro Iwamatsu 		FN_SD1_WP, FN_PWM1_B, FN_SDA1_C, 0, }
1538*badbb63cSNobuhiro Iwamatsu 	},
1539*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("IPSR15", 0xE606005C, 32,
1540*badbb63cSNobuhiro Iwamatsu 			     2, 3, 3, 3, 3, 3, 3, 3, 3, 2, 2, 2) {
1541*badbb63cSNobuhiro Iwamatsu 		/* IP15_31_30 [2] */
1542*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1543*badbb63cSNobuhiro Iwamatsu 		/* IP15_29_27 [3] */
1544*badbb63cSNobuhiro Iwamatsu 		FN_HTX0, FN_SCIFB0_TXD, 0, FN_GLO_SCLK_C,
1545*badbb63cSNobuhiro Iwamatsu 		FN_CAN0_TX_B, FN_VI1_DATA5_C,
1546*badbb63cSNobuhiro Iwamatsu 		0, 0,
1547*badbb63cSNobuhiro Iwamatsu 		/* IP15_26_24 [3] */
1548*badbb63cSNobuhiro Iwamatsu 		FN_HRX0, FN_SCIFB0_RXD, 0, FN_GLO_Q1_C,
1549*badbb63cSNobuhiro Iwamatsu 		FN_CAN0_RX_B, FN_VI1_DATA4_C,
1550*badbb63cSNobuhiro Iwamatsu 		0, 0,
1551*badbb63cSNobuhiro Iwamatsu 		/* IP15_23_21 [3] */
1552*badbb63cSNobuhiro Iwamatsu 		FN_HSCK0, FN_SCIFB0_SCK, 0, FN_GLO_Q0_C, FN_CAN_CLK,
1553*badbb63cSNobuhiro Iwamatsu 		FN_TCLK2, FN_VI1_DATA3_C, 0,
1554*badbb63cSNobuhiro Iwamatsu 		/* IP15_20_18 [3] */
1555*badbb63cSNobuhiro Iwamatsu 		FN_HRTS0_N, FN_SCIFB0_RTS_N, 0, FN_GLO_I1_C, FN_VI1_DATA2_C,
1556*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1557*badbb63cSNobuhiro Iwamatsu 		/* IP15_17_15 [3] */
1558*badbb63cSNobuhiro Iwamatsu 		FN_HCTS0_N, FN_SCIFB0_CTS_N, 0, FN_GLO_I0_C,
1559*badbb63cSNobuhiro Iwamatsu 		FN_TCLK1, FN_VI1_DATA1_C,
1560*badbb63cSNobuhiro Iwamatsu 		0, 0,
1561*badbb63cSNobuhiro Iwamatsu 		/* IP15_14_12 [3] */
1562*badbb63cSNobuhiro Iwamatsu 		FN_GPS_MAG, FN_RX4_C, FN_SCIFA4_RXD_C, FN_PWM6,
1563*badbb63cSNobuhiro Iwamatsu 		FN_VI1_G7_B, FN_SCIFA3_SCK_C,
1564*badbb63cSNobuhiro Iwamatsu 		0, 0,
1565*badbb63cSNobuhiro Iwamatsu 		/* IP15_11_9 [3] */
1566*badbb63cSNobuhiro Iwamatsu 		FN_GPS_SIGN, FN_TX4_C, FN_SCIFA4_TXD_C, FN_PWM5,
1567*badbb63cSNobuhiro Iwamatsu 		FN_VI1_G6_B, FN_SCIFA3_RXD_C,
1568*badbb63cSNobuhiro Iwamatsu 		0, 0,
1569*badbb63cSNobuhiro Iwamatsu 		/* IP15_8_6 [3] */
1570*badbb63cSNobuhiro Iwamatsu 		FN_GPS_CLK, FN_DU1_DOTCLKIN_C, FN_AUDIO_CLKB_B,
1571*badbb63cSNobuhiro Iwamatsu 		FN_PWM5_B, FN_SCIFA3_TXD_C,
1572*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1573*badbb63cSNobuhiro Iwamatsu 		/* IP15_5_4 [2] */
1574*badbb63cSNobuhiro Iwamatsu 		FN_SIM0_D, FN_IERX, FN_CAN1_RX_D, 0,
1575*badbb63cSNobuhiro Iwamatsu 		/* IP15_3_2 [2] */
1576*badbb63cSNobuhiro Iwamatsu 		FN_SIM0_CLK, FN_IECLK, FN_CAN_CLK_C, 0,
1577*badbb63cSNobuhiro Iwamatsu 		/* IP15_1_0 [2] */
1578*badbb63cSNobuhiro Iwamatsu 		FN_SIM0_RST, FN_IETX, FN_CAN1_TX_D, 0, }
1579*badbb63cSNobuhiro Iwamatsu 	},
1580*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("IPSR16", 0xE6060160, 32,
1581*badbb63cSNobuhiro Iwamatsu 			     4, 4, 4, 4, 4, 2, 2, 2, 3, 3) {
1582*badbb63cSNobuhiro Iwamatsu 		/* IP16_31_28 [4] */
1583*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0, 0, 0, 0, 0,
1584*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0, 0, 0, 0, 0,
1585*badbb63cSNobuhiro Iwamatsu 		/* IP16_27_24 [4] */
1586*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0, 0, 0, 0, 0,
1587*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0, 0, 0, 0, 0,
1588*badbb63cSNobuhiro Iwamatsu 		/* IP16_23_20 [4] */
1589*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0, 0, 0, 0, 0,
1590*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0, 0, 0, 0, 0,
1591*badbb63cSNobuhiro Iwamatsu 		/* IP16_19_16 [4] */
1592*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0, 0, 0, 0, 0,
1593*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0, 0, 0, 0, 0,
1594*badbb63cSNobuhiro Iwamatsu 		/* IP16_15_12 [4] */
1595*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0, 0, 0, 0, 0,
1596*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0, 0, 0, 0, 0,
1597*badbb63cSNobuhiro Iwamatsu 		/* IP16_11_10 [2] */
1598*badbb63cSNobuhiro Iwamatsu 		FN_HRTS1_N, FN_SCIFB1_RTS_N, FN_MLB_DAT, FN_CAN1_RX_B,
1599*badbb63cSNobuhiro Iwamatsu 		/* IP16_9_8 [2] */
1600*badbb63cSNobuhiro Iwamatsu 		FN_HCTS1_N, FN_SCIFB1_CTS_N, FN_MLB_SIG, FN_CAN1_TX_B,
1601*badbb63cSNobuhiro Iwamatsu 		/* IP16_7_6 [2] */
1602*badbb63cSNobuhiro Iwamatsu 		FN_HSCK1, FN_SCIFB1_SCK, FN_MLB_CK, FN_GLO_RFON_C,
1603*badbb63cSNobuhiro Iwamatsu 		/* IP16_5_3 [3] */
1604*badbb63cSNobuhiro Iwamatsu 		FN_HTX1, FN_SCIFB1_TXD, FN_VI1_R1_B,
1605*badbb63cSNobuhiro Iwamatsu 		FN_GLO_SS_C, FN_VI1_DATA7_C,
1606*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1607*badbb63cSNobuhiro Iwamatsu 		/* IP16_2_0 [3] */
1608*badbb63cSNobuhiro Iwamatsu 		FN_HRX1, FN_SCIFB1_RXD, FN_VI1_R0_B,
1609*badbb63cSNobuhiro Iwamatsu 		FN_GLO_SDATA_C, FN_VI1_DATA6_C,
1610*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, }
1611*badbb63cSNobuhiro Iwamatsu 	},
1612*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("MOD_SEL", 0xE6060090, 32,
1613*badbb63cSNobuhiro Iwamatsu 			     1, 2, 2, 2, 3, 2, 1, 1, 1, 1,
1614*badbb63cSNobuhiro Iwamatsu 			     3, 2, 2, 2, 1, 2, 2, 2) {
1615*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1616*badbb63cSNobuhiro Iwamatsu 		0, 0,
1617*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIF1 [2] */
1618*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF1_0, FN_SEL_SCIF1_1, FN_SEL_SCIF1_2, FN_SEL_SCIF1_3,
1619*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIFB [2] */
1620*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFB_0, FN_SEL_SCIFB_1, FN_SEL_SCIFB_2, FN_SEL_SCIFB_3,
1621*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIFB2 [2] */
1622*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFB2_0, FN_SEL_SCIFB2_1,
1623*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFB2_2, FN_SEL_SCIFB2_3,
1624*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIFB1 [3] */
1625*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFB1_0, FN_SEL_SCIFB1_1,
1626*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFB1_2, FN_SEL_SCIFB1_3,
1627*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1628*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIFA1 [2] */
1629*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFA1_0, FN_SEL_SCIFA1_1, FN_SEL_SCIFA1_2, 0,
1630*badbb63cSNobuhiro Iwamatsu 		/* SEL_SSI9 [1] */
1631*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SSI9_0, FN_SEL_SSI9_1,
1632*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCFA [1] */
1633*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCFA_0, FN_SEL_SCFA_1,
1634*badbb63cSNobuhiro Iwamatsu 		/* SEL_QSP [1] */
1635*badbb63cSNobuhiro Iwamatsu 		FN_SEL_QSP_0, FN_SEL_QSP_1,
1636*badbb63cSNobuhiro Iwamatsu 		/* SEL_SSI7 [1] */
1637*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SSI7_0, FN_SEL_SSI7_1,
1638*badbb63cSNobuhiro Iwamatsu 		/* SEL_HSCIF1 [3] */
1639*badbb63cSNobuhiro Iwamatsu 		FN_SEL_HSCIF1_0, FN_SEL_HSCIF1_1, FN_SEL_HSCIF1_2,
1640*badbb63cSNobuhiro Iwamatsu 		FN_SEL_HSCIF1_3, FN_SEL_HSCIF1_4,
1641*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1642*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [2] */
1643*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1644*badbb63cSNobuhiro Iwamatsu 		/* SEL_VI1 [2] */
1645*badbb63cSNobuhiro Iwamatsu 		FN_SEL_VI1_0, FN_SEL_VI1_1, FN_SEL_VI1_2, 0,
1646*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [2] */
1647*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1648*badbb63cSNobuhiro Iwamatsu 		/* SEL_TMU [1] */
1649*badbb63cSNobuhiro Iwamatsu 		FN_SEL_TMU1_0, FN_SEL_TMU1_1,
1650*badbb63cSNobuhiro Iwamatsu 		/* SEL_LBS [2] */
1651*badbb63cSNobuhiro Iwamatsu 		FN_SEL_LBS_0, FN_SEL_LBS_1, FN_SEL_LBS_2, FN_SEL_LBS_3,
1652*badbb63cSNobuhiro Iwamatsu 		/* SEL_TSIF0 [2] */
1653*badbb63cSNobuhiro Iwamatsu 		FN_SEL_TSIF0_0, FN_SEL_TSIF0_1, FN_SEL_TSIF0_2, FN_SEL_TSIF0_3,
1654*badbb63cSNobuhiro Iwamatsu 		/* SEL_SOF0 [2] */
1655*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SOF0_0, FN_SEL_SOF0_1, FN_SEL_SOF0_2, 0, }
1656*badbb63cSNobuhiro Iwamatsu 	},
1657*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("MOD_SEL2", 0xE6060094, 32,
1658*badbb63cSNobuhiro Iwamatsu 			     3, 1, 1, 3, 2, 1, 1, 2, 2,
1659*badbb63cSNobuhiro Iwamatsu 			     1, 3, 2, 1, 2, 2, 2, 1, 1, 1) {
1660*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIF0 [3] */
1661*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF0_0, FN_SEL_SCIF0_1, FN_SEL_SCIF0_2,
1662*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF0_3, FN_SEL_SCIF0_4,
1663*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1664*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1665*badbb63cSNobuhiro Iwamatsu 		0, 0,
1666*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIF [1] */
1667*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF_0, FN_SEL_SCIF_1,
1668*badbb63cSNobuhiro Iwamatsu 		/* SEL_CAN0 [3] */
1669*badbb63cSNobuhiro Iwamatsu 		FN_SEL_CAN0_0, FN_SEL_CAN0_1, FN_SEL_CAN0_2, FN_SEL_CAN0_3,
1670*badbb63cSNobuhiro Iwamatsu 		FN_SEL_CAN0_4, FN_SEL_CAN0_5,
1671*badbb63cSNobuhiro Iwamatsu 		0, 0,
1672*badbb63cSNobuhiro Iwamatsu 		/* SEL_CAN1 [2] */
1673*badbb63cSNobuhiro Iwamatsu 		FN_SEL_CAN1_0, FN_SEL_CAN1_1, FN_SEL_CAN1_2, FN_SEL_CAN1_3,
1674*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1675*badbb63cSNobuhiro Iwamatsu 		0, 0,
1676*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIFA2 [1] */
1677*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFA2_0, FN_SEL_SCIFA2_1,
1678*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIF4 [2] */
1679*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF4_0, FN_SEL_SCIF4_1, FN_SEL_SCIF4_2, 0,
1680*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [2] */
1681*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1682*badbb63cSNobuhiro Iwamatsu 		/* SEL_ADG [1] */
1683*badbb63cSNobuhiro Iwamatsu 		FN_SEL_ADG_0, FN_SEL_ADG_1,
1684*badbb63cSNobuhiro Iwamatsu 		/* SEL_FM [3] */
1685*badbb63cSNobuhiro Iwamatsu 		FN_SEL_FM_0, FN_SEL_FM_1, FN_SEL_FM_2,
1686*badbb63cSNobuhiro Iwamatsu 		FN_SEL_FM_3, FN_SEL_FM_4,
1687*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1688*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIFA5 [2] */
1689*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFA5_0, FN_SEL_SCIFA5_1, FN_SEL_SCIFA5_2, 0,
1690*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1691*badbb63cSNobuhiro Iwamatsu 		0, 0,
1692*badbb63cSNobuhiro Iwamatsu 		/* SEL_GPS [2] */
1693*badbb63cSNobuhiro Iwamatsu 		FN_SEL_GPS_0, FN_SEL_GPS_1, FN_SEL_GPS_2, FN_SEL_GPS_3,
1694*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIFA4 [2] */
1695*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFA4_0, FN_SEL_SCIFA4_1, FN_SEL_SCIFA4_2, 0,
1696*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIFA3 [2] */
1697*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIFA3_0, FN_SEL_SCIFA3_1, FN_SEL_SCIFA3_2, 0,
1698*badbb63cSNobuhiro Iwamatsu 		/* SEL_SIM [1] */
1699*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SIM_0, FN_SEL_SIM_1,
1700*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1701*badbb63cSNobuhiro Iwamatsu 		0, 0,
1702*badbb63cSNobuhiro Iwamatsu 		/* SEL_SSI8 [1] */
1703*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SSI8_0, FN_SEL_SSI8_1, }
1704*badbb63cSNobuhiro Iwamatsu 	},
1705*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("MOD_SEL3", 0xE6060098, 32,
1706*badbb63cSNobuhiro Iwamatsu 			     2, 2, 2, 2, 2, 2, 2, 2,
1707*badbb63cSNobuhiro Iwamatsu 			     1, 1, 2, 2, 3, 2, 2, 2, 1) {
1708*badbb63cSNobuhiro Iwamatsu 		/* SEL_HSCIF2 [2] */
1709*badbb63cSNobuhiro Iwamatsu 		FN_SEL_HSCIF2_0, FN_SEL_HSCIF2_1,
1710*badbb63cSNobuhiro Iwamatsu 		FN_SEL_HSCIF2_2, FN_SEL_HSCIF2_3,
1711*badbb63cSNobuhiro Iwamatsu 		/* SEL_CANCLK [2] */
1712*badbb63cSNobuhiro Iwamatsu 		FN_SEL_CANCLK_0, FN_SEL_CANCLK_1,
1713*badbb63cSNobuhiro Iwamatsu 		FN_SEL_CANCLK_2, FN_SEL_CANCLK_3,
1714*badbb63cSNobuhiro Iwamatsu 		/* SEL_IIC8 [2] */
1715*badbb63cSNobuhiro Iwamatsu 		FN_SEL_IIC8_0, FN_SEL_IIC8_1, FN_SEL_IIC8_2, 0,
1716*badbb63cSNobuhiro Iwamatsu 		/* SEL_IIC7 [2] */
1717*badbb63cSNobuhiro Iwamatsu 		FN_SEL_IIC7_0, FN_SEL_IIC7_1, FN_SEL_IIC7_2, 0,
1718*badbb63cSNobuhiro Iwamatsu 		/* SEL_IIC4 [2] */
1719*badbb63cSNobuhiro Iwamatsu 		FN_SEL_IIC4_0, FN_SEL_IIC4_1, FN_SEL_IIC4_2, 0,
1720*badbb63cSNobuhiro Iwamatsu 		/* SEL_IIC3 [2] */
1721*badbb63cSNobuhiro Iwamatsu 		FN_SEL_IIC3_0, FN_SEL_IIC3_1, FN_SEL_IIC3_2, FN_SEL_IIC3_3,
1722*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIF3 [2] */
1723*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF3_0, FN_SEL_SCIF3_1, FN_SEL_SCIF3_2, FN_SEL_SCIF3_3,
1724*badbb63cSNobuhiro Iwamatsu 		/* SEL_IEB [2] */
1725*badbb63cSNobuhiro Iwamatsu 		FN_SEL_IEB_0, FN_SEL_IEB_1, FN_SEL_IEB_2, 0,
1726*badbb63cSNobuhiro Iwamatsu 		/* SEL_MMC [1] */
1727*badbb63cSNobuhiro Iwamatsu 		FN_SEL_MMC_0, FN_SEL_MMC_1,
1728*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIF5 [1] */
1729*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF5_0, FN_SEL_SCIF5_1,
1730*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [2] */
1731*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1732*badbb63cSNobuhiro Iwamatsu 		/* SEL_IIC2 [2] */
1733*badbb63cSNobuhiro Iwamatsu 		FN_SEL_IIC2_0, FN_SEL_IIC2_1, FN_SEL_IIC2_2, FN_SEL_IIC2_3,
1734*badbb63cSNobuhiro Iwamatsu 		/* SEL_IIC1 [3] */
1735*badbb63cSNobuhiro Iwamatsu 		FN_SEL_IIC1_0, FN_SEL_IIC1_1, FN_SEL_IIC1_2, FN_SEL_IIC1_3,
1736*badbb63cSNobuhiro Iwamatsu 		FN_SEL_IIC1_4,
1737*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1738*badbb63cSNobuhiro Iwamatsu 		/* SEL_IIC0 [2] */
1739*badbb63cSNobuhiro Iwamatsu 		FN_SEL_IIC0_0, FN_SEL_IIC0_1, FN_SEL_IIC0_2, 0,
1740*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [2] */
1741*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1742*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [2] */
1743*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1744*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1745*badbb63cSNobuhiro Iwamatsu 		0, 0, }
1746*badbb63cSNobuhiro Iwamatsu 	},
1747*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG_VAR("MOD_SEL4", 0xE606009C, 32,
1748*badbb63cSNobuhiro Iwamatsu 			     3, 2, 2, 1, 1, 1, 1, 3, 2,
1749*badbb63cSNobuhiro Iwamatsu 			     2, 3, 1, 1, 1, 2, 2, 2, 2) {
1750*badbb63cSNobuhiro Iwamatsu 		/* SEL_SOF1 [3] */
1751*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SOF1_0, FN_SEL_SOF1_1, FN_SEL_SOF1_2, FN_SEL_SOF1_3,
1752*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SOF1_4,
1753*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1754*badbb63cSNobuhiro Iwamatsu 		/* SEL_HSCIF0 [2] */
1755*badbb63cSNobuhiro Iwamatsu 		FN_SEL_HSCIF0_0, FN_SEL_HSCIF0_1, FN_SEL_HSCIF0_2, 0,
1756*badbb63cSNobuhiro Iwamatsu 		/* SEL_DIS [2] */
1757*badbb63cSNobuhiro Iwamatsu 		FN_SEL_DIS_0, FN_SEL_DIS_1, FN_SEL_DIS_2, 0,
1758*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1759*badbb63cSNobuhiro Iwamatsu 		0, 0,
1760*badbb63cSNobuhiro Iwamatsu 		/* SEL_RAD [1] */
1761*badbb63cSNobuhiro Iwamatsu 		FN_SEL_RAD_0, FN_SEL_RAD_1,
1762*badbb63cSNobuhiro Iwamatsu 		/* SEL_RCN [1] */
1763*badbb63cSNobuhiro Iwamatsu 		FN_SEL_RCN_0, FN_SEL_RCN_1,
1764*badbb63cSNobuhiro Iwamatsu 		/* SEL_RSP [1] */
1765*badbb63cSNobuhiro Iwamatsu 		FN_SEL_RSP_0, FN_SEL_RSP_1,
1766*badbb63cSNobuhiro Iwamatsu 		/* SEL_SCIF2 [3] */
1767*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF2_0, FN_SEL_SCIF2_1, FN_SEL_SCIF2_2,
1768*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SCIF2_3, FN_SEL_SCIF2_4,
1769*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1770*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [2] */
1771*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1772*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [2] */
1773*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1774*badbb63cSNobuhiro Iwamatsu 		/* SEL_SOF2 [3] */
1775*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SOF2_0, FN_SEL_SOF2_1, FN_SEL_SOF2_2,
1776*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SOF2_3, FN_SEL_SOF2_4,
1777*badbb63cSNobuhiro Iwamatsu 		0, 0, 0,
1778*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [1] */
1779*badbb63cSNobuhiro Iwamatsu 		0, 0,
1780*badbb63cSNobuhiro Iwamatsu 		/* SEL_SSI1 [1] */
1781*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SSI1_0, FN_SEL_SSI1_1,
1782*badbb63cSNobuhiro Iwamatsu 		/* SEL_SSI0 [1] */
1783*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SSI0_0, FN_SEL_SSI0_1,
1784*badbb63cSNobuhiro Iwamatsu 		/* SEL_SSP [2] */
1785*badbb63cSNobuhiro Iwamatsu 		FN_SEL_SSP_0, FN_SEL_SSP_1, FN_SEL_SSP_2, 0,
1786*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [2] */
1787*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1788*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [2] */
1789*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1790*badbb63cSNobuhiro Iwamatsu 		/* RESEVED [2] */
1791*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0, }
1792*badbb63cSNobuhiro Iwamatsu 	},
1793*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("INOUTSEL0", 0xE6050004, 32, 1) { GP_INOUTSEL(0) } },
1794*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("INOUTSEL1", 0xE6051004, 32, 1) {
1795*badbb63cSNobuhiro Iwamatsu 		0, 0,
1796*badbb63cSNobuhiro Iwamatsu 		0, 0,
1797*badbb63cSNobuhiro Iwamatsu 		0, 0,
1798*badbb63cSNobuhiro Iwamatsu 		0, 0,
1799*badbb63cSNobuhiro Iwamatsu 		0, 0,
1800*badbb63cSNobuhiro Iwamatsu 		0, 0,
1801*badbb63cSNobuhiro Iwamatsu 		GP_1_25_IN, GP_1_25_OUT,
1802*badbb63cSNobuhiro Iwamatsu 		GP_1_24_IN, GP_1_24_OUT,
1803*badbb63cSNobuhiro Iwamatsu 		GP_1_23_IN, GP_1_23_OUT,
1804*badbb63cSNobuhiro Iwamatsu 		GP_1_22_IN, GP_1_22_OUT,
1805*badbb63cSNobuhiro Iwamatsu 		GP_1_21_IN, GP_1_21_OUT,
1806*badbb63cSNobuhiro Iwamatsu 		GP_1_20_IN, GP_1_20_OUT,
1807*badbb63cSNobuhiro Iwamatsu 		GP_1_19_IN, GP_1_19_OUT,
1808*badbb63cSNobuhiro Iwamatsu 		GP_1_18_IN, GP_1_18_OUT,
1809*badbb63cSNobuhiro Iwamatsu 		GP_1_17_IN, GP_1_17_OUT,
1810*badbb63cSNobuhiro Iwamatsu 		GP_1_16_IN, GP_1_16_OUT,
1811*badbb63cSNobuhiro Iwamatsu 		GP_1_15_IN, GP_1_15_OUT,
1812*badbb63cSNobuhiro Iwamatsu 		GP_1_14_IN, GP_1_14_OUT,
1813*badbb63cSNobuhiro Iwamatsu 		GP_1_13_IN, GP_1_13_OUT,
1814*badbb63cSNobuhiro Iwamatsu 		GP_1_12_IN, GP_1_12_OUT,
1815*badbb63cSNobuhiro Iwamatsu 		GP_1_11_IN, GP_1_11_OUT,
1816*badbb63cSNobuhiro Iwamatsu 		GP_1_10_IN, GP_1_10_OUT,
1817*badbb63cSNobuhiro Iwamatsu 		GP_1_9_IN, GP_1_9_OUT,
1818*badbb63cSNobuhiro Iwamatsu 		GP_1_8_IN, GP_1_8_OUT,
1819*badbb63cSNobuhiro Iwamatsu 		GP_1_7_IN, GP_1_7_OUT,
1820*badbb63cSNobuhiro Iwamatsu 		GP_1_6_IN, GP_1_6_OUT,
1821*badbb63cSNobuhiro Iwamatsu 		GP_1_5_IN, GP_1_5_OUT,
1822*badbb63cSNobuhiro Iwamatsu 		GP_1_4_IN, GP_1_4_OUT,
1823*badbb63cSNobuhiro Iwamatsu 		GP_1_3_IN, GP_1_3_OUT,
1824*badbb63cSNobuhiro Iwamatsu 		GP_1_2_IN, GP_1_2_OUT,
1825*badbb63cSNobuhiro Iwamatsu 		GP_1_1_IN, GP_1_1_OUT,
1826*badbb63cSNobuhiro Iwamatsu 		GP_1_0_IN, GP_1_0_OUT, }
1827*badbb63cSNobuhiro Iwamatsu 	},
1828*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("INOUTSEL2", 0xE6052004, 32, 1) { GP_INOUTSEL(2) } },
1829*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("INOUTSEL3", 0xE6053004, 32, 1) { GP_INOUTSEL(3) } },
1830*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("INOUTSEL4", 0xE6054004, 32, 1) { GP_INOUTSEL(4) } },
1831*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("INOUTSEL5", 0xE6055004, 32, 1) { GP_INOUTSEL(5) } },
1832*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("INOUTSEL6", 0xE6055404, 32, 1) { GP_INOUTSEL(6) } },
1833*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_CFG_REG("INOUTSEL7", 0xE6055804, 32, 1) {
1834*badbb63cSNobuhiro Iwamatsu 		0, 0,
1835*badbb63cSNobuhiro Iwamatsu 		0, 0,
1836*badbb63cSNobuhiro Iwamatsu 		0, 0,
1837*badbb63cSNobuhiro Iwamatsu 		0, 0,
1838*badbb63cSNobuhiro Iwamatsu 		0, 0,
1839*badbb63cSNobuhiro Iwamatsu 		0, 0,
1840*badbb63cSNobuhiro Iwamatsu 		GP_7_25_IN, GP_7_25_OUT,
1841*badbb63cSNobuhiro Iwamatsu 		GP_7_24_IN, GP_7_24_OUT,
1842*badbb63cSNobuhiro Iwamatsu 		GP_7_23_IN, GP_7_23_OUT,
1843*badbb63cSNobuhiro Iwamatsu 		GP_7_22_IN, GP_7_22_OUT,
1844*badbb63cSNobuhiro Iwamatsu 		GP_7_21_IN, GP_7_21_OUT,
1845*badbb63cSNobuhiro Iwamatsu 		GP_7_20_IN, GP_7_20_OUT,
1846*badbb63cSNobuhiro Iwamatsu 		GP_7_19_IN, GP_7_19_OUT,
1847*badbb63cSNobuhiro Iwamatsu 		GP_7_18_IN, GP_7_18_OUT,
1848*badbb63cSNobuhiro Iwamatsu 		GP_7_17_IN, GP_7_17_OUT,
1849*badbb63cSNobuhiro Iwamatsu 		GP_7_16_IN, GP_7_16_OUT,
1850*badbb63cSNobuhiro Iwamatsu 		GP_7_15_IN, GP_7_15_OUT,
1851*badbb63cSNobuhiro Iwamatsu 		GP_7_14_IN, GP_7_14_OUT,
1852*badbb63cSNobuhiro Iwamatsu 		GP_7_13_IN, GP_7_13_OUT,
1853*badbb63cSNobuhiro Iwamatsu 		GP_7_12_IN, GP_7_12_OUT,
1854*badbb63cSNobuhiro Iwamatsu 		GP_7_11_IN, GP_7_11_OUT,
1855*badbb63cSNobuhiro Iwamatsu 		GP_7_10_IN, GP_7_10_OUT,
1856*badbb63cSNobuhiro Iwamatsu 		GP_7_9_IN, GP_7_9_OUT,
1857*badbb63cSNobuhiro Iwamatsu 		GP_7_8_IN, GP_7_8_OUT,
1858*badbb63cSNobuhiro Iwamatsu 		GP_7_7_IN, GP_7_7_OUT,
1859*badbb63cSNobuhiro Iwamatsu 		GP_7_6_IN, GP_7_6_OUT,
1860*badbb63cSNobuhiro Iwamatsu 		GP_7_5_IN, GP_7_5_OUT,
1861*badbb63cSNobuhiro Iwamatsu 		GP_7_4_IN, GP_7_4_OUT,
1862*badbb63cSNobuhiro Iwamatsu 		GP_7_3_IN, GP_7_3_OUT,
1863*badbb63cSNobuhiro Iwamatsu 		GP_7_2_IN, GP_7_2_OUT,
1864*badbb63cSNobuhiro Iwamatsu 		GP_7_1_IN, GP_7_1_OUT,
1865*badbb63cSNobuhiro Iwamatsu 		GP_7_0_IN, GP_7_0_OUT, }
1866*badbb63cSNobuhiro Iwamatsu 	},
1867*badbb63cSNobuhiro Iwamatsu 	{ },
1868*badbb63cSNobuhiro Iwamatsu };
1869*badbb63cSNobuhiro Iwamatsu 
1870*badbb63cSNobuhiro Iwamatsu static struct pinmux_data_reg pinmux_data_regs[] = {
1871*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_DATA_REG("INDT0", 0xE6050008, 32) { GP_INDT(0) } },
1872*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_DATA_REG("INDT1", 0xE6051008, 32) {
1873*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1874*badbb63cSNobuhiro Iwamatsu 		0, 0, GP_1_25_DATA, GP_1_24_DATA,
1875*badbb63cSNobuhiro Iwamatsu 		GP_1_23_DATA, GP_1_22_DATA, GP_1_21_DATA, GP_1_20_DATA,
1876*badbb63cSNobuhiro Iwamatsu 		GP_1_19_DATA, GP_1_18_DATA, GP_1_17_DATA, GP_1_16_DATA,
1877*badbb63cSNobuhiro Iwamatsu 		GP_1_15_DATA, GP_1_14_DATA, GP_1_13_DATA, GP_1_12_DATA,
1878*badbb63cSNobuhiro Iwamatsu 		GP_1_11_DATA, GP_1_10_DATA, GP_1_9_DATA, GP_1_8_DATA,
1879*badbb63cSNobuhiro Iwamatsu 		GP_1_7_DATA, GP_1_6_DATA, GP_1_5_DATA, GP_1_4_DATA,
1880*badbb63cSNobuhiro Iwamatsu 		GP_1_3_DATA, GP_1_2_DATA, GP_1_1_DATA, GP_1_0_DATA }
1881*badbb63cSNobuhiro Iwamatsu 	},
1882*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_DATA_REG("INDT2", 0xE6052008, 32) { GP_INDT(2) } },
1883*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_DATA_REG("INDT3", 0xE6053008, 32) { GP_INDT(3) } },
1884*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_DATA_REG("INDT4", 0xE6054008, 32) { GP_INDT(4) } },
1885*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_DATA_REG("INDT5", 0xE6055008, 32) { GP_INDT(5) } },
1886*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_DATA_REG("INDT6", 0xE6055408, 32) { GP_INDT(6) } },
1887*badbb63cSNobuhiro Iwamatsu 	{ PINMUX_DATA_REG("INDT7", 0xE6055808, 32) {
1888*badbb63cSNobuhiro Iwamatsu 		0, 0, 0, 0,
1889*badbb63cSNobuhiro Iwamatsu 		0, 0, GP_7_25_DATA, GP_7_24_DATA,
1890*badbb63cSNobuhiro Iwamatsu 		GP_7_23_DATA, GP_7_22_DATA, GP_7_21_DATA, GP_7_20_DATA,
1891*badbb63cSNobuhiro Iwamatsu 		GP_7_19_DATA, GP_7_18_DATA, GP_7_17_DATA, GP_7_16_DATA,
1892*badbb63cSNobuhiro Iwamatsu 		GP_7_15_DATA, GP_7_14_DATA, GP_7_13_DATA, GP_7_12_DATA,
1893*badbb63cSNobuhiro Iwamatsu 		GP_7_11_DATA, GP_7_10_DATA, GP_7_9_DATA, GP_7_8_DATA,
1894*badbb63cSNobuhiro Iwamatsu 		GP_7_7_DATA, GP_7_6_DATA, GP_7_5_DATA, GP_7_4_DATA,
1895*badbb63cSNobuhiro Iwamatsu 		GP_7_3_DATA, GP_7_2_DATA, GP_7_1_DATA, GP_7_0_DATA }
1896*badbb63cSNobuhiro Iwamatsu 	},
1897*badbb63cSNobuhiro Iwamatsu 	{ },
1898*badbb63cSNobuhiro Iwamatsu };
1899*badbb63cSNobuhiro Iwamatsu 
1900*badbb63cSNobuhiro Iwamatsu static struct pinmux_info r8a7793_pinmux_info = {
1901*badbb63cSNobuhiro Iwamatsu 	.name = "r8a7793_pfc",
1902*badbb63cSNobuhiro Iwamatsu 
1903*badbb63cSNobuhiro Iwamatsu 	.unlock_reg = 0xe6060000, /* PMMR */
1904*badbb63cSNobuhiro Iwamatsu 
1905*badbb63cSNobuhiro Iwamatsu 	.reserved_id = PINMUX_RESERVED,
1906*badbb63cSNobuhiro Iwamatsu 	.data = { PINMUX_DATA_BEGIN, PINMUX_DATA_END },
1907*badbb63cSNobuhiro Iwamatsu 	.input = { PINMUX_INPUT_BEGIN, PINMUX_INPUT_END },
1908*badbb63cSNobuhiro Iwamatsu 	.output = { PINMUX_OUTPUT_BEGIN, PINMUX_OUTPUT_END },
1909*badbb63cSNobuhiro Iwamatsu 	.mark = { PINMUX_MARK_BEGIN, PINMUX_MARK_END },
1910*badbb63cSNobuhiro Iwamatsu 	.function = { PINMUX_FUNCTION_BEGIN, PINMUX_FUNCTION_END },
1911*badbb63cSNobuhiro Iwamatsu 
1912*badbb63cSNobuhiro Iwamatsu 	.first_gpio = GPIO_GP_0_0,
1913*badbb63cSNobuhiro Iwamatsu 	.last_gpio = GPIO_FN_CAN1_RX_B,
1914*badbb63cSNobuhiro Iwamatsu 
1915*badbb63cSNobuhiro Iwamatsu 	.gpios = pinmux_gpios,
1916*badbb63cSNobuhiro Iwamatsu 	.cfg_regs = pinmux_config_regs,
1917*badbb63cSNobuhiro Iwamatsu 	.data_regs = pinmux_data_regs,
1918*badbb63cSNobuhiro Iwamatsu 
1919*badbb63cSNobuhiro Iwamatsu 	.gpio_data = pinmux_data,
1920*badbb63cSNobuhiro Iwamatsu 	.gpio_data_size = ARRAY_SIZE(pinmux_data),
1921*badbb63cSNobuhiro Iwamatsu };
1922*badbb63cSNobuhiro Iwamatsu 
r8a7793_pinmux_init(void)1923*badbb63cSNobuhiro Iwamatsu void r8a7793_pinmux_init(void)
1924*badbb63cSNobuhiro Iwamatsu {
1925*badbb63cSNobuhiro Iwamatsu 	register_pinmux(&r8a7793_pinmux_info);
1926*badbb63cSNobuhiro Iwamatsu }
1927