xref: /rk3399_rockchip-uboot/arch/arm/mach-kirkwood/include/mach/cpu.h (revision a5b3b2d91f8b15aaf0f870aa0d5f37f76a4df66b)
1*ea385723SMasahiro Yamada /*
2*ea385723SMasahiro Yamada  * (C) Copyright 2009
3*ea385723SMasahiro Yamada  * Marvell Semiconductor <www.marvell.com>
4*ea385723SMasahiro Yamada  * Written-by: Prafulla Wadaskar <prafulla@marvell.com>
5*ea385723SMasahiro Yamada  *
6*ea385723SMasahiro Yamada  * SPDX-License-Identifier:	GPL-2.0+
7*ea385723SMasahiro Yamada  */
8*ea385723SMasahiro Yamada 
9*ea385723SMasahiro Yamada #ifndef _KWCPU_H
10*ea385723SMasahiro Yamada #define _KWCPU_H
11*ea385723SMasahiro Yamada 
12*ea385723SMasahiro Yamada #include <asm/system.h>
13*ea385723SMasahiro Yamada 
14*ea385723SMasahiro Yamada #ifndef __ASSEMBLY__
15*ea385723SMasahiro Yamada 
16*ea385723SMasahiro Yamada #define KWCPU_WIN_CTRL_DATA(size, target, attr, en) (en | (target << 4) \
17*ea385723SMasahiro Yamada 			| (attr << 8) | (kw_winctrl_calcsize(size) << 16))
18*ea385723SMasahiro Yamada 
19*ea385723SMasahiro Yamada #define KWGBE_PORT_SERIAL_CONTROL1_REG(_x)	\
20*ea385723SMasahiro Yamada 		((_x ? KW_EGIGA1_BASE : KW_EGIGA0_BASE) + 0x44c)
21*ea385723SMasahiro Yamada 
22*ea385723SMasahiro Yamada #define KW_REG_PCIE_DEVID		(KW_REG_PCIE_BASE + 0x00)
23*ea385723SMasahiro Yamada #define KW_REG_PCIE_REVID		(KW_REG_PCIE_BASE + 0x08)
24*ea385723SMasahiro Yamada #define KW_REG_DEVICE_ID		(KW_MPP_BASE + 0x34)
25*ea385723SMasahiro Yamada #define KW_REG_SYSRST_CNT		(KW_MPP_BASE + 0x50)
26*ea385723SMasahiro Yamada #define SYSRST_CNT_1SEC_VAL		(25*1000000)
27*ea385723SMasahiro Yamada #define KW_REG_MPP_OUT_DRV_REG		(KW_MPP_BASE + 0xE0)
28*ea385723SMasahiro Yamada 
29*ea385723SMasahiro Yamada enum memory_bank {
30*ea385723SMasahiro Yamada 	BANK0,
31*ea385723SMasahiro Yamada 	BANK1,
32*ea385723SMasahiro Yamada 	BANK2,
33*ea385723SMasahiro Yamada 	BANK3
34*ea385723SMasahiro Yamada };
35*ea385723SMasahiro Yamada 
36*ea385723SMasahiro Yamada enum kwcpu_winen {
37*ea385723SMasahiro Yamada 	KWCPU_WIN_DISABLE,
38*ea385723SMasahiro Yamada 	KWCPU_WIN_ENABLE
39*ea385723SMasahiro Yamada };
40*ea385723SMasahiro Yamada 
41*ea385723SMasahiro Yamada enum kwcpu_target {
42*ea385723SMasahiro Yamada 	KWCPU_TARGET_RESERVED,
43*ea385723SMasahiro Yamada 	KWCPU_TARGET_MEMORY,
44*ea385723SMasahiro Yamada 	KWCPU_TARGET_1RESERVED,
45*ea385723SMasahiro Yamada 	KWCPU_TARGET_SASRAM,
46*ea385723SMasahiro Yamada 	KWCPU_TARGET_PCIE
47*ea385723SMasahiro Yamada };
48*ea385723SMasahiro Yamada 
49*ea385723SMasahiro Yamada enum kwcpu_attrib {
50*ea385723SMasahiro Yamada 	KWCPU_ATTR_SASRAM = 0x01,
51*ea385723SMasahiro Yamada 	KWCPU_ATTR_DRAM_CS0 = 0x0e,
52*ea385723SMasahiro Yamada 	KWCPU_ATTR_DRAM_CS1 = 0x0d,
53*ea385723SMasahiro Yamada 	KWCPU_ATTR_DRAM_CS2 = 0x0b,
54*ea385723SMasahiro Yamada 	KWCPU_ATTR_DRAM_CS3 = 0x07,
55*ea385723SMasahiro Yamada 	KWCPU_ATTR_NANDFLASH = 0x2f,
56*ea385723SMasahiro Yamada 	KWCPU_ATTR_SPIFLASH = 0x1e,
57*ea385723SMasahiro Yamada 	KWCPU_ATTR_BOOTROM = 0x1d,
58*ea385723SMasahiro Yamada 	KWCPU_ATTR_PCIE_IO = 0xe0,
59*ea385723SMasahiro Yamada 	KWCPU_ATTR_PCIE_MEM = 0xe8
60*ea385723SMasahiro Yamada };
61*ea385723SMasahiro Yamada 
62*ea385723SMasahiro Yamada /*
63*ea385723SMasahiro Yamada  * Default Device Address MAP BAR values
64*ea385723SMasahiro Yamada  */
65*ea385723SMasahiro Yamada #define KW_DEFADR_PCI_MEM	0x90000000
66*ea385723SMasahiro Yamada #define KW_DEFADR_PCI_IO	0xC0000000
67*ea385723SMasahiro Yamada #define KW_DEFADR_PCI_IO_REMAP	0xC0000000
68*ea385723SMasahiro Yamada #define KW_DEFADR_SASRAM	0xC8010000
69*ea385723SMasahiro Yamada #define KW_DEFADR_NANDF		0xD8000000
70*ea385723SMasahiro Yamada #define KW_DEFADR_SPIF		0xE8000000
71*ea385723SMasahiro Yamada #define KW_DEFADR_BOOTROM	0xF8000000
72*ea385723SMasahiro Yamada 
73*ea385723SMasahiro Yamada /*
74*ea385723SMasahiro Yamada  * read feroceon/sheeva core extra feature register
75*ea385723SMasahiro Yamada  * using co-proc instruction
76*ea385723SMasahiro Yamada  */
readfr_extra_feature_reg(void)77*ea385723SMasahiro Yamada static inline unsigned int readfr_extra_feature_reg(void)
78*ea385723SMasahiro Yamada {
79*ea385723SMasahiro Yamada 	unsigned int val;
80*ea385723SMasahiro Yamada 	asm volatile ("mrc p15, 1, %0, c15, c1, 0 @ readfr exfr":"=r"
81*ea385723SMasahiro Yamada 			(val)::"cc");
82*ea385723SMasahiro Yamada 	return val;
83*ea385723SMasahiro Yamada }
84*ea385723SMasahiro Yamada 
85*ea385723SMasahiro Yamada /*
86*ea385723SMasahiro Yamada  * write feroceon/sheeva core extra feature register
87*ea385723SMasahiro Yamada  * using co-proc instruction
88*ea385723SMasahiro Yamada  */
writefr_extra_feature_reg(unsigned int val)89*ea385723SMasahiro Yamada static inline void writefr_extra_feature_reg(unsigned int val)
90*ea385723SMasahiro Yamada {
91*ea385723SMasahiro Yamada 	asm volatile ("mcr p15, 1, %0, c15, c1, 0 @ writefr exfr"::"r"
92*ea385723SMasahiro Yamada 			(val):"cc");
93*ea385723SMasahiro Yamada 	isb();
94*ea385723SMasahiro Yamada }
95*ea385723SMasahiro Yamada 
96*ea385723SMasahiro Yamada /*
97*ea385723SMasahiro Yamada  * MBus-L to Mbus Bridge Registers
98*ea385723SMasahiro Yamada  * Ref: Datasheet sec:A.3
99*ea385723SMasahiro Yamada  */
100*ea385723SMasahiro Yamada struct kwwin_registers {
101*ea385723SMasahiro Yamada 	u32 ctrl;
102*ea385723SMasahiro Yamada 	u32 base;
103*ea385723SMasahiro Yamada 	u32 remap_lo;
104*ea385723SMasahiro Yamada 	u32 remap_hi;
105*ea385723SMasahiro Yamada };
106*ea385723SMasahiro Yamada 
107*ea385723SMasahiro Yamada /*
108*ea385723SMasahiro Yamada  * CPU control and status Registers
109*ea385723SMasahiro Yamada  * Ref: Datasheet sec:A.3.2
110*ea385723SMasahiro Yamada  */
111*ea385723SMasahiro Yamada struct kwcpu_registers {
112*ea385723SMasahiro Yamada 	u32 config;	/*0x20100 */
113*ea385723SMasahiro Yamada 	u32 ctrl_stat;	/*0x20104 */
114*ea385723SMasahiro Yamada 	u32 rstoutn_mask; /* 0x20108 */
115*ea385723SMasahiro Yamada 	u32 sys_soft_rst; /* 0x2010C */
116*ea385723SMasahiro Yamada 	u32 ahb_mbus_cause_irq; /* 0x20110 */
117*ea385723SMasahiro Yamada 	u32 ahb_mbus_mask_irq; /* 0x20114 */
118*ea385723SMasahiro Yamada 	u32 pad1[2];
119*ea385723SMasahiro Yamada 	u32 ftdll_config; /* 0x20120 */
120*ea385723SMasahiro Yamada 	u32 pad2;
121*ea385723SMasahiro Yamada 	u32 l2_cfg;	/* 0x20128 */
122*ea385723SMasahiro Yamada };
123*ea385723SMasahiro Yamada 
124*ea385723SMasahiro Yamada /*
125*ea385723SMasahiro Yamada  * GPIO Registers
126*ea385723SMasahiro Yamada  * Ref: Datasheet sec:A.19
127*ea385723SMasahiro Yamada  */
128*ea385723SMasahiro Yamada struct kwgpio_registers {
129*ea385723SMasahiro Yamada 	u32 dout;
130*ea385723SMasahiro Yamada 	u32 oe;
131*ea385723SMasahiro Yamada 	u32 blink_en;
132*ea385723SMasahiro Yamada 	u32 din_pol;
133*ea385723SMasahiro Yamada 	u32 din;
134*ea385723SMasahiro Yamada 	u32 irq_cause;
135*ea385723SMasahiro Yamada 	u32 irq_mask;
136*ea385723SMasahiro Yamada 	u32 irq_level;
137*ea385723SMasahiro Yamada };
138*ea385723SMasahiro Yamada 
139*ea385723SMasahiro Yamada /*
140*ea385723SMasahiro Yamada  * functions
141*ea385723SMasahiro Yamada  */
142*ea385723SMasahiro Yamada unsigned int mvebu_sdram_bar(enum memory_bank bank);
143*ea385723SMasahiro Yamada unsigned int mvebu_sdram_bs(enum memory_bank bank);
144*ea385723SMasahiro Yamada void mvebu_sdram_size_adjust(enum memory_bank bank);
145*ea385723SMasahiro Yamada int kw_config_adr_windows(void);
146*ea385723SMasahiro Yamada void mvebu_config_gpio(unsigned int gpp0_oe_val, unsigned int gpp1_oe_val,
147*ea385723SMasahiro Yamada 		unsigned int gpp0_oe, unsigned int gpp1_oe);
148*ea385723SMasahiro Yamada int kw_config_mpp(unsigned int mpp0_7, unsigned int mpp8_15,
149*ea385723SMasahiro Yamada 		unsigned int mpp16_23, unsigned int mpp24_31,
150*ea385723SMasahiro Yamada 		unsigned int mpp32_39, unsigned int mpp40_47,
151*ea385723SMasahiro Yamada 		unsigned int mpp48_55);
152*ea385723SMasahiro Yamada unsigned int kw_winctrl_calcsize(unsigned int sizeval);
153*ea385723SMasahiro Yamada #endif /* __ASSEMBLY__ */
154*ea385723SMasahiro Yamada #endif /* _KWCPU_H */
155