xref: /rk3399_rockchip-uboot/arch/arm/mach-davinci/da850_pinmux.c (revision 2ac07f75d1977008e829d00bcce16143e171765d)
1601fbec7SMasahiro Yamada /*
2601fbec7SMasahiro Yamada  * Pinmux configurations for the DA850 SoCs
3601fbec7SMasahiro Yamada  *
4601fbec7SMasahiro Yamada  * Copyright (C) 2011 OMICRON electronics GmbH
5601fbec7SMasahiro Yamada  *
6601fbec7SMasahiro Yamada  * SPDX-License-Identifier:	GPL-2.0+
7601fbec7SMasahiro Yamada  */
8601fbec7SMasahiro Yamada 
9601fbec7SMasahiro Yamada #include <common.h>
10601fbec7SMasahiro Yamada #include <asm/arch/davinci_misc.h>
11601fbec7SMasahiro Yamada #include <asm/arch/hardware.h>
12601fbec7SMasahiro Yamada #include <asm/arch/pinmux_defs.h>
13601fbec7SMasahiro Yamada 
14601fbec7SMasahiro Yamada /* SPI pin muxer settings */
15*2ac07f75SDavid Lechner const struct pinmux_config spi0_pins_base[] = {
16*2ac07f75SDavid Lechner 	{ pinmux(3), 1, 0 }, /* SPI0_CLK */
17*2ac07f75SDavid Lechner 	{ pinmux(3), 1, 2 }, /* SPI0_SOMI */
18*2ac07f75SDavid Lechner 	{ pinmux(3), 1, 3 }, /* SPI0_SIMO */
19*2ac07f75SDavid Lechner };
20*2ac07f75SDavid Lechner 
21*2ac07f75SDavid Lechner const struct pinmux_config spi0_pins_scs0[] = {
22*2ac07f75SDavid Lechner 	{ pinmux(4), 1, 1 }, /* SPI0_SCS[0] */
23*2ac07f75SDavid Lechner };
24*2ac07f75SDavid Lechner 
25601fbec7SMasahiro Yamada const struct pinmux_config spi1_pins_base[] = {
26601fbec7SMasahiro Yamada 	{ pinmux(5), 1, 2 }, /* SPI1_CLK */
27601fbec7SMasahiro Yamada 	{ pinmux(5), 1, 4 }, /* SPI1_SOMI */
28601fbec7SMasahiro Yamada 	{ pinmux(5), 1, 5 }, /* SPI1_SIMO */
29601fbec7SMasahiro Yamada };
30601fbec7SMasahiro Yamada 
31601fbec7SMasahiro Yamada const struct pinmux_config spi1_pins_scs0[] = {
32601fbec7SMasahiro Yamada 	{ pinmux(5), 1, 1 }, /* SPI1_SCS[0] */
33601fbec7SMasahiro Yamada };
34601fbec7SMasahiro Yamada 
35601fbec7SMasahiro Yamada /* UART pin muxer settings */
36601fbec7SMasahiro Yamada const struct pinmux_config uart0_pins_txrx[] = {
37601fbec7SMasahiro Yamada 	{ pinmux(3), 2, 4 }, /* UART0_RXD */
38601fbec7SMasahiro Yamada 	{ pinmux(3), 2, 5 }, /* UART0_TXD */
39601fbec7SMasahiro Yamada };
40601fbec7SMasahiro Yamada 
41601fbec7SMasahiro Yamada const struct pinmux_config uart0_pins_rtscts[] = {
42601fbec7SMasahiro Yamada 	{ pinmux(3), 2, 6 },
43601fbec7SMasahiro Yamada 	{ pinmux(3), 2, 7 },
44601fbec7SMasahiro Yamada };
45601fbec7SMasahiro Yamada 
46601fbec7SMasahiro Yamada const struct pinmux_config uart1_pins_txrx[] = {
47601fbec7SMasahiro Yamada 	{ pinmux(4), 2, 6 }, /* UART1_RXD */
48601fbec7SMasahiro Yamada 	{ pinmux(4), 2, 7 }, /* UART1_TXD */
49601fbec7SMasahiro Yamada };
50601fbec7SMasahiro Yamada 
51601fbec7SMasahiro Yamada const struct pinmux_config uart2_pins_txrx[] = {
52601fbec7SMasahiro Yamada 	{ pinmux(4), 2, 4 }, /* UART2_RXD */
53601fbec7SMasahiro Yamada 	{ pinmux(4), 2, 5 }, /* UART2_TXD */
54601fbec7SMasahiro Yamada };
55601fbec7SMasahiro Yamada 
56601fbec7SMasahiro Yamada const struct pinmux_config uart2_pins_rtscts[] = {
57601fbec7SMasahiro Yamada 	{ pinmux(0), 4, 6 }, /* UART2_RTS */
58601fbec7SMasahiro Yamada 	{ pinmux(0), 4, 7 }, /* UART2_CTS */
59601fbec7SMasahiro Yamada };
60601fbec7SMasahiro Yamada 
61601fbec7SMasahiro Yamada /* EMAC pin muxer settings*/
62601fbec7SMasahiro Yamada const struct pinmux_config emac_pins_rmii[] = {
63601fbec7SMasahiro Yamada 	{ pinmux(14), 8, 2 }, /* RMII_TXD[1] */
64601fbec7SMasahiro Yamada 	{ pinmux(14), 8, 3 }, /* RMII_TXD[0] */
65601fbec7SMasahiro Yamada 	{ pinmux(14), 8, 4 }, /* RMII_TXEN */
66601fbec7SMasahiro Yamada 	{ pinmux(14), 8, 5 }, /* RMII_RXD[1] */
67601fbec7SMasahiro Yamada 	{ pinmux(14), 8, 6 }, /* RMII_RXD[0] */
68601fbec7SMasahiro Yamada 	{ pinmux(14), 8, 7 }, /* RMII_RXER */
69601fbec7SMasahiro Yamada 	{ pinmux(15), 0, 0 }, /* RMII_MHz_50_CLK */
70601fbec7SMasahiro Yamada 	{ pinmux(15), 8, 1 }, /* RMII_CRS_DV */
71601fbec7SMasahiro Yamada };
72601fbec7SMasahiro Yamada 
73601fbec7SMasahiro Yamada const struct pinmux_config emac_pins_mii[] = {
74601fbec7SMasahiro Yamada 	{ pinmux(2), 8, 1 }, /* MII_TXEN */
75601fbec7SMasahiro Yamada 	{ pinmux(2), 8, 2 }, /* MII_TXCLK */
76601fbec7SMasahiro Yamada 	{ pinmux(2), 8, 3 }, /* MII_COL */
77601fbec7SMasahiro Yamada 	{ pinmux(2), 8, 4 }, /* MII_TXD[3] */
78601fbec7SMasahiro Yamada 	{ pinmux(2), 8, 5 }, /* MII_TXD[2] */
79601fbec7SMasahiro Yamada 	{ pinmux(2), 8, 6 }, /* MII_TXD[1] */
80601fbec7SMasahiro Yamada 	{ pinmux(2), 8, 7 }, /* MII_TXD[0] */
81601fbec7SMasahiro Yamada 	{ pinmux(3), 8, 0 }, /* MII_RXCLK */
82601fbec7SMasahiro Yamada 	{ pinmux(3), 8, 1 }, /* MII_RXDV */
83601fbec7SMasahiro Yamada 	{ pinmux(3), 8, 2 }, /* MII_RXER */
84601fbec7SMasahiro Yamada 	{ pinmux(3), 8, 3 }, /* MII_CRS */
85601fbec7SMasahiro Yamada 	{ pinmux(3), 8, 4 }, /* MII_RXD[3] */
86601fbec7SMasahiro Yamada 	{ pinmux(3), 8, 5 }, /* MII_RXD[2] */
87601fbec7SMasahiro Yamada 	{ pinmux(3), 8, 6 }, /* MII_RXD[1] */
88601fbec7SMasahiro Yamada 	{ pinmux(3), 8, 7 }, /* MII_RXD[0] */
89601fbec7SMasahiro Yamada };
90601fbec7SMasahiro Yamada 
91601fbec7SMasahiro Yamada const struct pinmux_config emac_pins_mdio[] = {
92601fbec7SMasahiro Yamada 	{ pinmux(4), 8, 0 }, /* MDIO_CLK */
93601fbec7SMasahiro Yamada 	{ pinmux(4), 8, 1 }, /* MDIO_D */
94601fbec7SMasahiro Yamada };
95601fbec7SMasahiro Yamada 
96601fbec7SMasahiro Yamada /* I2C pin muxer settings */
97601fbec7SMasahiro Yamada const struct pinmux_config i2c0_pins[] = {
98601fbec7SMasahiro Yamada 	{ pinmux(4), 2, 2 }, /* I2C0_SCL */
99601fbec7SMasahiro Yamada 	{ pinmux(4), 2, 3 }, /* I2C0_SDA */
100601fbec7SMasahiro Yamada };
101601fbec7SMasahiro Yamada 
102601fbec7SMasahiro Yamada const struct pinmux_config i2c1_pins[] = {
103601fbec7SMasahiro Yamada 	{ pinmux(4), 4, 4 }, /* I2C1_SCL */
104601fbec7SMasahiro Yamada 	{ pinmux(4), 4, 5 }, /* I2C1_SDA */
105601fbec7SMasahiro Yamada };
106601fbec7SMasahiro Yamada 
107601fbec7SMasahiro Yamada /* EMIFA pin muxer settings */
108601fbec7SMasahiro Yamada const struct pinmux_config emifa_pins_cs2[] = {
109601fbec7SMasahiro Yamada 	{ pinmux(7), 1, 0 }, /* EMA_CS2 */
110601fbec7SMasahiro Yamada };
111601fbec7SMasahiro Yamada 
112601fbec7SMasahiro Yamada const struct pinmux_config emifa_pins_cs3[] = {
113601fbec7SMasahiro Yamada 	{ pinmux(7), 1, 1 }, /* EMA_CS[3] */
114601fbec7SMasahiro Yamada };
115601fbec7SMasahiro Yamada 
116601fbec7SMasahiro Yamada const struct pinmux_config emifa_pins_cs4[] = {
117601fbec7SMasahiro Yamada 	{ pinmux(7), 1, 2 }, /* EMA_CS[4] */
118601fbec7SMasahiro Yamada };
119601fbec7SMasahiro Yamada 
120601fbec7SMasahiro Yamada const struct pinmux_config emifa_pins_nand[] = {
121601fbec7SMasahiro Yamada 	{ pinmux(7), 1, 4 },  /* EMA_WE */
122601fbec7SMasahiro Yamada 	{ pinmux(7), 1, 5 },  /* EMA_OE */
123601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 0 },  /* EMA_D[7] */
124601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 1 },  /* EMA_D[6] */
125601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 2 },  /* EMA_D[5] */
126601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 3 },  /* EMA_D[4] */
127601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 4 },  /* EMA_D[3] */
128601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 5 },  /* EMA_D[2] */
129601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 6 },  /* EMA_D[1] */
130601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 7 },  /* EMA_D[0] */
131601fbec7SMasahiro Yamada 	{ pinmux(12), 1, 5 }, /* EMA_A[2] */
132601fbec7SMasahiro Yamada 	{ pinmux(12), 1, 6 }, /* EMA_A[1] */
133601fbec7SMasahiro Yamada };
134601fbec7SMasahiro Yamada 
135601fbec7SMasahiro Yamada /* NOR pin muxer settings */
136601fbec7SMasahiro Yamada const struct pinmux_config emifa_pins_nor[] = {
137601fbec7SMasahiro Yamada 	{ pinmux(5), 1, 6 },  /* EMA_BA[1] */
138601fbec7SMasahiro Yamada 	{ pinmux(6), 1, 6 },  /* EMA_WAIT[1] */
139601fbec7SMasahiro Yamada 	{ pinmux(7), 1, 4 },  /* EMA_WE */
140601fbec7SMasahiro Yamada 	{ pinmux(7), 1, 5 },  /* EMA_OE */
141601fbec7SMasahiro Yamada 	{ pinmux(8), 1, 0 },  /* EMA_D[15] */
142601fbec7SMasahiro Yamada 	{ pinmux(8), 1, 1 },  /* EMA_D[14] */
143601fbec7SMasahiro Yamada 	{ pinmux(8), 1, 2 },  /* EMA_D[13] */
144601fbec7SMasahiro Yamada 	{ pinmux(8), 1, 3 },  /* EMA_D[12] */
145601fbec7SMasahiro Yamada 	{ pinmux(8), 1, 4 },  /* EMA_D[11] */
146601fbec7SMasahiro Yamada 	{ pinmux(8), 1, 5 },  /* EMA_D[10] */
147601fbec7SMasahiro Yamada 	{ pinmux(8), 1, 6 },  /* EMA_D[9] */
148601fbec7SMasahiro Yamada 	{ pinmux(8), 1, 7 },  /* EMA_D[8] */
149601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 0 },  /* EMA_D[7] */
150601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 1 },  /* EMA_D[6] */
151601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 2 },  /* EMA_D[5] */
152601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 3 },  /* EMA_D[4] */
153601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 4 },  /* EMA_D[3] */
154601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 5 },  /* EMA_D[2] */
155601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 6 },  /* EMA_D[1] */
156601fbec7SMasahiro Yamada 	{ pinmux(9), 1, 7 },  /* EMA_D[0] */
157601fbec7SMasahiro Yamada 	{ pinmux(10), 1, 1 }, /* EMA_A[22] */
158601fbec7SMasahiro Yamada 	{ pinmux(10), 1, 2 }, /* EMA_A[21] */
159601fbec7SMasahiro Yamada 	{ pinmux(10), 1, 3 }, /* EMA_A[20] */
160601fbec7SMasahiro Yamada 	{ pinmux(10), 1, 4 }, /* EMA_A[19] */
161601fbec7SMasahiro Yamada 	{ pinmux(10), 1, 5 }, /* EMA_A[18] */
162601fbec7SMasahiro Yamada 	{ pinmux(10), 1, 6 }, /* EMA_A[17] */
163601fbec7SMasahiro Yamada 	{ pinmux(10), 1, 7 }, /* EMA_A[16] */
164601fbec7SMasahiro Yamada 	{ pinmux(11), 1, 0 }, /* EMA_A[15] */
165601fbec7SMasahiro Yamada 	{ pinmux(11), 1, 1 }, /* EMA_A[14] */
166601fbec7SMasahiro Yamada 	{ pinmux(11), 1, 2 }, /* EMA_A[13] */
167601fbec7SMasahiro Yamada 	{ pinmux(11), 1, 3 }, /* EMA_A[12] */
168601fbec7SMasahiro Yamada 	{ pinmux(11), 1, 4 }, /* EMA_A[11] */
169601fbec7SMasahiro Yamada 	{ pinmux(11), 1, 5 }, /* EMA_A[10] */
170601fbec7SMasahiro Yamada 	{ pinmux(11), 1, 6 }, /* EMA_A[9] */
171601fbec7SMasahiro Yamada 	{ pinmux(11), 1, 7 }, /* EMA_A[8] */
172601fbec7SMasahiro Yamada 	{ pinmux(12), 1, 0 }, /* EMA_A[7] */
173601fbec7SMasahiro Yamada 	{ pinmux(12), 1, 1 }, /* EMA_A[6] */
174601fbec7SMasahiro Yamada 	{ pinmux(12), 1, 2 }, /* EMA_A[5] */
175601fbec7SMasahiro Yamada 	{ pinmux(12), 1, 3 }, /* EMA_A[4] */
176601fbec7SMasahiro Yamada 	{ pinmux(12), 1, 4 }, /* EMA_A[3] */
177601fbec7SMasahiro Yamada 	{ pinmux(12), 1, 5 }, /* EMA_A[2] */
178601fbec7SMasahiro Yamada 	{ pinmux(12), 1, 6 }, /* EMA_A[1] */
179601fbec7SMasahiro Yamada 	{ pinmux(12), 1, 7 }, /* EMA_A[0] */
180601fbec7SMasahiro Yamada };
181601fbec7SMasahiro Yamada 
182601fbec7SMasahiro Yamada /* MMC0 pin muxer settings */
183601fbec7SMasahiro Yamada const struct pinmux_config mmc0_pins[] = {
184601fbec7SMasahiro Yamada 	{ pinmux(10), 2, 0 },	/* MMCSD0_CLK */
185601fbec7SMasahiro Yamada 	{ pinmux(10), 2, 1 },	/* MMCSD0_CMD */
186601fbec7SMasahiro Yamada 	{ pinmux(10), 2, 2 },	/* MMCSD0_DAT_0 */
187601fbec7SMasahiro Yamada 	{ pinmux(10), 2, 3 },	/* MMCSD0_DAT_1 */
188601fbec7SMasahiro Yamada 	{ pinmux(10), 2, 4 },	/* MMCSD0_DAT_2 */
189601fbec7SMasahiro Yamada 	{ pinmux(10), 2, 5 },	/* MMCSD0_DAT_3 */
190601fbec7SMasahiro Yamada 	/* DA850 supports only 4-bit mode, remaining pins are not configured */
191601fbec7SMasahiro Yamada };
192