xref: /rk3399_rockchip-uboot/arch/arm/include/asm/arch-sunxi/lcdc.h (revision 4f66e09bb9fbc47b73f67c3cc08ee2663e8fcdb1)
15e023e7eSJernej Skrabec /*
25e023e7eSJernej Skrabec  * Sunxi platform timing controller register and constant defines
35e023e7eSJernej Skrabec  *
45e023e7eSJernej Skrabec  * (C) Copyright 2014 Hans de Goede <hdegoede@redhat.com>
55e023e7eSJernej Skrabec  * (C) Copyright 2017 Jernej Skrabec <jernej.skrabec@siol.net>
65e023e7eSJernej Skrabec  *
75e023e7eSJernej Skrabec  * SPDX-License-Identifier:	GPL-2.0+
85e023e7eSJernej Skrabec  */
95e023e7eSJernej Skrabec 
105e023e7eSJernej Skrabec #ifndef _LCDC_H
115e023e7eSJernej Skrabec #define _LCDC_H
125e023e7eSJernej Skrabec 
13*30ca2023SJernej Skrabec #include <fdtdec.h>
145e023e7eSJernej Skrabec 
155e023e7eSJernej Skrabec struct sunxi_lcdc_reg {
165e023e7eSJernej Skrabec 	u32 ctrl;			/* 0x00 */
175e023e7eSJernej Skrabec 	u32 int0;			/* 0x04 */
185e023e7eSJernej Skrabec 	u32 int1;			/* 0x08 */
195e023e7eSJernej Skrabec 	u8 res0[0x04];			/* 0x0c */
205e023e7eSJernej Skrabec 	u32 tcon0_frm_ctrl;		/* 0x10 */
215e023e7eSJernej Skrabec 	u32 tcon0_frm_seed[6];		/* 0x14 */
225e023e7eSJernej Skrabec 	u32 tcon0_frm_table[4];		/* 0x2c */
235e023e7eSJernej Skrabec 	u8 res1[4];			/* 0x3c */
245e023e7eSJernej Skrabec 	u32 tcon0_ctrl;			/* 0x40 */
255e023e7eSJernej Skrabec 	u32 tcon0_dclk;			/* 0x44 */
265e023e7eSJernej Skrabec 	u32 tcon0_timing_active;	/* 0x48 */
275e023e7eSJernej Skrabec 	u32 tcon0_timing_h;		/* 0x4c */
285e023e7eSJernej Skrabec 	u32 tcon0_timing_v;		/* 0x50 */
295e023e7eSJernej Skrabec 	u32 tcon0_timing_sync;		/* 0x54 */
305e023e7eSJernej Skrabec 	u32 tcon0_hv_intf;		/* 0x58 */
315e023e7eSJernej Skrabec 	u8 res2[0x04];			/* 0x5c */
325e023e7eSJernej Skrabec 	u32 tcon0_cpu_intf;		/* 0x60 */
335e023e7eSJernej Skrabec 	u32 tcon0_cpu_wr_dat;		/* 0x64 */
345e023e7eSJernej Skrabec 	u32 tcon0_cpu_rd_dat0;		/* 0x68 */
355e023e7eSJernej Skrabec 	u32 tcon0_cpu_rd_dat1;		/* 0x6c */
365e023e7eSJernej Skrabec 	u32 tcon0_ttl_timing0;		/* 0x70 */
375e023e7eSJernej Skrabec 	u32 tcon0_ttl_timing1;		/* 0x74 */
385e023e7eSJernej Skrabec 	u32 tcon0_ttl_timing2;		/* 0x78 */
395e023e7eSJernej Skrabec 	u32 tcon0_ttl_timing3;		/* 0x7c */
405e023e7eSJernej Skrabec 	u32 tcon0_ttl_timing4;		/* 0x80 */
415e023e7eSJernej Skrabec 	u32 tcon0_lvds_intf;		/* 0x84 */
425e023e7eSJernej Skrabec 	u32 tcon0_io_polarity;		/* 0x88 */
435e023e7eSJernej Skrabec 	u32 tcon0_io_tristate;		/* 0x8c */
445e023e7eSJernej Skrabec 	u32 tcon1_ctrl;			/* 0x90 */
455e023e7eSJernej Skrabec 	u32 tcon1_timing_source;	/* 0x94 */
465e023e7eSJernej Skrabec 	u32 tcon1_timing_scale;		/* 0x98 */
475e023e7eSJernej Skrabec 	u32 tcon1_timing_out;		/* 0x9c */
485e023e7eSJernej Skrabec 	u32 tcon1_timing_h;		/* 0xa0 */
495e023e7eSJernej Skrabec 	u32 tcon1_timing_v;		/* 0xa4 */
505e023e7eSJernej Skrabec 	u32 tcon1_timing_sync;		/* 0xa8 */
515e023e7eSJernej Skrabec 	u8 res3[0x44];			/* 0xac */
525e023e7eSJernej Skrabec 	u32 tcon1_io_polarity;		/* 0xf0 */
535e023e7eSJernej Skrabec 	u32 tcon1_io_tristate;		/* 0xf4 */
545e023e7eSJernej Skrabec 	u8 res4[0x108];			/* 0xf8 */
555e023e7eSJernej Skrabec 	u32 mux_ctrl;			/* 0x200 */
565e023e7eSJernej Skrabec 	u8 res5[0x1c];			/* 0x204 */
575e023e7eSJernej Skrabec 	u32 lvds_ana0;			/* 0x220 */
585e023e7eSJernej Skrabec 	u32 lvds_ana1;			/* 0x224 */
595e023e7eSJernej Skrabec };
605e023e7eSJernej Skrabec 
615e023e7eSJernej Skrabec /*
625e023e7eSJernej Skrabec  * LCDC register constants.
635e023e7eSJernej Skrabec  */
645e023e7eSJernej Skrabec #define SUNXI_LCDC_X(x)				(((x) - 1) << 16)
655e023e7eSJernej Skrabec #define SUNXI_LCDC_Y(y)				(((y) - 1) << 0)
665e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON_VSYNC_MASK		(1 << 24)
675e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON_HSYNC_MASK		(1 << 25)
685e023e7eSJernej Skrabec #define SUNXI_LCDC_CTRL_IO_MAP_MASK		(1 << 0)
695e023e7eSJernej Skrabec #define SUNXI_LCDC_CTRL_IO_MAP_TCON0		(0 << 0)
705e023e7eSJernej Skrabec #define SUNXI_LCDC_CTRL_IO_MAP_TCON1		(1 << 0)
715e023e7eSJernej Skrabec #define SUNXI_LCDC_CTRL_TCON_ENABLE		(1 << 31)
725e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_FRM_CTRL_RGB666	((1 << 31) | (0 << 4))
735e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_FRM_CTRL_RGB565	((1 << 31) | (5 << 4))
745e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_FRM_SEED		0x11111111
755e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_FRM_TAB0		0x01010000
765e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_FRM_TAB1		0x15151111
775e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_FRM_TAB2		0x57575555
785e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_FRM_TAB3		0x7f7f7777
795e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_CTRL_CLK_DELAY(n)	(((n) & 0x1f) << 4)
805e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_CTRL_ENABLE		(1 << 31)
815e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_DCLK_DIV(n)		((n) << 0)
825e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_DCLK_ENABLE		(0xf << 28)
835e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_TIMING_H_BP(n)		(((n) - 1) << 0)
845e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_TIMING_H_TOTAL(n)	(((n) - 1) << 16)
855e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_TIMING_V_BP(n)		(((n) - 1) << 0)
865e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_TIMING_V_TOTAL(n)	(((n) * 2) << 16)
875e023e7eSJernej Skrabec #ifdef CONFIG_SUNXI_GEN_SUN6I
885e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_LVDS_CLK_SEL_TCON0	(1 << 20)
895e023e7eSJernej Skrabec #else
905e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_LVDS_CLK_SEL_TCON0	0 /* NA */
915e023e7eSJernej Skrabec #endif
925e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_LVDS_INTF_BITWIDTH(n)	((n) << 26)
935e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_LVDS_INTF_ENABLE	(1 << 31)
945e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON0_IO_POL_DCLK_PHASE(x)	((x) << 28)
955e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON1_CTRL_CLK_DELAY(n)	(((n) & 0x1f) << 4)
965e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON1_CTRL_INTERLACE_ENABLE	(1 << 20)
975e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON1_CTRL_ENABLE		(1 << 31)
985e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON1_TIMING_H_BP(n)		(((n) - 1) << 0)
995e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON1_TIMING_H_TOTAL(n)	(((n) - 1) << 16)
1005e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON1_TIMING_V_BP(n)		(((n) - 1) << 0)
1015e023e7eSJernej Skrabec #define SUNXI_LCDC_TCON1_TIMING_V_TOTAL(n)	((n) << 16)
1025e023e7eSJernej Skrabec #define SUNXI_LCDC_MUX_CTRL_SRC0_MASK		(0xf << 0)
1035e023e7eSJernej Skrabec #define SUNXI_LCDC_MUX_CTRL_SRC0(x)		((x) << 0)
1045e023e7eSJernej Skrabec #define SUNXI_LCDC_MUX_CTRL_SRC1_MASK		(0xf << 4)
1055e023e7eSJernej Skrabec #define SUNXI_LCDC_MUX_CTRL_SRC1(x)		((x) << 4)
1065e023e7eSJernej Skrabec #ifdef CONFIG_SUNXI_GEN_SUN6I
1075e023e7eSJernej Skrabec #define SUNXI_LCDC_LVDS_ANA0			0x40040320
1085e023e7eSJernej Skrabec #define SUNXI_LCDC_LVDS_ANA0_EN_MB		(1 << 31)
1095e023e7eSJernej Skrabec #define SUNXI_LCDC_LVDS_ANA0_DRVC		(1 << 24)
1105e023e7eSJernej Skrabec #define SUNXI_LCDC_LVDS_ANA0_DRVD(x)		((x) << 20)
1115e023e7eSJernej Skrabec #else
1125e023e7eSJernej Skrabec #define SUNXI_LCDC_LVDS_ANA0			0x3f310000
1135e023e7eSJernej Skrabec #define SUNXI_LCDC_LVDS_ANA0_UPDATE		(1 << 22)
1145e023e7eSJernej Skrabec #endif
1155e023e7eSJernej Skrabec #define SUNXI_LCDC_LVDS_ANA1_INIT1		(0x1f << 26 | 0x1f << 10)
1165e023e7eSJernej Skrabec #define SUNXI_LCDC_LVDS_ANA1_INIT2		(0x1f << 16 | 0x1f << 00)
1175e023e7eSJernej Skrabec 
1185e023e7eSJernej Skrabec void lcdc_init(struct sunxi_lcdc_reg * const lcdc);
1195e023e7eSJernej Skrabec void lcdc_enable(struct sunxi_lcdc_reg * const lcdc, int depth);
1205e023e7eSJernej Skrabec void lcdc_tcon0_mode_set(struct sunxi_lcdc_reg * const lcdc,
121*30ca2023SJernej Skrabec 			 const struct display_timing *mode,
1225e023e7eSJernej Skrabec 			 int clk_div, bool for_ext_vga_dac,
1235e023e7eSJernej Skrabec 			 int depth, int dclk_phase);
1245e023e7eSJernej Skrabec void lcdc_tcon1_mode_set(struct sunxi_lcdc_reg * const lcdc,
125*30ca2023SJernej Skrabec 			 const struct display_timing *mode,
1265e023e7eSJernej Skrabec 			 bool ext_hvsync, bool is_composite);
1275e023e7eSJernej Skrabec 
1285e023e7eSJernej Skrabec #endif /* _LCDC_H */
129