1*9a07eb0bSHans de Goede /* 2*9a07eb0bSHans de Goede * Sun6i platform dram controller register and constant defines 3*9a07eb0bSHans de Goede * 4*9a07eb0bSHans de Goede * (C) Copyright 2007-2012 5*9a07eb0bSHans de Goede * Allwinner Technology Co., Ltd. <www.allwinnertech.com> 6*9a07eb0bSHans de Goede * Berg Xing <bergxing@allwinnertech.com> 7*9a07eb0bSHans de Goede * Tom Cubie <tangliang@allwinnertech.com> 8*9a07eb0bSHans de Goede * 9*9a07eb0bSHans de Goede * (C) Copyright 2014 Hans de Goede <hdegoede@redhat.com> 10*9a07eb0bSHans de Goede * 11*9a07eb0bSHans de Goede * SPDX-License-Identifier: GPL-2.0+ 12*9a07eb0bSHans de Goede */ 13*9a07eb0bSHans de Goede 14*9a07eb0bSHans de Goede #ifndef _SUNXI_DRAM_SUN6I_H 15*9a07eb0bSHans de Goede #define _SUNXI_DRAM_SUN6I_H 16*9a07eb0bSHans de Goede 17*9a07eb0bSHans de Goede struct sunxi_mctl_com_reg { 18*9a07eb0bSHans de Goede u32 cr; /* 0x00 */ 19*9a07eb0bSHans de Goede u32 ccr; /* 0x04 controller configuration register */ 20*9a07eb0bSHans de Goede u32 dbgcr; /* 0x08 */ 21*9a07eb0bSHans de Goede u32 dbgcr1; /* 0x0c */ 22*9a07eb0bSHans de Goede u32 rmcr[8]; /* 0x10 */ 23*9a07eb0bSHans de Goede u32 mmcr[16]; /* 0x30 */ 24*9a07eb0bSHans de Goede u32 mbagcr[6]; /* 0x70 */ 25*9a07eb0bSHans de Goede u32 maer; /* 0x88 */ 26*9a07eb0bSHans de Goede u8 res0[0x14]; /* 0x8c */ 27*9a07eb0bSHans de Goede u32 mdfscr; /* 0x100 */ 28*9a07eb0bSHans de Goede u32 mdfsmer; /* 0x104 */ 29*9a07eb0bSHans de Goede u32 mdfsmrmr; /* 0x108 */ 30*9a07eb0bSHans de Goede u32 mdfstr0; /* 0x10c */ 31*9a07eb0bSHans de Goede u32 mdfstr1; /* 0x110 */ 32*9a07eb0bSHans de Goede u32 mdfstr2; /* 0x114 */ 33*9a07eb0bSHans de Goede u32 mdfstr3; /* 0x118 */ 34*9a07eb0bSHans de Goede u32 mdfsgcr; /* 0x11c */ 35*9a07eb0bSHans de Goede u8 res1[0x1c]; /* 0x120 */ 36*9a07eb0bSHans de Goede u32 mdfsivr; /* 0x13c */ 37*9a07eb0bSHans de Goede u8 res2[0x0c]; /* 0x140 */ 38*9a07eb0bSHans de Goede u32 mdfstcr; /* 0x14c */ 39*9a07eb0bSHans de Goede }; 40*9a07eb0bSHans de Goede 41*9a07eb0bSHans de Goede struct sunxi_mctl_ctl_reg { 42*9a07eb0bSHans de Goede u8 res0[0x04]; /* 0x00 */ 43*9a07eb0bSHans de Goede u32 sctl; /* 0x04 */ 44*9a07eb0bSHans de Goede u32 sstat; /* 0x08 */ 45*9a07eb0bSHans de Goede u8 res1[0x34]; /* 0x0c */ 46*9a07eb0bSHans de Goede u32 mcmd; /* 0x40 */ 47*9a07eb0bSHans de Goede u8 res2[0x08]; /* 0x44 */ 48*9a07eb0bSHans de Goede u32 cmdstat; /* 0x4c */ 49*9a07eb0bSHans de Goede u32 cmdstaten; /* 0x50 */ 50*9a07eb0bSHans de Goede u8 res3[0x0c]; /* 0x54 */ 51*9a07eb0bSHans de Goede u32 mrrcfg0; /* 0x60 */ 52*9a07eb0bSHans de Goede u32 mrrstat0; /* 0x64 */ 53*9a07eb0bSHans de Goede u32 mrrstat1; /* 0x68 */ 54*9a07eb0bSHans de Goede u8 res4[0x10]; /* 0x6c */ 55*9a07eb0bSHans de Goede u32 mcfg1; /* 0x7c */ 56*9a07eb0bSHans de Goede u32 mcfg; /* 0x80 */ 57*9a07eb0bSHans de Goede u32 ppcfg; /* 0x84 */ 58*9a07eb0bSHans de Goede u32 mstat; /* 0x88 */ 59*9a07eb0bSHans de Goede u32 lp2zqcfg; /* 0x8c */ 60*9a07eb0bSHans de Goede u8 res5[0x04]; /* 0x90 */ 61*9a07eb0bSHans de Goede u32 dtustat; /* 0x94 */ 62*9a07eb0bSHans de Goede u32 dtuna; /* 0x98 */ 63*9a07eb0bSHans de Goede u32 dtune; /* 0x9c */ 64*9a07eb0bSHans de Goede u32 dtuprd0; /* 0xa0 */ 65*9a07eb0bSHans de Goede u32 dtuprd1; /* 0xa4 */ 66*9a07eb0bSHans de Goede u32 dtuprd2; /* 0xa8 */ 67*9a07eb0bSHans de Goede u32 dtuprd3; /* 0xac */ 68*9a07eb0bSHans de Goede u32 dtuawdt; /* 0xb0 */ 69*9a07eb0bSHans de Goede u8 res6[0x0c]; /* 0xb4 */ 70*9a07eb0bSHans de Goede u32 togcnt1u; /* 0xc0 */ 71*9a07eb0bSHans de Goede u8 res7[0x08]; /* 0xc4 */ 72*9a07eb0bSHans de Goede u32 togcnt100n; /* 0xcc */ 73*9a07eb0bSHans de Goede u32 trefi; /* 0xd0 */ 74*9a07eb0bSHans de Goede u32 tmrd; /* 0xd4 */ 75*9a07eb0bSHans de Goede u32 trfc; /* 0xd8 */ 76*9a07eb0bSHans de Goede u32 trp; /* 0xdc */ 77*9a07eb0bSHans de Goede u32 trtw; /* 0xe0 */ 78*9a07eb0bSHans de Goede u32 tal; /* 0xe4 */ 79*9a07eb0bSHans de Goede u32 tcl; /* 0xe8 */ 80*9a07eb0bSHans de Goede u32 tcwl; /* 0xec */ 81*9a07eb0bSHans de Goede u32 tras; /* 0xf0 */ 82*9a07eb0bSHans de Goede u32 trc; /* 0xf4 */ 83*9a07eb0bSHans de Goede u32 trcd; /* 0xf8 */ 84*9a07eb0bSHans de Goede u32 trrd; /* 0xfc */ 85*9a07eb0bSHans de Goede u32 trtp; /* 0x100 */ 86*9a07eb0bSHans de Goede u32 twr; /* 0x104 */ 87*9a07eb0bSHans de Goede u32 twtr; /* 0x108 */ 88*9a07eb0bSHans de Goede u32 texsr; /* 0x10c */ 89*9a07eb0bSHans de Goede u32 txp; /* 0x110 */ 90*9a07eb0bSHans de Goede u32 txpdll; /* 0x114 */ 91*9a07eb0bSHans de Goede u32 tzqcs; /* 0x118 */ 92*9a07eb0bSHans de Goede u32 tzqcsi; /* 0x11c */ 93*9a07eb0bSHans de Goede u32 tdqs; /* 0x120 */ 94*9a07eb0bSHans de Goede u32 tcksre; /* 0x124 */ 95*9a07eb0bSHans de Goede u32 tcksrx; /* 0x128 */ 96*9a07eb0bSHans de Goede u32 tcke; /* 0x12c */ 97*9a07eb0bSHans de Goede u32 tmod; /* 0x130 */ 98*9a07eb0bSHans de Goede u32 trstl; /* 0x134 */ 99*9a07eb0bSHans de Goede u32 tzqcl; /* 0x138 */ 100*9a07eb0bSHans de Goede u32 tmrr; /* 0x13c */ 101*9a07eb0bSHans de Goede u32 tckesr; /* 0x140 */ 102*9a07eb0bSHans de Goede u32 tdpd; /* 0x144 */ 103*9a07eb0bSHans de Goede u8 res8[0xb8]; /* 0x148 */ 104*9a07eb0bSHans de Goede u32 dtuwactl; /* 0x200 */ 105*9a07eb0bSHans de Goede u32 dturactl; /* 0x204 */ 106*9a07eb0bSHans de Goede u32 dtucfg; /* 0x208 */ 107*9a07eb0bSHans de Goede u32 dtuectl; /* 0x20c */ 108*9a07eb0bSHans de Goede u32 dtuwd0; /* 0x210 */ 109*9a07eb0bSHans de Goede u32 dtuwd1; /* 0x214 */ 110*9a07eb0bSHans de Goede u32 dtuwd2; /* 0x218 */ 111*9a07eb0bSHans de Goede u32 dtuwd3; /* 0x21c */ 112*9a07eb0bSHans de Goede u32 dtuwdm; /* 0x220 */ 113*9a07eb0bSHans de Goede u32 dturd0; /* 0x224 */ 114*9a07eb0bSHans de Goede u32 dturd1; /* 0x228 */ 115*9a07eb0bSHans de Goede u32 dturd2; /* 0x22c */ 116*9a07eb0bSHans de Goede u32 dturd3; /* 0x230 */ 117*9a07eb0bSHans de Goede u32 dtulfsrwd; /* 0x234 */ 118*9a07eb0bSHans de Goede u32 dtulfsrrd; /* 0x238 */ 119*9a07eb0bSHans de Goede u32 dtueaf; /* 0x23c */ 120*9a07eb0bSHans de Goede u32 dfitctldly; /* 0x240 */ 121*9a07eb0bSHans de Goede u32 dfiodtcfg; /* 0x244 */ 122*9a07eb0bSHans de Goede u32 dfiodtcfg1; /* 0x248 */ 123*9a07eb0bSHans de Goede u32 dfiodtrmap; /* 0x24c */ 124*9a07eb0bSHans de Goede u32 dfitphywrd; /* 0x250 */ 125*9a07eb0bSHans de Goede u32 dfitphywrl; /* 0x254 */ 126*9a07eb0bSHans de Goede u8 res9[0x08]; /* 0x258 */ 127*9a07eb0bSHans de Goede u32 dfitrdden; /* 0x260 */ 128*9a07eb0bSHans de Goede u32 dfitphyrdl; /* 0x264 */ 129*9a07eb0bSHans de Goede u8 res10[0x08]; /* 0x268 */ 130*9a07eb0bSHans de Goede u32 dfitphyupdtype0; /* 0x270 */ 131*9a07eb0bSHans de Goede u32 dfitphyupdtype1; /* 0x274 */ 132*9a07eb0bSHans de Goede u32 dfitphyupdtype2; /* 0x278 */ 133*9a07eb0bSHans de Goede u32 dfitphyupdtype3; /* 0x27c */ 134*9a07eb0bSHans de Goede u32 dfitctrlupdmin; /* 0x280 */ 135*9a07eb0bSHans de Goede u32 dfitctrlupdmax; /* 0x284 */ 136*9a07eb0bSHans de Goede u32 dfitctrlupddly; /* 0x288 */ 137*9a07eb0bSHans de Goede u8 res11[4]; /* 0x28c */ 138*9a07eb0bSHans de Goede u32 dfiupdcfg; /* 0x290 */ 139*9a07eb0bSHans de Goede u32 dfitrefmski; /* 0x294 */ 140*9a07eb0bSHans de Goede u32 dfitcrlupdi; /* 0x298 */ 141*9a07eb0bSHans de Goede u8 res12[0x10]; /* 0x29c */ 142*9a07eb0bSHans de Goede u32 dfitrcfg0; /* 0x2ac */ 143*9a07eb0bSHans de Goede u32 dfitrstat0; /* 0x2b0 */ 144*9a07eb0bSHans de Goede u32 dfitrwrlvlen; /* 0x2b4 */ 145*9a07eb0bSHans de Goede u32 dfitrrdlvlen; /* 0x2b8 */ 146*9a07eb0bSHans de Goede u32 dfitrrdlvlgateen; /* 0x2bc */ 147*9a07eb0bSHans de Goede u8 res13[0x04]; /* 0x2c0 */ 148*9a07eb0bSHans de Goede u32 dfistcfg0; /* 0x2c4 */ 149*9a07eb0bSHans de Goede u32 dfistcfg1; /* 0x2c8 */ 150*9a07eb0bSHans de Goede u8 res14[0x04]; /* 0x2cc */ 151*9a07eb0bSHans de Goede u32 dfitdramclken; /* 0x2d0 */ 152*9a07eb0bSHans de Goede u32 dfitdramclkdis; /* 0x2d4 */ 153*9a07eb0bSHans de Goede u8 res15[0x18]; /* 0x2d8 */ 154*9a07eb0bSHans de Goede u32 dfilpcfg0; /* 0x2f0 */ 155*9a07eb0bSHans de Goede }; 156*9a07eb0bSHans de Goede 157*9a07eb0bSHans de Goede struct sunxi_mctl_phy_reg { 158*9a07eb0bSHans de Goede u8 res0[0x04]; /* 0x00 */ 159*9a07eb0bSHans de Goede u32 pir; /* 0x04 */ 160*9a07eb0bSHans de Goede u32 pgcr; /* 0x08 phy general configuration register */ 161*9a07eb0bSHans de Goede u32 pgsr; /* 0x0c */ 162*9a07eb0bSHans de Goede u32 dllgcr; /* 0x10 */ 163*9a07eb0bSHans de Goede u32 acdllcr; /* 0x14 */ 164*9a07eb0bSHans de Goede u32 ptr0; /* 0x18 */ 165*9a07eb0bSHans de Goede u32 ptr1; /* 0x1c */ 166*9a07eb0bSHans de Goede u32 ptr2; /* 0x20 */ 167*9a07eb0bSHans de Goede u32 aciocr; /* 0x24 */ 168*9a07eb0bSHans de Goede u32 dxccr; /* 0x28 DATX8 common configuration register */ 169*9a07eb0bSHans de Goede u32 dsgcr; /* 0x2c dram system general config register */ 170*9a07eb0bSHans de Goede u32 dcr; /* 0x30 */ 171*9a07eb0bSHans de Goede u32 dtpr0; /* 0x34 dram timing parameters register 0 */ 172*9a07eb0bSHans de Goede u32 dtpr1; /* 0x38 dram timing parameters register 1 */ 173*9a07eb0bSHans de Goede u32 dtpr2; /* 0x3c dram timing parameters register 2 */ 174*9a07eb0bSHans de Goede u32 mr0; /* 0x40 mode register 0 */ 175*9a07eb0bSHans de Goede u32 mr1; /* 0x44 mode register 1 */ 176*9a07eb0bSHans de Goede u32 mr2; /* 0x48 mode register 2 */ 177*9a07eb0bSHans de Goede u32 mr3; /* 0x4c mode register 3 */ 178*9a07eb0bSHans de Goede u32 odtcr; /* 0x50 */ 179*9a07eb0bSHans de Goede u32 dtar; /* 0x54 data training address register */ 180*9a07eb0bSHans de Goede u32 dtd0; /* 0x58 */ 181*9a07eb0bSHans de Goede u32 dtd1; /* 0x5c */ 182*9a07eb0bSHans de Goede u8 res1[0x60]; /* 0x60 */ 183*9a07eb0bSHans de Goede u32 dcuar; /* 0xc0 */ 184*9a07eb0bSHans de Goede u32 dcudr; /* 0xc4 */ 185*9a07eb0bSHans de Goede u32 dcurr; /* 0xc8 */ 186*9a07eb0bSHans de Goede u32 dculr; /* 0xcc */ 187*9a07eb0bSHans de Goede u32 dcugcr; /* 0xd0 */ 188*9a07eb0bSHans de Goede u32 dcutpr; /* 0xd4 */ 189*9a07eb0bSHans de Goede u32 dcusr0; /* 0xd8 */ 190*9a07eb0bSHans de Goede u32 dcusr1; /* 0xdc */ 191*9a07eb0bSHans de Goede u8 res2[0x20]; /* 0xe0 */ 192*9a07eb0bSHans de Goede u32 bistrr; /* 0x100 */ 193*9a07eb0bSHans de Goede u32 bistmskr0; /* 0x104 */ 194*9a07eb0bSHans de Goede u32 bistmskr1; /* 0x108 */ 195*9a07eb0bSHans de Goede u32 bistwcr; /* 0x10c */ 196*9a07eb0bSHans de Goede u32 bistlsr; /* 0x110 */ 197*9a07eb0bSHans de Goede u32 bistar0; /* 0x114 */ 198*9a07eb0bSHans de Goede u32 bistar1; /* 0x118 */ 199*9a07eb0bSHans de Goede u32 bistar2; /* 0x11c */ 200*9a07eb0bSHans de Goede u32 bistupdr; /* 0x120 */ 201*9a07eb0bSHans de Goede u32 bistgsr; /* 0x124 */ 202*9a07eb0bSHans de Goede u32 bistwer; /* 0x128 */ 203*9a07eb0bSHans de Goede u32 bistber0; /* 0x12c */ 204*9a07eb0bSHans de Goede u32 bistber1; /* 0x130 */ 205*9a07eb0bSHans de Goede u32 bistber2; /* 0x134 */ 206*9a07eb0bSHans de Goede u32 bistwcsr; /* 0x138 */ 207*9a07eb0bSHans de Goede u32 bistfwr0; /* 0x13c */ 208*9a07eb0bSHans de Goede u32 bistfwr1; /* 0x140 */ 209*9a07eb0bSHans de Goede u8 res3[0x3c]; /* 0x144 */ 210*9a07eb0bSHans de Goede u32 zq0cr0; /* 0x180 zq 0 control register 0 */ 211*9a07eb0bSHans de Goede u32 zq0cr1; /* 0x184 zq 0 control register 1 */ 212*9a07eb0bSHans de Goede u32 zq0sr0; /* 0x188 zq 0 status register 0 */ 213*9a07eb0bSHans de Goede u32 zq0sr1; /* 0x18c zq 0 status register 1 */ 214*9a07eb0bSHans de Goede u8 res4[0x30]; /* 0x190 */ 215*9a07eb0bSHans de Goede u32 dx0gcr; /* 0x1c0 */ 216*9a07eb0bSHans de Goede u32 dx0gsr0; /* 0x1c4 */ 217*9a07eb0bSHans de Goede u32 dx0gsr1; /* 0x1c8 */ 218*9a07eb0bSHans de Goede u32 dx0dllcr; /* 0x1cc */ 219*9a07eb0bSHans de Goede u32 dx0dqtr; /* 0x1d0 */ 220*9a07eb0bSHans de Goede u32 dx0dqstr; /* 0x1d4 */ 221*9a07eb0bSHans de Goede u8 res5[0x28]; /* 0x1d8 */ 222*9a07eb0bSHans de Goede u32 dx1gcr; /* 0x200 */ 223*9a07eb0bSHans de Goede u32 dx1gsr0; /* 0x204 */ 224*9a07eb0bSHans de Goede u32 dx1gsr1; /* 0x208 */ 225*9a07eb0bSHans de Goede u32 dx1dllcr; /* 0x20c */ 226*9a07eb0bSHans de Goede u32 dx1dqtr; /* 0x210 */ 227*9a07eb0bSHans de Goede u32 dx1dqstr; /* 0x214 */ 228*9a07eb0bSHans de Goede u8 res6[0x28]; /* 0x218 */ 229*9a07eb0bSHans de Goede u32 dx2gcr; /* 0x240 */ 230*9a07eb0bSHans de Goede u32 dx2gsr0; /* 0x244 */ 231*9a07eb0bSHans de Goede u32 dx2gsr1; /* 0x248 */ 232*9a07eb0bSHans de Goede u32 dx2dllcr; /* 0x24c */ 233*9a07eb0bSHans de Goede u32 dx2dqtr; /* 0x250 */ 234*9a07eb0bSHans de Goede u32 dx2dqstr; /* 0x254 */ 235*9a07eb0bSHans de Goede u8 res7[0x28]; /* 0x258 */ 236*9a07eb0bSHans de Goede u32 dx3gcr; /* 0x280 */ 237*9a07eb0bSHans de Goede u32 dx3gsr0; /* 0x284 */ 238*9a07eb0bSHans de Goede u32 dx3gsr1; /* 0x288 */ 239*9a07eb0bSHans de Goede u32 dx3dllcr; /* 0x28c */ 240*9a07eb0bSHans de Goede u32 dx3dqtr; /* 0x290 */ 241*9a07eb0bSHans de Goede u32 dx3dqstr; /* 0x294 */ 242*9a07eb0bSHans de Goede }; 243*9a07eb0bSHans de Goede 244*9a07eb0bSHans de Goede /* 245*9a07eb0bSHans de Goede * DRAM common (sunxi_mctl_com_reg) register constants. 246*9a07eb0bSHans de Goede */ 247*9a07eb0bSHans de Goede #define MCTL_CR_RANK_MASK (3 << 0) 248*9a07eb0bSHans de Goede #define MCTL_CR_RANK(x) (((x) - 1) << 0) 249*9a07eb0bSHans de Goede #define MCTL_CR_BANK_MASK (3 << 2) 250*9a07eb0bSHans de Goede #define MCTL_CR_BANK(x) ((x) << 2) 251*9a07eb0bSHans de Goede #define MCTL_CR_ROW_MASK (0xf << 4) 252*9a07eb0bSHans de Goede #define MCTL_CR_ROW(x) (((x) - 1) << 4) 253*9a07eb0bSHans de Goede #define MCTL_CR_PAGE_SIZE_MASK (0xf << 8) 254*9a07eb0bSHans de Goede #define MCTL_CR_PAGE_SIZE(x) ((fls(x) - 4) << 8) 255*9a07eb0bSHans de Goede #define MCTL_CR_BUSW_MASK (3 << 12) 256*9a07eb0bSHans de Goede #define MCTL_CR_BUSW16 (1 << 12) 257*9a07eb0bSHans de Goede #define MCTL_CR_BUSW32 (3 << 12) 258*9a07eb0bSHans de Goede #define MCTL_CR_SEQUENCE (1 << 15) 259*9a07eb0bSHans de Goede #define MCTL_CR_DDR3 (3 << 16) 260*9a07eb0bSHans de Goede #define MCTL_CR_CHANNEL_MASK (1 << 19) 261*9a07eb0bSHans de Goede #define MCTL_CR_CHANNEL(x) (((x) - 1) << 19) 262*9a07eb0bSHans de Goede #define MCTL_CR_UNKNOWN ((1 << 22) | (1 << 20)) 263*9a07eb0bSHans de Goede #define MCTL_CCR_CH0_CLK_EN (1 << 0) 264*9a07eb0bSHans de Goede #define MCTL_CCR_CH1_CLK_EN (1 << 1) 265*9a07eb0bSHans de Goede #define MCTL_CCR_MASTER_CLK_EN (1 << 2) 266*9a07eb0bSHans de Goede 267*9a07eb0bSHans de Goede /* 268*9a07eb0bSHans de Goede * DRAM control (sunxi_mctl_ctl_reg) register constants. 269*9a07eb0bSHans de Goede * Note that we use constant values for a lot of the timings, this is what 270*9a07eb0bSHans de Goede * the original boot0 bootloader does. 271*9a07eb0bSHans de Goede */ 272*9a07eb0bSHans de Goede #define MCTL_SCTL_CONFIG 1 273*9a07eb0bSHans de Goede #define MCTL_SCTL_ACCESS 2 274*9a07eb0bSHans de Goede #define MCTL_MCMD_NOP 0x88000000 275*9a07eb0bSHans de Goede #define MCTL_MCMD_BUSY 0x80000000 276*9a07eb0bSHans de Goede #define MCTL_MCFG_DDR3 0x70061 277*9a07eb0bSHans de Goede #define MCTL_TREFI 78 278*9a07eb0bSHans de Goede #define MCTL_TMRD 4 279*9a07eb0bSHans de Goede #define MCTL_TRFC 115 280*9a07eb0bSHans de Goede #define MCTL_TRP 9 281*9a07eb0bSHans de Goede #define MCTL_TPREA 0 282*9a07eb0bSHans de Goede #define MCTL_TRTW 2 283*9a07eb0bSHans de Goede #define MCTL_TAL 0 284*9a07eb0bSHans de Goede #define MCTL_TCL 9 285*9a07eb0bSHans de Goede #define MCTL_TCWL 8 286*9a07eb0bSHans de Goede #define MCTL_TRAS 18 287*9a07eb0bSHans de Goede #define MCTL_TRC 23 288*9a07eb0bSHans de Goede #define MCTL_TRCD 9 289*9a07eb0bSHans de Goede #define MCTL_TRRD 4 290*9a07eb0bSHans de Goede #define MCTL_TRTP 4 291*9a07eb0bSHans de Goede #define MCTL_TWR 8 292*9a07eb0bSHans de Goede #define MCTL_TWTR 4 293*9a07eb0bSHans de Goede #define MCTL_TEXSR 512 294*9a07eb0bSHans de Goede #define MCTL_TXP 4 295*9a07eb0bSHans de Goede #define MCTL_TXPDLL 14 296*9a07eb0bSHans de Goede #define MCTL_TZQCS 64 297*9a07eb0bSHans de Goede #define MCTL_TZQCSI 0 298*9a07eb0bSHans de Goede #define MCTL_TDQS 1 299*9a07eb0bSHans de Goede #define MCTL_TCKSRE 5 300*9a07eb0bSHans de Goede #define MCTL_TCKSRX 5 301*9a07eb0bSHans de Goede #define MCTL_TCKE 4 302*9a07eb0bSHans de Goede #define MCTL_TMOD 12 303*9a07eb0bSHans de Goede #define MCTL_TRSTL 80 304*9a07eb0bSHans de Goede #define MCTL_TZQCL 512 305*9a07eb0bSHans de Goede #define MCTL_TMRR 2 306*9a07eb0bSHans de Goede #define MCTL_TCKESR 5 307*9a07eb0bSHans de Goede #define MCTL_TDPD 0 308*9a07eb0bSHans de Goede #define MCTL_DFITPHYRDL 15 309*9a07eb0bSHans de Goede #define MCTL_DFIUPDCFG_UPD (1 << 1) 310*9a07eb0bSHans de Goede #define MCTL_DFISTCFG0 5 311*9a07eb0bSHans de Goede 312*9a07eb0bSHans de Goede /* 313*9a07eb0bSHans de Goede * DRAM phy (sunxi_mctl_phy_reg) register values / constants. 314*9a07eb0bSHans de Goede */ 315*9a07eb0bSHans de Goede #define MCTL_PIR_CLEAR_STATUS (1 << 28) 316*9a07eb0bSHans de Goede #define MCTL_PIR_STEP1 0xe9 317*9a07eb0bSHans de Goede #define MCTL_PIR_STEP2 0x81 318*9a07eb0bSHans de Goede #define MCTL_PGCR_RANK (1 << 19) 319*9a07eb0bSHans de Goede #define MCTL_PGCR 0x018c0202 320*9a07eb0bSHans de Goede #define MCTL_PGSR_TRAIN_ERR_MASK (3 << 5) 321*9a07eb0bSHans de Goede /* constants for both acdllcr as well as dx#dllcr */ 322*9a07eb0bSHans de Goede #define MCTL_DLLCR_NRESET (1 << 30) 323*9a07eb0bSHans de Goede #define MCTL_DLLCR_DISABLE (1 << 31) 324*9a07eb0bSHans de Goede /* ptr constants these are or-ed together to get the final ptr# values */ 325*9a07eb0bSHans de Goede #define MCTL_TITMSRST 10 326*9a07eb0bSHans de Goede #define MCTL_TDLLLOCK 2250 327*9a07eb0bSHans de Goede #define MCTL_TDLLSRST 23 328*9a07eb0bSHans de Goede #define MCTL_TDINIT0 217000 329*9a07eb0bSHans de Goede #define MCTL_TDINIT1 160 330*9a07eb0bSHans de Goede #define MCTL_TDINIT2 87000 331*9a07eb0bSHans de Goede #define MCTL_TDINIT3 433 332*9a07eb0bSHans de Goede /* end ptr constants */ 333*9a07eb0bSHans de Goede #define MCTL_ACIOCR_DISABLE ((3 << 18) | (1 << 8) | (1 << 3)) 334*9a07eb0bSHans de Goede #define MCTL_DXCCR_DISABLE ((1 << 3) | (1 << 2)) 335*9a07eb0bSHans de Goede #define MCTL_DXCCR 0x800 336*9a07eb0bSHans de Goede #define MCTL_DSGCR_ENABLE (1 << 28) 337*9a07eb0bSHans de Goede #define MCTL_DSGCR 0xf200001b 338*9a07eb0bSHans de Goede #define MCTL_DCR_DDR3 0x0b 339*9a07eb0bSHans de Goede /* dtpr constants these are or-ed together to get the final dtpr# values */ 340*9a07eb0bSHans de Goede #define MCTL_TCCD 0 341*9a07eb0bSHans de Goede #define MCTL_TDQSCKMAX 1 342*9a07eb0bSHans de Goede #define MCTL_TDQSCK 1 343*9a07eb0bSHans de Goede #define MCTL_TRTODT 0 344*9a07eb0bSHans de Goede #define MCTL_TFAW 20 345*9a07eb0bSHans de Goede #define MCTL_TAOND 0 346*9a07eb0bSHans de Goede #define MCTL_TDLLK 512 347*9a07eb0bSHans de Goede /* end dtpr constants */ 348*9a07eb0bSHans de Goede #define MCTL_MR0 0x1a50 349*9a07eb0bSHans de Goede #define MCTL_MR1 0x4 350*9a07eb0bSHans de Goede #define MCTL_MR2 ((MCTL_TCWL - 5) << 3) 351*9a07eb0bSHans de Goede #define MCTL_MR3 0x0 352*9a07eb0bSHans de Goede #define MCTL_DX_GCR_EN (1 << 0) 353*9a07eb0bSHans de Goede #define MCTL_DX_GCR 0x880 354*9a07eb0bSHans de Goede #define MCTL_DX_GSR0_RANK0_TRAIN_DONE (1 << 0) 355*9a07eb0bSHans de Goede #define MCTL_DX_GSR0_RANK1_TRAIN_DONE (1 << 1) 356*9a07eb0bSHans de Goede #define MCTL_DX_GSR0_RANK0_TRAIN_ERR (1 << 4) 357*9a07eb0bSHans de Goede #define MCTL_DX_GSR0_RANK1_TRAIN_ERR (1 << 5) 358*9a07eb0bSHans de Goede 359*9a07eb0bSHans de Goede #endif /* _SUNXI_DRAM_SUN6I_H */ 360