xref: /rk3399_rockchip-uboot/arch/arm/include/asm/arch-sunxi/dram_sun4i.h (revision 8975cdf4bce6e562ebb5451a2d1a9beca096660b)
1bec72c79SHans de Goede /*
2bec72c79SHans de Goede  * (C) Copyright 2007-2012
3bec72c79SHans de Goede  * Allwinner Technology Co., Ltd. <www.allwinnertech.com>
4bec72c79SHans de Goede  * Berg Xing <bergxing@allwinnertech.com>
5bec72c79SHans de Goede  * Tom Cubie <tangliang@allwinnertech.com>
6bec72c79SHans de Goede  *
7bec72c79SHans de Goede  * Sunxi platform dram register definition.
8bec72c79SHans de Goede  *
9bec72c79SHans de Goede  * SPDX-License-Identifier:	GPL-2.0+
10bec72c79SHans de Goede  */
11bec72c79SHans de Goede 
12bec72c79SHans de Goede #ifndef _SUNXI_DRAM_SUN4I_H
13bec72c79SHans de Goede #define _SUNXI_DRAM_SUN4I_H
14bec72c79SHans de Goede 
15bec72c79SHans de Goede struct sunxi_dram_reg {
16bec72c79SHans de Goede 	u32 ccr;		/* 0x00 controller configuration register */
17bec72c79SHans de Goede 	u32 dcr;		/* 0x04 dram configuration register */
18bec72c79SHans de Goede 	u32 iocr;		/* 0x08 i/o configuration register */
19bec72c79SHans de Goede 	u32 csr;		/* 0x0c controller status register */
20bec72c79SHans de Goede 	u32 drr;		/* 0x10 dram refresh register */
21bec72c79SHans de Goede 	u32 tpr0;		/* 0x14 dram timing parameters register 0 */
22bec72c79SHans de Goede 	u32 tpr1;		/* 0x18 dram timing parameters register 1 */
23bec72c79SHans de Goede 	u32 tpr2;		/* 0x1c dram timing parameters register 2 */
24bec72c79SHans de Goede 	u32 gdllcr;		/* 0x20 global dll control register */
25bec72c79SHans de Goede 	u8 res0[0x28];
26bec72c79SHans de Goede 	u32 rslr0;		/* 0x4c rank system latency register */
27bec72c79SHans de Goede 	u32 rslr1;		/* 0x50 rank system latency register */
28bec72c79SHans de Goede 	u8 res1[0x8];
29bec72c79SHans de Goede 	u32 rdgr0;		/* 0x5c rank dqs gating register */
30bec72c79SHans de Goede 	u32 rdgr1;		/* 0x60 rank dqs gating register */
31bec72c79SHans de Goede 	u8 res2[0x34];
32bec72c79SHans de Goede 	u32 odtcr;		/* 0x98 odt configuration register */
33bec72c79SHans de Goede 	u32 dtr0;		/* 0x9c data training register 0 */
34bec72c79SHans de Goede 	u32 dtr1;		/* 0xa0 data training register 1 */
35bec72c79SHans de Goede 	u32 dtar;		/* 0xa4 data training address register */
36bec72c79SHans de Goede 	u32 zqcr0;		/* 0xa8 zq control register 0 */
37bec72c79SHans de Goede 	u32 zqcr1;		/* 0xac zq control register 1 */
38bec72c79SHans de Goede 	u32 zqsr;		/* 0xb0 zq status register */
39bec72c79SHans de Goede 	u32 idcr;		/* 0xb4 initializaton delay configure reg */
40bec72c79SHans de Goede 	u8 res3[0x138];
41bec72c79SHans de Goede 	u32 mr;			/* 0x1f0 mode register */
42bec72c79SHans de Goede 	u32 emr;		/* 0x1f4 extended mode register */
43bec72c79SHans de Goede 	u32 emr2;		/* 0x1f8 extended mode register */
44bec72c79SHans de Goede 	u32 emr3;		/* 0x1fc extended mode register */
45bec72c79SHans de Goede 	u32 dllctr;		/* 0x200 dll control register */
46bec72c79SHans de Goede 	u32 dllcr[5];		/* 0x204 dll control register 0(byte 0) */
47bec72c79SHans de Goede 	/* 0x208 dll control register 1(byte 1) */
48bec72c79SHans de Goede 	/* 0x20c dll control register 2(byte 2) */
49bec72c79SHans de Goede 	/* 0x210 dll control register 3(byte 3) */
50bec72c79SHans de Goede 	/* 0x214 dll control register 4(byte 4) */
51bec72c79SHans de Goede 	u32 dqtr0;		/* 0x218 dq timing register */
52bec72c79SHans de Goede 	u32 dqtr1;		/* 0x21c dq timing register */
53bec72c79SHans de Goede 	u32 dqtr2;		/* 0x220 dq timing register */
54bec72c79SHans de Goede 	u32 dqtr3;		/* 0x224 dq timing register */
55bec72c79SHans de Goede 	u32 dqstr;		/* 0x228 dqs timing register */
56bec72c79SHans de Goede 	u32 dqsbtr;		/* 0x22c dqsb timing register */
57bec72c79SHans de Goede 	u32 mcr;		/* 0x230 mode configure register */
58bec72c79SHans de Goede 	u8 res[0x8];
59bec72c79SHans de Goede 	u32 ppwrsctl;		/* 0x23c pad power save control */
60bec72c79SHans de Goede 	u32 apr;		/* 0x240 arbiter period register */
61bec72c79SHans de Goede 	u32 pldtr;		/* 0x244 priority level data threshold reg */
62bec72c79SHans de Goede 	u8 res5[0x8];
63bec72c79SHans de Goede 	u32 hpcr[32];		/* 0x250 host port configure register */
64bec72c79SHans de Goede 	u8 res6[0x10];
65bec72c79SHans de Goede 	u32 csel;		/* 0x2e0 controller select register */
66bec72c79SHans de Goede };
67bec72c79SHans de Goede 
68bec72c79SHans de Goede struct dram_para {
69bec72c79SHans de Goede 	u32 clock;
70bec72c79SHans de Goede 	u32 mbus_clock;
71bec72c79SHans de Goede 	u32 type;
72bec72c79SHans de Goede 	u32 rank_num;
73bec72c79SHans de Goede 	u32 density;
74bec72c79SHans de Goede 	u32 io_width;
75bec72c79SHans de Goede 	u32 bus_width;
76bec72c79SHans de Goede 	u32 cas;
77bec72c79SHans de Goede 	u32 zq;
78bec72c79SHans de Goede 	u32 odt_en;
798ffc487cSHans de Goede 	u32 size; /* For compat with dram.c files from u-boot-sunxi, unused */
80bec72c79SHans de Goede 	u32 tpr0;
81bec72c79SHans de Goede 	u32 tpr1;
82bec72c79SHans de Goede 	u32 tpr2;
83bec72c79SHans de Goede 	u32 tpr3;
84bec72c79SHans de Goede 	u32 tpr4;
85bec72c79SHans de Goede 	u32 tpr5;
86bec72c79SHans de Goede 	u32 emr1;
87bec72c79SHans de Goede 	u32 emr2;
88bec72c79SHans de Goede 	u32 emr3;
89bec72c79SHans de Goede 	u32 dqs_gating_delay;
90bec72c79SHans de Goede 	u32 active_windowing;
91bec72c79SHans de Goede };
92bec72c79SHans de Goede 
93bec72c79SHans de Goede #define DRAM_CCR_COMMAND_RATE_1T (0x1 << 5)
94bec72c79SHans de Goede #define DRAM_CCR_DQS_GATE (0x1 << 14)
95bec72c79SHans de Goede #define DRAM_CCR_DQS_DRIFT_COMP (0x1 << 17)
96bec72c79SHans de Goede #define DRAM_CCR_ITM_OFF (0x1 << 28)
97bec72c79SHans de Goede #define DRAM_CCR_DATA_TRAINING (0x1 << 30)
98bec72c79SHans de Goede #define DRAM_CCR_INIT (0x1 << 31)
99bec72c79SHans de Goede 
100bec72c79SHans de Goede #define DRAM_MEMORY_TYPE_DDR1 1
101bec72c79SHans de Goede #define DRAM_MEMORY_TYPE_DDR2 2
102bec72c79SHans de Goede #define DRAM_MEMORY_TYPE_DDR3 3
103bec72c79SHans de Goede #define DRAM_MEMORY_TYPE_LPDDR2 4
104bec72c79SHans de Goede #define DRAM_MEMORY_TYPE_LPDDR 5
105bec72c79SHans de Goede #define DRAM_DCR_TYPE (0x1 << 0)
106bec72c79SHans de Goede #define DRAM_DCR_TYPE_DDR2 0x0
107bec72c79SHans de Goede #define DRAM_DCR_TYPE_DDR3 0x1
108bec72c79SHans de Goede #define DRAM_DCR_IO_WIDTH(n) (((n) & 0x3) << 1)
109bec72c79SHans de Goede #define DRAM_DCR_IO_WIDTH_MASK DRAM_DCR_IO_WIDTH(0x3)
110bec72c79SHans de Goede #define DRAM_DCR_IO_WIDTH_8BIT 0x0
111bec72c79SHans de Goede #define DRAM_DCR_IO_WIDTH_16BIT 0x1
112bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY(n) (((n) & 0x7) << 3)
113bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY_MASK DRAM_DCR_CHIP_DENSITY(0x7)
114bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY_256M 0x0
115bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY_512M 0x1
116bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY_1024M 0x2
117bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY_2048M 0x3
118bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY_4096M 0x4
119bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY_8192M 0x5
120bec72c79SHans de Goede #define DRAM_DCR_BUS_WIDTH(n) (((n) & 0x7) << 6)
121bec72c79SHans de Goede #define DRAM_DCR_BUS_WIDTH_MASK DRAM_DCR_BUS_WIDTH(0x7)
122bec72c79SHans de Goede #define DRAM_DCR_BUS_WIDTH_32BIT 0x3
123bec72c79SHans de Goede #define DRAM_DCR_BUS_WIDTH_16BIT 0x1
124bec72c79SHans de Goede #define DRAM_DCR_BUS_WIDTH_8BIT 0x0
125bec72c79SHans de Goede #define DRAM_DCR_RANK_SEL(n) (((n) & 0x3) << 10)
126bec72c79SHans de Goede #define DRAM_DCR_RANK_SEL_MASK DRAM_DCR_CMD_RANK(0x3)
127bec72c79SHans de Goede #define DRAM_DCR_CMD_RANK_ALL (0x1 << 12)
128bec72c79SHans de Goede #define DRAM_DCR_MODE(n) (((n) & 0x3) << 13)
129bec72c79SHans de Goede #define DRAM_DCR_MODE_MASK DRAM_DCR_MODE(0x3)
130bec72c79SHans de Goede #define DRAM_DCR_MODE_SEQ 0x0
131bec72c79SHans de Goede #define DRAM_DCR_MODE_INTERLEAVE 0x1
132bec72c79SHans de Goede 
133bec72c79SHans de Goede #define DRAM_CSR_DTERR  (0x1 << 20)
134bec72c79SHans de Goede #define DRAM_CSR_DTIERR (0x1 << 21)
135bec72c79SHans de Goede #define DRAM_CSR_FAILED (DRAM_CSR_DTERR | DRAM_CSR_DTIERR)
136bec72c79SHans de Goede 
137bec72c79SHans de Goede #define DRAM_DRR_TRFC(n) ((n) & 0xff)
138bec72c79SHans de Goede #define DRAM_DRR_TREFI(n) (((n) & 0xffff) << 8)
139bec72c79SHans de Goede #define DRAM_DRR_BURST(n) ((((n) - 1) & 0xf) << 24)
140bec72c79SHans de Goede 
141bec72c79SHans de Goede #define DRAM_MCR_MODE_NORM(n) (((n) & 0x3) << 0)
142bec72c79SHans de Goede #define DRAM_MCR_MODE_NORM_MASK DRAM_MCR_MOD_NORM(0x3)
143bec72c79SHans de Goede #define DRAM_MCR_MODE_DQ_OUT(n) (((n) & 0x3) << 2)
144bec72c79SHans de Goede #define DRAM_MCR_MODE_DQ_OUT_MASK DRAM_MCR_MODE_DQ_OUT(0x3)
145bec72c79SHans de Goede #define DRAM_MCR_MODE_ADDR_OUT(n) (((n) & 0x3) << 4)
146bec72c79SHans de Goede #define DRAM_MCR_MODE_ADDR_OUT_MASK DRAM_MCR_MODE_ADDR_OUT(0x3)
147bec72c79SHans de Goede #define DRAM_MCR_MODE_DQ_IN_OUT(n) (((n) & 0x3) << 6)
148bec72c79SHans de Goede #define DRAM_MCR_MODE_DQ_IN_OUT_MASK DRAM_MCR_MODE_DQ_IN_OUT(0x3)
149bec72c79SHans de Goede #define DRAM_MCR_MODE_DQ_TURNON_DELAY(n) (((n) & 0x7) << 8)
150bec72c79SHans de Goede #define DRAM_MCR_MODE_DQ_TURNON_DELAY_MASK DRAM_MCR_MODE_DQ_TURNON_DELAY(0x7)
151bec72c79SHans de Goede #define DRAM_MCR_MODE_ADDR_IN (0x1 << 11)
152bec72c79SHans de Goede #define DRAM_MCR_RESET (0x1 << 12)
153bec72c79SHans de Goede #define DRAM_MCR_MODE_EN(n) (((n) & 0x3) << 13)
154bec72c79SHans de Goede #define DRAM_MCR_MODE_EN_MASK DRAM_MCR_MOD_EN(0x3)
155bec72c79SHans de Goede #define DRAM_MCR_DCLK_OUT (0x1 << 16)
156bec72c79SHans de Goede 
157bec72c79SHans de Goede #define DRAM_DLLCR_NRESET (0x1 << 30)
158bec72c79SHans de Goede #define DRAM_DLLCR_DISABLE (0x1 << 31)
159bec72c79SHans de Goede 
160bec72c79SHans de Goede #define DRAM_ZQCR0_IMP_DIV(n) (((n) & 0xff) << 20)
161bec72c79SHans de Goede #define DRAM_ZQCR0_IMP_DIV_MASK DRAM_ZQCR0_IMP_DIV(0xff)
162bec72c79SHans de Goede #define DRAM_ZQCR0_ZCAL (1 << 31) /* Starts ZQ calibration when set to 1 */
163bec72c79SHans de Goede #define DRAM_ZQCR0_ZDEN (1 << 28) /* Uses ZDATA instead of doing calibration */
164bec72c79SHans de Goede 
165bec72c79SHans de Goede #define DRAM_ZQSR_ZDONE (1 << 31) /* ZQ calibration completion flag */
166bec72c79SHans de Goede 
167*8975cdf4SHans de Goede #define DRAM_IOCR_ODT_EN ((3 << 30) | (3 << 0))
168bec72c79SHans de Goede 
169bec72c79SHans de Goede #define DRAM_MR_BURST_LENGTH(n) (((n) & 0x7) << 0)
170bec72c79SHans de Goede #define DRAM_MR_BURST_LENGTH_MASK DRAM_MR_BURST_LENGTH(0x7)
171bec72c79SHans de Goede #define DRAM_MR_CAS_LAT(n) (((n) & 0x7) << 4)
172bec72c79SHans de Goede #define DRAM_MR_CAS_LAT_MASK DRAM_MR_CAS_LAT(0x7)
173bec72c79SHans de Goede #define DRAM_MR_WRITE_RECOVERY(n) (((n) & 0x7) << 9)
174bec72c79SHans de Goede #define DRAM_MR_WRITE_RECOVERY_MASK DRAM_MR_WRITE_RECOVERY(0x7)
175bec72c79SHans de Goede #define DRAM_MR_POWER_DOWN (0x1 << 12)
176bec72c79SHans de Goede 
177bec72c79SHans de Goede #define DRAM_CSEL_MAGIC 0x16237495
178bec72c79SHans de Goede 
179bec72c79SHans de Goede unsigned long dramc_init(struct dram_para *para);
180bec72c79SHans de Goede 
181bec72c79SHans de Goede #endif /* _SUNXI_DRAM_SUN4I_H */
182