xref: /rk3399_rockchip-uboot/arch/arm/include/asm/arch-rockchip/qos_rk3288.h (revision 70c1e0474a9df2c4493b4e2330cc41d3132b4e90)
1*9b832016SNickey Yang Nickey Yang /*
2*9b832016SNickey Yang Nickey Yang  * Copyright 2016 Rockchip Inc.
3*9b832016SNickey Yang Nickey Yang  *
4*9b832016SNickey Yang Nickey Yang  * SPDX-License-Identifier:     GPL-2.0+
5*9b832016SNickey Yang Nickey Yang  */
6*9b832016SNickey Yang Nickey Yang #ifndef _ASM_ARCH_QOS_RK3288_H
7*9b832016SNickey Yang Nickey Yang #define _ASM_ARCH_QOS_RK3288_H
8*9b832016SNickey Yang Nickey Yang 
9*9b832016SNickey Yang Nickey Yang #define PRIORITY_HIGH_SHIFT	2
10*9b832016SNickey Yang Nickey Yang #define PRIORITY_LOW_SHIFT	0
11*9b832016SNickey Yang Nickey Yang 
12*9b832016SNickey Yang Nickey Yang #define CPU_AXI_QOS_PRIORITY    0x08
13*9b832016SNickey Yang Nickey Yang 
14*9b832016SNickey Yang Nickey Yang #define VIO0_VOP_QOS            0xffad0400
15*9b832016SNickey Yang Nickey Yang #define VIO1_VOP_QOS            0xffad0000
16*9b832016SNickey Yang Nickey Yang #define VIO1_ISP_R_QOS          0xffad0900
17*9b832016SNickey Yang Nickey Yang #define VIO1_ISP_W0_QOS         0xffad0100
18*9b832016SNickey Yang Nickey Yang #define VIO1_ISP_W1_QOS         0xffad0180
19*9b832016SNickey Yang Nickey Yang 
20*9b832016SNickey Yang Nickey Yang #endif
21