xref: /rk3399_rockchip-uboot/arch/arm/include/asm/arch-armv7/wdt.h (revision 326ea986ac150acdc7656d57fca647db80b50158)
1b80e41acSMatt Waddel /*
2b80e41acSMatt Waddel  * (C) Copyright 2010
3b80e41acSMatt Waddel  * Matt Waddel, <matt.waddel@linaro.org>
4b80e41acSMatt Waddel  *
5*1a459660SWolfgang Denk  * SPDX-License-Identifier:	GPL-2.0+
6b80e41acSMatt Waddel  */
7b80e41acSMatt Waddel #ifndef _WDT_H_
8b80e41acSMatt Waddel #define _WDT_H_
9b80e41acSMatt Waddel 
10b80e41acSMatt Waddel /* Watchdog timer (SP805) register base address */
11b80e41acSMatt Waddel #define WDT_BASE	0x100E5000
12b80e41acSMatt Waddel 
13b80e41acSMatt Waddel #define WDT_EN		0x2
14b80e41acSMatt Waddel #define WDT_RESET_LOAD	0x0
15b80e41acSMatt Waddel 
16b80e41acSMatt Waddel struct wdt {
17b80e41acSMatt Waddel 	u32 wdogload;		/* 0x000 */
18b80e41acSMatt Waddel 	u32 wdogvalue;
19b80e41acSMatt Waddel 	u32 wdogcontrol;
20b80e41acSMatt Waddel 	u32 wdogintclr;
21b80e41acSMatt Waddel 	u32 wdogris;
22b80e41acSMatt Waddel 	u32 wdogmis;
23b80e41acSMatt Waddel 	u32 res1[0x2F9];
24b80e41acSMatt Waddel 	u32 wdoglock;		/* 0xC00 */
25b80e41acSMatt Waddel 	u32 res2[0xBE];
26b80e41acSMatt Waddel 	u32 wdogitcr;		/* 0xF00 */
27b80e41acSMatt Waddel 	u32 wdogitop;
28b80e41acSMatt Waddel 	u32 res3[0x35];
29b80e41acSMatt Waddel 	u32 wdogperiphid0;	/* 0xFE0 */
30b80e41acSMatt Waddel 	u32 wdogperiphid1;
31b80e41acSMatt Waddel 	u32 wdogperiphid2;
32b80e41acSMatt Waddel 	u32 wdogperiphid3;
33b80e41acSMatt Waddel 	u32 wdogpcellid0;
34b80e41acSMatt Waddel 	u32 wdogpcellid1;
35b80e41acSMatt Waddel 	u32 wdogpcellid2;
36b80e41acSMatt Waddel 	u32 wdogpcellid3;
37b80e41acSMatt Waddel };
38b80e41acSMatt Waddel 
39b80e41acSMatt Waddel #endif /* _WDT_H_ */
40