xref: /rk3399_rockchip-uboot/arch/arm/dts/sama5d3_uart.dtsi (revision b7b24a7a3cd74bb165d28a2959ed9143e3648fbf)
1*110fa979SWenyou Yang/*
2*110fa979SWenyou Yang * sama5d3_uart.dtsi - Device Tree Include file for SAMA5D3 SoC with
3*110fa979SWenyou Yang * UART support
4*110fa979SWenyou Yang *
5*110fa979SWenyou Yang * Copyright (C) 2013 Boris BREZILLON <b.brezillon@overkiz.com>
6*110fa979SWenyou Yang *
7*110fa979SWenyou Yang * Licensed under GPLv2.
8*110fa979SWenyou Yang */
9*110fa979SWenyou Yang
10*110fa979SWenyou Yang#include <dt-bindings/pinctrl/at91.h>
11*110fa979SWenyou Yang#include <dt-bindings/interrupt-controller/irq.h>
12*110fa979SWenyou Yang#include <dt-bindings/clock/at91.h>
13*110fa979SWenyou Yang
14*110fa979SWenyou Yang/ {
15*110fa979SWenyou Yang	aliases {
16*110fa979SWenyou Yang		serial5 = &uart0;
17*110fa979SWenyou Yang		serial6 = &uart1;
18*110fa979SWenyou Yang	};
19*110fa979SWenyou Yang
20*110fa979SWenyou Yang	ahb {
21*110fa979SWenyou Yang		apb {
22*110fa979SWenyou Yang			pinctrl@fffff200 {
23*110fa979SWenyou Yang				uart0 {
24*110fa979SWenyou Yang					pinctrl_uart0: uart0-0 {
25*110fa979SWenyou Yang						atmel,pins =
26*110fa979SWenyou Yang							<AT91_PIOC 29 AT91_PERIPH_A AT91_PINCTRL_NONE	/* PC29 periph A, conflicts with PWMFI2, ISI_D8 */
27*110fa979SWenyou Yang							 AT91_PIOC 30 AT91_PERIPH_A AT91_PINCTRL_PULL_UP>;	/* PC30 periph A with pullup, conflicts with ISI_PCK */
28*110fa979SWenyou Yang					};
29*110fa979SWenyou Yang				};
30*110fa979SWenyou Yang
31*110fa979SWenyou Yang				uart1 {
32*110fa979SWenyou Yang					pinctrl_uart1: uart1-0 {
33*110fa979SWenyou Yang						atmel,pins =
34*110fa979SWenyou Yang							<AT91_PIOA 30 AT91_PERIPH_B AT91_PINCTRL_NONE	/* PA30 periph B, conflicts with TWD0, ISI_VSYNC */
35*110fa979SWenyou Yang							 AT91_PIOA 31 AT91_PERIPH_B AT91_PINCTRL_PULL_UP>;	/* PA31 periph B with pullup, conflicts with TWCK0, ISI_HSYNC */
36*110fa979SWenyou Yang					};
37*110fa979SWenyou Yang				};
38*110fa979SWenyou Yang			};
39*110fa979SWenyou Yang
40*110fa979SWenyou Yang			pmc: pmc@fffffc00 {
41*110fa979SWenyou Yang				periphck {
42*110fa979SWenyou Yang					uart0_clk: uart0_clk@16 {
43*110fa979SWenyou Yang						#clock-cells = <0>;
44*110fa979SWenyou Yang						reg = <16>;
45*110fa979SWenyou Yang						atmel,clk-output-range = <0 66000000>;
46*110fa979SWenyou Yang					};
47*110fa979SWenyou Yang
48*110fa979SWenyou Yang					uart1_clk: uart1_clk@17 {
49*110fa979SWenyou Yang						#clock-cells = <0>;
50*110fa979SWenyou Yang						reg = <17>;
51*110fa979SWenyou Yang						atmel,clk-output-range = <0 66000000>;
52*110fa979SWenyou Yang					};
53*110fa979SWenyou Yang				};
54*110fa979SWenyou Yang			};
55*110fa979SWenyou Yang
56*110fa979SWenyou Yang			uart0: serial@f0024000 {
57*110fa979SWenyou Yang				compatible = "atmel,at91sam9260-usart";
58*110fa979SWenyou Yang				reg = <0xf0024000 0x200>;
59*110fa979SWenyou Yang				interrupts = <16 IRQ_TYPE_LEVEL_HIGH 5>;
60*110fa979SWenyou Yang				pinctrl-names = "default";
61*110fa979SWenyou Yang				pinctrl-0 = <&pinctrl_uart0>;
62*110fa979SWenyou Yang				clocks = <&uart0_clk>;
63*110fa979SWenyou Yang				clock-names = "usart";
64*110fa979SWenyou Yang				status = "disabled";
65*110fa979SWenyou Yang			};
66*110fa979SWenyou Yang
67*110fa979SWenyou Yang			uart1: serial@f8028000 {
68*110fa979SWenyou Yang				compatible = "atmel,at91sam9260-usart";
69*110fa979SWenyou Yang				reg = <0xf8028000 0x200>;
70*110fa979SWenyou Yang				interrupts = <17 IRQ_TYPE_LEVEL_HIGH 5>;
71*110fa979SWenyou Yang				pinctrl-names = "default";
72*110fa979SWenyou Yang				pinctrl-0 = <&pinctrl_uart1>;
73*110fa979SWenyou Yang				clocks = <&uart1_clk>;
74*110fa979SWenyou Yang				clock-names = "usart";
75*110fa979SWenyou Yang				status = "disabled";
76*110fa979SWenyou Yang			};
77*110fa979SWenyou Yang		};
78*110fa979SWenyou Yang	};
79*110fa979SWenyou Yang};
80