1*3b47334dSWyon Bi// SPDX-License-Identifier: GPL-2.0+ 2*3b47334dSWyon Bi/* 3*3b47334dSWyon Bi * (C) Copyright 2018 Rockchip Electronics Co., Ltd 4*3b47334dSWyon Bi */ 5*3b47334dSWyon Bi 6*3b47334dSWyon Bi#include "px30.dtsi" 7*3b47334dSWyon Bi 8*3b47334dSWyon Bi&rgb { 9*3b47334dSWyon Bi phys = <&video_phy>; 10*3b47334dSWyon Bi phy-names = "phy"; 11*3b47334dSWyon Bi pinctrl-names = "default", "sleep"; 12*3b47334dSWyon Bi pinctrl-0 = <&lcdc_m1_rgb_pins>; 13*3b47334dSWyon Bi pinctrl-1 = <&lcdc_m1_sleep_pins>; 14*3b47334dSWyon Bi}; 15*3b47334dSWyon Bi 16*3b47334dSWyon Bi&pinctrl { 17*3b47334dSWyon Bi lcdc { 18*3b47334dSWyon Bi lcdc_m1_rgb_pins: lcdc-m1-rgb-pins { 19*3b47334dSWyon Bi rockchip,pins = 20*3b47334dSWyon Bi <3 RK_PA0 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_DCLK */ 21*3b47334dSWyon Bi <3 RK_PA4 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D0 */ 22*3b47334dSWyon Bi <3 RK_PA6 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D2 */ 23*3b47334dSWyon Bi <3 RK_PB2 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D6 */ 24*3b47334dSWyon Bi <3 RK_PB3 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D7 */ 25*3b47334dSWyon Bi <3 RK_PB5 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D9 */ 26*3b47334dSWyon Bi <3 RK_PC0 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D12 */ 27*3b47334dSWyon Bi <3 RK_PC1 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D13 */ 28*3b47334dSWyon Bi <3 RK_PC2 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D14 */ 29*3b47334dSWyon Bi <3 RK_PC3 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D15 */ 30*3b47334dSWyon Bi <3 RK_PC4 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D16 */ 31*3b47334dSWyon Bi <3 RK_PC5 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D17 */ 32*3b47334dSWyon Bi <3 RK_PC6 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D18 */ 33*3b47334dSWyon Bi <3 RK_PC7 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D19 */ 34*3b47334dSWyon Bi <3 RK_PD0 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D20 */ 35*3b47334dSWyon Bi <3 RK_PD1 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D21 */ 36*3b47334dSWyon Bi <3 RK_PD2 RK_FUNC_1 &pcfg_pull_none_8ma>, /* LCDC_D22 */ 37*3b47334dSWyon Bi <3 RK_PD3 RK_FUNC_1 &pcfg_pull_none_8ma>; /* LCDC_D23 */ 38*3b47334dSWyon Bi }; 39*3b47334dSWyon Bi 40*3b47334dSWyon Bi lcdc_m1_sleep_pins: lcdc-m1-sleep-pins { 41*3b47334dSWyon Bi rockchip,pins = 42*3b47334dSWyon Bi <3 RK_PA0 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_DCLK */ 43*3b47334dSWyon Bi <3 RK_PA4 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D0 */ 44*3b47334dSWyon Bi <3 RK_PA6 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D2 */ 45*3b47334dSWyon Bi <3 RK_PB2 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D6 */ 46*3b47334dSWyon Bi <3 RK_PB3 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D7 */ 47*3b47334dSWyon Bi <3 RK_PB5 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D9 */ 48*3b47334dSWyon Bi <3 RK_PC0 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D12 */ 49*3b47334dSWyon Bi <3 RK_PC1 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D13 */ 50*3b47334dSWyon Bi <3 RK_PC2 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D14 */ 51*3b47334dSWyon Bi <3 RK_PC3 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D15 */ 52*3b47334dSWyon Bi <3 RK_PC4 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D16 */ 53*3b47334dSWyon Bi <3 RK_PC5 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D17 */ 54*3b47334dSWyon Bi <3 RK_PC6 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D18 */ 55*3b47334dSWyon Bi <3 RK_PC7 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D19 */ 56*3b47334dSWyon Bi <3 RK_PD0 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D20 */ 57*3b47334dSWyon Bi <3 RK_PD1 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D21 */ 58*3b47334dSWyon Bi <3 RK_PD2 RK_FUNC_GPIO &pcfg_pull_none>, /* LCDC_D22 */ 59*3b47334dSWyon Bi <3 RK_PD3 RK_FUNC_GPIO &pcfg_pull_none>; /* LCDC_D23 */ 60*3b47334dSWyon Bi }; 61*3b47334dSWyon Bi }; 62*3b47334dSWyon Bi}; 63