1*cd339347SWenyou Yang/* 2*cd339347SWenyou Yang * at91sam9n12.dtsi - Device Tree include file for AT91SAM9N12 SoC 3*cd339347SWenyou Yang * 4*cd339347SWenyou Yang * Copyright (C) 2012 Atmel, 5*cd339347SWenyou Yang * 2012 Hong Xu <hong.xu@atmel.com> 6*cd339347SWenyou Yang * 7*cd339347SWenyou Yang * Licensed under GPLv2 or later. 8*cd339347SWenyou Yang */ 9*cd339347SWenyou Yang 10*cd339347SWenyou Yang#include "skeleton.dtsi" 11*cd339347SWenyou Yang#include <dt-bindings/dma/at91.h> 12*cd339347SWenyou Yang#include <dt-bindings/pinctrl/at91.h> 13*cd339347SWenyou Yang#include <dt-bindings/interrupt-controller/irq.h> 14*cd339347SWenyou Yang#include <dt-bindings/gpio/gpio.h> 15*cd339347SWenyou Yang#include <dt-bindings/clock/at91.h> 16*cd339347SWenyou Yang 17*cd339347SWenyou Yang/ { 18*cd339347SWenyou Yang model = "Atmel AT91SAM9N12 SoC"; 19*cd339347SWenyou Yang compatible = "atmel,at91sam9n12"; 20*cd339347SWenyou Yang interrupt-parent = <&aic>; 21*cd339347SWenyou Yang 22*cd339347SWenyou Yang aliases { 23*cd339347SWenyou Yang serial0 = &dbgu; 24*cd339347SWenyou Yang serial1 = &usart0; 25*cd339347SWenyou Yang serial2 = &usart1; 26*cd339347SWenyou Yang serial3 = &usart2; 27*cd339347SWenyou Yang serial4 = &usart3; 28*cd339347SWenyou Yang gpio0 = &pioA; 29*cd339347SWenyou Yang gpio1 = &pioB; 30*cd339347SWenyou Yang gpio2 = &pioC; 31*cd339347SWenyou Yang gpio3 = &pioD; 32*cd339347SWenyou Yang tcb0 = &tcb0; 33*cd339347SWenyou Yang tcb1 = &tcb1; 34*cd339347SWenyou Yang i2c0 = &i2c0; 35*cd339347SWenyou Yang i2c1 = &i2c1; 36*cd339347SWenyou Yang ssc0 = &ssc0; 37*cd339347SWenyou Yang pwm0 = &pwm0; 38*cd339347SWenyou Yang spi0 = &spi0; 39*cd339347SWenyou Yang }; 40*cd339347SWenyou Yang cpus { 41*cd339347SWenyou Yang #address-cells = <0>; 42*cd339347SWenyou Yang #size-cells = <0>; 43*cd339347SWenyou Yang 44*cd339347SWenyou Yang cpu { 45*cd339347SWenyou Yang compatible = "arm,arm926ej-s"; 46*cd339347SWenyou Yang device_type = "cpu"; 47*cd339347SWenyou Yang }; 48*cd339347SWenyou Yang }; 49*cd339347SWenyou Yang 50*cd339347SWenyou Yang memory { 51*cd339347SWenyou Yang reg = <0x20000000 0x10000000>; 52*cd339347SWenyou Yang }; 53*cd339347SWenyou Yang 54*cd339347SWenyou Yang clocks { 55*cd339347SWenyou Yang slow_xtal: slow_xtal { 56*cd339347SWenyou Yang compatible = "fixed-clock"; 57*cd339347SWenyou Yang #clock-cells = <0>; 58*cd339347SWenyou Yang clock-frequency = <0>; 59*cd339347SWenyou Yang }; 60*cd339347SWenyou Yang 61*cd339347SWenyou Yang main_xtal: main_xtal { 62*cd339347SWenyou Yang compatible = "fixed-clock"; 63*cd339347SWenyou Yang #clock-cells = <0>; 64*cd339347SWenyou Yang clock-frequency = <0>; 65*cd339347SWenyou Yang }; 66*cd339347SWenyou Yang }; 67*cd339347SWenyou Yang 68*cd339347SWenyou Yang sram: sram@00300000 { 69*cd339347SWenyou Yang compatible = "mmio-sram"; 70*cd339347SWenyou Yang reg = <0x00300000 0x8000>; 71*cd339347SWenyou Yang }; 72*cd339347SWenyou Yang 73*cd339347SWenyou Yang ahb { 74*cd339347SWenyou Yang compatible = "simple-bus"; 75*cd339347SWenyou Yang #address-cells = <1>; 76*cd339347SWenyou Yang #size-cells = <1>; 77*cd339347SWenyou Yang ranges; 78*cd339347SWenyou Yang u-boot,dm-pre-reloc; 79*cd339347SWenyou Yang 80*cd339347SWenyou Yang apb { 81*cd339347SWenyou Yang compatible = "simple-bus"; 82*cd339347SWenyou Yang #address-cells = <1>; 83*cd339347SWenyou Yang #size-cells = <1>; 84*cd339347SWenyou Yang ranges; 85*cd339347SWenyou Yang u-boot,dm-pre-reloc; 86*cd339347SWenyou Yang 87*cd339347SWenyou Yang aic: interrupt-controller@fffff000 { 88*cd339347SWenyou Yang #interrupt-cells = <3>; 89*cd339347SWenyou Yang compatible = "atmel,at91rm9200-aic"; 90*cd339347SWenyou Yang interrupt-controller; 91*cd339347SWenyou Yang reg = <0xfffff000 0x200>; 92*cd339347SWenyou Yang atmel,external-irqs = <31>; 93*cd339347SWenyou Yang }; 94*cd339347SWenyou Yang 95*cd339347SWenyou Yang ramc0: ramc@ffffe800 { 96*cd339347SWenyou Yang compatible = "atmel,at91sam9g45-ddramc"; 97*cd339347SWenyou Yang reg = <0xffffe800 0x200>; 98*cd339347SWenyou Yang clocks = <&ddrck>; 99*cd339347SWenyou Yang clock-names = "ddrck"; 100*cd339347SWenyou Yang }; 101*cd339347SWenyou Yang 102*cd339347SWenyou Yang pmc: pmc@fffffc00 { 103*cd339347SWenyou Yang compatible = "atmel,at91sam9n12-pmc", "syscon"; 104*cd339347SWenyou Yang reg = <0xfffffc00 0x200>; 105*cd339347SWenyou Yang interrupts = <1 IRQ_TYPE_LEVEL_HIGH 7>; 106*cd339347SWenyou Yang interrupt-controller; 107*cd339347SWenyou Yang #address-cells = <1>; 108*cd339347SWenyou Yang #size-cells = <0>; 109*cd339347SWenyou Yang #interrupt-cells = <1>; 110*cd339347SWenyou Yang u-boot,dm-pre-reloc; 111*cd339347SWenyou Yang 112*cd339347SWenyou Yang main_rc_osc: main_rc_osc { 113*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-clk-main-rc-osc"; 114*cd339347SWenyou Yang #clock-cells = <0>; 115*cd339347SWenyou Yang interrupts-extended = <&pmc AT91_PMC_MOSCRCS>; 116*cd339347SWenyou Yang clock-frequency = <12000000>; 117*cd339347SWenyou Yang clock-accuracy = <50000000>; 118*cd339347SWenyou Yang }; 119*cd339347SWenyou Yang 120*cd339347SWenyou Yang main_osc: main_osc { 121*cd339347SWenyou Yang compatible = "atmel,at91rm9200-clk-main-osc"; 122*cd339347SWenyou Yang #clock-cells = <0>; 123*cd339347SWenyou Yang interrupts-extended = <&pmc AT91_PMC_MOSCS>; 124*cd339347SWenyou Yang clocks = <&main_xtal>; 125*cd339347SWenyou Yang }; 126*cd339347SWenyou Yang 127*cd339347SWenyou Yang main: mainck { 128*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-clk-main"; 129*cd339347SWenyou Yang #clock-cells = <0>; 130*cd339347SWenyou Yang interrupts-extended = <&pmc AT91_PMC_MOSCSELS>; 131*cd339347SWenyou Yang clocks = <&main_rc_osc>, <&main_osc>; 132*cd339347SWenyou Yang }; 133*cd339347SWenyou Yang 134*cd339347SWenyou Yang plla: pllack@0 { 135*cd339347SWenyou Yang compatible = "atmel,at91rm9200-clk-pll"; 136*cd339347SWenyou Yang #clock-cells = <0>; 137*cd339347SWenyou Yang interrupts-extended = <&pmc AT91_PMC_LOCKA>; 138*cd339347SWenyou Yang clocks = <&main>; 139*cd339347SWenyou Yang reg = <0>; 140*cd339347SWenyou Yang atmel,clk-input-range = <2000000 32000000>; 141*cd339347SWenyou Yang #atmel,pll-clk-output-range-cells = <4>; 142*cd339347SWenyou Yang atmel,pll-clk-output-ranges = <745000000 800000000 0 0>, 143*cd339347SWenyou Yang <695000000 750000000 1 0>, 144*cd339347SWenyou Yang <645000000 700000000 2 0>, 145*cd339347SWenyou Yang <595000000 650000000 3 0>, 146*cd339347SWenyou Yang <545000000 600000000 0 1>, 147*cd339347SWenyou Yang <495000000 555000000 1 1>, 148*cd339347SWenyou Yang <445000000 500000000 2 1>, 149*cd339347SWenyou Yang <400000000 450000000 3 1>; 150*cd339347SWenyou Yang }; 151*cd339347SWenyou Yang 152*cd339347SWenyou Yang plladiv: plladivck { 153*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-clk-plldiv"; 154*cd339347SWenyou Yang #clock-cells = <0>; 155*cd339347SWenyou Yang clocks = <&plla>; 156*cd339347SWenyou Yang }; 157*cd339347SWenyou Yang 158*cd339347SWenyou Yang pllb: pllbck@1 { 159*cd339347SWenyou Yang compatible = "atmel,at91rm9200-clk-pll"; 160*cd339347SWenyou Yang #clock-cells = <0>; 161*cd339347SWenyou Yang interrupts-extended = <&pmc AT91_PMC_LOCKB>; 162*cd339347SWenyou Yang clocks = <&main>; 163*cd339347SWenyou Yang reg = <1>; 164*cd339347SWenyou Yang atmel,clk-input-range = <2000000 32000000>; 165*cd339347SWenyou Yang #atmel,pll-clk-output-range-cells = <3>; 166*cd339347SWenyou Yang atmel,pll-clk-output-ranges = <30000000 100000000 0>; 167*cd339347SWenyou Yang }; 168*cd339347SWenyou Yang 169*cd339347SWenyou Yang mck: masterck { 170*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-clk-master"; 171*cd339347SWenyou Yang #clock-cells = <0>; 172*cd339347SWenyou Yang interrupts-extended = <&pmc AT91_PMC_MCKRDY>; 173*cd339347SWenyou Yang clocks = <&clk32k>, <&main>, <&plladiv>, <&pllb>; 174*cd339347SWenyou Yang atmel,clk-output-range = <0 133333333>; 175*cd339347SWenyou Yang atmel,clk-divisors = <1 2 4 3>; 176*cd339347SWenyou Yang atmel,master-clk-have-div3-pres; 177*cd339347SWenyou Yang u-boot,dm-pre-reloc; 178*cd339347SWenyou Yang }; 179*cd339347SWenyou Yang 180*cd339347SWenyou Yang usb: usbck { 181*cd339347SWenyou Yang compatible = "atmel,at91sam9n12-clk-usb"; 182*cd339347SWenyou Yang #clock-cells = <0>; 183*cd339347SWenyou Yang clocks = <&pllb>; 184*cd339347SWenyou Yang }; 185*cd339347SWenyou Yang 186*cd339347SWenyou Yang prog: progck { 187*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-clk-programmable"; 188*cd339347SWenyou Yang #address-cells = <1>; 189*cd339347SWenyou Yang #size-cells = <0>; 190*cd339347SWenyou Yang interrupt-parent = <&pmc>; 191*cd339347SWenyou Yang clocks = <&clk32k>, <&main>, <&plladiv>, <&pllb>, <&mck>; 192*cd339347SWenyou Yang 193*cd339347SWenyou Yang prog0: prog@0 { 194*cd339347SWenyou Yang #clock-cells = <0>; 195*cd339347SWenyou Yang reg = <0>; 196*cd339347SWenyou Yang interrupts = <AT91_PMC_PCKRDY(0)>; 197*cd339347SWenyou Yang }; 198*cd339347SWenyou Yang 199*cd339347SWenyou Yang prog1: prog@1 { 200*cd339347SWenyou Yang #clock-cells = <0>; 201*cd339347SWenyou Yang reg = <1>; 202*cd339347SWenyou Yang interrupts = <AT91_PMC_PCKRDY(1)>; 203*cd339347SWenyou Yang }; 204*cd339347SWenyou Yang }; 205*cd339347SWenyou Yang 206*cd339347SWenyou Yang systemck { 207*cd339347SWenyou Yang compatible = "atmel,at91rm9200-clk-system"; 208*cd339347SWenyou Yang #address-cells = <1>; 209*cd339347SWenyou Yang #size-cells = <0>; 210*cd339347SWenyou Yang 211*cd339347SWenyou Yang ddrck: ddrck@2 { 212*cd339347SWenyou Yang #clock-cells = <0>; 213*cd339347SWenyou Yang reg = <2>; 214*cd339347SWenyou Yang clocks = <&mck>; 215*cd339347SWenyou Yang }; 216*cd339347SWenyou Yang 217*cd339347SWenyou Yang lcdck: lcdck@3 { 218*cd339347SWenyou Yang #clock-cells = <0>; 219*cd339347SWenyou Yang reg = <3>; 220*cd339347SWenyou Yang clocks = <&mck>; 221*cd339347SWenyou Yang }; 222*cd339347SWenyou Yang 223*cd339347SWenyou Yang uhpck: uhpck@6 { 224*cd339347SWenyou Yang #clock-cells = <0>; 225*cd339347SWenyou Yang reg = <6>; 226*cd339347SWenyou Yang clocks = <&usb>; 227*cd339347SWenyou Yang }; 228*cd339347SWenyou Yang 229*cd339347SWenyou Yang udpck: udpck@7 { 230*cd339347SWenyou Yang #clock-cells = <0>; 231*cd339347SWenyou Yang reg = <7>; 232*cd339347SWenyou Yang clocks = <&usb>; 233*cd339347SWenyou Yang }; 234*cd339347SWenyou Yang 235*cd339347SWenyou Yang pck0: pck0@8 { 236*cd339347SWenyou Yang #clock-cells = <0>; 237*cd339347SWenyou Yang reg = <8>; 238*cd339347SWenyou Yang clocks = <&prog0>; 239*cd339347SWenyou Yang }; 240*cd339347SWenyou Yang 241*cd339347SWenyou Yang pck1: pck1@9 { 242*cd339347SWenyou Yang #clock-cells = <0>; 243*cd339347SWenyou Yang reg = <9>; 244*cd339347SWenyou Yang clocks = <&prog1>; 245*cd339347SWenyou Yang }; 246*cd339347SWenyou Yang }; 247*cd339347SWenyou Yang 248*cd339347SWenyou Yang periphck { 249*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-clk-peripheral"; 250*cd339347SWenyou Yang #address-cells = <1>; 251*cd339347SWenyou Yang #size-cells = <0>; 252*cd339347SWenyou Yang clocks = <&mck>; 253*cd339347SWenyou Yang u-boot,dm-pre-reloc; 254*cd339347SWenyou Yang 255*cd339347SWenyou Yang pioAB_clk: pioAB_clk@2 { 256*cd339347SWenyou Yang #clock-cells = <0>; 257*cd339347SWenyou Yang reg = <2>; 258*cd339347SWenyou Yang u-boot,dm-pre-reloc; 259*cd339347SWenyou Yang }; 260*cd339347SWenyou Yang 261*cd339347SWenyou Yang pioCD_clk: pioCD_clk@3 { 262*cd339347SWenyou Yang #clock-cells = <0>; 263*cd339347SWenyou Yang reg = <3>; 264*cd339347SWenyou Yang u-boot,dm-pre-reloc; 265*cd339347SWenyou Yang }; 266*cd339347SWenyou Yang 267*cd339347SWenyou Yang fuse_clk: fuse_clk@4 { 268*cd339347SWenyou Yang #clock-cells = <0>; 269*cd339347SWenyou Yang reg = <4>; 270*cd339347SWenyou Yang }; 271*cd339347SWenyou Yang 272*cd339347SWenyou Yang usart0_clk: usart0_clk@5 { 273*cd339347SWenyou Yang #clock-cells = <0>; 274*cd339347SWenyou Yang reg = <5>; 275*cd339347SWenyou Yang }; 276*cd339347SWenyou Yang 277*cd339347SWenyou Yang usart1_clk: usart1_clk@6 { 278*cd339347SWenyou Yang #clock-cells = <0>; 279*cd339347SWenyou Yang reg = <6>; 280*cd339347SWenyou Yang }; 281*cd339347SWenyou Yang 282*cd339347SWenyou Yang usart2_clk: usart2_clk@7 { 283*cd339347SWenyou Yang #clock-cells = <0>; 284*cd339347SWenyou Yang reg = <7>; 285*cd339347SWenyou Yang }; 286*cd339347SWenyou Yang 287*cd339347SWenyou Yang usart3_clk: usart3_clk@8 { 288*cd339347SWenyou Yang #clock-cells = <0>; 289*cd339347SWenyou Yang reg = <8>; 290*cd339347SWenyou Yang }; 291*cd339347SWenyou Yang 292*cd339347SWenyou Yang twi0_clk: twi0_clk@9 { 293*cd339347SWenyou Yang reg = <9>; 294*cd339347SWenyou Yang #clock-cells = <0>; 295*cd339347SWenyou Yang }; 296*cd339347SWenyou Yang 297*cd339347SWenyou Yang twi1_clk: twi1_clk@10 { 298*cd339347SWenyou Yang #clock-cells = <0>; 299*cd339347SWenyou Yang reg = <10>; 300*cd339347SWenyou Yang }; 301*cd339347SWenyou Yang 302*cd339347SWenyou Yang mci0_clk: mci0_clk@12 { 303*cd339347SWenyou Yang #clock-cells = <0>; 304*cd339347SWenyou Yang reg = <12>; 305*cd339347SWenyou Yang }; 306*cd339347SWenyou Yang 307*cd339347SWenyou Yang spi0_clk: spi0_clk@13 { 308*cd339347SWenyou Yang #clock-cells = <0>; 309*cd339347SWenyou Yang reg = <13>; 310*cd339347SWenyou Yang }; 311*cd339347SWenyou Yang 312*cd339347SWenyou Yang spi1_clk: spi1_clk@14 { 313*cd339347SWenyou Yang #clock-cells = <0>; 314*cd339347SWenyou Yang reg = <14>; 315*cd339347SWenyou Yang }; 316*cd339347SWenyou Yang 317*cd339347SWenyou Yang uart0_clk: uart0_clk@15 { 318*cd339347SWenyou Yang #clock-cells = <0>; 319*cd339347SWenyou Yang reg = <15>; 320*cd339347SWenyou Yang }; 321*cd339347SWenyou Yang 322*cd339347SWenyou Yang uart1_clk: uart1_clk@16 { 323*cd339347SWenyou Yang #clock-cells = <0>; 324*cd339347SWenyou Yang reg = <16>; 325*cd339347SWenyou Yang }; 326*cd339347SWenyou Yang 327*cd339347SWenyou Yang tcb_clk: tcb_clk@17 { 328*cd339347SWenyou Yang #clock-cells = <0>; 329*cd339347SWenyou Yang reg = <17>; 330*cd339347SWenyou Yang }; 331*cd339347SWenyou Yang 332*cd339347SWenyou Yang pwm_clk: pwm_clk@18 { 333*cd339347SWenyou Yang #clock-cells = <0>; 334*cd339347SWenyou Yang reg = <18>; 335*cd339347SWenyou Yang }; 336*cd339347SWenyou Yang 337*cd339347SWenyou Yang adc_clk: adc_clk@19 { 338*cd339347SWenyou Yang #clock-cells = <0>; 339*cd339347SWenyou Yang reg = <19>; 340*cd339347SWenyou Yang }; 341*cd339347SWenyou Yang 342*cd339347SWenyou Yang dma0_clk: dma0_clk@20 { 343*cd339347SWenyou Yang #clock-cells = <0>; 344*cd339347SWenyou Yang reg = <20>; 345*cd339347SWenyou Yang }; 346*cd339347SWenyou Yang 347*cd339347SWenyou Yang uhphs_clk: uhphs_clk@22 { 348*cd339347SWenyou Yang #clock-cells = <0>; 349*cd339347SWenyou Yang reg = <22>; 350*cd339347SWenyou Yang }; 351*cd339347SWenyou Yang 352*cd339347SWenyou Yang udphs_clk: udphs_clk@23 { 353*cd339347SWenyou Yang #clock-cells = <0>; 354*cd339347SWenyou Yang reg = <23>; 355*cd339347SWenyou Yang }; 356*cd339347SWenyou Yang 357*cd339347SWenyou Yang lcdc_clk: lcdc_clk@25 { 358*cd339347SWenyou Yang #clock-cells = <0>; 359*cd339347SWenyou Yang reg = <25>; 360*cd339347SWenyou Yang }; 361*cd339347SWenyou Yang 362*cd339347SWenyou Yang sha_clk: sha_clk@27 { 363*cd339347SWenyou Yang #clock-cells = <0>; 364*cd339347SWenyou Yang reg = <27>; 365*cd339347SWenyou Yang }; 366*cd339347SWenyou Yang 367*cd339347SWenyou Yang ssc0_clk: ssc0_clk@28 { 368*cd339347SWenyou Yang #clock-cells = <0>; 369*cd339347SWenyou Yang reg = <28>; 370*cd339347SWenyou Yang }; 371*cd339347SWenyou Yang 372*cd339347SWenyou Yang aes_clk: aes_clk@29 { 373*cd339347SWenyou Yang #clock-cells = <0>; 374*cd339347SWenyou Yang reg = <29>; 375*cd339347SWenyou Yang }; 376*cd339347SWenyou Yang 377*cd339347SWenyou Yang trng_clk: trng_clk@30 { 378*cd339347SWenyou Yang #clock-cells = <0>; 379*cd339347SWenyou Yang reg = <30>; 380*cd339347SWenyou Yang }; 381*cd339347SWenyou Yang }; 382*cd339347SWenyou Yang }; 383*cd339347SWenyou Yang 384*cd339347SWenyou Yang rstc@fffffe00 { 385*cd339347SWenyou Yang compatible = "atmel,at91sam9g45-rstc"; 386*cd339347SWenyou Yang reg = <0xfffffe00 0x10>; 387*cd339347SWenyou Yang clocks = <&clk32k>; 388*cd339347SWenyou Yang }; 389*cd339347SWenyou Yang 390*cd339347SWenyou Yang pit: timer@fffffe30 { 391*cd339347SWenyou Yang compatible = "atmel,at91sam9260-pit"; 392*cd339347SWenyou Yang reg = <0xfffffe30 0xf>; 393*cd339347SWenyou Yang interrupts = <1 IRQ_TYPE_LEVEL_HIGH 7>; 394*cd339347SWenyou Yang clocks = <&mck>; 395*cd339347SWenyou Yang }; 396*cd339347SWenyou Yang 397*cd339347SWenyou Yang shdwc@fffffe10 { 398*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-shdwc"; 399*cd339347SWenyou Yang reg = <0xfffffe10 0x10>; 400*cd339347SWenyou Yang clocks = <&clk32k>; 401*cd339347SWenyou Yang }; 402*cd339347SWenyou Yang 403*cd339347SWenyou Yang sckc@fffffe50 { 404*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-sckc"; 405*cd339347SWenyou Yang reg = <0xfffffe50 0x4>; 406*cd339347SWenyou Yang 407*cd339347SWenyou Yang slow_osc: slow_osc { 408*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-clk-slow-osc"; 409*cd339347SWenyou Yang #clock-cells = <0>; 410*cd339347SWenyou Yang clocks = <&slow_xtal>; 411*cd339347SWenyou Yang }; 412*cd339347SWenyou Yang 413*cd339347SWenyou Yang slow_rc_osc: slow_rc_osc { 414*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-clk-slow-rc-osc"; 415*cd339347SWenyou Yang #clock-cells = <0>; 416*cd339347SWenyou Yang clock-frequency = <32768>; 417*cd339347SWenyou Yang clock-accuracy = <50000000>; 418*cd339347SWenyou Yang }; 419*cd339347SWenyou Yang 420*cd339347SWenyou Yang clk32k: slck { 421*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-clk-slow"; 422*cd339347SWenyou Yang #clock-cells = <0>; 423*cd339347SWenyou Yang clocks = <&slow_rc_osc>, <&slow_osc>; 424*cd339347SWenyou Yang }; 425*cd339347SWenyou Yang }; 426*cd339347SWenyou Yang 427*cd339347SWenyou Yang mmc0: mmc@f0008000 { 428*cd339347SWenyou Yang compatible = "atmel,hsmci"; 429*cd339347SWenyou Yang reg = <0xf0008000 0x600>; 430*cd339347SWenyou Yang interrupts = <12 IRQ_TYPE_LEVEL_HIGH 0>; 431*cd339347SWenyou Yang dmas = <&dma 1 AT91_DMA_CFG_PER_ID(0)>; 432*cd339347SWenyou Yang dma-names = "rxtx"; 433*cd339347SWenyou Yang clocks = <&mci0_clk>; 434*cd339347SWenyou Yang clock-names = "mci_clk"; 435*cd339347SWenyou Yang #address-cells = <1>; 436*cd339347SWenyou Yang #size-cells = <0>; 437*cd339347SWenyou Yang status = "disabled"; 438*cd339347SWenyou Yang }; 439*cd339347SWenyou Yang 440*cd339347SWenyou Yang tcb0: timer@f8008000 { 441*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-tcb"; 442*cd339347SWenyou Yang reg = <0xf8008000 0x100>; 443*cd339347SWenyou Yang interrupts = <17 IRQ_TYPE_LEVEL_HIGH 0>; 444*cd339347SWenyou Yang clocks = <&tcb_clk>, <&clk32k>; 445*cd339347SWenyou Yang clock-names = "t0_clk", "slow_clk"; 446*cd339347SWenyou Yang }; 447*cd339347SWenyou Yang 448*cd339347SWenyou Yang tcb1: timer@f800c000 { 449*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-tcb"; 450*cd339347SWenyou Yang reg = <0xf800c000 0x100>; 451*cd339347SWenyou Yang interrupts = <17 IRQ_TYPE_LEVEL_HIGH 0>; 452*cd339347SWenyou Yang clocks = <&tcb_clk>, <&clk32k>; 453*cd339347SWenyou Yang clock-names = "t0_clk", "slow_clk"; 454*cd339347SWenyou Yang }; 455*cd339347SWenyou Yang 456*cd339347SWenyou Yang hlcdc: hlcdc@f8038000 { 457*cd339347SWenyou Yang compatible = "atmel,at91sam9n12-hlcdc"; 458*cd339347SWenyou Yang reg = <0xf8038000 0x2000>; 459*cd339347SWenyou Yang interrupts = <25 IRQ_TYPE_LEVEL_HIGH 0>; 460*cd339347SWenyou Yang clocks = <&lcdc_clk>, <&lcdck>, <&clk32k>; 461*cd339347SWenyou Yang clock-names = "periph_clk", "sys_clk", "slow_clk"; 462*cd339347SWenyou Yang status = "disabled"; 463*cd339347SWenyou Yang 464*cd339347SWenyou Yang hlcdc-display-controller { 465*cd339347SWenyou Yang compatible = "atmel,hlcdc-display-controller"; 466*cd339347SWenyou Yang #address-cells = <1>; 467*cd339347SWenyou Yang #size-cells = <0>; 468*cd339347SWenyou Yang 469*cd339347SWenyou Yang port@0 { 470*cd339347SWenyou Yang #address-cells = <1>; 471*cd339347SWenyou Yang #size-cells = <0>; 472*cd339347SWenyou Yang reg = <0>; 473*cd339347SWenyou Yang }; 474*cd339347SWenyou Yang }; 475*cd339347SWenyou Yang 476*cd339347SWenyou Yang hlcdc_pwm: hlcdc-pwm { 477*cd339347SWenyou Yang compatible = "atmel,hlcdc-pwm"; 478*cd339347SWenyou Yang pinctrl-names = "default"; 479*cd339347SWenyou Yang pinctrl-0 = <&pinctrl_lcd_pwm>; 480*cd339347SWenyou Yang #pwm-cells = <3>; 481*cd339347SWenyou Yang }; 482*cd339347SWenyou Yang }; 483*cd339347SWenyou Yang 484*cd339347SWenyou Yang dma: dma-controller@ffffec00 { 485*cd339347SWenyou Yang compatible = "atmel,at91sam9g45-dma"; 486*cd339347SWenyou Yang reg = <0xffffec00 0x200>; 487*cd339347SWenyou Yang interrupts = <20 IRQ_TYPE_LEVEL_HIGH 0>; 488*cd339347SWenyou Yang #dma-cells = <2>; 489*cd339347SWenyou Yang clocks = <&dma0_clk>; 490*cd339347SWenyou Yang clock-names = "dma_clk"; 491*cd339347SWenyou Yang }; 492*cd339347SWenyou Yang 493*cd339347SWenyou Yang pinctrl@fffff400 { 494*cd339347SWenyou Yang #address-cells = <1>; 495*cd339347SWenyou Yang #size-cells = <1>; 496*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-pinctrl", "atmel,at91rm9200-pinctrl", "simple-bus"; 497*cd339347SWenyou Yang ranges = <0xfffff400 0xfffff400 0x800>; 498*cd339347SWenyou Yang reg = <0xfffff400 0x200 499*cd339347SWenyou Yang 0xfffff600 0x200 500*cd339347SWenyou Yang 0xfffff800 0x200 501*cd339347SWenyou Yang 0xfffffa00 0x200 502*cd339347SWenyou Yang >; 503*cd339347SWenyou Yang 504*cd339347SWenyou Yang atmel,mux-mask = < 505*cd339347SWenyou Yang /* A B C */ 506*cd339347SWenyou Yang 0xffffffff 0xffe07983 0x00000000 /* pioA */ 507*cd339347SWenyou Yang 0x00040000 0x00047e0f 0x00000000 /* pioB */ 508*cd339347SWenyou Yang 0xfdffffff 0x07c00000 0xb83fffff /* pioC */ 509*cd339347SWenyou Yang 0x003fffff 0x003f8000 0x00000000 /* pioD */ 510*cd339347SWenyou Yang >; 511*cd339347SWenyou Yang u-boot,dm-pre-reloc; 512*cd339347SWenyou Yang 513*cd339347SWenyou Yang /* shared pinctrl settings */ 514*cd339347SWenyou Yang dbgu { 515*cd339347SWenyou Yang u-boot,dm-pre-reloc; 516*cd339347SWenyou Yang pinctrl_dbgu: dbgu-0 { 517*cd339347SWenyou Yang atmel,pins = 518*cd339347SWenyou Yang <AT91_PIOA 9 AT91_PERIPH_A AT91_PINCTRL_PULL_UP 519*cd339347SWenyou Yang AT91_PIOA 10 AT91_PERIPH_A AT91_PINCTRL_NONE>; 520*cd339347SWenyou Yang }; 521*cd339347SWenyou Yang }; 522*cd339347SWenyou Yang 523*cd339347SWenyou Yang lcd { 524*cd339347SWenyou Yang pinctrl_lcd_base: lcd-base-0 { 525*cd339347SWenyou Yang atmel,pins = 526*cd339347SWenyou Yang <AT91_PIOC 27 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDVSYNC */ 527*cd339347SWenyou Yang AT91_PIOC 28 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDHSYNC */ 528*cd339347SWenyou Yang AT91_PIOC 24 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDDISP */ 529*cd339347SWenyou Yang AT91_PIOC 29 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDDEN */ 530*cd339347SWenyou Yang AT91_PIOC 30 AT91_PERIPH_A AT91_PINCTRL_NONE>; /* LCDPCK */ 531*cd339347SWenyou Yang }; 532*cd339347SWenyou Yang 533*cd339347SWenyou Yang pinctrl_lcd_pwm: lcd-pwm-0 { 534*cd339347SWenyou Yang atmel,pins = <AT91_PIOC 26 AT91_PERIPH_A AT91_PINCTRL_NONE>; /* LCDPWM */ 535*cd339347SWenyou Yang }; 536*cd339347SWenyou Yang 537*cd339347SWenyou Yang pinctrl_lcd_rgb888: lcd-rgb-3 { 538*cd339347SWenyou Yang atmel,pins = 539*cd339347SWenyou Yang <AT91_PIOC 0 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD0 pin */ 540*cd339347SWenyou Yang AT91_PIOC 1 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD1 pin */ 541*cd339347SWenyou Yang AT91_PIOC 2 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD2 pin */ 542*cd339347SWenyou Yang AT91_PIOC 3 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD3 pin */ 543*cd339347SWenyou Yang AT91_PIOC 4 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD4 pin */ 544*cd339347SWenyou Yang AT91_PIOC 5 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD5 pin */ 545*cd339347SWenyou Yang AT91_PIOC 6 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD6 pin */ 546*cd339347SWenyou Yang AT91_PIOC 7 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD7 pin */ 547*cd339347SWenyou Yang AT91_PIOC 8 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD8 pin */ 548*cd339347SWenyou Yang AT91_PIOC 9 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD9 pin */ 549*cd339347SWenyou Yang AT91_PIOC 10 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD10 pin */ 550*cd339347SWenyou Yang AT91_PIOC 11 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD11 pin */ 551*cd339347SWenyou Yang AT91_PIOC 12 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD12 pin */ 552*cd339347SWenyou Yang AT91_PIOC 13 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD13 pin */ 553*cd339347SWenyou Yang AT91_PIOC 14 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD14 pin */ 554*cd339347SWenyou Yang AT91_PIOC 15 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD15 pin */ 555*cd339347SWenyou Yang AT91_PIOC 16 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD16 pin */ 556*cd339347SWenyou Yang AT91_PIOC 17 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD17 pin */ 557*cd339347SWenyou Yang AT91_PIOC 18 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD18 pin */ 558*cd339347SWenyou Yang AT91_PIOC 19 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD19 pin */ 559*cd339347SWenyou Yang AT91_PIOC 20 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD20 pin */ 560*cd339347SWenyou Yang AT91_PIOC 21 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD21 pin */ 561*cd339347SWenyou Yang AT91_PIOC 22 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD22 pin */ 562*cd339347SWenyou Yang AT91_PIOC 23 AT91_PERIPH_A AT91_PINCTRL_NONE>; /* LCDD23 pin */ 563*cd339347SWenyou Yang }; 564*cd339347SWenyou Yang }; 565*cd339347SWenyou Yang 566*cd339347SWenyou Yang usart0 { 567*cd339347SWenyou Yang pinctrl_usart0: usart0-0 { 568*cd339347SWenyou Yang atmel,pins = 569*cd339347SWenyou Yang <AT91_PIOA 1 AT91_PERIPH_A AT91_PINCTRL_PULL_UP /* PA1 periph A with pullup */ 570*cd339347SWenyou Yang AT91_PIOA 0 AT91_PERIPH_A AT91_PINCTRL_NONE>; /* PA0 periph A */ 571*cd339347SWenyou Yang }; 572*cd339347SWenyou Yang 573*cd339347SWenyou Yang pinctrl_usart0_rts: usart0_rts-0 { 574*cd339347SWenyou Yang atmel,pins = 575*cd339347SWenyou Yang <AT91_PIOA 2 AT91_PERIPH_A AT91_PINCTRL_NONE>; /* PA2 periph A */ 576*cd339347SWenyou Yang }; 577*cd339347SWenyou Yang 578*cd339347SWenyou Yang pinctrl_usart0_cts: usart0_cts-0 { 579*cd339347SWenyou Yang atmel,pins = 580*cd339347SWenyou Yang <AT91_PIOA 3 AT91_PERIPH_A AT91_PINCTRL_NONE>; /* PA3 periph A */ 581*cd339347SWenyou Yang }; 582*cd339347SWenyou Yang }; 583*cd339347SWenyou Yang 584*cd339347SWenyou Yang usart1 { 585*cd339347SWenyou Yang pinctrl_usart1: usart1-0 { 586*cd339347SWenyou Yang atmel,pins = 587*cd339347SWenyou Yang <AT91_PIOA 6 AT91_PERIPH_A AT91_PINCTRL_PULL_UP /* PA6 periph A with pullup */ 588*cd339347SWenyou Yang AT91_PIOA 5 AT91_PERIPH_A AT91_PINCTRL_NONE>; /* PA5 periph A */ 589*cd339347SWenyou Yang }; 590*cd339347SWenyou Yang }; 591*cd339347SWenyou Yang 592*cd339347SWenyou Yang usart2 { 593*cd339347SWenyou Yang pinctrl_usart2: usart2-0 { 594*cd339347SWenyou Yang atmel,pins = 595*cd339347SWenyou Yang <AT91_PIOA 8 AT91_PERIPH_A AT91_PINCTRL_PULL_UP /* PA8 periph A with pullup */ 596*cd339347SWenyou Yang AT91_PIOA 7 AT91_PERIPH_A AT91_PINCTRL_NONE>; /* PA7 periph A */ 597*cd339347SWenyou Yang }; 598*cd339347SWenyou Yang 599*cd339347SWenyou Yang pinctrl_usart2_rts: usart2_rts-0 { 600*cd339347SWenyou Yang atmel,pins = 601*cd339347SWenyou Yang <AT91_PIOB 0 AT91_PERIPH_B AT91_PINCTRL_NONE>; /* PB0 periph B */ 602*cd339347SWenyou Yang }; 603*cd339347SWenyou Yang 604*cd339347SWenyou Yang pinctrl_usart2_cts: usart2_cts-0 { 605*cd339347SWenyou Yang atmel,pins = 606*cd339347SWenyou Yang <AT91_PIOB 1 AT91_PERIPH_B AT91_PINCTRL_NONE>; /* PB1 periph B */ 607*cd339347SWenyou Yang }; 608*cd339347SWenyou Yang }; 609*cd339347SWenyou Yang 610*cd339347SWenyou Yang usart3 { 611*cd339347SWenyou Yang pinctrl_usart3: usart3-0 { 612*cd339347SWenyou Yang atmel,pins = 613*cd339347SWenyou Yang <AT91_PIOC 23 AT91_PERIPH_B AT91_PINCTRL_PULL_UP /* PC23 periph B with pullup */ 614*cd339347SWenyou Yang AT91_PIOC 22 AT91_PERIPH_B AT91_PINCTRL_NONE>; /* PC22 periph B */ 615*cd339347SWenyou Yang }; 616*cd339347SWenyou Yang 617*cd339347SWenyou Yang pinctrl_usart3_rts: usart3_rts-0 { 618*cd339347SWenyou Yang atmel,pins = 619*cd339347SWenyou Yang <AT91_PIOC 24 AT91_PERIPH_B AT91_PINCTRL_NONE>; /* PC24 periph B */ 620*cd339347SWenyou Yang }; 621*cd339347SWenyou Yang 622*cd339347SWenyou Yang pinctrl_usart3_cts: usart3_cts-0 { 623*cd339347SWenyou Yang atmel,pins = 624*cd339347SWenyou Yang <AT91_PIOC 25 AT91_PERIPH_B AT91_PINCTRL_NONE>; /* PC25 periph B */ 625*cd339347SWenyou Yang }; 626*cd339347SWenyou Yang }; 627*cd339347SWenyou Yang 628*cd339347SWenyou Yang uart0 { 629*cd339347SWenyou Yang pinctrl_uart0: uart0-0 { 630*cd339347SWenyou Yang atmel,pins = 631*cd339347SWenyou Yang <AT91_PIOC 9 AT91_PERIPH_C AT91_PINCTRL_PULL_UP /* PC9 periph C with pullup */ 632*cd339347SWenyou Yang AT91_PIOC 8 AT91_PERIPH_C AT91_PINCTRL_NONE>; /* PC8 periph C */ 633*cd339347SWenyou Yang }; 634*cd339347SWenyou Yang }; 635*cd339347SWenyou Yang 636*cd339347SWenyou Yang uart1 { 637*cd339347SWenyou Yang pinctrl_uart1: uart1-0 { 638*cd339347SWenyou Yang atmel,pins = 639*cd339347SWenyou Yang <AT91_PIOC 16 AT91_PERIPH_C AT91_PINCTRL_PULL_UP /* PC17 periph C with pullup */ 640*cd339347SWenyou Yang AT91_PIOC 17 AT91_PERIPH_C AT91_PINCTRL_NONE>; /* PC16 periph C */ 641*cd339347SWenyou Yang }; 642*cd339347SWenyou Yang }; 643*cd339347SWenyou Yang 644*cd339347SWenyou Yang nand { 645*cd339347SWenyou Yang pinctrl_nand: nand-0 { 646*cd339347SWenyou Yang atmel,pins = 647*cd339347SWenyou Yang <AT91_PIOD 5 AT91_PERIPH_GPIO AT91_PINCTRL_PULL_UP /* PD5 gpio RDY pin pull_up*/ 648*cd339347SWenyou Yang AT91_PIOD 4 AT91_PERIPH_GPIO AT91_PINCTRL_PULL_UP>; /* PD4 gpio enable pin pull_up */ 649*cd339347SWenyou Yang }; 650*cd339347SWenyou Yang }; 651*cd339347SWenyou Yang 652*cd339347SWenyou Yang mmc0 { 653*cd339347SWenyou Yang pinctrl_mmc0_slot0_clk_cmd_dat0: mmc0_slot0_clk_cmd_dat0-0 { 654*cd339347SWenyou Yang atmel,pins = 655*cd339347SWenyou Yang <AT91_PIOA 17 AT91_PERIPH_A AT91_PINCTRL_NONE /* PA17 periph A */ 656*cd339347SWenyou Yang AT91_PIOA 16 AT91_PERIPH_A AT91_PINCTRL_PULL_UP /* PA16 periph A with pullup */ 657*cd339347SWenyou Yang AT91_PIOA 15 AT91_PERIPH_A AT91_PINCTRL_PULL_UP>; /* PA15 periph A with pullup */ 658*cd339347SWenyou Yang }; 659*cd339347SWenyou Yang 660*cd339347SWenyou Yang pinctrl_mmc0_slot0_dat1_3: mmc0_slot0_dat1_3-0 { 661*cd339347SWenyou Yang atmel,pins = 662*cd339347SWenyou Yang <AT91_PIOA 18 AT91_PERIPH_A AT91_PINCTRL_PULL_UP /* PA18 periph A with pullup */ 663*cd339347SWenyou Yang AT91_PIOA 19 AT91_PERIPH_A AT91_PINCTRL_PULL_UP /* PA19 periph A with pullup */ 664*cd339347SWenyou Yang AT91_PIOA 20 AT91_PERIPH_A AT91_PINCTRL_PULL_UP>; /* PA20 periph A with pullup */ 665*cd339347SWenyou Yang }; 666*cd339347SWenyou Yang 667*cd339347SWenyou Yang pinctrl_mmc0_slot0_dat4_7: mmc0_slot0_dat4_7-0 { 668*cd339347SWenyou Yang atmel,pins = 669*cd339347SWenyou Yang <AT91_PIOA 11 AT91_PERIPH_B AT91_PINCTRL_PULL_UP /* PA11 periph B with pullup */ 670*cd339347SWenyou Yang AT91_PIOA 12 AT91_PERIPH_B AT91_PINCTRL_PULL_UP /* PA12 periph B with pullup */ 671*cd339347SWenyou Yang AT91_PIOA 13 AT91_PERIPH_B AT91_PINCTRL_PULL_UP /* PA13 periph B with pullup */ 672*cd339347SWenyou Yang AT91_PIOA 14 AT91_PERIPH_B AT91_PINCTRL_PULL_UP>; /* PA14 periph B with pullup */ 673*cd339347SWenyou Yang }; 674*cd339347SWenyou Yang }; 675*cd339347SWenyou Yang 676*cd339347SWenyou Yang ssc0 { 677*cd339347SWenyou Yang pinctrl_ssc0_tx: ssc0_tx-0 { 678*cd339347SWenyou Yang atmel,pins = 679*cd339347SWenyou Yang <AT91_PIOA 24 AT91_PERIPH_B AT91_PINCTRL_NONE /* PA24 periph B */ 680*cd339347SWenyou Yang AT91_PIOA 25 AT91_PERIPH_B AT91_PINCTRL_NONE /* PA25 periph B */ 681*cd339347SWenyou Yang AT91_PIOA 26 AT91_PERIPH_B AT91_PINCTRL_NONE>; /* PA26 periph B */ 682*cd339347SWenyou Yang }; 683*cd339347SWenyou Yang 684*cd339347SWenyou Yang pinctrl_ssc0_rx: ssc0_rx-0 { 685*cd339347SWenyou Yang atmel,pins = 686*cd339347SWenyou Yang <AT91_PIOA 27 AT91_PERIPH_B AT91_PINCTRL_NONE /* PA27 periph B */ 687*cd339347SWenyou Yang AT91_PIOA 28 AT91_PERIPH_B AT91_PINCTRL_NONE /* PA28 periph B */ 688*cd339347SWenyou Yang AT91_PIOA 29 AT91_PERIPH_B AT91_PINCTRL_NONE>; /* PA29 periph B */ 689*cd339347SWenyou Yang }; 690*cd339347SWenyou Yang }; 691*cd339347SWenyou Yang 692*cd339347SWenyou Yang spi0 { 693*cd339347SWenyou Yang pinctrl_spi0: spi0-0 { 694*cd339347SWenyou Yang atmel,pins = 695*cd339347SWenyou Yang <AT91_PIOA 11 AT91_PERIPH_A AT91_PINCTRL_NONE /* PA11 periph A SPI0_MISO pin */ 696*cd339347SWenyou Yang AT91_PIOA 12 AT91_PERIPH_A AT91_PINCTRL_NONE /* PA12 periph A SPI0_MOSI pin */ 697*cd339347SWenyou Yang AT91_PIOA 13 AT91_PERIPH_A AT91_PINCTRL_NONE>; /* PA13 periph A SPI0_SPCK pin */ 698*cd339347SWenyou Yang }; 699*cd339347SWenyou Yang }; 700*cd339347SWenyou Yang 701*cd339347SWenyou Yang spi1 { 702*cd339347SWenyou Yang pinctrl_spi1: spi1-0 { 703*cd339347SWenyou Yang atmel,pins = 704*cd339347SWenyou Yang <AT91_PIOA 21 AT91_PERIPH_B AT91_PINCTRL_NONE /* PA21 periph B SPI1_MISO pin */ 705*cd339347SWenyou Yang AT91_PIOA 22 AT91_PERIPH_B AT91_PINCTRL_NONE /* PA22 periph B SPI1_MOSI pin */ 706*cd339347SWenyou Yang AT91_PIOA 23 AT91_PERIPH_B AT91_PINCTRL_NONE>; /* PA23 periph B SPI1_SPCK pin */ 707*cd339347SWenyou Yang }; 708*cd339347SWenyou Yang }; 709*cd339347SWenyou Yang 710*cd339347SWenyou Yang i2c0 { 711*cd339347SWenyou Yang pinctrl_i2c0: i2c0-0 { 712*cd339347SWenyou Yang atmel,pins = 713*cd339347SWenyou Yang <AT91_PIOA 30 AT91_PERIPH_A AT91_PINCTRL_NONE 714*cd339347SWenyou Yang AT91_PIOA 31 AT91_PERIPH_A AT91_PINCTRL_NONE>; 715*cd339347SWenyou Yang }; 716*cd339347SWenyou Yang }; 717*cd339347SWenyou Yang 718*cd339347SWenyou Yang i2c1 { 719*cd339347SWenyou Yang pinctrl_i2c1: i2c1-0 { 720*cd339347SWenyou Yang atmel,pins = 721*cd339347SWenyou Yang <AT91_PIOC 0 AT91_PERIPH_C AT91_PINCTRL_NONE 722*cd339347SWenyou Yang AT91_PIOC 1 AT91_PERIPH_C AT91_PINCTRL_NONE>; 723*cd339347SWenyou Yang }; 724*cd339347SWenyou Yang }; 725*cd339347SWenyou Yang 726*cd339347SWenyou Yang tcb0 { 727*cd339347SWenyou Yang pinctrl_tcb0_tclk0: tcb0_tclk0-0 { 728*cd339347SWenyou Yang atmel,pins = <AT91_PIOA 24 AT91_PERIPH_A AT91_PINCTRL_NONE>; 729*cd339347SWenyou Yang }; 730*cd339347SWenyou Yang 731*cd339347SWenyou Yang pinctrl_tcb0_tclk1: tcb0_tclk1-0 { 732*cd339347SWenyou Yang atmel,pins = <AT91_PIOA 25 AT91_PERIPH_A AT91_PINCTRL_NONE>; 733*cd339347SWenyou Yang }; 734*cd339347SWenyou Yang 735*cd339347SWenyou Yang pinctrl_tcb0_tclk2: tcb0_tclk2-0 { 736*cd339347SWenyou Yang atmel,pins = <AT91_PIOA 26 AT91_PERIPH_A AT91_PINCTRL_NONE>; 737*cd339347SWenyou Yang }; 738*cd339347SWenyou Yang 739*cd339347SWenyou Yang pinctrl_tcb0_tioa0: tcb0_tioa0-0 { 740*cd339347SWenyou Yang atmel,pins = <AT91_PIOA 21 AT91_PERIPH_A AT91_PINCTRL_NONE>; 741*cd339347SWenyou Yang }; 742*cd339347SWenyou Yang 743*cd339347SWenyou Yang pinctrl_tcb0_tioa1: tcb0_tioa1-0 { 744*cd339347SWenyou Yang atmel,pins = <AT91_PIOA 22 AT91_PERIPH_A AT91_PINCTRL_NONE>; 745*cd339347SWenyou Yang }; 746*cd339347SWenyou Yang 747*cd339347SWenyou Yang pinctrl_tcb0_tioa2: tcb0_tioa2-0 { 748*cd339347SWenyou Yang atmel,pins = <AT91_PIOA 23 AT91_PERIPH_A AT91_PINCTRL_NONE>; 749*cd339347SWenyou Yang }; 750*cd339347SWenyou Yang 751*cd339347SWenyou Yang pinctrl_tcb0_tiob0: tcb0_tiob0-0 { 752*cd339347SWenyou Yang atmel,pins = <AT91_PIOA 27 AT91_PERIPH_A AT91_PINCTRL_NONE>; 753*cd339347SWenyou Yang }; 754*cd339347SWenyou Yang 755*cd339347SWenyou Yang pinctrl_tcb0_tiob1: tcb0_tiob1-0 { 756*cd339347SWenyou Yang atmel,pins = <AT91_PIOA 28 AT91_PERIPH_A AT91_PINCTRL_NONE>; 757*cd339347SWenyou Yang }; 758*cd339347SWenyou Yang 759*cd339347SWenyou Yang pinctrl_tcb0_tiob2: tcb0_tiob2-0 { 760*cd339347SWenyou Yang atmel,pins = <AT91_PIOA 29 AT91_PERIPH_A AT91_PINCTRL_NONE>; 761*cd339347SWenyou Yang }; 762*cd339347SWenyou Yang }; 763*cd339347SWenyou Yang 764*cd339347SWenyou Yang tcb1 { 765*cd339347SWenyou Yang pinctrl_tcb1_tclk0: tcb1_tclk0-0 { 766*cd339347SWenyou Yang atmel,pins = <AT91_PIOC 4 AT91_PERIPH_C AT91_PINCTRL_NONE>; 767*cd339347SWenyou Yang }; 768*cd339347SWenyou Yang 769*cd339347SWenyou Yang pinctrl_tcb1_tclk1: tcb1_tclk1-0 { 770*cd339347SWenyou Yang atmel,pins = <AT91_PIOC 7 AT91_PERIPH_C AT91_PINCTRL_NONE>; 771*cd339347SWenyou Yang }; 772*cd339347SWenyou Yang 773*cd339347SWenyou Yang pinctrl_tcb1_tclk2: tcb1_tclk2-0 { 774*cd339347SWenyou Yang atmel,pins = <AT91_PIOC 14 AT91_PERIPH_C AT91_PINCTRL_NONE>; 775*cd339347SWenyou Yang }; 776*cd339347SWenyou Yang 777*cd339347SWenyou Yang pinctrl_tcb1_tioa0: tcb1_tioa0-0 { 778*cd339347SWenyou Yang atmel,pins = <AT91_PIOC 2 AT91_PERIPH_C AT91_PINCTRL_NONE>; 779*cd339347SWenyou Yang }; 780*cd339347SWenyou Yang 781*cd339347SWenyou Yang pinctrl_tcb1_tioa1: tcb1_tioa1-0 { 782*cd339347SWenyou Yang atmel,pins = <AT91_PIOC 5 AT91_PERIPH_C AT91_PINCTRL_NONE>; 783*cd339347SWenyou Yang }; 784*cd339347SWenyou Yang 785*cd339347SWenyou Yang pinctrl_tcb1_tioa2: tcb1_tioa2-0 { 786*cd339347SWenyou Yang atmel,pins = <AT91_PIOC 12 AT91_PERIPH_C AT91_PINCTRL_NONE>; 787*cd339347SWenyou Yang }; 788*cd339347SWenyou Yang 789*cd339347SWenyou Yang pinctrl_tcb1_tiob0: tcb1_tiob0-0 { 790*cd339347SWenyou Yang atmel,pins = <AT91_PIOC 3 AT91_PERIPH_C AT91_PINCTRL_NONE>; 791*cd339347SWenyou Yang }; 792*cd339347SWenyou Yang 793*cd339347SWenyou Yang pinctrl_tcb1_tiob1: tcb1_tiob1-0 { 794*cd339347SWenyou Yang atmel,pins = <AT91_PIOC 6 AT91_PERIPH_C AT91_PINCTRL_NONE>; 795*cd339347SWenyou Yang }; 796*cd339347SWenyou Yang 797*cd339347SWenyou Yang pinctrl_tcb1_tiob2: tcb1_tiob2-0 { 798*cd339347SWenyou Yang atmel,pins = <AT91_PIOC 13 AT91_PERIPH_C AT91_PINCTRL_NONE>; 799*cd339347SWenyou Yang }; 800*cd339347SWenyou Yang }; 801*cd339347SWenyou Yang }; 802*cd339347SWenyou Yang 803*cd339347SWenyou Yang pioA: gpio@fffff400 { 804*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-gpio", "atmel,at91rm9200-gpio"; 805*cd339347SWenyou Yang reg = <0xfffff400 0x200>; 806*cd339347SWenyou Yang interrupts = <2 IRQ_TYPE_LEVEL_HIGH 1>; 807*cd339347SWenyou Yang #gpio-cells = <2>; 808*cd339347SWenyou Yang gpio-controller; 809*cd339347SWenyou Yang interrupt-controller; 810*cd339347SWenyou Yang #interrupt-cells = <2>; 811*cd339347SWenyou Yang clocks = <&pioAB_clk>; 812*cd339347SWenyou Yang u-boot,dm-pre-reloc; 813*cd339347SWenyou Yang }; 814*cd339347SWenyou Yang 815*cd339347SWenyou Yang pioB: gpio@fffff600 { 816*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-gpio", "atmel,at91rm9200-gpio"; 817*cd339347SWenyou Yang reg = <0xfffff600 0x200>; 818*cd339347SWenyou Yang interrupts = <2 IRQ_TYPE_LEVEL_HIGH 1>; 819*cd339347SWenyou Yang #gpio-cells = <2>; 820*cd339347SWenyou Yang gpio-controller; 821*cd339347SWenyou Yang interrupt-controller; 822*cd339347SWenyou Yang #interrupt-cells = <2>; 823*cd339347SWenyou Yang clocks = <&pioAB_clk>; 824*cd339347SWenyou Yang u-boot,dm-pre-reloc; 825*cd339347SWenyou Yang }; 826*cd339347SWenyou Yang 827*cd339347SWenyou Yang pioC: gpio@fffff800 { 828*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-gpio", "atmel,at91rm9200-gpio"; 829*cd339347SWenyou Yang reg = <0xfffff800 0x200>; 830*cd339347SWenyou Yang interrupts = <3 IRQ_TYPE_LEVEL_HIGH 1>; 831*cd339347SWenyou Yang #gpio-cells = <2>; 832*cd339347SWenyou Yang gpio-controller; 833*cd339347SWenyou Yang interrupt-controller; 834*cd339347SWenyou Yang #interrupt-cells = <2>; 835*cd339347SWenyou Yang clocks = <&pioCD_clk>; 836*cd339347SWenyou Yang u-boot,dm-pre-reloc; 837*cd339347SWenyou Yang }; 838*cd339347SWenyou Yang 839*cd339347SWenyou Yang pioD: gpio@fffffa00 { 840*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-gpio", "atmel,at91rm9200-gpio"; 841*cd339347SWenyou Yang reg = <0xfffffa00 0x200>; 842*cd339347SWenyou Yang interrupts = <3 IRQ_TYPE_LEVEL_HIGH 1>; 843*cd339347SWenyou Yang #gpio-cells = <2>; 844*cd339347SWenyou Yang gpio-controller; 845*cd339347SWenyou Yang interrupt-controller; 846*cd339347SWenyou Yang #interrupt-cells = <2>; 847*cd339347SWenyou Yang clocks = <&pioCD_clk>; 848*cd339347SWenyou Yang u-boot,dm-pre-reloc; 849*cd339347SWenyou Yang }; 850*cd339347SWenyou Yang 851*cd339347SWenyou Yang dbgu: serial@fffff200 { 852*cd339347SWenyou Yang compatible = "atmel,at91sam9260-dbgu", "atmel,at91sam9260-usart"; 853*cd339347SWenyou Yang reg = <0xfffff200 0x200>; 854*cd339347SWenyou Yang interrupts = <1 IRQ_TYPE_LEVEL_HIGH 7>; 855*cd339347SWenyou Yang pinctrl-names = "default"; 856*cd339347SWenyou Yang pinctrl-0 = <&pinctrl_dbgu>; 857*cd339347SWenyou Yang clocks = <&mck>; 858*cd339347SWenyou Yang clock-names = "usart"; 859*cd339347SWenyou Yang status = "disabled"; 860*cd339347SWenyou Yang }; 861*cd339347SWenyou Yang 862*cd339347SWenyou Yang ssc0: ssc@f0010000 { 863*cd339347SWenyou Yang compatible = "atmel,at91sam9g45-ssc"; 864*cd339347SWenyou Yang reg = <0xf0010000 0x4000>; 865*cd339347SWenyou Yang interrupts = <28 IRQ_TYPE_LEVEL_HIGH 5>; 866*cd339347SWenyou Yang dmas = <&dma 0 AT91_DMA_CFG_PER_ID(21)>, 867*cd339347SWenyou Yang <&dma 0 AT91_DMA_CFG_PER_ID(22)>; 868*cd339347SWenyou Yang dma-names = "tx", "rx"; 869*cd339347SWenyou Yang pinctrl-names = "default"; 870*cd339347SWenyou Yang pinctrl-0 = <&pinctrl_ssc0_tx &pinctrl_ssc0_rx>; 871*cd339347SWenyou Yang clocks = <&ssc0_clk>; 872*cd339347SWenyou Yang clock-names = "pclk"; 873*cd339347SWenyou Yang status = "disabled"; 874*cd339347SWenyou Yang }; 875*cd339347SWenyou Yang 876*cd339347SWenyou Yang usart0: serial@f801c000 { 877*cd339347SWenyou Yang compatible = "atmel,at91sam9260-usart"; 878*cd339347SWenyou Yang reg = <0xf801c000 0x4000>; 879*cd339347SWenyou Yang interrupts = <5 IRQ_TYPE_LEVEL_HIGH 5>; 880*cd339347SWenyou Yang pinctrl-names = "default"; 881*cd339347SWenyou Yang pinctrl-0 = <&pinctrl_usart0>; 882*cd339347SWenyou Yang clocks = <&usart0_clk>; 883*cd339347SWenyou Yang clock-names = "usart"; 884*cd339347SWenyou Yang status = "disabled"; 885*cd339347SWenyou Yang }; 886*cd339347SWenyou Yang 887*cd339347SWenyou Yang usart1: serial@f8020000 { 888*cd339347SWenyou Yang compatible = "atmel,at91sam9260-usart"; 889*cd339347SWenyou Yang reg = <0xf8020000 0x4000>; 890*cd339347SWenyou Yang interrupts = <6 IRQ_TYPE_LEVEL_HIGH 5>; 891*cd339347SWenyou Yang pinctrl-names = "default"; 892*cd339347SWenyou Yang pinctrl-0 = <&pinctrl_usart1>; 893*cd339347SWenyou Yang clocks = <&usart1_clk>; 894*cd339347SWenyou Yang clock-names = "usart"; 895*cd339347SWenyou Yang status = "disabled"; 896*cd339347SWenyou Yang }; 897*cd339347SWenyou Yang 898*cd339347SWenyou Yang usart2: serial@f8024000 { 899*cd339347SWenyou Yang compatible = "atmel,at91sam9260-usart"; 900*cd339347SWenyou Yang reg = <0xf8024000 0x4000>; 901*cd339347SWenyou Yang interrupts = <7 IRQ_TYPE_LEVEL_HIGH 5>; 902*cd339347SWenyou Yang pinctrl-names = "default"; 903*cd339347SWenyou Yang pinctrl-0 = <&pinctrl_usart2>; 904*cd339347SWenyou Yang clocks = <&usart2_clk>; 905*cd339347SWenyou Yang clock-names = "usart"; 906*cd339347SWenyou Yang status = "disabled"; 907*cd339347SWenyou Yang }; 908*cd339347SWenyou Yang 909*cd339347SWenyou Yang usart3: serial@f8028000 { 910*cd339347SWenyou Yang compatible = "atmel,at91sam9260-usart"; 911*cd339347SWenyou Yang reg = <0xf8028000 0x4000>; 912*cd339347SWenyou Yang interrupts = <8 IRQ_TYPE_LEVEL_HIGH 5>; 913*cd339347SWenyou Yang pinctrl-names = "default"; 914*cd339347SWenyou Yang pinctrl-0 = <&pinctrl_usart3>; 915*cd339347SWenyou Yang clocks = <&usart3_clk>; 916*cd339347SWenyou Yang clock-names = "usart"; 917*cd339347SWenyou Yang status = "disabled"; 918*cd339347SWenyou Yang }; 919*cd339347SWenyou Yang 920*cd339347SWenyou Yang i2c0: i2c@f8010000 { 921*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-i2c"; 922*cd339347SWenyou Yang reg = <0xf8010000 0x100>; 923*cd339347SWenyou Yang interrupts = <9 IRQ_TYPE_LEVEL_HIGH 6>; 924*cd339347SWenyou Yang dmas = <&dma 1 AT91_DMA_CFG_PER_ID(13)>, 925*cd339347SWenyou Yang <&dma 1 AT91_DMA_CFG_PER_ID(14)>; 926*cd339347SWenyou Yang dma-names = "tx", "rx"; 927*cd339347SWenyou Yang #address-cells = <1>; 928*cd339347SWenyou Yang #size-cells = <0>; 929*cd339347SWenyou Yang pinctrl-names = "default"; 930*cd339347SWenyou Yang pinctrl-0 = <&pinctrl_i2c0>; 931*cd339347SWenyou Yang clocks = <&twi0_clk>; 932*cd339347SWenyou Yang status = "disabled"; 933*cd339347SWenyou Yang }; 934*cd339347SWenyou Yang 935*cd339347SWenyou Yang i2c1: i2c@f8014000 { 936*cd339347SWenyou Yang compatible = "atmel,at91sam9x5-i2c"; 937*cd339347SWenyou Yang reg = <0xf8014000 0x100>; 938*cd339347SWenyou Yang interrupts = <10 IRQ_TYPE_LEVEL_HIGH 6>; 939*cd339347SWenyou Yang dmas = <&dma 1 AT91_DMA_CFG_PER_ID(15)>, 940*cd339347SWenyou Yang <&dma 1 AT91_DMA_CFG_PER_ID(16)>; 941*cd339347SWenyou Yang dma-names = "tx", "rx"; 942*cd339347SWenyou Yang #address-cells = <1>; 943*cd339347SWenyou Yang #size-cells = <0>; 944*cd339347SWenyou Yang pinctrl-names = "default"; 945*cd339347SWenyou Yang pinctrl-0 = <&pinctrl_i2c1>; 946*cd339347SWenyou Yang clocks = <&twi1_clk>; 947*cd339347SWenyou Yang status = "disabled"; 948*cd339347SWenyou Yang }; 949*cd339347SWenyou Yang 950*cd339347SWenyou Yang spi0: spi@f0000000 { 951*cd339347SWenyou Yang #address-cells = <1>; 952*cd339347SWenyou Yang #size-cells = <0>; 953*cd339347SWenyou Yang compatible = "atmel,at91rm9200-spi"; 954*cd339347SWenyou Yang reg = <0xf0000000 0x100>; 955*cd339347SWenyou Yang interrupts = <13 IRQ_TYPE_LEVEL_HIGH 3>; 956*cd339347SWenyou Yang dmas = <&dma 1 AT91_DMA_CFG_PER_ID(1)>, 957*cd339347SWenyou Yang <&dma 1 AT91_DMA_CFG_PER_ID(2)>; 958*cd339347SWenyou Yang dma-names = "tx", "rx"; 959*cd339347SWenyou Yang pinctrl-names = "default"; 960*cd339347SWenyou Yang pinctrl-0 = <&pinctrl_spi0>; 961*cd339347SWenyou Yang clocks = <&spi0_clk>; 962*cd339347SWenyou Yang clock-names = "spi_clk"; 963*cd339347SWenyou Yang status = "disabled"; 964*cd339347SWenyou Yang }; 965*cd339347SWenyou Yang 966*cd339347SWenyou Yang spi1: spi@f0004000 { 967*cd339347SWenyou Yang #address-cells = <1>; 968*cd339347SWenyou Yang #size-cells = <0>; 969*cd339347SWenyou Yang compatible = "atmel,at91rm9200-spi"; 970*cd339347SWenyou Yang reg = <0xf0004000 0x100>; 971*cd339347SWenyou Yang interrupts = <14 IRQ_TYPE_LEVEL_HIGH 3>; 972*cd339347SWenyou Yang dmas = <&dma 1 AT91_DMA_CFG_PER_ID(3)>, 973*cd339347SWenyou Yang <&dma 1 AT91_DMA_CFG_PER_ID(4)>; 974*cd339347SWenyou Yang dma-names = "tx", "rx"; 975*cd339347SWenyou Yang pinctrl-names = "default"; 976*cd339347SWenyou Yang pinctrl-0 = <&pinctrl_spi1>; 977*cd339347SWenyou Yang clocks = <&spi1_clk>; 978*cd339347SWenyou Yang clock-names = "spi_clk"; 979*cd339347SWenyou Yang status = "disabled"; 980*cd339347SWenyou Yang }; 981*cd339347SWenyou Yang 982*cd339347SWenyou Yang watchdog@fffffe40 { 983*cd339347SWenyou Yang compatible = "atmel,at91sam9260-wdt"; 984*cd339347SWenyou Yang reg = <0xfffffe40 0x10>; 985*cd339347SWenyou Yang interrupts = <1 IRQ_TYPE_LEVEL_HIGH 7>; 986*cd339347SWenyou Yang clocks = <&clk32k>; 987*cd339347SWenyou Yang atmel,watchdog-type = "hardware"; 988*cd339347SWenyou Yang atmel,reset-type = "all"; 989*cd339347SWenyou Yang atmel,dbg-halt; 990*cd339347SWenyou Yang status = "disabled"; 991*cd339347SWenyou Yang }; 992*cd339347SWenyou Yang 993*cd339347SWenyou Yang rtc@fffffeb0 { 994*cd339347SWenyou Yang compatible = "atmel,at91rm9200-rtc"; 995*cd339347SWenyou Yang reg = <0xfffffeb0 0x40>; 996*cd339347SWenyou Yang interrupts = <1 IRQ_TYPE_LEVEL_HIGH 7>; 997*cd339347SWenyou Yang clocks = <&clk32k>; 998*cd339347SWenyou Yang status = "disabled"; 999*cd339347SWenyou Yang }; 1000*cd339347SWenyou Yang 1001*cd339347SWenyou Yang pwm0: pwm@f8034000 { 1002*cd339347SWenyou Yang compatible = "atmel,at91sam9rl-pwm"; 1003*cd339347SWenyou Yang reg = <0xf8034000 0x300>; 1004*cd339347SWenyou Yang interrupts = <18 IRQ_TYPE_LEVEL_HIGH 4>; 1005*cd339347SWenyou Yang #pwm-cells = <3>; 1006*cd339347SWenyou Yang clocks = <&pwm_clk>; 1007*cd339347SWenyou Yang status = "disabled"; 1008*cd339347SWenyou Yang }; 1009*cd339347SWenyou Yang 1010*cd339347SWenyou Yang usb1: gadget@f803c000 { 1011*cd339347SWenyou Yang compatible = "atmel,at91sam9260-udc"; 1012*cd339347SWenyou Yang reg = <0xf803c000 0x4000>; 1013*cd339347SWenyou Yang interrupts = <23 IRQ_TYPE_LEVEL_HIGH 2>; 1014*cd339347SWenyou Yang clocks = <&udphs_clk>, <&udpck>; 1015*cd339347SWenyou Yang clock-names = "pclk", "hclk"; 1016*cd339347SWenyou Yang status = "disabled"; 1017*cd339347SWenyou Yang }; 1018*cd339347SWenyou Yang }; 1019*cd339347SWenyou Yang 1020*cd339347SWenyou Yang nand0: nand@40000000 { 1021*cd339347SWenyou Yang compatible = "atmel,at91rm9200-nand"; 1022*cd339347SWenyou Yang #address-cells = <1>; 1023*cd339347SWenyou Yang #size-cells = <1>; 1024*cd339347SWenyou Yang reg = < 0x40000000 0x10000000 1025*cd339347SWenyou Yang 0xffffe000 0x00000600 1026*cd339347SWenyou Yang 0xffffe600 0x00000200 1027*cd339347SWenyou Yang 0x00108000 0x00018000 1028*cd339347SWenyou Yang >; 1029*cd339347SWenyou Yang atmel,pmecc-lookup-table-offset = <0x0 0x8000>; 1030*cd339347SWenyou Yang atmel,nand-addr-offset = <21>; 1031*cd339347SWenyou Yang atmel,nand-cmd-offset = <22>; 1032*cd339347SWenyou Yang atmel,nand-has-dma; 1033*cd339347SWenyou Yang pinctrl-names = "default"; 1034*cd339347SWenyou Yang pinctrl-0 = <&pinctrl_nand>; 1035*cd339347SWenyou Yang gpios = <&pioD 5 GPIO_ACTIVE_HIGH 1036*cd339347SWenyou Yang &pioD 4 GPIO_ACTIVE_HIGH 1037*cd339347SWenyou Yang 0 1038*cd339347SWenyou Yang >; 1039*cd339347SWenyou Yang status = "disabled"; 1040*cd339347SWenyou Yang }; 1041*cd339347SWenyou Yang 1042*cd339347SWenyou Yang usb0: ohci@00500000 { 1043*cd339347SWenyou Yang compatible = "atmel,at91rm9200-ohci", "usb-ohci"; 1044*cd339347SWenyou Yang reg = <0x00500000 0x00100000>; 1045*cd339347SWenyou Yang interrupts = <22 IRQ_TYPE_LEVEL_HIGH 2>; 1046*cd339347SWenyou Yang clocks = <&uhphs_clk>, <&uhphs_clk>, <&uhpck>; 1047*cd339347SWenyou Yang clock-names = "ohci_clk", "hclk", "uhpck"; 1048*cd339347SWenyou Yang status = "disabled"; 1049*cd339347SWenyou Yang }; 1050*cd339347SWenyou Yang }; 1051*cd339347SWenyou Yang 1052*cd339347SWenyou Yang i2c-gpio-0 { 1053*cd339347SWenyou Yang compatible = "i2c-gpio"; 1054*cd339347SWenyou Yang gpios = <&pioA 30 GPIO_ACTIVE_HIGH /* sda */ 1055*cd339347SWenyou Yang &pioA 31 GPIO_ACTIVE_HIGH /* scl */ 1056*cd339347SWenyou Yang >; 1057*cd339347SWenyou Yang i2c-gpio,sda-open-drain; 1058*cd339347SWenyou Yang i2c-gpio,scl-open-drain; 1059*cd339347SWenyou Yang i2c-gpio,delay-us = <2>; /* ~100 kHz */ 1060*cd339347SWenyou Yang #address-cells = <1>; 1061*cd339347SWenyou Yang #size-cells = <0>; 1062*cd339347SWenyou Yang status = "disabled"; 1063*cd339347SWenyou Yang }; 1064*cd339347SWenyou Yang}; 1065