1*f5cb15b0SAndre Przywara /* 2*f5cb15b0SAndre Przywara * Copyright (c) 2016-2019, ARM Limited and Contributors. All rights reserved. 3*f5cb15b0SAndre Przywara * 4*f5cb15b0SAndre Przywara * SPDX-License-Identifier: BSD-3-Clause 5*f5cb15b0SAndre Przywara */ 6*f5cb15b0SAndre Przywara 7*f5cb15b0SAndre Przywara #ifndef RPI_HW_H 8*f5cb15b0SAndre Przywara #define RPI_HW_H 9*f5cb15b0SAndre Przywara 10*f5cb15b0SAndre Przywara #include <lib/utils_def.h> 11*f5cb15b0SAndre Przywara 12*f5cb15b0SAndre Przywara /* 13*f5cb15b0SAndre Przywara * Peripherals 14*f5cb15b0SAndre Przywara */ 15*f5cb15b0SAndre Przywara 16*f5cb15b0SAndre Przywara #define RPI_IO_BASE ULL(0xFE000000) 17*f5cb15b0SAndre Przywara #define RPI_IO_SIZE ULL(0x02000000) 18*f5cb15b0SAndre Przywara 19*f5cb15b0SAndre Przywara /* 20*f5cb15b0SAndre Przywara * ARM <-> VideoCore mailboxes 21*f5cb15b0SAndre Przywara */ 22*f5cb15b0SAndre Przywara #define RPI3_MBOX_OFFSET ULL(0x0000B880) 23*f5cb15b0SAndre Przywara #define RPI3_MBOX_BASE (RPI_IO_BASE + RPI3_MBOX_OFFSET) 24*f5cb15b0SAndre Przywara /* VideoCore -> ARM */ 25*f5cb15b0SAndre Przywara #define RPI3_MBOX0_READ_OFFSET ULL(0x00000000) 26*f5cb15b0SAndre Przywara #define RPI3_MBOX0_PEEK_OFFSET ULL(0x00000010) 27*f5cb15b0SAndre Przywara #define RPI3_MBOX0_SENDER_OFFSET ULL(0x00000014) 28*f5cb15b0SAndre Przywara #define RPI3_MBOX0_STATUS_OFFSET ULL(0x00000018) 29*f5cb15b0SAndre Przywara #define RPI3_MBOX0_CONFIG_OFFSET ULL(0x0000001C) 30*f5cb15b0SAndre Przywara /* ARM -> VideoCore */ 31*f5cb15b0SAndre Przywara #define RPI3_MBOX1_WRITE_OFFSET ULL(0x00000020) 32*f5cb15b0SAndre Przywara #define RPI3_MBOX1_PEEK_OFFSET ULL(0x00000030) 33*f5cb15b0SAndre Przywara #define RPI3_MBOX1_SENDER_OFFSET ULL(0x00000034) 34*f5cb15b0SAndre Przywara #define RPI3_MBOX1_STATUS_OFFSET ULL(0x00000038) 35*f5cb15b0SAndre Przywara #define RPI3_MBOX1_CONFIG_OFFSET ULL(0x0000003C) 36*f5cb15b0SAndre Przywara /* Mailbox status constants */ 37*f5cb15b0SAndre Przywara #define RPI3_MBOX_STATUS_FULL_MASK U(0x80000000) /* Set if full */ 38*f5cb15b0SAndre Przywara #define RPI3_MBOX_STATUS_EMPTY_MASK U(0x40000000) /* Set if empty */ 39*f5cb15b0SAndre Przywara 40*f5cb15b0SAndre Przywara /* 41*f5cb15b0SAndre Przywara * Power management, reset controller, watchdog. 42*f5cb15b0SAndre Przywara */ 43*f5cb15b0SAndre Przywara #define RPI3_IO_PM_OFFSET ULL(0x00100000) 44*f5cb15b0SAndre Przywara #define RPI3_PM_BASE (RPI_IO_BASE + RPI3_IO_PM_OFFSET) 45*f5cb15b0SAndre Przywara /* Registers on top of RPI3_PM_BASE. */ 46*f5cb15b0SAndre Przywara #define RPI3_PM_RSTC_OFFSET ULL(0x0000001C) 47*f5cb15b0SAndre Przywara #define RPI3_PM_RSTS_OFFSET ULL(0x00000020) 48*f5cb15b0SAndre Przywara #define RPI3_PM_WDOG_OFFSET ULL(0x00000024) 49*f5cb15b0SAndre Przywara /* Watchdog constants */ 50*f5cb15b0SAndre Przywara #define RPI3_PM_PASSWORD U(0x5A000000) 51*f5cb15b0SAndre Przywara #define RPI3_PM_RSTC_WRCFG_MASK U(0x00000030) 52*f5cb15b0SAndre Przywara #define RPI3_PM_RSTC_WRCFG_FULL_RESET U(0x00000020) 53*f5cb15b0SAndre Przywara /* 54*f5cb15b0SAndre Przywara * The RSTS register is used by the VideoCore firmware when booting the 55*f5cb15b0SAndre Przywara * Raspberry Pi to know which partition to boot from. The partition value is 56*f5cb15b0SAndre Przywara * formed by bits 0, 2, 4, 6, 8 and 10. Partition 63 is used by said firmware 57*f5cb15b0SAndre Przywara * to indicate halt. 58*f5cb15b0SAndre Przywara */ 59*f5cb15b0SAndre Przywara #define RPI3_PM_RSTS_WRCFG_HALT U(0x00000555) 60*f5cb15b0SAndre Przywara 61*f5cb15b0SAndre Przywara /* 62*f5cb15b0SAndre Przywara * Clock controller 63*f5cb15b0SAndre Przywara */ 64*f5cb15b0SAndre Przywara #define RPI4_IO_CLOCK_OFFSET ULL(0x00101000) 65*f5cb15b0SAndre Przywara #define RPI4_CLOCK_BASE (RPI_IO_BASE + RPI4_IO_CLOCK_OFFSET) 66*f5cb15b0SAndre Przywara #define RPI4_VPU_CLOCK_DIVIDER ULL(0x0000000c) 67*f5cb15b0SAndre Przywara 68*f5cb15b0SAndre Przywara /* 69*f5cb15b0SAndre Przywara * Hardware random number generator. 70*f5cb15b0SAndre Przywara */ 71*f5cb15b0SAndre Przywara #define RPI3_IO_RNG_OFFSET ULL(0x00104000) 72*f5cb15b0SAndre Przywara #define RPI3_RNG_BASE (RPI_IO_BASE + RPI3_IO_RNG_OFFSET) 73*f5cb15b0SAndre Przywara #define RPI3_RNG_CTRL_OFFSET ULL(0x00000000) 74*f5cb15b0SAndre Przywara #define RPI3_RNG_STATUS_OFFSET ULL(0x00000004) 75*f5cb15b0SAndre Przywara #define RPI3_RNG_DATA_OFFSET ULL(0x00000008) 76*f5cb15b0SAndre Przywara #define RPI3_RNG_INT_MASK_OFFSET ULL(0x00000010) 77*f5cb15b0SAndre Przywara /* Enable/disable RNG */ 78*f5cb15b0SAndre Przywara #define RPI3_RNG_CTRL_ENABLE U(0x1) 79*f5cb15b0SAndre Przywara #define RPI3_RNG_CTRL_DISABLE U(0x0) 80*f5cb15b0SAndre Przywara /* Number of currently available words */ 81*f5cb15b0SAndre Przywara #define RPI3_RNG_STATUS_NUM_WORDS_SHIFT U(24) 82*f5cb15b0SAndre Przywara #define RPI3_RNG_STATUS_NUM_WORDS_MASK U(0xFF) 83*f5cb15b0SAndre Przywara /* Value to mask interrupts caused by the RNG */ 84*f5cb15b0SAndre Przywara #define RPI3_RNG_INT_MASK_DISABLE U(0x1) 85*f5cb15b0SAndre Przywara 86*f5cb15b0SAndre Przywara /* 87*f5cb15b0SAndre Przywara * Serial port (called 'Mini UART' in the Broadcom documentation). 88*f5cb15b0SAndre Przywara */ 89*f5cb15b0SAndre Przywara #define RPI3_IO_MINI_UART_OFFSET ULL(0x00215040) 90*f5cb15b0SAndre Przywara #define RPI3_MINI_UART_BASE (RPI_IO_BASE + RPI3_IO_MINI_UART_OFFSET) 91*f5cb15b0SAndre Przywara #define PLAT_RPI4_VPU_CLK_RATE ULL(1000000000) 92*f5cb15b0SAndre Przywara 93*f5cb15b0SAndre Przywara /* 94*f5cb15b0SAndre Przywara * GPIO controller 95*f5cb15b0SAndre Przywara */ 96*f5cb15b0SAndre Przywara #define RPI3_IO_GPIO_OFFSET ULL(0x00200000) 97*f5cb15b0SAndre Przywara #define RPI3_GPIO_BASE (RPI_IO_BASE + RPI3_IO_GPIO_OFFSET) 98*f5cb15b0SAndre Przywara 99*f5cb15b0SAndre Przywara /* 100*f5cb15b0SAndre Przywara * SDHost controller 101*f5cb15b0SAndre Przywara */ 102*f5cb15b0SAndre Przywara #define RPI3_IO_SDHOST_OFFSET ULL(0x00202000) 103*f5cb15b0SAndre Przywara #define RPI3_SDHOST_BASE (RPI_IO_BASE + RPI3_IO_SDHOST_OFFSET) 104*f5cb15b0SAndre Przywara 105*f5cb15b0SAndre Przywara /* 106*f5cb15b0SAndre Przywara * GIC interrupt controller 107*f5cb15b0SAndre Przywara */ 108*f5cb15b0SAndre Przywara #define RPI_HAVE_GIC 109*f5cb15b0SAndre Przywara #define RPI4_GIC_GICD_BASE ULL(0xff841000) 110*f5cb15b0SAndre Przywara #define RPI4_GIC_GICC_BASE ULL(0xff842000) 111*f5cb15b0SAndre Przywara 112*f5cb15b0SAndre Przywara #define RPI4_LOCAL_CONTROL_BASE_ADDRESS ULL(0xff800000) 113*f5cb15b0SAndre Przywara #define RPI4_LOCAL_CONTROL_PRESCALER ULL(0xff800008) 114*f5cb15b0SAndre Przywara 115*f5cb15b0SAndre Przywara #endif /* RPI_HW_H */ 116