xref: /rk3399_ARM-atf/plat/rpi/rpi3/rpi3_bl2_setup.c (revision 7c0a1877e76b5dc7b6326e3cb670c5156d4d4383)
1ab13adddSAndre Przywara /*
24f2b9848SAndre Przywara  * Copyright (c) 2015-2019, ARM Limited and Contributors. All rights reserved.
3ab13adddSAndre Przywara  *
4ab13adddSAndre Przywara  * SPDX-License-Identifier: BSD-3-Clause
5ab13adddSAndre Przywara  */
6ab13adddSAndre Przywara 
7ab13adddSAndre Przywara #include <assert.h>
8ab13adddSAndre Przywara 
9ab13adddSAndre Przywara #include <platform_def.h>
10ab13adddSAndre Przywara 
11ab13adddSAndre Przywara #include <arch_helpers.h>
12ab13adddSAndre Przywara #include <common/bl_common.h>
13ab13adddSAndre Przywara #include <common/debug.h>
14ab13adddSAndre Przywara #include <common/desc_image_load.h>
15ab13adddSAndre Przywara #include <lib/optee_utils.h>
16ab13adddSAndre Przywara #include <lib/xlat_tables/xlat_mmu_helpers.h>
17ab13adddSAndre Przywara #include <lib/xlat_tables/xlat_tables_defs.h>
18ab13adddSAndre Przywara #include <drivers/generic_delay_timer.h>
19ab13adddSAndre Przywara #include <drivers/rpi3/gpio/rpi3_gpio.h>
20ab13adddSAndre Przywara #include <drivers/rpi3/sdhost/rpi3_sdhost.h>
21ab13adddSAndre Przywara 
224f2b9848SAndre Przywara #include <rpi_shared.h>
23ab13adddSAndre Przywara 
24ab13adddSAndre Przywara /* Data structure which holds the extents of the trusted SRAM for BL2 */
25ab13adddSAndre Przywara static meminfo_t bl2_tzram_layout __aligned(CACHE_WRITEBACK_GRANULE);
26ab13adddSAndre Przywara 
27ab13adddSAndre Przywara /* rpi3 GPIO setup function. */
28ab13adddSAndre Przywara static void rpi3_gpio_setup(void)
29ab13adddSAndre Przywara {
30ab13adddSAndre Przywara 	struct rpi3_gpio_params params;
31ab13adddSAndre Przywara 
32ab13adddSAndre Przywara 	memset(&params, 0, sizeof(struct rpi3_gpio_params));
33ab13adddSAndre Przywara 	params.reg_base = RPI3_GPIO_BASE;
34ab13adddSAndre Przywara 
35ab13adddSAndre Przywara 	rpi3_gpio_init(&params);
36ab13adddSAndre Przywara }
37ab13adddSAndre Przywara 
38ab13adddSAndre Przywara /* Data structure which holds the MMC info */
39ab13adddSAndre Przywara static struct mmc_device_info mmc_info;
40ab13adddSAndre Przywara 
41ab13adddSAndre Przywara static void rpi3_sdhost_setup(void)
42ab13adddSAndre Przywara {
43ab13adddSAndre Przywara 	struct rpi3_sdhost_params params;
44ab13adddSAndre Przywara 
45ab13adddSAndre Przywara 	memset(&params, 0, sizeof(struct rpi3_sdhost_params));
46ab13adddSAndre Przywara 	params.reg_base = RPI3_SDHOST_BASE;
47ab13adddSAndre Przywara 	params.bus_width = MMC_BUS_WIDTH_1;
48ab13adddSAndre Przywara 	params.clk_rate = 50000000;
49ab13adddSAndre Przywara 	mmc_info.mmc_dev_type = MMC_IS_SD_HC;
50ab13adddSAndre Przywara 	rpi3_sdhost_init(&params, &mmc_info);
51ab13adddSAndre Przywara }
52ab13adddSAndre Przywara 
53ab13adddSAndre Przywara /*******************************************************************************
54ab13adddSAndre Przywara  * BL1 has passed the extents of the trusted SRAM that should be visible to BL2
55ab13adddSAndre Przywara  * in x0. This memory layout is sitting at the base of the free trusted SRAM.
56ab13adddSAndre Przywara  * Copy it to a safe location before its reclaimed by later BL2 functionality.
57ab13adddSAndre Przywara  ******************************************************************************/
58ab13adddSAndre Przywara 
59ab13adddSAndre Przywara void bl2_early_platform_setup2(u_register_t arg0, u_register_t arg1,
60ab13adddSAndre Przywara 			       u_register_t arg2, u_register_t arg3)
61ab13adddSAndre Przywara {
62ab13adddSAndre Przywara 	meminfo_t *mem_layout = (meminfo_t *) arg1;
63ab13adddSAndre Przywara 
64ab13adddSAndre Przywara 	/* Initialize the console to provide early debug support */
65*7c0a1877SAndre Przywara 	rpi3_console_init(PLAT_RPI3_UART_CLK_IN_HZ);
66ab13adddSAndre Przywara 
67ab13adddSAndre Przywara 	/* Enable arch timer */
68ab13adddSAndre Przywara 	generic_delay_timer_init();
69ab13adddSAndre Przywara 
70ab13adddSAndre Przywara 	/* Setup GPIO driver */
71ab13adddSAndre Przywara 	rpi3_gpio_setup();
72ab13adddSAndre Przywara 
73ab13adddSAndre Przywara 	/* Setup the BL2 memory layout */
74ab13adddSAndre Przywara 	bl2_tzram_layout = *mem_layout;
75ab13adddSAndre Przywara 
76ab13adddSAndre Przywara 	/* Setup SDHost driver */
77ab13adddSAndre Przywara 	rpi3_sdhost_setup();
78ab13adddSAndre Przywara 
79ab13adddSAndre Przywara 	plat_rpi3_io_setup();
80ab13adddSAndre Przywara }
81ab13adddSAndre Przywara 
82ab13adddSAndre Przywara void bl2_platform_setup(void)
83ab13adddSAndre Przywara {
84ab13adddSAndre Przywara 	/*
85ab13adddSAndre Przywara 	 * This is where a TrustZone address space controller and other
86ab13adddSAndre Przywara 	 * security related peripherals would be configured.
87ab13adddSAndre Przywara 	 */
88ab13adddSAndre Przywara }
89ab13adddSAndre Przywara 
90ab13adddSAndre Przywara /*******************************************************************************
91ab13adddSAndre Przywara  * Perform the very early platform specific architectural setup here.
92ab13adddSAndre Przywara  ******************************************************************************/
93ab13adddSAndre Przywara void bl2_plat_arch_setup(void)
94ab13adddSAndre Przywara {
95ab13adddSAndre Przywara 	rpi3_setup_page_tables(bl2_tzram_layout.total_base,
96ab13adddSAndre Przywara 			       bl2_tzram_layout.total_size,
97ab13adddSAndre Przywara 			       BL_CODE_BASE, BL_CODE_END,
98ab13adddSAndre Przywara 			       BL_RO_DATA_BASE, BL_RO_DATA_END
99ab13adddSAndre Przywara #if USE_COHERENT_MEM
100ab13adddSAndre Przywara 			       , BL_COHERENT_RAM_BASE, BL_COHERENT_RAM_END
101ab13adddSAndre Przywara #endif
102ab13adddSAndre Przywara 			      );
103ab13adddSAndre Przywara 
104ab13adddSAndre Przywara 	enable_mmu_el1(0);
105ab13adddSAndre Przywara }
106ab13adddSAndre Przywara 
107ab13adddSAndre Przywara /*******************************************************************************
108ab13adddSAndre Przywara  * This function can be used by the platforms to update/use image
109ab13adddSAndre Przywara  * information for given `image_id`.
110ab13adddSAndre Przywara  ******************************************************************************/
111ab13adddSAndre Przywara int bl2_plat_handle_post_image_load(unsigned int image_id)
112ab13adddSAndre Przywara {
113ab13adddSAndre Przywara 	int err = 0;
114ab13adddSAndre Przywara 	bl_mem_params_node_t *bl_mem_params = get_bl_mem_params_node(image_id);
115ab13adddSAndre Przywara #ifdef SPD_opteed
116ab13adddSAndre Przywara 	bl_mem_params_node_t *pager_mem_params = NULL;
117ab13adddSAndre Przywara 	bl_mem_params_node_t *paged_mem_params = NULL;
118ab13adddSAndre Przywara #endif
119ab13adddSAndre Przywara 
120ab13adddSAndre Przywara 	assert(bl_mem_params != NULL);
121ab13adddSAndre Przywara 
122ab13adddSAndre Przywara 	switch (image_id) {
123ab13adddSAndre Przywara 	case BL32_IMAGE_ID:
124ab13adddSAndre Przywara #ifdef SPD_opteed
125ab13adddSAndre Przywara 		pager_mem_params = get_bl_mem_params_node(BL32_EXTRA1_IMAGE_ID);
126ab13adddSAndre Przywara 		assert(pager_mem_params);
127ab13adddSAndre Przywara 
128ab13adddSAndre Przywara 		paged_mem_params = get_bl_mem_params_node(BL32_EXTRA2_IMAGE_ID);
129ab13adddSAndre Przywara 		assert(paged_mem_params);
130ab13adddSAndre Przywara 
131ab13adddSAndre Przywara 		err = parse_optee_header(&bl_mem_params->ep_info,
132ab13adddSAndre Przywara 				&pager_mem_params->image_info,
133ab13adddSAndre Przywara 				&paged_mem_params->image_info);
134ab13adddSAndre Przywara 		if (err != 0)
135ab13adddSAndre Przywara 			WARN("OPTEE header parse error.\n");
136ab13adddSAndre Przywara #endif
137ab13adddSAndre Przywara 		bl_mem_params->ep_info.spsr = rpi3_get_spsr_for_bl32_entry();
138ab13adddSAndre Przywara 		break;
139ab13adddSAndre Przywara 
140ab13adddSAndre Przywara 	case BL33_IMAGE_ID:
141ab13adddSAndre Przywara 		/* BL33 expects to receive the primary CPU MPID (through r0) */
142ab13adddSAndre Przywara 		bl_mem_params->ep_info.args.arg0 = 0xffff & read_mpidr();
143ab13adddSAndre Przywara 		bl_mem_params->ep_info.spsr = rpi3_get_spsr_for_bl33_entry();
144ab13adddSAndre Przywara 
145ab13adddSAndre Przywara 		/* Shutting down the SDHost driver to let BL33 drives SDHost.*/
146ab13adddSAndre Przywara 		rpi3_sdhost_stop();
147ab13adddSAndre Przywara 		break;
148ab13adddSAndre Przywara 
149ab13adddSAndre Przywara 	default:
150ab13adddSAndre Przywara 		/* Do nothing in default case */
151ab13adddSAndre Przywara 		break;
152ab13adddSAndre Przywara 	}
153ab13adddSAndre Przywara 
154ab13adddSAndre Przywara 	return err;
155ab13adddSAndre Przywara }
156