1*ab13adddSAndre Przywara# 2*ab13adddSAndre Przywara# Copyright (c) 2013-2018, ARM Limited and Contributors. All rights reserved. 3*ab13adddSAndre Przywara# 4*ab13adddSAndre Przywara# SPDX-License-Identifier: BSD-3-Clause 5*ab13adddSAndre Przywara# 6*ab13adddSAndre Przywara 7*ab13adddSAndre Przywarainclude lib/libfdt/libfdt.mk 8*ab13adddSAndre Przywarainclude lib/xlat_tables_v2/xlat_tables.mk 9*ab13adddSAndre Przywara 10*ab13adddSAndre PrzywaraPLAT_INCLUDES := -Iplat/rpi/rpi3/include 11*ab13adddSAndre Przywara 12*ab13adddSAndre PrzywaraPLAT_BL_COMMON_SOURCES := drivers/ti/uart/aarch64/16550_console.S \ 13*ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_common.c \ 14*ab13adddSAndre Przywara ${XLAT_TABLES_LIB_SRCS} 15*ab13adddSAndre Przywara 16*ab13adddSAndre PrzywaraBL1_SOURCES += drivers/io/io_fip.c \ 17*ab13adddSAndre Przywara drivers/io/io_memmap.c \ 18*ab13adddSAndre Przywara drivers/io/io_storage.c \ 19*ab13adddSAndre Przywara lib/cpus/aarch64/cortex_a53.S \ 20*ab13adddSAndre Przywara plat/common/aarch64/platform_mp_stack.S \ 21*ab13adddSAndre Przywara plat/rpi/rpi3/aarch64/plat_helpers.S \ 22*ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_bl1_setup.c \ 23*ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_io_storage.c \ 24c0031189SAndre Przywara drivers/rpi3/mailbox/rpi3_mbox.c \ 25c0031189SAndre Przywara plat/rpi/rpi3/rpi_mbox_board.c 26*ab13adddSAndre Przywara 27*ab13adddSAndre PrzywaraBL2_SOURCES += common/desc_image_load.c \ 28*ab13adddSAndre Przywara drivers/io/io_fip.c \ 29*ab13adddSAndre Przywara drivers/io/io_memmap.c \ 30*ab13adddSAndre Przywara drivers/io/io_storage.c \ 31*ab13adddSAndre Przywara drivers/gpio/gpio.c \ 32*ab13adddSAndre Przywara drivers/delay_timer/delay_timer.c \ 33*ab13adddSAndre Przywara drivers/delay_timer/generic_delay_timer.c \ 34*ab13adddSAndre Przywara drivers/rpi3/gpio/rpi3_gpio.c \ 35*ab13adddSAndre Przywara drivers/io/io_block.c \ 36*ab13adddSAndre Przywara drivers/mmc/mmc.c \ 37*ab13adddSAndre Przywara drivers/rpi3/sdhost/rpi3_sdhost.c \ 38*ab13adddSAndre Przywara plat/common/aarch64/platform_mp_stack.S \ 39*ab13adddSAndre Przywara plat/rpi/rpi3/aarch64/plat_helpers.S \ 40*ab13adddSAndre Przywara plat/rpi/rpi3/aarch64/rpi3_bl2_mem_params_desc.c \ 41*ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_bl2_setup.c \ 42*ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_image_load.c \ 43*ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_io_storage.c 44*ab13adddSAndre Przywara 45*ab13adddSAndre PrzywaraBL31_SOURCES += lib/cpus/aarch64/cortex_a53.S \ 46*ab13adddSAndre Przywara plat/common/plat_psci_common.c \ 47*ab13adddSAndre Przywara plat/rpi/rpi3/aarch64/plat_helpers.S \ 48*ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_bl31_setup.c \ 49*ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_pm.c \ 50*ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_topology.c \ 51*ab13adddSAndre Przywara ${LIBFDT_SRCS} 52*ab13adddSAndre Przywara 53*ab13adddSAndre Przywara# Tune compiler for Cortex-A53 54*ab13adddSAndre Przywaraifeq ($(notdir $(CC)),armclang) 55*ab13adddSAndre Przywara TF_CFLAGS_aarch64 += -mcpu=cortex-a53 56*ab13adddSAndre Przywaraelse ifneq ($(findstring clang,$(notdir $(CC))),) 57*ab13adddSAndre Przywara TF_CFLAGS_aarch64 += -mcpu=cortex-a53 58*ab13adddSAndre Przywaraelse 59*ab13adddSAndre Przywara TF_CFLAGS_aarch64 += -mtune=cortex-a53 60*ab13adddSAndre Przywaraendif 61*ab13adddSAndre Przywara 62*ab13adddSAndre Przywara# Platform Makefile target 63*ab13adddSAndre Przywara# ------------------------ 64*ab13adddSAndre Przywara 65*ab13adddSAndre PrzywaraRPI3_BL1_PAD_BIN := ${BUILD_PLAT}/bl1_pad.bin 66*ab13adddSAndre PrzywaraRPI3_ARMSTUB8_BIN := ${BUILD_PLAT}/armstub8.bin 67*ab13adddSAndre Przywara 68*ab13adddSAndre Przywara# Add new default target when compiling this platform 69*ab13adddSAndre Przywaraall: armstub 70*ab13adddSAndre Przywara 71*ab13adddSAndre Przywara# This target concatenates BL1 and the FIP so that the base addresses match the 72*ab13adddSAndre Przywara# ones defined in the memory map 73*ab13adddSAndre Przywaraarmstub: bl1 fip 74*ab13adddSAndre Przywara @echo " CAT $@" 75*ab13adddSAndre Przywara ${Q}cp ${BUILD_PLAT}/bl1.bin ${RPI3_BL1_PAD_BIN} 76*ab13adddSAndre Przywara ${Q}truncate --size=131072 ${RPI3_BL1_PAD_BIN} 77*ab13adddSAndre Przywara ${Q}cat ${RPI3_BL1_PAD_BIN} ${BUILD_PLAT}/fip.bin > ${RPI3_ARMSTUB8_BIN} 78*ab13adddSAndre Przywara @${ECHO_BLANK_LINE} 79*ab13adddSAndre Przywara @echo "Built $@ successfully" 80*ab13adddSAndre Przywara @${ECHO_BLANK_LINE} 81*ab13adddSAndre Przywara 82*ab13adddSAndre Przywara# Build config flags 83*ab13adddSAndre Przywara# ------------------ 84*ab13adddSAndre Przywara 85*ab13adddSAndre Przywara# Enable all errata workarounds for Cortex-A53 86*ab13adddSAndre PrzywaraERRATA_A53_826319 := 1 87*ab13adddSAndre PrzywaraERRATA_A53_835769 := 1 88*ab13adddSAndre PrzywaraERRATA_A53_836870 := 1 89*ab13adddSAndre PrzywaraERRATA_A53_843419 := 1 90*ab13adddSAndre PrzywaraERRATA_A53_855873 := 1 91*ab13adddSAndre Przywara 92*ab13adddSAndre PrzywaraWORKAROUND_CVE_2017_5715 := 0 93*ab13adddSAndre Przywara 94*ab13adddSAndre Przywara# Disable stack protector by default 95*ab13adddSAndre PrzywaraENABLE_STACK_PROTECTOR := 0 96*ab13adddSAndre Przywara 97*ab13adddSAndre Przywara# Reset to BL31 isn't supported 98*ab13adddSAndre PrzywaraRESET_TO_BL31 := 0 99*ab13adddSAndre Przywara 100*ab13adddSAndre Przywara# Have different sections for code and rodata 101*ab13adddSAndre PrzywaraSEPARATE_CODE_AND_RODATA := 1 102*ab13adddSAndre Przywara 103*ab13adddSAndre Przywara# Use Coherent memory 104*ab13adddSAndre PrzywaraUSE_COHERENT_MEM := 1 105*ab13adddSAndre Przywara 106*ab13adddSAndre Przywara# Platform build flags 107*ab13adddSAndre Przywara# -------------------- 108*ab13adddSAndre Przywara 109*ab13adddSAndre Przywara# BL33 images are in AArch64 by default 110*ab13adddSAndre PrzywaraRPI3_BL33_IN_AARCH32 := 0 111*ab13adddSAndre Przywara 112*ab13adddSAndre Przywara# Assume that BL33 isn't the Linux kernel by default 113*ab13adddSAndre PrzywaraRPI3_DIRECT_LINUX_BOOT := 0 114*ab13adddSAndre Przywara 115*ab13adddSAndre Przywara# UART to use at runtime. -1 means the runtime UART is disabled. 116*ab13adddSAndre Przywara# Any other value means the default UART will be used. 117*ab13adddSAndre PrzywaraRPI3_RUNTIME_UART := -1 118*ab13adddSAndre Przywara 119*ab13adddSAndre Przywara# Use normal memory mapping for ROM, FIP, SRAM and DRAM 120*ab13adddSAndre PrzywaraRPI3_USE_UEFI_MAP := 0 121*ab13adddSAndre Przywara 122*ab13adddSAndre Przywara# BL32 location 123*ab13adddSAndre PrzywaraRPI3_BL32_RAM_LOCATION := tdram 124*ab13adddSAndre Przywaraifeq (${RPI3_BL32_RAM_LOCATION}, tsram) 125*ab13adddSAndre Przywara RPI3_BL32_RAM_LOCATION_ID = SEC_SRAM_ID 126*ab13adddSAndre Przywaraelse ifeq (${RPI3_BL32_RAM_LOCATION}, tdram) 127*ab13adddSAndre Przywara RPI3_BL32_RAM_LOCATION_ID = SEC_DRAM_ID 128*ab13adddSAndre Przywaraelse 129*ab13adddSAndre Przywara $(error "Unsupported RPI3_BL32_RAM_LOCATION value") 130*ab13adddSAndre Przywaraendif 131*ab13adddSAndre Przywara 132*ab13adddSAndre Przywara# Process platform flags 133*ab13adddSAndre Przywara# ---------------------- 134*ab13adddSAndre Przywara 135*ab13adddSAndre Przywara$(eval $(call add_define,RPI3_BL32_RAM_LOCATION_ID)) 136*ab13adddSAndre Przywara$(eval $(call add_define,RPI3_BL33_IN_AARCH32)) 137*ab13adddSAndre Przywara$(eval $(call add_define,RPI3_DIRECT_LINUX_BOOT)) 138*ab13adddSAndre Przywaraifdef RPI3_PRELOADED_DTB_BASE 139*ab13adddSAndre Przywara$(eval $(call add_define,RPI3_PRELOADED_DTB_BASE)) 140*ab13adddSAndre Przywaraendif 141*ab13adddSAndre Przywara$(eval $(call add_define,RPI3_RUNTIME_UART)) 142*ab13adddSAndre Przywara$(eval $(call add_define,RPI3_USE_UEFI_MAP)) 143*ab13adddSAndre Przywara 144*ab13adddSAndre Przywara# Verify build config 145*ab13adddSAndre Przywara# ------------------- 146*ab13adddSAndre Przywara# 147*ab13adddSAndre Przywaraifneq (${RPI3_DIRECT_LINUX_BOOT}, 0) 148*ab13adddSAndre Przywara ifndef RPI3_PRELOADED_DTB_BASE 149*ab13adddSAndre Przywara $(error Error: RPI3_PRELOADED_DTB_BASE needed if RPI3_DIRECT_LINUX_BOOT=1) 150*ab13adddSAndre Przywara endif 151*ab13adddSAndre Przywaraendif 152*ab13adddSAndre Przywara 153*ab13adddSAndre Przywaraifneq (${RESET_TO_BL31}, 0) 154*ab13adddSAndre Przywara $(error Error: rpi3 needs RESET_TO_BL31=0) 155*ab13adddSAndre Przywaraendif 156*ab13adddSAndre Przywara 157*ab13adddSAndre Przywaraifeq (${ARCH},aarch32) 158*ab13adddSAndre Przywara $(error Error: AArch32 not supported on rpi3) 159*ab13adddSAndre Przywaraendif 160*ab13adddSAndre Przywara 161*ab13adddSAndre Przywaraifneq ($(ENABLE_STACK_PROTECTOR), 0) 162*ab13adddSAndre PrzywaraPLAT_BL_COMMON_SOURCES += plat/rpi/rpi3/rpi3_rng.c \ 163*ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_stack_protector.c 164*ab13adddSAndre Przywaraendif 165*ab13adddSAndre Przywara 166*ab13adddSAndre Przywaraifeq (${SPD},opteed) 167*ab13adddSAndre PrzywaraBL2_SOURCES += \ 168*ab13adddSAndre Przywara lib/optee/optee_utils.c 169*ab13adddSAndre Przywaraendif 170*ab13adddSAndre Przywara 171*ab13adddSAndre Przywara# Add the build options to pack Trusted OS Extra1 and Trusted OS Extra2 images 172*ab13adddSAndre Przywara# in the FIP if the platform requires. 173*ab13adddSAndre Przywaraifneq ($(BL32_EXTRA1),) 174*ab13adddSAndre Przywara$(eval $(call TOOL_ADD_IMG,BL32_EXTRA1,--tos-fw-extra1)) 175*ab13adddSAndre Przywaraendif 176*ab13adddSAndre Przywaraifneq ($(BL32_EXTRA2),) 177*ab13adddSAndre Przywara$(eval $(call TOOL_ADD_IMG,BL32_EXTRA2,--tos-fw-extra2)) 178*ab13adddSAndre Przywaraendif 179*ab13adddSAndre Przywara 180*ab13adddSAndre Przywaraifneq (${TRUSTED_BOARD_BOOT},0) 181*ab13adddSAndre Przywara 182*ab13adddSAndre Przywara include drivers/auth/mbedtls/mbedtls_crypto.mk 183*ab13adddSAndre Przywara include drivers/auth/mbedtls/mbedtls_x509.mk 184*ab13adddSAndre Przywara 185*ab13adddSAndre Przywara AUTH_SOURCES := drivers/auth/auth_mod.c \ 186*ab13adddSAndre Przywara drivers/auth/crypto_mod.c \ 187*ab13adddSAndre Przywara drivers/auth/img_parser_mod.c \ 188*ab13adddSAndre Przywara drivers/auth/tbbr/tbbr_cot.c 189*ab13adddSAndre Przywara 190*ab13adddSAndre Przywara BL1_SOURCES += ${AUTH_SOURCES} \ 191*ab13adddSAndre Przywara bl1/tbbr/tbbr_img_desc.c \ 192*ab13adddSAndre Przywara plat/common/tbbr/plat_tbbr.c \ 193*ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_trusted_boot.c \ 194*ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_rotpk.S 195*ab13adddSAndre Przywara 196*ab13adddSAndre Przywara BL2_SOURCES += ${AUTH_SOURCES} \ 197*ab13adddSAndre Przywara plat/common/tbbr/plat_tbbr.c \ 198*ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_trusted_boot.c \ 199*ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_rotpk.S 200*ab13adddSAndre Przywara 201*ab13adddSAndre Przywara ROT_KEY = $(BUILD_PLAT)/rot_key.pem 202*ab13adddSAndre Przywara ROTPK_HASH = $(BUILD_PLAT)/rotpk_sha256.bin 203*ab13adddSAndre Przywara 204*ab13adddSAndre Przywara $(eval $(call add_define_val,ROTPK_HASH,'"$(ROTPK_HASH)"')) 205*ab13adddSAndre Przywara 206*ab13adddSAndre Przywara $(BUILD_PLAT)/bl1/rpi3_rotpk.o: $(ROTPK_HASH) 207*ab13adddSAndre Przywara $(BUILD_PLAT)/bl2/rpi3_rotpk.o: $(ROTPK_HASH) 208*ab13adddSAndre Przywara 209*ab13adddSAndre Przywara certificates: $(ROT_KEY) 210*ab13adddSAndre Przywara 211*ab13adddSAndre Przywara $(ROT_KEY): 212*ab13adddSAndre Przywara @echo " OPENSSL $@" 213*ab13adddSAndre Przywara $(Q)openssl genrsa 2048 > $@ 2>/dev/null 214*ab13adddSAndre Przywara 215*ab13adddSAndre Przywara $(ROTPK_HASH): $(ROT_KEY) 216*ab13adddSAndre Przywara @echo " OPENSSL $@" 217*ab13adddSAndre Przywara $(Q)openssl rsa -in $< -pubout -outform DER 2>/dev/null |\ 218*ab13adddSAndre Przywara openssl dgst -sha256 -binary > $@ 2>/dev/null 219*ab13adddSAndre Przywaraendif 220