xref: /rk3399_ARM-atf/plat/rpi/rpi3/platform.mk (revision 8620bd0b93b8ed913f2157d6946facd5bd75f6b4)
1ab13adddSAndre Przywara#
2ffb77421SChris Kay# Copyright (c) 2013-2024, Arm Limited and Contributors. All rights reserved.
3ab13adddSAndre Przywara#
4ab13adddSAndre Przywara# SPDX-License-Identifier: BSD-3-Clause
5ab13adddSAndre Przywara#
6ab13adddSAndre Przywara
7ab13adddSAndre Przywarainclude lib/libfdt/libfdt.mk
8ab13adddSAndre Przywarainclude lib/xlat_tables_v2/xlat_tables.mk
9ab13adddSAndre Przywara
104f2b9848SAndre PrzywaraPLAT_INCLUDES		:=	-Iplat/rpi/common/include		\
114f2b9848SAndre Przywara				-Iplat/rpi/rpi3/include
12ab13adddSAndre Przywara
13ab13adddSAndre PrzywaraPLAT_BL_COMMON_SOURCES	:=	drivers/ti/uart/aarch64/16550_console.S	\
145e6d821cSAndre Przywara				drivers/arm/pl011/aarch64/pl011_console.S \
1529e8c460SAndre Przywara				drivers/gpio/gpio.c			\
1629e8c460SAndre Przywara				drivers/delay_timer/delay_timer.c	\
1729e8c460SAndre Przywara				drivers/rpi3/gpio/rpi3_gpio.c		\
1807aa0c7eSAndre Przywara				plat/rpi/common/aarch64/plat_helpers.S	\
194f2b9848SAndre Przywara				plat/rpi/common/rpi3_common.c		\
20ab13adddSAndre Przywara				${XLAT_TABLES_LIB_SRCS}
21ab13adddSAndre Przywara
22ab13adddSAndre PrzywaraBL1_SOURCES		+=	drivers/io/io_fip.c			\
23ab13adddSAndre Przywara				drivers/io/io_memmap.c			\
24ab13adddSAndre Przywara				drivers/io/io_storage.c			\
25ab13adddSAndre Przywara				lib/cpus/aarch64/cortex_a53.S		\
26ab13adddSAndre Przywara				plat/common/aarch64/platform_mp_stack.S	\
27ab13adddSAndre Przywara				plat/rpi/rpi3/rpi3_bl1_setup.c		\
284f2b9848SAndre Przywara				plat/rpi/common/rpi3_io_storage.c	\
29c0031189SAndre Przywara				drivers/rpi3/mailbox/rpi3_mbox.c	\
30c0031189SAndre Przywara				plat/rpi/rpi3/rpi_mbox_board.c
31ab13adddSAndre Przywara
32ab13adddSAndre PrzywaraBL2_SOURCES		+=	common/desc_image_load.c		\
33ab13adddSAndre Przywara				drivers/io/io_fip.c			\
34ab13adddSAndre Przywara				drivers/io/io_memmap.c			\
35ab13adddSAndre Przywara				drivers/io/io_storage.c			\
36ab13adddSAndre Przywara				drivers/delay_timer/generic_delay_timer.c \
37ab13adddSAndre Przywara				drivers/io/io_block.c			\
38ab13adddSAndre Przywara				drivers/mmc/mmc.c			\
39ab13adddSAndre Przywara				drivers/rpi3/sdhost/rpi3_sdhost.c	\
40ab13adddSAndre Przywara				plat/common/aarch64/platform_mp_stack.S	\
41ab13adddSAndre Przywara				plat/rpi/rpi3/aarch64/rpi3_bl2_mem_params_desc.c \
42ab13adddSAndre Przywara				plat/rpi/rpi3/rpi3_bl2_setup.c		\
434f2b9848SAndre Przywara				plat/rpi/common/rpi3_image_load.c	\
444f2b9848SAndre Przywara				plat/rpi/common/rpi3_io_storage.c
45ab13adddSAndre Przywara
46ab13adddSAndre PrzywaraBL31_SOURCES		+=	lib/cpus/aarch64/cortex_a53.S		\
4707f867b1SMadhukar Pappireddy				plat/common/plat_gicv2.c		\
48ab13adddSAndre Przywara				plat/common/plat_psci_common.c		\
49ab13adddSAndre Przywara				plat/rpi/rpi3/rpi3_bl31_setup.c		\
504f2b9848SAndre Przywara				plat/rpi/common/rpi3_pm.c		\
514f2b9848SAndre Przywara				plat/rpi/common/rpi3_topology.c		\
52ab13adddSAndre Przywara				${LIBFDT_SRCS}
53ab13adddSAndre Przywara
54ab13adddSAndre Przywara# Tune compiler for Cortex-A53
55*8620bd0bSChris Kayifeq ($($(ARCH)-cc-id),arm-clang)
56ab13adddSAndre Przywara    TF_CFLAGS_aarch64	+=	-mcpu=cortex-a53
57*8620bd0bSChris Kayelse ifneq ($(filter %-clang,$($(ARCH)-cc-id)),)
58ab13adddSAndre Przywara    TF_CFLAGS_aarch64	+=	-mcpu=cortex-a53
59ab13adddSAndre Przywaraelse
60ab13adddSAndre Przywara    TF_CFLAGS_aarch64	+=	-mtune=cortex-a53
61ab13adddSAndre Przywaraendif
62ab13adddSAndre Przywara
63ab13adddSAndre Przywara# Platform Makefile target
64ab13adddSAndre Przywara# ------------------------
65ab13adddSAndre Przywara
66ab13adddSAndre PrzywaraRPI3_BL1_PAD_BIN	:=	${BUILD_PLAT}/bl1_pad.bin
67ab13adddSAndre PrzywaraRPI3_ARMSTUB8_BIN	:=	${BUILD_PLAT}/armstub8.bin
68ab13adddSAndre Przywara
69ab13adddSAndre Przywara# Add new default target when compiling this platform
70ab13adddSAndre Przywaraall: armstub
71ab13adddSAndre Przywara
72ab13adddSAndre Przywara# This target concatenates BL1 and the FIP so that the base addresses match the
73ab13adddSAndre Przywara# ones defined in the memory map
74ab13adddSAndre Przywaraarmstub: bl1 fip
75ab13adddSAndre Przywara	@echo "  CAT     $@"
76ab13adddSAndre Przywara	${Q}cp ${BUILD_PLAT}/bl1.bin ${RPI3_BL1_PAD_BIN}
77ab13adddSAndre Przywara	${Q}truncate --size=131072 ${RPI3_BL1_PAD_BIN}
78ab13adddSAndre Przywara	${Q}cat ${RPI3_BL1_PAD_BIN} ${BUILD_PLAT}/fip.bin > ${RPI3_ARMSTUB8_BIN}
79ab13adddSAndre Przywara	@${ECHO_BLANK_LINE}
80ab13adddSAndre Przywara	@echo "Built $@ successfully"
81ab13adddSAndre Przywara	@${ECHO_BLANK_LINE}
82ab13adddSAndre Przywara
83ab13adddSAndre Przywara# Build config flags
84ab13adddSAndre Przywara# ------------------
85ab13adddSAndre Przywara
86ab13adddSAndre Przywara# Enable all errata workarounds for Cortex-A53
87ab13adddSAndre PrzywaraERRATA_A53_826319		:= 1
88ab13adddSAndre PrzywaraERRATA_A53_835769		:= 1
89ab13adddSAndre PrzywaraERRATA_A53_836870		:= 1
90ab13adddSAndre PrzywaraERRATA_A53_843419		:= 1
91ab13adddSAndre PrzywaraERRATA_A53_855873		:= 1
92ab13adddSAndre Przywara
93ab13adddSAndre PrzywaraWORKAROUND_CVE_2017_5715	:= 0
94ab13adddSAndre Przywara
95ab13adddSAndre Przywara# Disable stack protector by default
96ab13adddSAndre PrzywaraENABLE_STACK_PROTECTOR	 	:= 0
97ab13adddSAndre Przywara
98ab13adddSAndre Przywara# Reset to BL31 isn't supported
99ab13adddSAndre PrzywaraRESET_TO_BL31			:= 0
100ab13adddSAndre Przywara
101ab13adddSAndre Przywara# Have different sections for code and rodata
102ab13adddSAndre PrzywaraSEPARATE_CODE_AND_RODATA	:= 1
103ab13adddSAndre Przywara
104ab13adddSAndre Przywara# Use Coherent memory
105ab13adddSAndre PrzywaraUSE_COHERENT_MEM		:= 1
106ab13adddSAndre Przywara
107ab13adddSAndre Przywara# Platform build flags
108ab13adddSAndre Przywara# --------------------
109ab13adddSAndre Przywara
110ab13adddSAndre Przywara# BL33 images are in AArch64 by default
111ab13adddSAndre PrzywaraRPI3_BL33_IN_AARCH32		:= 0
112ab13adddSAndre Przywara
113ab13adddSAndre Przywara# Assume that BL33 isn't the Linux kernel by default
114ab13adddSAndre PrzywaraRPI3_DIRECT_LINUX_BOOT		:= 0
115ab13adddSAndre Przywara
116ab13adddSAndre Przywara# UART to use at runtime. -1 means the runtime UART is disabled.
117ab13adddSAndre Przywara# Any other value means the default UART will be used.
118ab13adddSAndre PrzywaraRPI3_RUNTIME_UART		:= -1
119ab13adddSAndre Przywara
120ab13adddSAndre Przywara# Use normal memory mapping for ROM, FIP, SRAM and DRAM
121ab13adddSAndre PrzywaraRPI3_USE_UEFI_MAP		:= 0
122ab13adddSAndre Przywara
123ab13adddSAndre Przywara# BL32 location
124ab13adddSAndre PrzywaraRPI3_BL32_RAM_LOCATION	:= tdram
125ab13adddSAndre Przywaraifeq (${RPI3_BL32_RAM_LOCATION}, tsram)
126ab13adddSAndre Przywara  RPI3_BL32_RAM_LOCATION_ID = SEC_SRAM_ID
127ab13adddSAndre Przywaraelse ifeq (${RPI3_BL32_RAM_LOCATION}, tdram)
128ab13adddSAndre Przywara  RPI3_BL32_RAM_LOCATION_ID = SEC_DRAM_ID
129ab13adddSAndre Przywaraelse
130ab13adddSAndre Przywara  $(error "Unsupported RPI3_BL32_RAM_LOCATION value")
131ab13adddSAndre Przywaraendif
132ab13adddSAndre Przywara
133ab13adddSAndre Przywara# Process platform flags
134ab13adddSAndre Przywara# ----------------------
135ab13adddSAndre Przywara
136ab13adddSAndre Przywara$(eval $(call add_define,RPI3_BL32_RAM_LOCATION_ID))
137ab13adddSAndre Przywara$(eval $(call add_define,RPI3_BL33_IN_AARCH32))
138ab13adddSAndre Przywara$(eval $(call add_define,RPI3_DIRECT_LINUX_BOOT))
139ab13adddSAndre Przywaraifdef RPI3_PRELOADED_DTB_BASE
140ab13adddSAndre Przywara$(eval $(call add_define,RPI3_PRELOADED_DTB_BASE))
141ab13adddSAndre Przywaraendif
142ab13adddSAndre Przywara$(eval $(call add_define,RPI3_RUNTIME_UART))
143ab13adddSAndre Przywara$(eval $(call add_define,RPI3_USE_UEFI_MAP))
144ab13adddSAndre Przywara
145ab13adddSAndre Przywara# Verify build config
146ab13adddSAndre Przywara# -------------------
147ab13adddSAndre Przywara#
148ab13adddSAndre Przywaraifneq (${RPI3_DIRECT_LINUX_BOOT}, 0)
149ab13adddSAndre Przywara  ifndef RPI3_PRELOADED_DTB_BASE
150ab13adddSAndre Przywara    $(error Error: RPI3_PRELOADED_DTB_BASE needed if RPI3_DIRECT_LINUX_BOOT=1)
151ab13adddSAndre Przywara  endif
152ab13adddSAndre Przywaraendif
153ab13adddSAndre Przywara
154ab13adddSAndre Przywaraifneq (${RESET_TO_BL31}, 0)
155ab13adddSAndre Przywara  $(error Error: rpi3 needs RESET_TO_BL31=0)
156ab13adddSAndre Przywaraendif
157ab13adddSAndre Przywara
158ab13adddSAndre Przywaraifeq (${ARCH},aarch32)
159ab13adddSAndre Przywara  $(error Error: AArch32 not supported on rpi3)
160ab13adddSAndre Przywaraendif
161ab13adddSAndre Przywara
162ab13adddSAndre Przywaraifneq ($(ENABLE_STACK_PROTECTOR), 0)
163990ab78eSAndre PrzywaraPLAT_BL_COMMON_SOURCES	+=	drivers/rpi3/rng/rpi3_rng.c		\
1644f2b9848SAndre Przywara				plat/rpi/common/rpi3_stack_protector.c
165ab13adddSAndre Przywaraendif
166ab13adddSAndre Przywara
167ab13adddSAndre Przywaraifeq (${SPD},opteed)
168ab13adddSAndre PrzywaraBL2_SOURCES	+=							\
169ab13adddSAndre Przywara		lib/optee/optee_utils.c
170ab13adddSAndre Przywaraendif
171ab13adddSAndre Przywara
172ab13adddSAndre Przywara# Add the build options to pack Trusted OS Extra1 and Trusted OS Extra2 images
173ab13adddSAndre Przywara# in the FIP if the platform requires.
174ab13adddSAndre Przywaraifneq ($(BL32_EXTRA1),)
175ab13adddSAndre Przywara$(eval $(call TOOL_ADD_IMG,BL32_EXTRA1,--tos-fw-extra1))
176ab13adddSAndre Przywaraendif
177ab13adddSAndre Przywaraifneq ($(BL32_EXTRA2),)
178ab13adddSAndre Przywara$(eval $(call TOOL_ADD_IMG,BL32_EXTRA2,--tos-fw-extra2))
179ab13adddSAndre Przywaraendif
180ab13adddSAndre Przywara
181ab13adddSAndre Przywaraifneq (${TRUSTED_BOARD_BOOT},0)
182ab13adddSAndre Przywara
183ab13adddSAndre Przywara    include drivers/auth/mbedtls/mbedtls_crypto.mk
184ab13adddSAndre Przywara    include drivers/auth/mbedtls/mbedtls_x509.mk
185ab13adddSAndre Przywara
186ab13adddSAndre Przywara    AUTH_SOURCES	:=	drivers/auth/auth_mod.c			\
187ab13adddSAndre Przywara				drivers/auth/crypto_mod.c		\
188ab13adddSAndre Przywara				drivers/auth/img_parser_mod.c		\
189ad43c49eSManish V Badarkhe				drivers/auth/tbbr/tbbr_cot_common.c
190ab13adddSAndre Przywara
191ab13adddSAndre Przywara    BL1_SOURCES		+=	${AUTH_SOURCES}				\
192ab13adddSAndre Przywara				bl1/tbbr/tbbr_img_desc.c		\
193ab13adddSAndre Przywara				plat/common/tbbr/plat_tbbr.c		\
1944f2b9848SAndre Przywara				plat/rpi/common/rpi3_trusted_boot.c    	\
195ad43c49eSManish V Badarkhe				plat/rpi/common/rpi3_rotpk.S		\
196ad43c49eSManish V Badarkhe				drivers/auth/tbbr/tbbr_cot_bl1.c
197ab13adddSAndre Przywara
198ab13adddSAndre Przywara    BL2_SOURCES		+=	${AUTH_SOURCES}				\
199ab13adddSAndre Przywara				plat/common/tbbr/plat_tbbr.c		\
2004f2b9848SAndre Przywara				plat/rpi/common/rpi3_trusted_boot.c    	\
201ad43c49eSManish V Badarkhe				plat/rpi/common/rpi3_rotpk.S		\
202ad43c49eSManish V Badarkhe				drivers/auth/tbbr/tbbr_cot_bl2.c
203ab13adddSAndre Przywara
204ab13adddSAndre Przywara    ROT_KEY             = $(BUILD_PLAT)/rot_key.pem
205ab13adddSAndre Przywara    ROTPK_HASH          = $(BUILD_PLAT)/rotpk_sha256.bin
206ab13adddSAndre Przywara
207ab13adddSAndre Przywara    $(eval $(call add_define_val,ROTPK_HASH,'"$(ROTPK_HASH)"'))
208ab13adddSAndre Przywara
209ab13adddSAndre Przywara    $(BUILD_PLAT)/bl1/rpi3_rotpk.o: $(ROTPK_HASH)
210ab13adddSAndre Przywara    $(BUILD_PLAT)/bl2/rpi3_rotpk.o: $(ROTPK_HASH)
211ab13adddSAndre Przywara
212ab13adddSAndre Przywara    certificates: $(ROT_KEY)
213ab13adddSAndre Przywara
214dad2934cSManish V Badarkhe    $(ROT_KEY): | $(BUILD_PLAT)
215ab13adddSAndre Przywara	@echo "  OPENSSL $@"
216e95abc4cSSalome Thirot	$(Q)${OPENSSL_BIN_PATH}/openssl genrsa 2048 > $@ 2>/dev/null
217ab13adddSAndre Przywara
218ab13adddSAndre Przywara    $(ROTPK_HASH): $(ROT_KEY)
219ab13adddSAndre Przywara	@echo "  OPENSSL $@"
220e95abc4cSSalome Thirot	$(Q)${OPENSSL_BIN_PATH}/openssl rsa -in $< -pubout -outform DER 2>/dev/null |\
221e95abc4cSSalome Thirot	${OPENSSL_BIN_PATH}/openssl dgst -sha256 -binary > $@ 2>/dev/null
222ab13adddSAndre Przywaraendif
223