1ab13adddSAndre Przywara# 2ffb77421SChris Kay# Copyright (c) 2013-2024, Arm Limited and Contributors. All rights reserved. 3ab13adddSAndre Przywara# 4ab13adddSAndre Przywara# SPDX-License-Identifier: BSD-3-Clause 5ab13adddSAndre Przywara# 6ab13adddSAndre Przywara 7ab13adddSAndre Przywarainclude lib/libfdt/libfdt.mk 8ab13adddSAndre Przywarainclude lib/xlat_tables_v2/xlat_tables.mk 9ab13adddSAndre Przywara 104f2b9848SAndre PrzywaraPLAT_INCLUDES := -Iplat/rpi/common/include \ 114f2b9848SAndre Przywara -Iplat/rpi/rpi3/include 12ab13adddSAndre Przywara 13ab13adddSAndre PrzywaraPLAT_BL_COMMON_SOURCES := drivers/ti/uart/aarch64/16550_console.S \ 145e6d821cSAndre Przywara drivers/arm/pl011/aarch64/pl011_console.S \ 1529e8c460SAndre Przywara drivers/gpio/gpio.c \ 1629e8c460SAndre Przywara drivers/delay_timer/delay_timer.c \ 1729e8c460SAndre Przywara drivers/rpi3/gpio/rpi3_gpio.c \ 1807aa0c7eSAndre Przywara plat/rpi/common/aarch64/plat_helpers.S \ 194f2b9848SAndre Przywara plat/rpi/common/rpi3_common.c \ 20b5029782SMario Bălănică plat/rpi/common/rpi3_console_dual.c \ 21ab13adddSAndre Przywara ${XLAT_TABLES_LIB_SRCS} 22ab13adddSAndre Przywara 23ab13adddSAndre PrzywaraBL1_SOURCES += drivers/io/io_fip.c \ 24ab13adddSAndre Przywara drivers/io/io_memmap.c \ 25ab13adddSAndre Przywara drivers/io/io_storage.c \ 2611dff599SAbhi.Singh drivers/delay_timer/generic_delay_timer.c \ 27ab13adddSAndre Przywara lib/cpus/aarch64/cortex_a53.S \ 28ab13adddSAndre Przywara plat/common/aarch64/platform_mp_stack.S \ 29ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_bl1_setup.c \ 304f2b9848SAndre Przywara plat/rpi/common/rpi3_io_storage.c \ 31c0031189SAndre Przywara drivers/rpi3/mailbox/rpi3_mbox.c \ 32c0031189SAndre Przywara plat/rpi/rpi3/rpi_mbox_board.c 33ab13adddSAndre Przywara 34ab13adddSAndre PrzywaraBL2_SOURCES += common/desc_image_load.c \ 35ab13adddSAndre Przywara drivers/io/io_fip.c \ 36ab13adddSAndre Przywara drivers/io/io_memmap.c \ 37ab13adddSAndre Przywara drivers/io/io_storage.c \ 38ab13adddSAndre Przywara drivers/delay_timer/generic_delay_timer.c \ 39ab13adddSAndre Przywara drivers/io/io_block.c \ 40ab13adddSAndre Przywara drivers/mmc/mmc.c \ 41ab13adddSAndre Przywara drivers/rpi3/sdhost/rpi3_sdhost.c \ 42ab13adddSAndre Przywara plat/common/aarch64/platform_mp_stack.S \ 43ab13adddSAndre Przywara plat/rpi/rpi3/aarch64/rpi3_bl2_mem_params_desc.c \ 44ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_bl2_setup.c \ 454f2b9848SAndre Przywara plat/rpi/common/rpi3_image_load.c \ 464f2b9848SAndre Przywara plat/rpi/common/rpi3_io_storage.c 47ab13adddSAndre Przywara 48ab13adddSAndre PrzywaraBL31_SOURCES += lib/cpus/aarch64/cortex_a53.S \ 4907f867b1SMadhukar Pappireddy plat/common/plat_gicv2.c \ 50ab13adddSAndre Przywara plat/common/plat_psci_common.c \ 51ab13adddSAndre Przywara plat/rpi/rpi3/rpi3_bl31_setup.c \ 524f2b9848SAndre Przywara plat/rpi/common/rpi3_pm.c \ 534f2b9848SAndre Przywara plat/rpi/common/rpi3_topology.c \ 54ab13adddSAndre Przywara ${LIBFDT_SRCS} 55ab13adddSAndre Przywara 56ab13adddSAndre Przywara# Tune compiler for Cortex-A53 578620bd0bSChris Kayifeq ($($(ARCH)-cc-id),arm-clang) 58ab13adddSAndre Przywara TF_CFLAGS_aarch64 += -mcpu=cortex-a53 598620bd0bSChris Kayelse ifneq ($(filter %-clang,$($(ARCH)-cc-id)),) 60ab13adddSAndre Przywara TF_CFLAGS_aarch64 += -mcpu=cortex-a53 61ab13adddSAndre Przywaraelse 62ab13adddSAndre Przywara TF_CFLAGS_aarch64 += -mtune=cortex-a53 63ab13adddSAndre Przywaraendif 64ab13adddSAndre Przywara 65ab13adddSAndre Przywara# Platform Makefile target 66ab13adddSAndre Przywara# ------------------------ 67ab13adddSAndre Przywara 68ab13adddSAndre PrzywaraRPI3_BL1_PAD_BIN := ${BUILD_PLAT}/bl1_pad.bin 69ab13adddSAndre PrzywaraRPI3_ARMSTUB8_BIN := ${BUILD_PLAT}/armstub8.bin 70ab13adddSAndre Przywara 71ab13adddSAndre Przywara# Add new default target when compiling this platform 72ab13adddSAndre Przywaraall: armstub 73ab13adddSAndre Przywara 74ab13adddSAndre Przywara# This target concatenates BL1 and the FIP so that the base addresses match the 75ab13adddSAndre Przywara# ones defined in the memory map 76ab13adddSAndre Przywaraarmstub: bl1 fip 777c4e1eeaSChris Kay $(s)echo " CAT $@" 787c4e1eeaSChris Kay $(q)cp ${BUILD_PLAT}/bl1.bin ${RPI3_BL1_PAD_BIN} 797c4e1eeaSChris Kay $(q)truncate --size=131072 ${RPI3_BL1_PAD_BIN} 807c4e1eeaSChris Kay $(q)cat ${RPI3_BL1_PAD_BIN} ${BUILD_PLAT}/fip.bin > ${RPI3_ARMSTUB8_BIN} 817c4e1eeaSChris Kay $(s)echo 827c4e1eeaSChris Kay $(s)echo "Built $@ successfully" 837c4e1eeaSChris Kay $(s)echo 84ab13adddSAndre Przywara 85ab13adddSAndre Przywara# Build config flags 86ab13adddSAndre Przywara# ------------------ 87ab13adddSAndre Przywara 88ab13adddSAndre Przywara# Enable all errata workarounds for Cortex-A53 89ab13adddSAndre PrzywaraERRATA_A53_826319 := 1 90ab13adddSAndre PrzywaraERRATA_A53_835769 := 1 91ab13adddSAndre PrzywaraERRATA_A53_836870 := 1 92ab13adddSAndre PrzywaraERRATA_A53_843419 := 1 93ab13adddSAndre PrzywaraERRATA_A53_855873 := 1 94ab13adddSAndre Przywara 95ab13adddSAndre PrzywaraWORKAROUND_CVE_2017_5715 := 0 96ab13adddSAndre Przywara 97ab13adddSAndre Przywara# Disable stack protector by default 98ab13adddSAndre PrzywaraENABLE_STACK_PROTECTOR := 0 99ab13adddSAndre Przywara 100ab13adddSAndre Przywara# Reset to BL31 isn't supported 101ab13adddSAndre PrzywaraRESET_TO_BL31 := 0 102ab13adddSAndre Przywara 103ab13adddSAndre Przywara# Have different sections for code and rodata 104ab13adddSAndre PrzywaraSEPARATE_CODE_AND_RODATA := 1 105ab13adddSAndre Przywara 106ab13adddSAndre Przywara# Use Coherent memory 107ab13adddSAndre PrzywaraUSE_COHERENT_MEM := 1 108ab13adddSAndre Przywara 109ab13adddSAndre Przywara# Platform build flags 110ab13adddSAndre Przywara# -------------------- 111ab13adddSAndre Przywara 112ab13adddSAndre Przywara# BL33 images are in AArch64 by default 113ab13adddSAndre PrzywaraRPI3_BL33_IN_AARCH32 := 0 114ab13adddSAndre Przywara 115ab13adddSAndre Przywara# Assume that BL33 isn't the Linux kernel by default 116ab13adddSAndre PrzywaraRPI3_DIRECT_LINUX_BOOT := 0 117ab13adddSAndre Przywara 118ab13adddSAndre Przywara# UART to use at runtime. -1 means the runtime UART is disabled. 119ab13adddSAndre Przywara# Any other value means the default UART will be used. 120ab13adddSAndre PrzywaraRPI3_RUNTIME_UART := -1 121ab13adddSAndre Przywara 122ab13adddSAndre Przywara# Use normal memory mapping for ROM, FIP, SRAM and DRAM 123ab13adddSAndre PrzywaraRPI3_USE_UEFI_MAP := 0 124ab13adddSAndre Przywara 125ab13adddSAndre Przywara# BL32 location 126ab13adddSAndre PrzywaraRPI3_BL32_RAM_LOCATION := tdram 127ab13adddSAndre Przywaraifeq (${RPI3_BL32_RAM_LOCATION}, tsram) 128ab13adddSAndre Przywara RPI3_BL32_RAM_LOCATION_ID = SEC_SRAM_ID 129ab13adddSAndre Przywaraelse ifeq (${RPI3_BL32_RAM_LOCATION}, tdram) 130ab13adddSAndre Przywara RPI3_BL32_RAM_LOCATION_ID = SEC_DRAM_ID 131ab13adddSAndre Przywaraelse 132ab13adddSAndre Przywara $(error "Unsupported RPI3_BL32_RAM_LOCATION value") 133ab13adddSAndre Przywaraendif 134ab13adddSAndre Przywara 135ab13adddSAndre Przywara# Process platform flags 136ab13adddSAndre Przywara# ---------------------- 137ab13adddSAndre Przywara 138ab13adddSAndre Przywara$(eval $(call add_define,RPI3_BL32_RAM_LOCATION_ID)) 139ab13adddSAndre Przywara$(eval $(call add_define,RPI3_BL33_IN_AARCH32)) 140ab13adddSAndre Przywara$(eval $(call add_define,RPI3_DIRECT_LINUX_BOOT)) 141ab13adddSAndre Przywaraifdef RPI3_PRELOADED_DTB_BASE 142ab13adddSAndre Przywara$(eval $(call add_define,RPI3_PRELOADED_DTB_BASE)) 143ab13adddSAndre Przywaraendif 144ab13adddSAndre Przywara$(eval $(call add_define,RPI3_RUNTIME_UART)) 145ab13adddSAndre Przywara$(eval $(call add_define,RPI3_USE_UEFI_MAP)) 146ab13adddSAndre Przywara 147ab13adddSAndre Przywara# Verify build config 148ab13adddSAndre Przywara# ------------------- 149ab13adddSAndre Przywara# 150ab13adddSAndre Przywaraifneq (${RPI3_DIRECT_LINUX_BOOT}, 0) 151ab13adddSAndre Przywara ifndef RPI3_PRELOADED_DTB_BASE 152ab13adddSAndre Przywara $(error Error: RPI3_PRELOADED_DTB_BASE needed if RPI3_DIRECT_LINUX_BOOT=1) 153ab13adddSAndre Przywara endif 154ab13adddSAndre Przywaraendif 155ab13adddSAndre Przywara 156ab13adddSAndre Przywaraifneq (${RESET_TO_BL31}, 0) 157ab13adddSAndre Przywara $(error Error: rpi3 needs RESET_TO_BL31=0) 158ab13adddSAndre Przywaraendif 159ab13adddSAndre Przywara 160ab13adddSAndre Przywaraifeq (${ARCH},aarch32) 161ab13adddSAndre Przywara $(error Error: AArch32 not supported on rpi3) 162ab13adddSAndre Przywaraendif 163ab13adddSAndre Przywara 164ab13adddSAndre Przywaraifneq ($(ENABLE_STACK_PROTECTOR), 0) 165990ab78eSAndre PrzywaraPLAT_BL_COMMON_SOURCES += drivers/rpi3/rng/rpi3_rng.c \ 1664f2b9848SAndre Przywara plat/rpi/common/rpi3_stack_protector.c 167ab13adddSAndre Przywaraendif 168ab13adddSAndre Przywara 169ab13adddSAndre Przywaraifeq (${SPD},opteed) 170ab13adddSAndre PrzywaraBL2_SOURCES += \ 171ab13adddSAndre Przywara lib/optee/optee_utils.c 172ab13adddSAndre Przywaraendif 173ab13adddSAndre Przywara 174ab13adddSAndre Przywara# Add the build options to pack Trusted OS Extra1 and Trusted OS Extra2 images 175ab13adddSAndre Przywara# in the FIP if the platform requires. 176ab13adddSAndre Przywaraifneq ($(BL32_EXTRA1),) 177ab13adddSAndre Przywara$(eval $(call TOOL_ADD_IMG,BL32_EXTRA1,--tos-fw-extra1)) 178ab13adddSAndre Przywaraendif 179ab13adddSAndre Przywaraifneq ($(BL32_EXTRA2),) 180ab13adddSAndre Przywara$(eval $(call TOOL_ADD_IMG,BL32_EXTRA2,--tos-fw-extra2)) 181ab13adddSAndre Przywaraendif 182ab13adddSAndre Przywara 183ab13adddSAndre Przywaraifneq (${TRUSTED_BOARD_BOOT},0) 184ab13adddSAndre Przywara 185ab13adddSAndre Przywara include drivers/auth/mbedtls/mbedtls_crypto.mk 186ab13adddSAndre Przywara include drivers/auth/mbedtls/mbedtls_x509.mk 187ab13adddSAndre Przywara 188ab13adddSAndre Przywara AUTH_SOURCES := drivers/auth/auth_mod.c \ 189ab13adddSAndre Przywara drivers/auth/crypto_mod.c \ 190ab13adddSAndre Przywara drivers/auth/img_parser_mod.c \ 191ad43c49eSManish V Badarkhe drivers/auth/tbbr/tbbr_cot_common.c 192ab13adddSAndre Przywara 193ab13adddSAndre Przywara BL1_SOURCES += ${AUTH_SOURCES} \ 194ab13adddSAndre Przywara bl1/tbbr/tbbr_img_desc.c \ 195ab13adddSAndre Przywara plat/common/tbbr/plat_tbbr.c \ 1964f2b9848SAndre Przywara plat/rpi/common/rpi3_trusted_boot.c \ 197ad43c49eSManish V Badarkhe plat/rpi/common/rpi3_rotpk.S \ 198ad43c49eSManish V Badarkhe drivers/auth/tbbr/tbbr_cot_bl1.c 199ab13adddSAndre Przywara 200ab13adddSAndre Przywara BL2_SOURCES += ${AUTH_SOURCES} \ 201ab13adddSAndre Przywara plat/common/tbbr/plat_tbbr.c \ 2024f2b9848SAndre Przywara plat/rpi/common/rpi3_trusted_boot.c \ 203ad43c49eSManish V Badarkhe plat/rpi/common/rpi3_rotpk.S \ 204ad43c49eSManish V Badarkhe drivers/auth/tbbr/tbbr_cot_bl2.c 205ab13adddSAndre Przywara 206ab13adddSAndre Przywara ROT_KEY = $(BUILD_PLAT)/rot_key.pem 207ab13adddSAndre Przywara ROTPK_HASH = $(BUILD_PLAT)/rotpk_sha256.bin 208ab13adddSAndre Przywara 209ab13adddSAndre Przywara $(eval $(call add_define_val,ROTPK_HASH,'"$(ROTPK_HASH)"')) 210ab13adddSAndre Przywara 211ab13adddSAndre Przywara $(BUILD_PLAT)/bl1/rpi3_rotpk.o: $(ROTPK_HASH) 212ab13adddSAndre Przywara $(BUILD_PLAT)/bl2/rpi3_rotpk.o: $(ROTPK_HASH) 213ab13adddSAndre Przywara 214ab13adddSAndre Przywara certificates: $(ROT_KEY) 215ab13adddSAndre Przywara 216*7a95759fSChris Kay $(ROT_KEY): | $$(@D)/ 2177c4e1eeaSChris Kay $(s)echo " OPENSSL $@" 2187c4e1eeaSChris Kay $(q)${OPENSSL_BIN_PATH}/openssl genrsa 2048 > $@ 2>/dev/null 219ab13adddSAndre Przywara 220*7a95759fSChris Kay $(ROTPK_HASH): $(ROT_KEY) | $$(@D)/ 2217c4e1eeaSChris Kay $(s)echo " OPENSSL $@" 2227c4e1eeaSChris Kay $(q)${OPENSSL_BIN_PATH}/openssl rsa -in $< -pubout -outform DER 2>/dev/null |\ 223e95abc4cSSalome Thirot ${OPENSSL_BIN_PATH}/openssl dgst -sha256 -binary > $@ 2>/dev/null 224ab13adddSAndre Przywaraendif 225