14666d046SAndre Przywara /* 24666d046SAndre Przywara * Copyright (c) 2016-2018, ARM Limited and Contributors. All rights reserved. 34666d046SAndre Przywara * 44666d046SAndre Przywara * SPDX-License-Identifier: BSD-3-Clause 54666d046SAndre Przywara */ 64666d046SAndre Przywara 74666d046SAndre Przywara #ifndef RPI_HW_H 84666d046SAndre Przywara #define RPI_HW_H 94666d046SAndre Przywara 104666d046SAndre Przywara #include <lib/utils_def.h> 114666d046SAndre Przywara 124666d046SAndre Przywara /* 134666d046SAndre Przywara * Peripherals 144666d046SAndre Przywara */ 154666d046SAndre Przywara 16110fd1feSAndre Przywara #define RPI_IO_BASE ULL(0x3F000000) 17110fd1feSAndre Przywara #define RPI_IO_SIZE ULL(0x01000000) 184666d046SAndre Przywara 194666d046SAndre Przywara /* 204666d046SAndre Przywara * ARM <-> VideoCore mailboxes 214666d046SAndre Przywara */ 224666d046SAndre Przywara #define RPI3_MBOX_OFFSET ULL(0x0000B880) 23110fd1feSAndre Przywara #define RPI3_MBOX_BASE (RPI_IO_BASE + RPI3_MBOX_OFFSET) 244666d046SAndre Przywara /* VideoCore -> ARM */ 254666d046SAndre Przywara #define RPI3_MBOX0_READ_OFFSET ULL(0x00000000) 264666d046SAndre Przywara #define RPI3_MBOX0_PEEK_OFFSET ULL(0x00000010) 274666d046SAndre Przywara #define RPI3_MBOX0_SENDER_OFFSET ULL(0x00000014) 284666d046SAndre Przywara #define RPI3_MBOX0_STATUS_OFFSET ULL(0x00000018) 294666d046SAndre Przywara #define RPI3_MBOX0_CONFIG_OFFSET ULL(0x0000001C) 304666d046SAndre Przywara /* ARM -> VideoCore */ 314666d046SAndre Przywara #define RPI3_MBOX1_WRITE_OFFSET ULL(0x00000020) 324666d046SAndre Przywara #define RPI3_MBOX1_PEEK_OFFSET ULL(0x00000030) 334666d046SAndre Przywara #define RPI3_MBOX1_SENDER_OFFSET ULL(0x00000034) 344666d046SAndre Przywara #define RPI3_MBOX1_STATUS_OFFSET ULL(0x00000038) 354666d046SAndre Przywara #define RPI3_MBOX1_CONFIG_OFFSET ULL(0x0000003C) 364666d046SAndre Przywara /* Mailbox status constants */ 374666d046SAndre Przywara #define RPI3_MBOX_STATUS_FULL_MASK U(0x80000000) /* Set if full */ 384666d046SAndre Przywara #define RPI3_MBOX_STATUS_EMPTY_MASK U(0x40000000) /* Set if empty */ 394666d046SAndre Przywara 404666d046SAndre Przywara /* 414666d046SAndre Przywara * Power management, reset controller, watchdog. 424666d046SAndre Przywara */ 434666d046SAndre Przywara #define RPI3_IO_PM_OFFSET ULL(0x00100000) 44110fd1feSAndre Przywara #define RPI3_PM_BASE (RPI_IO_BASE + RPI3_IO_PM_OFFSET) 454666d046SAndre Przywara /* Registers on top of RPI3_PM_BASE. */ 464666d046SAndre Przywara #define RPI3_PM_RSTC_OFFSET ULL(0x0000001C) 474666d046SAndre Przywara #define RPI3_PM_RSTS_OFFSET ULL(0x00000020) 484666d046SAndre Przywara #define RPI3_PM_WDOG_OFFSET ULL(0x00000024) 494666d046SAndre Przywara /* Watchdog constants */ 504666d046SAndre Przywara #define RPI3_PM_PASSWORD U(0x5A000000) 514666d046SAndre Przywara #define RPI3_PM_RSTC_WRCFG_MASK U(0x00000030) 524666d046SAndre Przywara #define RPI3_PM_RSTC_WRCFG_FULL_RESET U(0x00000020) 534666d046SAndre Przywara /* 544666d046SAndre Przywara * The RSTS register is used by the VideoCore firmware when booting the 554666d046SAndre Przywara * Raspberry Pi to know which partition to boot from. The partition value is 564666d046SAndre Przywara * formed by bits 0, 2, 4, 6, 8 and 10. Partition 63 is used by said firmware 574666d046SAndre Przywara * to indicate halt. 584666d046SAndre Przywara */ 594666d046SAndre Przywara #define RPI3_PM_RSTS_WRCFG_HALT U(0x00000555) 604666d046SAndre Przywara 614666d046SAndre Przywara /* 624666d046SAndre Przywara * Hardware random number generator. 634666d046SAndre Przywara */ 644666d046SAndre Przywara #define RPI3_IO_RNG_OFFSET ULL(0x00104000) 65110fd1feSAndre Przywara #define RPI3_RNG_BASE (RPI_IO_BASE + RPI3_IO_RNG_OFFSET) 664666d046SAndre Przywara #define RPI3_RNG_CTRL_OFFSET ULL(0x00000000) 674666d046SAndre Przywara #define RPI3_RNG_STATUS_OFFSET ULL(0x00000004) 684666d046SAndre Przywara #define RPI3_RNG_DATA_OFFSET ULL(0x00000008) 694666d046SAndre Przywara #define RPI3_RNG_INT_MASK_OFFSET ULL(0x00000010) 704666d046SAndre Przywara /* Enable/disable RNG */ 714666d046SAndre Przywara #define RPI3_RNG_CTRL_ENABLE U(0x1) 724666d046SAndre Przywara #define RPI3_RNG_CTRL_DISABLE U(0x0) 734666d046SAndre Przywara /* Number of currently available words */ 744666d046SAndre Przywara #define RPI3_RNG_STATUS_NUM_WORDS_SHIFT U(24) 754666d046SAndre Przywara #define RPI3_RNG_STATUS_NUM_WORDS_MASK U(0xFF) 764666d046SAndre Przywara /* Value to mask interrupts caused by the RNG */ 774666d046SAndre Przywara #define RPI3_RNG_INT_MASK_DISABLE U(0x1) 784666d046SAndre Przywara 794666d046SAndre Przywara /* 80*5e6d821cSAndre Przywara * Serial ports: 81*5e6d821cSAndre Przywara * 'Mini UART' in the BCM docucmentation is the 8250 compatible UART. 82*5e6d821cSAndre Przywara * There is also a PL011 UART, multiplexed to the same pins. 834666d046SAndre Przywara */ 844666d046SAndre Przywara #define RPI3_IO_MINI_UART_OFFSET ULL(0x00215040) 85110fd1feSAndre Przywara #define RPI3_MINI_UART_BASE (RPI_IO_BASE + RPI3_IO_MINI_UART_OFFSET) 86*5e6d821cSAndre Przywara #define RPI3_IO_PL011_UART_OFFSET ULL(0x00201000) 87*5e6d821cSAndre Przywara #define RPI3_PL011_UART_BASE (RPI_IO_BASE + RPI3_IO_PL011_UART_OFFSET) 88*5e6d821cSAndre Przywara #define RPI3_PL011_UART_CLOCK ULL(48000000) 894666d046SAndre Przywara 904666d046SAndre Przywara /* 914666d046SAndre Przywara * GPIO controller 924666d046SAndre Przywara */ 934666d046SAndre Przywara #define RPI3_IO_GPIO_OFFSET ULL(0x00200000) 94110fd1feSAndre Przywara #define RPI3_GPIO_BASE (RPI_IO_BASE + RPI3_IO_GPIO_OFFSET) 954666d046SAndre Przywara 964666d046SAndre Przywara /* 974666d046SAndre Przywara * SDHost controller 984666d046SAndre Przywara */ 994666d046SAndre Przywara #define RPI3_IO_SDHOST_OFFSET ULL(0x00202000) 100110fd1feSAndre Przywara #define RPI3_SDHOST_BASE (RPI_IO_BASE + RPI3_IO_SDHOST_OFFSET) 1014666d046SAndre Przywara 1024666d046SAndre Przywara /* 1034666d046SAndre Przywara * Local interrupt controller 1044666d046SAndre Przywara */ 1054666d046SAndre Przywara #define RPI3_INTC_BASE_ADDRESS ULL(0x40000000) 1064666d046SAndre Przywara /* Registers on top of RPI3_INTC_BASE_ADDRESS */ 1074666d046SAndre Przywara #define RPI3_INTC_CONTROL_OFFSET ULL(0x00000000) 1084666d046SAndre Przywara #define RPI3_INTC_PRESCALER_OFFSET ULL(0x00000008) 1094666d046SAndre Przywara #define RPI3_INTC_MBOX_CONTROL_OFFSET ULL(0x00000050) 1104666d046SAndre Przywara #define RPI3_INTC_MBOX_CONTROL_SLOT3_FIQ ULL(0x00000080) 1114666d046SAndre Przywara #define RPI3_INTC_PENDING_FIQ_OFFSET ULL(0x00000070) 1124666d046SAndre Przywara #define RPI3_INTC_PENDING_FIQ_MBOX3 ULL(0x00000080) 1134666d046SAndre Przywara 1144666d046SAndre Przywara #endif /* RPI_HW_H */ 115