xref: /rk3399_ARM-atf/plat/rpi/rpi3/include/rpi_hw.h (revision 4666d046489a865f6434d7925903e0365da44575)
1*4666d046SAndre Przywara /*
2*4666d046SAndre Przywara  * Copyright (c) 2016-2018, ARM Limited and Contributors. All rights reserved.
3*4666d046SAndre Przywara  *
4*4666d046SAndre Przywara  * SPDX-License-Identifier: BSD-3-Clause
5*4666d046SAndre Przywara  */
6*4666d046SAndre Przywara 
7*4666d046SAndre Przywara #ifndef RPI_HW_H
8*4666d046SAndre Przywara #define RPI_HW_H
9*4666d046SAndre Przywara 
10*4666d046SAndre Przywara #include <lib/utils_def.h>
11*4666d046SAndre Przywara 
12*4666d046SAndre Przywara /*
13*4666d046SAndre Przywara  * Peripherals
14*4666d046SAndre Przywara  */
15*4666d046SAndre Przywara 
16*4666d046SAndre Przywara #define RPI3_IO_BASE			ULL(0x3F000000)
17*4666d046SAndre Przywara #define RPI3_IO_SIZE			ULL(0x01000000)
18*4666d046SAndre Przywara 
19*4666d046SAndre Przywara /*
20*4666d046SAndre Przywara  * ARM <-> VideoCore mailboxes
21*4666d046SAndre Przywara  */
22*4666d046SAndre Przywara #define RPI3_MBOX_OFFSET		ULL(0x0000B880)
23*4666d046SAndre Przywara #define RPI3_MBOX_BASE			(RPI3_IO_BASE + RPI3_MBOX_OFFSET)
24*4666d046SAndre Przywara /* VideoCore -> ARM */
25*4666d046SAndre Przywara #define RPI3_MBOX0_READ_OFFSET		ULL(0x00000000)
26*4666d046SAndre Przywara #define RPI3_MBOX0_PEEK_OFFSET		ULL(0x00000010)
27*4666d046SAndre Przywara #define RPI3_MBOX0_SENDER_OFFSET	ULL(0x00000014)
28*4666d046SAndre Przywara #define RPI3_MBOX0_STATUS_OFFSET	ULL(0x00000018)
29*4666d046SAndre Przywara #define RPI3_MBOX0_CONFIG_OFFSET	ULL(0x0000001C)
30*4666d046SAndre Przywara /* ARM -> VideoCore */
31*4666d046SAndre Przywara #define RPI3_MBOX1_WRITE_OFFSET		ULL(0x00000020)
32*4666d046SAndre Przywara #define RPI3_MBOX1_PEEK_OFFSET		ULL(0x00000030)
33*4666d046SAndre Przywara #define RPI3_MBOX1_SENDER_OFFSET	ULL(0x00000034)
34*4666d046SAndre Przywara #define RPI3_MBOX1_STATUS_OFFSET	ULL(0x00000038)
35*4666d046SAndre Przywara #define RPI3_MBOX1_CONFIG_OFFSET	ULL(0x0000003C)
36*4666d046SAndre Przywara /* Mailbox status constants */
37*4666d046SAndre Przywara #define RPI3_MBOX_STATUS_FULL_MASK	U(0x80000000) /* Set if full */
38*4666d046SAndre Przywara #define RPI3_MBOX_STATUS_EMPTY_MASK	U(0x40000000) /* Set if empty */
39*4666d046SAndre Przywara 
40*4666d046SAndre Przywara /*
41*4666d046SAndre Przywara  * Power management, reset controller, watchdog.
42*4666d046SAndre Przywara  */
43*4666d046SAndre Przywara #define RPI3_IO_PM_OFFSET		ULL(0x00100000)
44*4666d046SAndre Przywara #define RPI3_PM_BASE			(RPI3_IO_BASE + RPI3_IO_PM_OFFSET)
45*4666d046SAndre Przywara /* Registers on top of RPI3_PM_BASE. */
46*4666d046SAndre Przywara #define RPI3_PM_RSTC_OFFSET		ULL(0x0000001C)
47*4666d046SAndre Przywara #define RPI3_PM_RSTS_OFFSET		ULL(0x00000020)
48*4666d046SAndre Przywara #define RPI3_PM_WDOG_OFFSET		ULL(0x00000024)
49*4666d046SAndre Przywara /* Watchdog constants */
50*4666d046SAndre Przywara #define RPI3_PM_PASSWORD		U(0x5A000000)
51*4666d046SAndre Przywara #define RPI3_PM_RSTC_WRCFG_MASK		U(0x00000030)
52*4666d046SAndre Przywara #define RPI3_PM_RSTC_WRCFG_FULL_RESET	U(0x00000020)
53*4666d046SAndre Przywara /*
54*4666d046SAndre Przywara  * The RSTS register is used by the VideoCore firmware when booting the
55*4666d046SAndre Przywara  * Raspberry Pi to know which partition to boot from. The partition value is
56*4666d046SAndre Przywara  * formed by bits 0, 2, 4, 6, 8 and 10. Partition 63 is used by said firmware
57*4666d046SAndre Przywara  * to indicate halt.
58*4666d046SAndre Przywara  */
59*4666d046SAndre Przywara #define RPI3_PM_RSTS_WRCFG_HALT		U(0x00000555)
60*4666d046SAndre Przywara 
61*4666d046SAndre Przywara /*
62*4666d046SAndre Przywara  * Hardware random number generator.
63*4666d046SAndre Przywara  */
64*4666d046SAndre Przywara #define RPI3_IO_RNG_OFFSET		ULL(0x00104000)
65*4666d046SAndre Przywara #define RPI3_RNG_BASE			(RPI3_IO_BASE + RPI3_IO_RNG_OFFSET)
66*4666d046SAndre Przywara #define RPI3_RNG_CTRL_OFFSET		ULL(0x00000000)
67*4666d046SAndre Przywara #define RPI3_RNG_STATUS_OFFSET		ULL(0x00000004)
68*4666d046SAndre Przywara #define RPI3_RNG_DATA_OFFSET		ULL(0x00000008)
69*4666d046SAndre Przywara #define RPI3_RNG_INT_MASK_OFFSET	ULL(0x00000010)
70*4666d046SAndre Przywara /* Enable/disable RNG */
71*4666d046SAndre Przywara #define RPI3_RNG_CTRL_ENABLE		U(0x1)
72*4666d046SAndre Przywara #define RPI3_RNG_CTRL_DISABLE		U(0x0)
73*4666d046SAndre Przywara /* Number of currently available words */
74*4666d046SAndre Przywara #define RPI3_RNG_STATUS_NUM_WORDS_SHIFT	U(24)
75*4666d046SAndre Przywara #define RPI3_RNG_STATUS_NUM_WORDS_MASK	U(0xFF)
76*4666d046SAndre Przywara /* Value to mask interrupts caused by the RNG */
77*4666d046SAndre Przywara #define RPI3_RNG_INT_MASK_DISABLE	U(0x1)
78*4666d046SAndre Przywara 
79*4666d046SAndre Przywara /*
80*4666d046SAndre Przywara  * Serial port (called 'Mini UART' in the BCM docucmentation).
81*4666d046SAndre Przywara  */
82*4666d046SAndre Przywara #define RPI3_IO_MINI_UART_OFFSET	ULL(0x00215040)
83*4666d046SAndre Przywara #define RPI3_MINI_UART_BASE		(RPI3_IO_BASE + RPI3_IO_MINI_UART_OFFSET)
84*4666d046SAndre Przywara #define RPI3_MINI_UART_CLK_IN_HZ	ULL(500000000)
85*4666d046SAndre Przywara 
86*4666d046SAndre Przywara /*
87*4666d046SAndre Przywara  * GPIO controller
88*4666d046SAndre Przywara  */
89*4666d046SAndre Przywara #define RPI3_IO_GPIO_OFFSET		ULL(0x00200000)
90*4666d046SAndre Przywara #define RPI3_GPIO_BASE			(RPI3_IO_BASE + RPI3_IO_GPIO_OFFSET)
91*4666d046SAndre Przywara 
92*4666d046SAndre Przywara /*
93*4666d046SAndre Przywara  * SDHost controller
94*4666d046SAndre Przywara  */
95*4666d046SAndre Przywara #define RPI3_IO_SDHOST_OFFSET           ULL(0x00202000)
96*4666d046SAndre Przywara #define RPI3_SDHOST_BASE                (RPI3_IO_BASE + RPI3_IO_SDHOST_OFFSET)
97*4666d046SAndre Przywara 
98*4666d046SAndre Przywara /*
99*4666d046SAndre Przywara  * Local interrupt controller
100*4666d046SAndre Przywara  */
101*4666d046SAndre Przywara #define RPI3_INTC_BASE_ADDRESS			ULL(0x40000000)
102*4666d046SAndre Przywara /* Registers on top of RPI3_INTC_BASE_ADDRESS */
103*4666d046SAndre Przywara #define RPI3_INTC_CONTROL_OFFSET		ULL(0x00000000)
104*4666d046SAndre Przywara #define RPI3_INTC_PRESCALER_OFFSET		ULL(0x00000008)
105*4666d046SAndre Przywara #define RPI3_INTC_MBOX_CONTROL_OFFSET		ULL(0x00000050)
106*4666d046SAndre Przywara #define RPI3_INTC_MBOX_CONTROL_SLOT3_FIQ	ULL(0x00000080)
107*4666d046SAndre Przywara #define RPI3_INTC_PENDING_FIQ_OFFSET		ULL(0x00000070)
108*4666d046SAndre Przywara #define RPI3_INTC_PENDING_FIQ_MBOX3		ULL(0x00000080)
109*4666d046SAndre Przywara 
110*4666d046SAndre Przywara #endif /* RPI_HW_H */
111