1*ab13adddSAndre Przywara /* 2*ab13adddSAndre Przywara * Copyright (c) 2015-2018, ARM Limited and Contributors. All rights reserved. 3*ab13adddSAndre Przywara * 4*ab13adddSAndre Przywara * SPDX-License-Identifier: BSD-3-Clause 5*ab13adddSAndre Przywara */ 6*ab13adddSAndre Przywara 7*ab13adddSAndre Przywara #ifndef PLATFORM_DEF_H 8*ab13adddSAndre Przywara #define PLATFORM_DEF_H 9*ab13adddSAndre Przywara 10*ab13adddSAndre Przywara #include <arch.h> 11*ab13adddSAndre Przywara #include <common/tbbr/tbbr_img_def.h> 12*ab13adddSAndre Przywara #include <lib/utils_def.h> 13*ab13adddSAndre Przywara #include <plat/common/common_def.h> 14*ab13adddSAndre Przywara 154666d046SAndre Przywara #include "rpi_hw.h" 16*ab13adddSAndre Przywara 17*ab13adddSAndre Przywara /* Special value used to verify platform parameters from BL2 to BL31 */ 18*ab13adddSAndre Przywara #define RPI3_BL31_PLAT_PARAM_VAL ULL(0x0F1E2D3C4B5A6978) 19*ab13adddSAndre Przywara 20*ab13adddSAndre Przywara #define PLATFORM_STACK_SIZE ULL(0x1000) 21*ab13adddSAndre Przywara 22*ab13adddSAndre Przywara #define PLATFORM_MAX_CPUS_PER_CLUSTER U(4) 23*ab13adddSAndre Przywara #define PLATFORM_CLUSTER_COUNT U(1) 24*ab13adddSAndre Przywara #define PLATFORM_CLUSTER0_CORE_COUNT PLATFORM_MAX_CPUS_PER_CLUSTER 25*ab13adddSAndre Przywara #define PLATFORM_CORE_COUNT PLATFORM_CLUSTER0_CORE_COUNT 26*ab13adddSAndre Przywara 27*ab13adddSAndre Przywara #define RPI3_PRIMARY_CPU U(0) 28*ab13adddSAndre Przywara 29*ab13adddSAndre Przywara #define PLAT_MAX_PWR_LVL MPIDR_AFFLVL1 30*ab13adddSAndre Przywara #define PLAT_NUM_PWR_DOMAINS (PLATFORM_CLUSTER_COUNT + \ 31*ab13adddSAndre Przywara PLATFORM_CORE_COUNT) 32*ab13adddSAndre Przywara 33*ab13adddSAndre Przywara #define PLAT_MAX_RET_STATE U(1) 34*ab13adddSAndre Przywara #define PLAT_MAX_OFF_STATE U(2) 35*ab13adddSAndre Przywara 36*ab13adddSAndre Przywara /* Local power state for power domains in Run state. */ 37*ab13adddSAndre Przywara #define PLAT_LOCAL_STATE_RUN U(0) 38*ab13adddSAndre Przywara /* Local power state for retention. Valid only for CPU power domains */ 39*ab13adddSAndre Przywara #define PLAT_LOCAL_STATE_RET U(1) 40*ab13adddSAndre Przywara /* 41*ab13adddSAndre Przywara * Local power state for OFF/power-down. Valid for CPU and cluster power 42*ab13adddSAndre Przywara * domains. 43*ab13adddSAndre Przywara */ 44*ab13adddSAndre Przywara #define PLAT_LOCAL_STATE_OFF U(2) 45*ab13adddSAndre Przywara 46*ab13adddSAndre Przywara /* 47*ab13adddSAndre Przywara * Macros used to parse state information from State-ID if it is using the 48*ab13adddSAndre Przywara * recommended encoding for State-ID. 49*ab13adddSAndre Przywara */ 50*ab13adddSAndre Przywara #define PLAT_LOCAL_PSTATE_WIDTH U(4) 51*ab13adddSAndre Przywara #define PLAT_LOCAL_PSTATE_MASK ((U(1) << PLAT_LOCAL_PSTATE_WIDTH) - 1) 52*ab13adddSAndre Przywara 53*ab13adddSAndre Przywara /* 54*ab13adddSAndre Przywara * Some data must be aligned on the biggest cache line size in the platform. 55*ab13adddSAndre Przywara * This is known only to the platform as it might have a combination of 56*ab13adddSAndre Przywara * integrated and external caches. 57*ab13adddSAndre Przywara */ 58*ab13adddSAndre Przywara #define CACHE_WRITEBACK_SHIFT U(6) 59*ab13adddSAndre Przywara #define CACHE_WRITEBACK_GRANULE (U(1) << CACHE_WRITEBACK_SHIFT) 60*ab13adddSAndre Przywara 61*ab13adddSAndre Przywara /* 62*ab13adddSAndre Przywara * Partition memory into secure ROM, non-secure DRAM, secure "SRAM", and 63*ab13adddSAndre Przywara * secure DRAM. Note that this is all actually DRAM with different names, 64*ab13adddSAndre Przywara * there is no Secure RAM in the Raspberry Pi 3. 65*ab13adddSAndre Przywara */ 66*ab13adddSAndre Przywara #if RPI3_USE_UEFI_MAP 67*ab13adddSAndre Przywara #define SEC_ROM_BASE ULL(0x00000000) 68*ab13adddSAndre Przywara #define SEC_ROM_SIZE ULL(0x00010000) 69*ab13adddSAndre Przywara 70*ab13adddSAndre Przywara /* FIP placed after ROM to append it to BL1 with very little padding. */ 71*ab13adddSAndre Przywara #define PLAT_RPI3_FIP_BASE ULL(0x00020000) 72*ab13adddSAndre Przywara #define PLAT_RPI3_FIP_MAX_SIZE ULL(0x00010000) 73*ab13adddSAndre Przywara 74*ab13adddSAndre Przywara /* Reserve 2M of secure SRAM and DRAM, starting at 2M */ 75*ab13adddSAndre Przywara #define SEC_SRAM_BASE ULL(0x00200000) 76*ab13adddSAndre Przywara #define SEC_SRAM_SIZE ULL(0x00100000) 77*ab13adddSAndre Przywara 78*ab13adddSAndre Przywara #define SEC_DRAM0_BASE ULL(0x00300000) 79*ab13adddSAndre Przywara #define SEC_DRAM0_SIZE ULL(0x00100000) 80*ab13adddSAndre Przywara 81*ab13adddSAndre Przywara /* Windows on ARM requires some RAM at 4M */ 82*ab13adddSAndre Przywara #define NS_DRAM0_BASE ULL(0x00400000) 83*ab13adddSAndre Przywara #define NS_DRAM0_SIZE ULL(0x00C00000) 84*ab13adddSAndre Przywara #else 85*ab13adddSAndre Przywara #define SEC_ROM_BASE ULL(0x00000000) 86*ab13adddSAndre Przywara #define SEC_ROM_SIZE ULL(0x00020000) 87*ab13adddSAndre Przywara 88*ab13adddSAndre Przywara /* FIP placed after ROM to append it to BL1 with very little padding. */ 89*ab13adddSAndre Przywara #define PLAT_RPI3_FIP_BASE ULL(0x00020000) 90*ab13adddSAndre Przywara #define PLAT_RPI3_FIP_MAX_SIZE ULL(0x001E0000) 91*ab13adddSAndre Przywara 92*ab13adddSAndre Przywara /* We have 16M of memory reserved starting at 256M */ 93*ab13adddSAndre Przywara #define SEC_SRAM_BASE ULL(0x10000000) 94*ab13adddSAndre Przywara #define SEC_SRAM_SIZE ULL(0x00100000) 95*ab13adddSAndre Przywara 96*ab13adddSAndre Przywara #define SEC_DRAM0_BASE ULL(0x10100000) 97*ab13adddSAndre Przywara #define SEC_DRAM0_SIZE ULL(0x00F00000) 98*ab13adddSAndre Przywara /* End of reserved memory */ 99*ab13adddSAndre Przywara 100*ab13adddSAndre Przywara #define NS_DRAM0_BASE ULL(0x11000000) 101*ab13adddSAndre Przywara #define NS_DRAM0_SIZE ULL(0x01000000) 102*ab13adddSAndre Przywara #endif /* RPI3_USE_UEFI_MAP */ 103*ab13adddSAndre Przywara 104*ab13adddSAndre Przywara /* 105*ab13adddSAndre Przywara * BL33 entrypoint. 106*ab13adddSAndre Przywara */ 107*ab13adddSAndre Przywara #define PLAT_RPI3_NS_IMAGE_OFFSET NS_DRAM0_BASE 108*ab13adddSAndre Przywara #define PLAT_RPI3_NS_IMAGE_MAX_SIZE NS_DRAM0_SIZE 109*ab13adddSAndre Przywara 110*ab13adddSAndre Przywara /* 111*ab13adddSAndre Przywara * I/O registers. 112*ab13adddSAndre Przywara */ 113*ab13adddSAndre Przywara #define DEVICE0_BASE RPI3_IO_BASE 114*ab13adddSAndre Przywara #define DEVICE0_SIZE RPI3_IO_SIZE 115*ab13adddSAndre Przywara 116*ab13adddSAndre Przywara /* 117*ab13adddSAndre Przywara * Arm TF lives in SRAM, partition it here 118*ab13adddSAndre Przywara */ 119*ab13adddSAndre Przywara #define SHARED_RAM_BASE SEC_SRAM_BASE 120*ab13adddSAndre Przywara #define SHARED_RAM_SIZE ULL(0x00001000) 121*ab13adddSAndre Przywara 122*ab13adddSAndre Przywara #define BL_RAM_BASE (SHARED_RAM_BASE + SHARED_RAM_SIZE) 123*ab13adddSAndre Przywara #define BL_RAM_SIZE (SEC_SRAM_SIZE - SHARED_RAM_SIZE) 124*ab13adddSAndre Przywara 125*ab13adddSAndre Przywara /* 126*ab13adddSAndre Przywara * Mailbox to control the secondary cores.All secondary cores are held in a wait 127*ab13adddSAndre Przywara * loop in cold boot. To release them perform the following steps (plus any 128*ab13adddSAndre Przywara * additional barriers that may be needed): 129*ab13adddSAndre Przywara * 130*ab13adddSAndre Przywara * uint64_t *entrypoint = (uint64_t *)PLAT_RPI3_TM_ENTRYPOINT; 131*ab13adddSAndre Przywara * *entrypoint = ADDRESS_TO_JUMP_TO; 132*ab13adddSAndre Przywara * 133*ab13adddSAndre Przywara * uint64_t *mbox_entry = (uint64_t *)PLAT_RPI3_TM_HOLD_BASE; 134*ab13adddSAndre Przywara * mbox_entry[cpu_id] = PLAT_RPI3_TM_HOLD_STATE_GO; 135*ab13adddSAndre Przywara * 136*ab13adddSAndre Przywara * sev(); 137*ab13adddSAndre Przywara */ 138*ab13adddSAndre Przywara #define PLAT_RPI3_TRUSTED_MAILBOX_BASE SHARED_RAM_BASE 139*ab13adddSAndre Przywara 140*ab13adddSAndre Przywara /* The secure entry point to be used on warm reset by all CPUs. */ 141*ab13adddSAndre Przywara #define PLAT_RPI3_TM_ENTRYPOINT PLAT_RPI3_TRUSTED_MAILBOX_BASE 142*ab13adddSAndre Przywara #define PLAT_RPI3_TM_ENTRYPOINT_SIZE ULL(8) 143*ab13adddSAndre Przywara 144*ab13adddSAndre Przywara /* Hold entries for each CPU. */ 145*ab13adddSAndre Przywara #define PLAT_RPI3_TM_HOLD_BASE (PLAT_RPI3_TM_ENTRYPOINT + \ 146*ab13adddSAndre Przywara PLAT_RPI3_TM_ENTRYPOINT_SIZE) 147*ab13adddSAndre Przywara #define PLAT_RPI3_TM_HOLD_ENTRY_SIZE ULL(8) 148*ab13adddSAndre Przywara #define PLAT_RPI3_TM_HOLD_SIZE (PLAT_RPI3_TM_HOLD_ENTRY_SIZE * \ 149*ab13adddSAndre Przywara PLATFORM_CORE_COUNT) 150*ab13adddSAndre Przywara 151*ab13adddSAndre Przywara #define PLAT_RPI3_TRUSTED_MAILBOX_SIZE (PLAT_RPI3_TM_ENTRYPOINT_SIZE + \ 152*ab13adddSAndre Przywara PLAT_RPI3_TM_HOLD_SIZE) 153*ab13adddSAndre Przywara 154*ab13adddSAndre Przywara #define PLAT_RPI3_TM_HOLD_STATE_WAIT ULL(0) 155*ab13adddSAndre Przywara #define PLAT_RPI3_TM_HOLD_STATE_GO ULL(1) 156*ab13adddSAndre Przywara 157*ab13adddSAndre Przywara /* 158*ab13adddSAndre Przywara * BL1 specific defines. 159*ab13adddSAndre Przywara * 160*ab13adddSAndre Przywara * BL1 RW data is relocated from ROM to RAM at runtime so we need 2 sets of 161*ab13adddSAndre Przywara * addresses. 162*ab13adddSAndre Przywara * 163*ab13adddSAndre Przywara * Put BL1 RW at the top of the Secure SRAM. BL1_RW_BASE is calculated using 164*ab13adddSAndre Przywara * the current BL1 RW debug size plus a little space for growth. 165*ab13adddSAndre Przywara */ 166*ab13adddSAndre Przywara #define PLAT_MAX_BL1_RW_SIZE ULL(0x12000) 167*ab13adddSAndre Przywara 168*ab13adddSAndre Przywara #define BL1_RO_BASE SEC_ROM_BASE 169*ab13adddSAndre Przywara #define BL1_RO_LIMIT (SEC_ROM_BASE + SEC_ROM_SIZE) 170*ab13adddSAndre Przywara #define BL1_RW_BASE (BL1_RW_LIMIT - PLAT_MAX_BL1_RW_SIZE) 171*ab13adddSAndre Przywara #define BL1_RW_LIMIT (BL_RAM_BASE + BL_RAM_SIZE) 172*ab13adddSAndre Przywara 173*ab13adddSAndre Przywara /* 174*ab13adddSAndre Przywara * BL2 specific defines. 175*ab13adddSAndre Przywara * 176*ab13adddSAndre Przywara * Put BL2 just below BL31. BL2_BASE is calculated using the current BL2 debug 177*ab13adddSAndre Przywara * size plus a little space for growth. 178*ab13adddSAndre Przywara */ 179*ab13adddSAndre Przywara #define PLAT_MAX_BL2_SIZE ULL(0x2C000) 180*ab13adddSAndre Przywara 181*ab13adddSAndre Przywara #define BL2_BASE (BL2_LIMIT - PLAT_MAX_BL2_SIZE) 182*ab13adddSAndre Przywara #define BL2_LIMIT BL31_BASE 183*ab13adddSAndre Przywara 184*ab13adddSAndre Przywara /* 185*ab13adddSAndre Przywara * BL31 specific defines. 186*ab13adddSAndre Przywara * 187*ab13adddSAndre Przywara * Put BL31 at the top of the Trusted SRAM. BL31_BASE is calculated using the 188*ab13adddSAndre Przywara * current BL31 debug size plus a little space for growth. 189*ab13adddSAndre Przywara */ 190*ab13adddSAndre Przywara #define PLAT_MAX_BL31_SIZE ULL(0x20000) 191*ab13adddSAndre Przywara 192*ab13adddSAndre Przywara #define BL31_BASE (BL31_LIMIT - PLAT_MAX_BL31_SIZE) 193*ab13adddSAndre Przywara #define BL31_LIMIT (BL_RAM_BASE + BL_RAM_SIZE) 194*ab13adddSAndre Przywara #define BL31_PROGBITS_LIMIT BL1_RW_BASE 195*ab13adddSAndre Przywara 196*ab13adddSAndre Przywara /* 197*ab13adddSAndre Przywara * BL32 specific defines. 198*ab13adddSAndre Przywara * 199*ab13adddSAndre Przywara * BL32 can execute from Secure SRAM or Secure DRAM. 200*ab13adddSAndre Przywara */ 201*ab13adddSAndre Przywara #define BL32_SRAM_BASE BL_RAM_BASE 202*ab13adddSAndre Przywara #define BL32_SRAM_LIMIT BL31_BASE 203*ab13adddSAndre Przywara #define BL32_DRAM_BASE SEC_DRAM0_BASE 204*ab13adddSAndre Przywara #define BL32_DRAM_LIMIT (SEC_DRAM0_BASE + SEC_DRAM0_SIZE) 205*ab13adddSAndre Przywara 206*ab13adddSAndre Przywara #ifdef SPD_opteed 207*ab13adddSAndre Przywara /* Load pageable part of OP-TEE at end of allocated DRAM space for BL32 */ 208*ab13adddSAndre Przywara #define RPI3_OPTEE_PAGEABLE_LOAD_SIZE 0x080000 /* 512KB */ 209*ab13adddSAndre Przywara #define RPI3_OPTEE_PAGEABLE_LOAD_BASE (BL32_DRAM_LIMIT - \ 210*ab13adddSAndre Przywara RPI3_OPTEE_PAGEABLE_LOAD_SIZE) 211*ab13adddSAndre Przywara #endif 212*ab13adddSAndre Przywara 213*ab13adddSAndre Przywara #define SEC_SRAM_ID 0 214*ab13adddSAndre Przywara #define SEC_DRAM_ID 1 215*ab13adddSAndre Przywara 216*ab13adddSAndre Przywara #if RPI3_BL32_RAM_LOCATION_ID == SEC_SRAM_ID 217*ab13adddSAndre Przywara # define BL32_MEM_BASE BL_RAM_BASE 218*ab13adddSAndre Przywara # define BL32_MEM_SIZE BL_RAM_SIZE 219*ab13adddSAndre Przywara # define BL32_BASE BL32_SRAM_BASE 220*ab13adddSAndre Przywara # define BL32_LIMIT BL32_SRAM_LIMIT 221*ab13adddSAndre Przywara #elif RPI3_BL32_RAM_LOCATION_ID == SEC_DRAM_ID 222*ab13adddSAndre Przywara # define BL32_MEM_BASE SEC_DRAM0_BASE 223*ab13adddSAndre Przywara # define BL32_MEM_SIZE SEC_DRAM0_SIZE 224*ab13adddSAndre Przywara # define BL32_BASE BL32_DRAM_BASE 225*ab13adddSAndre Przywara # define BL32_LIMIT BL32_DRAM_LIMIT 226*ab13adddSAndre Przywara #else 227*ab13adddSAndre Przywara # error "Unsupported RPI3_BL32_RAM_LOCATION_ID value" 228*ab13adddSAndre Przywara #endif 229*ab13adddSAndre Przywara #define BL32_SIZE (BL32_LIMIT - BL32_BASE) 230*ab13adddSAndre Przywara 231*ab13adddSAndre Przywara #ifdef SPD_none 232*ab13adddSAndre Przywara #undef BL32_BASE 233*ab13adddSAndre Przywara #endif /* SPD_none */ 234*ab13adddSAndre Przywara 235*ab13adddSAndre Przywara /* 236*ab13adddSAndre Przywara * Other memory-related defines. 237*ab13adddSAndre Przywara */ 238*ab13adddSAndre Przywara #define PLAT_PHY_ADDR_SPACE_SIZE (ULL(1) << 32) 239*ab13adddSAndre Przywara #define PLAT_VIRT_ADDR_SPACE_SIZE (ULL(1) << 32) 240*ab13adddSAndre Przywara 241*ab13adddSAndre Przywara #define MAX_MMAP_REGIONS 8 242*ab13adddSAndre Przywara #define MAX_XLAT_TABLES 4 243*ab13adddSAndre Przywara 244*ab13adddSAndre Przywara #define MAX_IO_DEVICES U(3) 245*ab13adddSAndre Przywara #define MAX_IO_HANDLES U(4) 246*ab13adddSAndre Przywara 247*ab13adddSAndre Przywara #define MAX_IO_BLOCK_DEVICES U(1) 248*ab13adddSAndre Przywara 249*ab13adddSAndre Przywara /* 250*ab13adddSAndre Przywara * Serial-related constants. 251*ab13adddSAndre Przywara */ 252*ab13adddSAndre Przywara #define PLAT_RPI3_UART_BASE RPI3_MINI_UART_BASE 253*ab13adddSAndre Przywara #define PLAT_RPI3_UART_CLK_IN_HZ RPI3_MINI_UART_CLK_IN_HZ 254*ab13adddSAndre Przywara #define PLAT_RPI3_UART_BAUDRATE ULL(115200) 255*ab13adddSAndre Przywara 256*ab13adddSAndre Przywara /* 257*ab13adddSAndre Przywara * System counter 258*ab13adddSAndre Przywara */ 259*ab13adddSAndre Przywara #define SYS_COUNTER_FREQ_IN_TICKS ULL(19200000) 260*ab13adddSAndre Przywara 261*ab13adddSAndre Przywara #endif /* PLATFORM_DEF_H */ 262