1ab13adddSAndre Przywara /* 2c4c9e2bcSAbhi Singh * Copyright (c) 2015-2025, Arm Limited and Contributors. All rights reserved. 3ab13adddSAndre Przywara * 4ab13adddSAndre Przywara * SPDX-License-Identifier: BSD-3-Clause 5ab13adddSAndre Przywara */ 6ab13adddSAndre Przywara 7ab13adddSAndre Przywara #ifndef PLATFORM_DEF_H 8ab13adddSAndre Przywara #define PLATFORM_DEF_H 9ab13adddSAndre Przywara 10ab13adddSAndre Przywara #include <arch.h> 11ab13adddSAndre Przywara #include <common/tbbr/tbbr_img_def.h> 12ab13adddSAndre Przywara #include <lib/utils_def.h> 13ab13adddSAndre Przywara #include <plat/common/common_def.h> 14ab13adddSAndre Przywara 154666d046SAndre Przywara #include "rpi_hw.h" 16ab13adddSAndre Przywara 17ab13adddSAndre Przywara /* Special value used to verify platform parameters from BL2 to BL31 */ 18ab13adddSAndre Przywara #define RPI3_BL31_PLAT_PARAM_VAL ULL(0x0F1E2D3C4B5A6978) 19ab13adddSAndre Przywara 20ab13adddSAndre Przywara #define PLATFORM_STACK_SIZE ULL(0x1000) 21ab13adddSAndre Przywara 22ab13adddSAndre Przywara #define PLATFORM_MAX_CPUS_PER_CLUSTER U(4) 23ab13adddSAndre Przywara #define PLATFORM_CLUSTER_COUNT U(1) 24ab13adddSAndre Przywara #define PLATFORM_CLUSTER0_CORE_COUNT PLATFORM_MAX_CPUS_PER_CLUSTER 25ab13adddSAndre Przywara #define PLATFORM_CORE_COUNT PLATFORM_CLUSTER0_CORE_COUNT 26ab13adddSAndre Przywara 2707aa0c7eSAndre Przywara #define RPI_PRIMARY_CPU U(0) 28ab13adddSAndre Przywara 29ab13adddSAndre Przywara #define PLAT_MAX_PWR_LVL MPIDR_AFFLVL1 30ab13adddSAndre Przywara #define PLAT_NUM_PWR_DOMAINS (PLATFORM_CLUSTER_COUNT + \ 31ab13adddSAndre Przywara PLATFORM_CORE_COUNT) 32ab13adddSAndre Przywara 33ab13adddSAndre Przywara #define PLAT_MAX_RET_STATE U(1) 34ab13adddSAndre Przywara #define PLAT_MAX_OFF_STATE U(2) 35ab13adddSAndre Przywara 36ab13adddSAndre Przywara /* Local power state for power domains in Run state. */ 37ab13adddSAndre Przywara #define PLAT_LOCAL_STATE_RUN U(0) 38ab13adddSAndre Przywara /* Local power state for retention. Valid only for CPU power domains */ 39ab13adddSAndre Przywara #define PLAT_LOCAL_STATE_RET U(1) 40ab13adddSAndre Przywara /* 41ab13adddSAndre Przywara * Local power state for OFF/power-down. Valid for CPU and cluster power 42ab13adddSAndre Przywara * domains. 43ab13adddSAndre Przywara */ 44ab13adddSAndre Przywara #define PLAT_LOCAL_STATE_OFF U(2) 45ab13adddSAndre Przywara 46ab13adddSAndre Przywara /* 47ab13adddSAndre Przywara * Macros used to parse state information from State-ID if it is using the 48ab13adddSAndre Przywara * recommended encoding for State-ID. 49ab13adddSAndre Przywara */ 50ab13adddSAndre Przywara #define PLAT_LOCAL_PSTATE_WIDTH U(4) 51ab13adddSAndre Przywara #define PLAT_LOCAL_PSTATE_MASK ((U(1) << PLAT_LOCAL_PSTATE_WIDTH) - 1) 52ab13adddSAndre Przywara 53ab13adddSAndre Przywara /* 54ab13adddSAndre Przywara * Some data must be aligned on the biggest cache line size in the platform. 55ab13adddSAndre Przywara * This is known only to the platform as it might have a combination of 56ab13adddSAndre Przywara * integrated and external caches. 57ab13adddSAndre Przywara */ 58ab13adddSAndre Przywara #define CACHE_WRITEBACK_SHIFT U(6) 59ab13adddSAndre Przywara #define CACHE_WRITEBACK_GRANULE (U(1) << CACHE_WRITEBACK_SHIFT) 60ab13adddSAndre Przywara 61ab13adddSAndre Przywara /* 62ab13adddSAndre Przywara * Partition memory into secure ROM, non-secure DRAM, secure "SRAM", and 63ab13adddSAndre Przywara * secure DRAM. Note that this is all actually DRAM with different names, 64ab13adddSAndre Przywara * there is no Secure RAM in the Raspberry Pi 3. 65ab13adddSAndre Przywara */ 66ab13adddSAndre Przywara #if RPI3_USE_UEFI_MAP 67ab13adddSAndre Przywara #define SEC_ROM_BASE ULL(0x00000000) 68ab13adddSAndre Przywara #define SEC_ROM_SIZE ULL(0x00010000) 69ab13adddSAndre Przywara 70ab13adddSAndre Przywara /* FIP placed after ROM to append it to BL1 with very little padding. */ 71ab13adddSAndre Przywara #define PLAT_RPI3_FIP_BASE ULL(0x00020000) 72ab13adddSAndre Przywara #define PLAT_RPI3_FIP_MAX_SIZE ULL(0x00010000) 73ab13adddSAndre Przywara 74ab13adddSAndre Przywara /* Reserve 2M of secure SRAM and DRAM, starting at 2M */ 75ab13adddSAndre Przywara #define SEC_SRAM_BASE ULL(0x00200000) 76ab13adddSAndre Przywara #define SEC_SRAM_SIZE ULL(0x00100000) 77ab13adddSAndre Przywara 78ab13adddSAndre Przywara #define SEC_DRAM0_BASE ULL(0x00300000) 79ab13adddSAndre Przywara #define SEC_DRAM0_SIZE ULL(0x00100000) 80ab13adddSAndre Przywara 81ab13adddSAndre Przywara /* Windows on ARM requires some RAM at 4M */ 82ab13adddSAndre Przywara #define NS_DRAM0_BASE ULL(0x00400000) 83ab13adddSAndre Przywara #define NS_DRAM0_SIZE ULL(0x00C00000) 84ab13adddSAndre Przywara #else 85ab13adddSAndre Przywara #define SEC_ROM_BASE ULL(0x00000000) 86ab13adddSAndre Przywara #define SEC_ROM_SIZE ULL(0x00020000) 87ab13adddSAndre Przywara 88ab13adddSAndre Przywara /* FIP placed after ROM to append it to BL1 with very little padding. */ 89ab13adddSAndre Przywara #define PLAT_RPI3_FIP_BASE ULL(0x00020000) 90ab13adddSAndre Przywara #define PLAT_RPI3_FIP_MAX_SIZE ULL(0x001E0000) 91ab13adddSAndre Przywara 92ab13adddSAndre Przywara /* We have 16M of memory reserved starting at 256M */ 93ab13adddSAndre Przywara #define SEC_SRAM_BASE ULL(0x10000000) 94ab13adddSAndre Przywara #define SEC_SRAM_SIZE ULL(0x00100000) 95ab13adddSAndre Przywara 96ab13adddSAndre Przywara #define SEC_DRAM0_BASE ULL(0x10100000) 97ab13adddSAndre Przywara #define SEC_DRAM0_SIZE ULL(0x00F00000) 98ab13adddSAndre Przywara /* End of reserved memory */ 99ab13adddSAndre Przywara 100ab13adddSAndre Przywara #define NS_DRAM0_BASE ULL(0x11000000) 101ab13adddSAndre Przywara #define NS_DRAM0_SIZE ULL(0x01000000) 102ab13adddSAndre Przywara #endif /* RPI3_USE_UEFI_MAP */ 103ab13adddSAndre Przywara 104ab13adddSAndre Przywara /* 105ab13adddSAndre Przywara * BL33 entrypoint. 106ab13adddSAndre Przywara */ 107ab13adddSAndre Przywara #define PLAT_RPI3_NS_IMAGE_OFFSET NS_DRAM0_BASE 108ab13adddSAndre Przywara #define PLAT_RPI3_NS_IMAGE_MAX_SIZE NS_DRAM0_SIZE 109ab13adddSAndre Przywara 110ab13adddSAndre Przywara /* 111ab13adddSAndre Przywara * I/O registers. 112ab13adddSAndre Przywara */ 113110fd1feSAndre Przywara #define DEVICE0_BASE RPI_IO_BASE 114110fd1feSAndre Przywara #define DEVICE0_SIZE RPI_IO_SIZE 115ab13adddSAndre Przywara 116ab13adddSAndre Przywara /* 117ab13adddSAndre Przywara * Arm TF lives in SRAM, partition it here 118ab13adddSAndre Przywara */ 119ab13adddSAndre Przywara #define SHARED_RAM_BASE SEC_SRAM_BASE 120ab13adddSAndre Przywara #define SHARED_RAM_SIZE ULL(0x00001000) 121ab13adddSAndre Przywara 122ab13adddSAndre Przywara #define BL_RAM_BASE (SHARED_RAM_BASE + SHARED_RAM_SIZE) 123ab13adddSAndre Przywara #define BL_RAM_SIZE (SEC_SRAM_SIZE - SHARED_RAM_SIZE) 124ab13adddSAndre Przywara 125ab13adddSAndre Przywara /* 126ab13adddSAndre Przywara * Mailbox to control the secondary cores.All secondary cores are held in a wait 127ab13adddSAndre Przywara * loop in cold boot. To release them perform the following steps (plus any 128ab13adddSAndre Przywara * additional barriers that may be needed): 129ab13adddSAndre Przywara * 130ab13adddSAndre Przywara * uint64_t *entrypoint = (uint64_t *)PLAT_RPI3_TM_ENTRYPOINT; 131ab13adddSAndre Przywara * *entrypoint = ADDRESS_TO_JUMP_TO; 132ab13adddSAndre Przywara * 133ab13adddSAndre Przywara * uint64_t *mbox_entry = (uint64_t *)PLAT_RPI3_TM_HOLD_BASE; 134ab13adddSAndre Przywara * mbox_entry[cpu_id] = PLAT_RPI3_TM_HOLD_STATE_GO; 135ab13adddSAndre Przywara * 136ab13adddSAndre Przywara * sev(); 137ab13adddSAndre Przywara */ 138ab13adddSAndre Przywara #define PLAT_RPI3_TRUSTED_MAILBOX_BASE SHARED_RAM_BASE 139ab13adddSAndre Przywara 140ab13adddSAndre Przywara /* The secure entry point to be used on warm reset by all CPUs. */ 141ab13adddSAndre Przywara #define PLAT_RPI3_TM_ENTRYPOINT PLAT_RPI3_TRUSTED_MAILBOX_BASE 142ab13adddSAndre Przywara #define PLAT_RPI3_TM_ENTRYPOINT_SIZE ULL(8) 143ab13adddSAndre Przywara 144ab13adddSAndre Przywara /* Hold entries for each CPU. */ 145ab13adddSAndre Przywara #define PLAT_RPI3_TM_HOLD_BASE (PLAT_RPI3_TM_ENTRYPOINT + \ 146ab13adddSAndre Przywara PLAT_RPI3_TM_ENTRYPOINT_SIZE) 147ab13adddSAndre Przywara #define PLAT_RPI3_TM_HOLD_ENTRY_SIZE ULL(8) 148ab13adddSAndre Przywara #define PLAT_RPI3_TM_HOLD_SIZE (PLAT_RPI3_TM_HOLD_ENTRY_SIZE * \ 149ab13adddSAndre Przywara PLATFORM_CORE_COUNT) 150ab13adddSAndre Przywara 151ab13adddSAndre Przywara #define PLAT_RPI3_TRUSTED_MAILBOX_SIZE (PLAT_RPI3_TM_ENTRYPOINT_SIZE + \ 152ab13adddSAndre Przywara PLAT_RPI3_TM_HOLD_SIZE) 153ab13adddSAndre Przywara 154ab13adddSAndre Przywara #define PLAT_RPI3_TM_HOLD_STATE_WAIT ULL(0) 155ab13adddSAndre Przywara #define PLAT_RPI3_TM_HOLD_STATE_GO ULL(1) 1562e5f8443SAndrei Warkentin #define PLAT_RPI3_TM_HOLD_STATE_BSP_OFF ULL(2) 157ab13adddSAndre Przywara 158ab13adddSAndre Przywara /* 159ab13adddSAndre Przywara * BL1 specific defines. 160ab13adddSAndre Przywara * 161ab13adddSAndre Przywara * BL1 RW data is relocated from ROM to RAM at runtime so we need 2 sets of 162ab13adddSAndre Przywara * addresses. 163ab13adddSAndre Przywara * 164ab13adddSAndre Przywara * Put BL1 RW at the top of the Secure SRAM. BL1_RW_BASE is calculated using 165ab13adddSAndre Przywara * the current BL1 RW debug size plus a little space for growth. 166ab13adddSAndre Przywara */ 167ab13adddSAndre Przywara #define PLAT_MAX_BL1_RW_SIZE ULL(0x12000) 168ab13adddSAndre Przywara 169ab13adddSAndre Przywara #define BL1_RO_BASE SEC_ROM_BASE 170ab13adddSAndre Przywara #define BL1_RO_LIMIT (SEC_ROM_BASE + SEC_ROM_SIZE) 171ab13adddSAndre Przywara #define BL1_RW_BASE (BL1_RW_LIMIT - PLAT_MAX_BL1_RW_SIZE) 172ab13adddSAndre Przywara #define BL1_RW_LIMIT (BL_RAM_BASE + BL_RAM_SIZE) 173ab13adddSAndre Przywara 174ab13adddSAndre Przywara /* 175*9acaadedSAbhi Singh * In order to access the TCG Event Log in BL2, we need to expose the BL1_RW region 176*9acaadedSAbhi Singh * where the log resides. 177*9acaadedSAbhi Singh */ 178*9acaadedSAbhi Singh #define RPI3_MAP_BL1_RW MAP_REGION_FLAT(BL1_RW_BASE, \ 179*9acaadedSAbhi Singh BL1_RW_LIMIT - BL1_RW_BASE, \ 180*9acaadedSAbhi Singh MT_MEMORY | MT_RW | MT_SECURE) 181*9acaadedSAbhi Singh 182*9acaadedSAbhi Singh /* 183ab13adddSAndre Przywara * BL2 specific defines. 184ab13adddSAndre Przywara * 185ab13adddSAndre Przywara * Put BL2 just below BL31. BL2_BASE is calculated using the current BL2 debug 186ab13adddSAndre Przywara * size plus a little space for growth. 187ab13adddSAndre Przywara */ 188ab13adddSAndre Przywara #define PLAT_MAX_BL2_SIZE ULL(0x2C000) 189ab13adddSAndre Przywara 190ab13adddSAndre Przywara #define BL2_BASE (BL2_LIMIT - PLAT_MAX_BL2_SIZE) 191ab13adddSAndre Przywara #define BL2_LIMIT BL31_BASE 192ab13adddSAndre Przywara 193ab13adddSAndre Przywara /* 194ab13adddSAndre Przywara * BL31 specific defines. 195ab13adddSAndre Przywara * 196ab13adddSAndre Przywara * Put BL31 at the top of the Trusted SRAM. BL31_BASE is calculated using the 197ab13adddSAndre Przywara * current BL31 debug size plus a little space for growth. 198ab13adddSAndre Przywara */ 199ab13adddSAndre Przywara #define PLAT_MAX_BL31_SIZE ULL(0x20000) 200ab13adddSAndre Przywara 201ab13adddSAndre Przywara #define BL31_BASE (BL31_LIMIT - PLAT_MAX_BL31_SIZE) 202ab13adddSAndre Przywara #define BL31_LIMIT (BL_RAM_BASE + BL_RAM_SIZE) 203ab13adddSAndre Przywara #define BL31_PROGBITS_LIMIT BL1_RW_BASE 204ab13adddSAndre Przywara 205ab13adddSAndre Przywara /* 206ab13adddSAndre Przywara * BL32 specific defines. 207ab13adddSAndre Przywara * 208ab13adddSAndre Przywara * BL32 can execute from Secure SRAM or Secure DRAM. 209ab13adddSAndre Przywara */ 210ab13adddSAndre Przywara #define BL32_SRAM_BASE BL_RAM_BASE 211ab13adddSAndre Przywara #define BL32_SRAM_LIMIT BL31_BASE 212ab13adddSAndre Przywara #define BL32_DRAM_BASE SEC_DRAM0_BASE 213ab13adddSAndre Przywara #define BL32_DRAM_LIMIT (SEC_DRAM0_BASE + SEC_DRAM0_SIZE) 214ab13adddSAndre Przywara 215ab13adddSAndre Przywara #ifdef SPD_opteed 216ab13adddSAndre Przywara /* Load pageable part of OP-TEE at end of allocated DRAM space for BL32 */ 217ab13adddSAndre Przywara #define RPI3_OPTEE_PAGEABLE_LOAD_SIZE 0x080000 /* 512KB */ 218ab13adddSAndre Przywara #define RPI3_OPTEE_PAGEABLE_LOAD_BASE (BL32_DRAM_LIMIT - \ 219ab13adddSAndre Przywara RPI3_OPTEE_PAGEABLE_LOAD_SIZE) 220ab13adddSAndre Przywara #endif 221ab13adddSAndre Przywara 222ab13adddSAndre Przywara #define SEC_SRAM_ID 0 223ab13adddSAndre Przywara #define SEC_DRAM_ID 1 224ab13adddSAndre Przywara 225ab13adddSAndre Przywara #if RPI3_BL32_RAM_LOCATION_ID == SEC_SRAM_ID 226ab13adddSAndre Przywara # define BL32_MEM_BASE BL_RAM_BASE 227ab13adddSAndre Przywara # define BL32_MEM_SIZE BL_RAM_SIZE 228ab13adddSAndre Przywara # define BL32_BASE BL32_SRAM_BASE 229ab13adddSAndre Przywara # define BL32_LIMIT BL32_SRAM_LIMIT 230ab13adddSAndre Przywara #elif RPI3_BL32_RAM_LOCATION_ID == SEC_DRAM_ID 231ab13adddSAndre Przywara # define BL32_MEM_BASE SEC_DRAM0_BASE 232ab13adddSAndre Przywara # define BL32_MEM_SIZE SEC_DRAM0_SIZE 233ab13adddSAndre Przywara # define BL32_BASE BL32_DRAM_BASE 234ab13adddSAndre Przywara # define BL32_LIMIT BL32_DRAM_LIMIT 235ab13adddSAndre Przywara #else 236ab13adddSAndre Przywara # error "Unsupported RPI3_BL32_RAM_LOCATION_ID value" 237ab13adddSAndre Przywara #endif 238ab13adddSAndre Przywara #define BL32_SIZE (BL32_LIMIT - BL32_BASE) 239ab13adddSAndre Przywara 240ab13adddSAndre Przywara #ifdef SPD_none 241ab13adddSAndre Przywara #undef BL32_BASE 242ab13adddSAndre Przywara #endif /* SPD_none */ 243ab13adddSAndre Przywara 244ab13adddSAndre Przywara /* 245ab13adddSAndre Przywara * Other memory-related defines. 246ab13adddSAndre Przywara */ 247ab13adddSAndre Przywara #define PLAT_PHY_ADDR_SPACE_SIZE (ULL(1) << 32) 248ab13adddSAndre Przywara #define PLAT_VIRT_ADDR_SPACE_SIZE (ULL(1) << 32) 249ab13adddSAndre Przywara 250ab13adddSAndre Przywara #define MAX_MMAP_REGIONS 8 251ab13adddSAndre Przywara #define MAX_XLAT_TABLES 4 252ab13adddSAndre Przywara 253ab13adddSAndre Przywara #define MAX_IO_DEVICES U(3) 254ab13adddSAndre Przywara #define MAX_IO_HANDLES U(4) 255ab13adddSAndre Przywara 256ab13adddSAndre Przywara #define MAX_IO_BLOCK_DEVICES U(1) 257ab13adddSAndre Przywara 258ab13adddSAndre Przywara /* 259ab13adddSAndre Przywara * Serial-related constants. 260ab13adddSAndre Przywara */ 261795aefe5SAndre Przywara #define PLAT_RPI_MINI_UART_BASE RPI3_MINI_UART_BASE 2625e6d821cSAndre Przywara #define PLAT_RPI_PL011_UART_BASE RPI3_PL011_UART_BASE 2635e6d821cSAndre Przywara #define PLAT_RPI_PL011_UART_CLOCK RPI3_PL011_UART_CLOCK 264795aefe5SAndre Przywara #define PLAT_RPI_UART_BAUDRATE ULL(115200) 265bbf92fe9SMario Bălănică #define PLAT_RPI_CRASH_UART_BASE PLAT_RPI_MINI_UART_BASE 266ab13adddSAndre Przywara 267ab13adddSAndre Przywara /* 268ab13adddSAndre Przywara * System counter 269ab13adddSAndre Przywara */ 270ab13adddSAndre Przywara #define SYS_COUNTER_FREQ_IN_TICKS ULL(19200000) 271ab13adddSAndre Przywara 272c4c9e2bcSAbhi Singh /* 273c4c9e2bcSAbhi Singh * TCG Event Log 274c4c9e2bcSAbhi Singh */ 275c4c9e2bcSAbhi Singh #define PLAT_ARM_EVENT_LOG_MAX_SIZE UL(0x400) 276c4c9e2bcSAbhi Singh 2776dfcf4e1SAbhi Singh /* 2786dfcf4e1SAbhi Singh * NT_FW_CONFIG magic dram addr and max size 2796dfcf4e1SAbhi Singh */ 2806dfcf4e1SAbhi Singh #define PLAT_RPI3_DTO_BASE ULL(0x11530000) 2816dfcf4e1SAbhi Singh #define PLAT_RPI3_DTO_MAX_SIZE ULL(0x001000) 2826dfcf4e1SAbhi Singh 283ab13adddSAndre Przywara #endif /* PLATFORM_DEF_H */ 284