xref: /rk3399_ARM-atf/plat/qti/msm8916/platform.mk (revision dddba19a6a3cb7a1039beaffc3169c4eb3291afd)
1*dddba19aSStephan Gerhold#
2*dddba19aSStephan Gerhold# Copyright (c) 2021, Stephan Gerhold <stephan@gerhold.net>
3*dddba19aSStephan Gerhold#
4*dddba19aSStephan Gerhold# SPDX-License-Identifier: BSD-3-Clause
5*dddba19aSStephan Gerhold#
6*dddba19aSStephan Gerhold
7*dddba19aSStephan Gerholdinclude drivers/arm/gic/v2/gicv2.mk
8*dddba19aSStephan Gerholdinclude lib/xlat_tables_v2/xlat_tables.mk
9*dddba19aSStephan Gerhold
10*dddba19aSStephan GerholdPLAT_BL_COMMON_SOURCES	:= ${XLAT_TABLES_LIB_SRCS}
11*dddba19aSStephan Gerhold
12*dddba19aSStephan GerholdPLAT_INCLUDES	:=	-Iinclude/plat/arm/common/${ARCH}		\
13*dddba19aSStephan Gerhold			-Iplat/qti/msm8916/include
14*dddba19aSStephan Gerhold
15*dddba19aSStephan GerholdBL31_SOURCES	+=	${GICV2_SOURCES}				\
16*dddba19aSStephan Gerhold			drivers/delay_timer/delay_timer.c		\
17*dddba19aSStephan Gerhold			drivers/delay_timer/generic_delay_timer.c	\
18*dddba19aSStephan Gerhold			lib/cpus/${ARCH}/cortex_a53.S			\
19*dddba19aSStephan Gerhold			plat/common/plat_gicv2.c			\
20*dddba19aSStephan Gerhold			plat/common/plat_psci_common.c			\
21*dddba19aSStephan Gerhold			plat/qti/msm8916/msm8916_bl31_setup.c		\
22*dddba19aSStephan Gerhold			plat/qti/msm8916/msm8916_pm.c			\
23*dddba19aSStephan Gerhold			plat/qti/msm8916/msm8916_topology.c		\
24*dddba19aSStephan Gerhold			plat/qti/msm8916/${ARCH}/msm8916_helpers.S	\
25*dddba19aSStephan Gerhold			plat/qti/msm8916/${ARCH}/uartdm_console.S
26*dddba19aSStephan Gerhold
27*dddba19aSStephan Gerhold# Only BL31 is supported at the moment and is entered on a single CPU
28*dddba19aSStephan GerholdRESET_TO_BL31			:= 1
29*dddba19aSStephan GerholdCOLD_BOOT_SINGLE_CPU		:= 1
30*dddba19aSStephan Gerhold
31*dddba19aSStephan Gerhold# Build config flags
32*dddba19aSStephan Gerhold# ------------------
33*dddba19aSStephan GerholdBL31_BASE			?= 0x86500000
34*dddba19aSStephan GerholdBL32_BASE			?= 0x86000000
35*dddba19aSStephan GerholdPRELOADED_BL33_BASE		?= 0x8f600000
36*dddba19aSStephan Gerhold
37*dddba19aSStephan Gerhold# Have different sections for code and rodata
38*dddba19aSStephan GerholdSEPARATE_CODE_AND_RODATA	:= 1
39*dddba19aSStephan Gerhold
40*dddba19aSStephan Gerhold# Single cluster
41*dddba19aSStephan GerholdWARMBOOT_ENABLE_DCACHE_EARLY	:= 1
42*dddba19aSStephan Gerhold
43*dddba19aSStephan Gerhold# Disable features unsupported in ARMv8.0
44*dddba19aSStephan GerholdENABLE_AMU			:= 0
45*dddba19aSStephan GerholdENABLE_SPE_FOR_LOWER_ELS	:= 0
46*dddba19aSStephan GerholdENABLE_SVE_FOR_NS		:= 0
47*dddba19aSStephan Gerhold
48*dddba19aSStephan Gerhold# MSM8916 uses ARM Cortex-A53 r0p0 so likely all the errata apply
49*dddba19aSStephan GerholdERRATA_A53_819472		:= 1
50*dddba19aSStephan GerholdERRATA_A53_824069		:= 1
51*dddba19aSStephan GerholdERRATA_A53_826319		:= 1
52*dddba19aSStephan GerholdERRATA_A53_827319		:= 1
53*dddba19aSStephan GerholdERRATA_A53_835769		:= 1
54*dddba19aSStephan GerholdERRATA_A53_836870		:= 1
55*dddba19aSStephan GerholdERRATA_A53_843419		:= 1
56*dddba19aSStephan GerholdERRATA_A53_855873		:= 0	# Workaround works only for >= r0p3
57*dddba19aSStephan GerholdERRATA_A53_1530924		:= 1
58*dddba19aSStephan Gerhold
59*dddba19aSStephan Gerhold$(eval $(call add_define,BL31_BASE))
60*dddba19aSStephan Gerhold$(eval $(call add_define,BL32_BASE))
61