1dddba19aSStephan Gerhold# 2*4a3e2cb3SStephan Gerhold# Copyright (c) 2021-2023, Stephan Gerhold <stephan@gerhold.net> 3dddba19aSStephan Gerhold# 4dddba19aSStephan Gerhold# SPDX-License-Identifier: BSD-3-Clause 5dddba19aSStephan Gerhold# 6dddba19aSStephan Gerhold 7dddba19aSStephan Gerholdinclude drivers/arm/gic/v2/gicv2.mk 8dddba19aSStephan Gerholdinclude lib/xlat_tables_v2/xlat_tables.mk 9dddba19aSStephan Gerhold 10dddba19aSStephan GerholdPLAT_BL_COMMON_SOURCES := ${XLAT_TABLES_LIB_SRCS} 11dddba19aSStephan Gerhold 12dddba19aSStephan GerholdPLAT_INCLUDES := -Iinclude/plat/arm/common/${ARCH} \ 13dddba19aSStephan Gerhold -Iplat/qti/msm8916/include 14dddba19aSStephan Gerhold 15dddba19aSStephan GerholdBL31_SOURCES += ${GICV2_SOURCES} \ 16dddba19aSStephan Gerhold drivers/delay_timer/delay_timer.c \ 17dddba19aSStephan Gerhold drivers/delay_timer/generic_delay_timer.c \ 18dddba19aSStephan Gerhold lib/cpus/${ARCH}/cortex_a53.S \ 19dddba19aSStephan Gerhold plat/common/plat_gicv2.c \ 20dddba19aSStephan Gerhold plat/common/plat_psci_common.c \ 21dddba19aSStephan Gerhold plat/qti/msm8916/msm8916_bl31_setup.c \ 22a758c0b6SStephan Gerhold plat/qti/msm8916/msm8916_cpu_boot.c \ 23af644731SStephan Gerhold plat/qti/msm8916/msm8916_gicv2.c \ 24dddba19aSStephan Gerhold plat/qti/msm8916/msm8916_pm.c \ 25dddba19aSStephan Gerhold plat/qti/msm8916/msm8916_topology.c \ 26dddba19aSStephan Gerhold plat/qti/msm8916/${ARCH}/msm8916_helpers.S \ 27dddba19aSStephan Gerhold plat/qti/msm8916/${ARCH}/uartdm_console.S 28dddba19aSStephan Gerhold 29dddba19aSStephan Gerhold# Only BL31 is supported at the moment and is entered on a single CPU 30dddba19aSStephan GerholdRESET_TO_BL31 := 1 31dddba19aSStephan GerholdCOLD_BOOT_SINGLE_CPU := 1 32dddba19aSStephan Gerhold 33dddba19aSStephan Gerhold# Build config flags 34dddba19aSStephan Gerhold# ------------------ 35dddba19aSStephan GerholdBL31_BASE ?= 0x86500000 36dddba19aSStephan GerholdBL32_BASE ?= 0x86000000 37dddba19aSStephan GerholdPRELOADED_BL33_BASE ?= 0x8f600000 38dddba19aSStephan Gerhold 39dddba19aSStephan Gerhold# Have different sections for code and rodata 40dddba19aSStephan GerholdSEPARATE_CODE_AND_RODATA := 1 41dddba19aSStephan Gerhold 42dddba19aSStephan Gerhold# Single cluster 43dddba19aSStephan GerholdWARMBOOT_ENABLE_DCACHE_EARLY := 1 44dddba19aSStephan Gerhold 45dddba19aSStephan Gerhold# Disable features unsupported in ARMv8.0 4690118bb5SAndre PrzywaraENABLE_SPE_FOR_NS := 0 47dddba19aSStephan GerholdENABLE_SVE_FOR_NS := 0 48dddba19aSStephan Gerhold 49*4a3e2cb3SStephan Gerhold# Disable workarounds unnecessary for Cortex-A53 50*4a3e2cb3SStephan GerholdWORKAROUND_CVE_2017_5715 := 0 51*4a3e2cb3SStephan GerholdWORKAROUND_CVE_2022_23960 := 0 52*4a3e2cb3SStephan Gerhold 53dddba19aSStephan Gerhold# MSM8916 uses ARM Cortex-A53 r0p0 so likely all the errata apply 54dddba19aSStephan GerholdERRATA_A53_819472 := 1 55dddba19aSStephan GerholdERRATA_A53_824069 := 1 56dddba19aSStephan GerholdERRATA_A53_826319 := 1 57dddba19aSStephan GerholdERRATA_A53_827319 := 1 58dddba19aSStephan GerholdERRATA_A53_835769 := 1 59dddba19aSStephan GerholdERRATA_A53_836870 := 1 60dddba19aSStephan GerholdERRATA_A53_843419 := 1 61dddba19aSStephan GerholdERRATA_A53_855873 := 0 # Workaround works only for >= r0p3 62dddba19aSStephan GerholdERRATA_A53_1530924 := 1 63dddba19aSStephan Gerhold 64dddba19aSStephan Gerhold$(eval $(call add_define,BL31_BASE)) 65dddba19aSStephan Gerhold$(eval $(call add_define,BL32_BASE)) 66