xref: /rk3399_ARM-atf/plat/mediatek/mt8195/drivers/spm/mt_spm_internal.h (revision 7fa35d068ff9eabbf252414fd778cc4de7a4b141)
1*859e346bSEdward-JW Yang /*
2*859e346bSEdward-JW Yang  * Copyright (c) 2021, MediaTek Inc. All rights reserved.
3*859e346bSEdward-JW Yang  *
4*859e346bSEdward-JW Yang  * SPDX-License-Identifier: BSD-3-Clause
5*859e346bSEdward-JW Yang  */
6*859e346bSEdward-JW Yang 
7*859e346bSEdward-JW Yang #ifndef MT_SPM_INTERNAL_H
8*859e346bSEdward-JW Yang #define MT_SPM_INTERNAL_H
9*859e346bSEdward-JW Yang 
10*859e346bSEdward-JW Yang #include "mt_spm.h"
11*859e346bSEdward-JW Yang 
12*859e346bSEdward-JW Yang /**************************************
13*859e346bSEdward-JW Yang  * Config and Parameter
14*859e346bSEdward-JW Yang  **************************************/
15*859e346bSEdward-JW Yang #define POWER_ON_VAL0_DEF	0x0000F100
16*859e346bSEdward-JW Yang #define POWER_ON_VAL1_DEF	0x80015860
17*859e346bSEdward-JW Yang #define PCM_WDT_TIMEOUT		(30 * 32768)	/* 30s */
18*859e346bSEdward-JW Yang #define PCM_TIMER_MAX		(0xffffffff - PCM_WDT_TIMEOUT)
19*859e346bSEdward-JW Yang 
20*859e346bSEdward-JW Yang /**************************************
21*859e346bSEdward-JW Yang  * Define and Declare
22*859e346bSEdward-JW Yang  **************************************/
23*859e346bSEdward-JW Yang /* PCM_PWR_IO_EN */
24*859e346bSEdward-JW Yang #define PCM_PWRIO_EN_R0		(1U << 0)
25*859e346bSEdward-JW Yang #define PCM_PWRIO_EN_R7		(1U << 7)
26*859e346bSEdward-JW Yang #define PCM_RF_SYNC_R0		(1U << 16)
27*859e346bSEdward-JW Yang #define PCM_RF_SYNC_R6		(1U << 22)
28*859e346bSEdward-JW Yang #define PCM_RF_SYNC_R7		(1U << 23)
29*859e346bSEdward-JW Yang 
30*859e346bSEdward-JW Yang /* SPM_SWINT */
31*859e346bSEdward-JW Yang #define PCM_SW_INT0		(1U << 0)
32*859e346bSEdward-JW Yang #define PCM_SW_INT1		(1U << 1)
33*859e346bSEdward-JW Yang #define PCM_SW_INT2		(1U << 2)
34*859e346bSEdward-JW Yang #define PCM_SW_INT3		(1U << 3)
35*859e346bSEdward-JW Yang #define PCM_SW_INT4		(1U << 4)
36*859e346bSEdward-JW Yang #define PCM_SW_INT5		(1U << 5)
37*859e346bSEdward-JW Yang #define PCM_SW_INT6		(1U << 6)
38*859e346bSEdward-JW Yang #define PCM_SW_INT7		(1U << 7)
39*859e346bSEdward-JW Yang #define PCM_SW_INT8		(1U << 8)
40*859e346bSEdward-JW Yang #define PCM_SW_INT9		(1U << 9)
41*859e346bSEdward-JW Yang #define PCM_SW_INT_ALL		(PCM_SW_INT9 | PCM_SW_INT8 | PCM_SW_INT7 | \
42*859e346bSEdward-JW Yang 				 PCM_SW_INT6 | PCM_SW_INT5 | PCM_SW_INT4 | \
43*859e346bSEdward-JW Yang 				 PCM_SW_INT3 | PCM_SW_INT2 | PCM_SW_INT1 | \
44*859e346bSEdward-JW Yang 				 PCM_SW_INT0)
45*859e346bSEdward-JW Yang 
46*859e346bSEdward-JW Yang /* SPM_AP_STANDBY_CON */
47*859e346bSEdward-JW Yang #define WFI_OP_AND		1
48*859e346bSEdward-JW Yang #define WFI_OP_OR		0
49*859e346bSEdward-JW Yang 
50*859e346bSEdward-JW Yang /* SPM_IRQ_MASK */
51*859e346bSEdward-JW Yang #define ISRM_TWAM		(1U << 2)
52*859e346bSEdward-JW Yang #define ISRM_PCM_RETURN		(1U << 3)
53*859e346bSEdward-JW Yang #define ISRM_RET_IRQ0		(1U << 8)
54*859e346bSEdward-JW Yang #define ISRM_RET_IRQ1		(1U << 9)
55*859e346bSEdward-JW Yang #define ISRM_RET_IRQ2		(1U << 10)
56*859e346bSEdward-JW Yang #define ISRM_RET_IRQ3		(1U << 11)
57*859e346bSEdward-JW Yang #define ISRM_RET_IRQ4		(1U << 12)
58*859e346bSEdward-JW Yang #define ISRM_RET_IRQ5		(1U << 13)
59*859e346bSEdward-JW Yang #define ISRM_RET_IRQ6		(1U << 14)
60*859e346bSEdward-JW Yang #define ISRM_RET_IRQ7		(1U << 15)
61*859e346bSEdward-JW Yang #define ISRM_RET_IRQ8		(1U << 16)
62*859e346bSEdward-JW Yang #define ISRM_RET_IRQ9		(1U << 17)
63*859e346bSEdward-JW Yang #define ISRM_RET_IRQ_AUX	((ISRM_RET_IRQ9) | (ISRM_RET_IRQ8) | \
64*859e346bSEdward-JW Yang 				 (ISRM_RET_IRQ7) | (ISRM_RET_IRQ6) | \
65*859e346bSEdward-JW Yang 				 (ISRM_RET_IRQ5) | (ISRM_RET_IRQ4) | \
66*859e346bSEdward-JW Yang 				 (ISRM_RET_IRQ3) | (ISRM_RET_IRQ2) | \
67*859e346bSEdward-JW Yang 				 (ISRM_RET_IRQ1))
68*859e346bSEdward-JW Yang #define ISRM_ALL_EXC_TWAM	(ISRM_RET_IRQ_AUX)
69*859e346bSEdward-JW Yang #define ISRM_ALL		(ISRM_ALL_EXC_TWAM | ISRM_TWAM)
70*859e346bSEdward-JW Yang 
71*859e346bSEdward-JW Yang /* SPM_IRQ_STA */
72*859e346bSEdward-JW Yang #define ISRS_TWAM		(1U << 2)
73*859e346bSEdward-JW Yang #define ISRS_PCM_RETURN		(1U << 3)
74*859e346bSEdward-JW Yang #define ISRC_TWAM		ISRS_TWAM
75*859e346bSEdward-JW Yang #define ISRC_ALL_EXC_TWAM	ISRS_PCM_RETURN
76*859e346bSEdward-JW Yang #define ISRC_ALL		(ISRC_ALL_EXC_TWAM | ISRC_TWAM)
77*859e346bSEdward-JW Yang 
78*859e346bSEdward-JW Yang /* SPM_WAKEUP_MISC */
79*859e346bSEdward-JW Yang #define WAKE_MISC_GIC_WAKEUP             0x3FF
80*859e346bSEdward-JW Yang #define WAKE_MISC_DVFSRC_IRQ	         DVFSRC_IRQ_LSB
81*859e346bSEdward-JW Yang #define WAKE_MISC_REG_CPU_WAKEUP         SPM_WAKEUP_MISC_REG_CPU_WAKEUP_LSB
82*859e346bSEdward-JW Yang #define WAKE_MISC_PCM_TIMER_EVENT        PCM_TIMER_EVENT_LSB
83*859e346bSEdward-JW Yang #define WAKE_MISC_PMIC_OUT_B		 ((1U << 19) | (1U << 20))
84*859e346bSEdward-JW Yang #define WAKE_MISC_TWAM_IRQ_B             TWAM_IRQ_B_LSB
85*859e346bSEdward-JW Yang #define WAKE_MISC_PMSR_IRQ_B_SET0        PMSR_IRQ_B_SET0_LSB
86*859e346bSEdward-JW Yang #define WAKE_MISC_PMSR_IRQ_B_SET1        PMSR_IRQ_B_SET1_LSB
87*859e346bSEdward-JW Yang #define WAKE_MISC_PMSR_IRQ_B_SET2        PMSR_IRQ_B_SET2_LSB
88*859e346bSEdward-JW Yang #define WAKE_MISC_SPM_ACK_CHK_WAKEUP_0   SPM_ACK_CHK_WAKEUP_0_LSB
89*859e346bSEdward-JW Yang #define WAKE_MISC_SPM_ACK_CHK_WAKEUP_1	 SPM_ACK_CHK_WAKEUP_1_LSB
90*859e346bSEdward-JW Yang #define WAKE_MISC_SPM_ACK_CHK_WAKEUP_2	 SPM_ACK_CHK_WAKEUP_2_LSB
91*859e346bSEdward-JW Yang #define WAKE_MISC_SPM_ACK_CHK_WAKEUP_3	 SPM_ACK_CHK_WAKEUP_3_LSB
92*859e346bSEdward-JW Yang #define WAKE_MISC_SPM_ACK_CHK_WAKEUP_ALL SPM_ACK_CHK_WAKEUP_ALL_LSB
93*859e346bSEdward-JW Yang #define WAKE_MISC_PMIC_IRQ_ACK           PMIC_IRQ_ACK_LSB
94*859e346bSEdward-JW Yang #define WAKE_MISC_PMIC_SCP_IRQ           PMIC_SCP_IRQ_LSB
95*859e346bSEdward-JW Yang 
96*859e346bSEdward-JW Yang /* ABORT MASK for DEBUG FOORTPRINT */
97*859e346bSEdward-JW Yang #define DEBUG_ABORT_MASK				\
98*859e346bSEdward-JW Yang 	(SPM_DBG_DEBUG_IDX_DRAM_SREF_ABORT_IN_APSRC |	\
99*859e346bSEdward-JW Yang 	 SPM_DBG_DEBUG_IDX_DRAM_SREF_ABORT_IN_DDREN)
100*859e346bSEdward-JW Yang 
101*859e346bSEdward-JW Yang #define DEBUG_ABORT_MASK_1					\
102*859e346bSEdward-JW Yang 	(SPM_DBG1_DEBUG_IDX_VRCXO_SLEEP_ABORT |			\
103*859e346bSEdward-JW Yang 	 SPM_DBG1_DEBUG_IDX_PWRAP_SLEEP_ACK_LOW_ABORT |		\
104*859e346bSEdward-JW Yang 	 SPM_DBG1_DEBUG_IDX_PWRAP_SLEEP_ACK_HIGH_ABORT |	\
105*859e346bSEdward-JW Yang 	 SPM_DBG1_DEBUG_IDX_EMI_SLP_IDLE_ABORT |		\
106*859e346bSEdward-JW Yang 	 SPM_DBG1_DEBUG_IDX_SCP_SLP_ACK_LOW_ABORT |		\
107*859e346bSEdward-JW Yang 	 SPM_DBG1_DEBUG_IDX_SCP_SLP_ACK_HIGH_ABORT |		\
108*859e346bSEdward-JW Yang 	 SPM_DBG1_DEBUG_IDX_SPM_DVFS_CMD_RDY_ABORT)
109*859e346bSEdward-JW Yang 
110*859e346bSEdward-JW Yang #define MCUPM_MBOX_WAKEUP_CPU		0x0C55FD10
111*859e346bSEdward-JW Yang 
112*859e346bSEdward-JW Yang struct pwr_ctrl {
113*859e346bSEdward-JW Yang 	uint32_t pcm_flags;
114*859e346bSEdward-JW Yang 	uint32_t pcm_flags_cust;
115*859e346bSEdward-JW Yang 	uint32_t pcm_flags_cust_set;
116*859e346bSEdward-JW Yang 	uint32_t pcm_flags_cust_clr;
117*859e346bSEdward-JW Yang 	uint32_t pcm_flags1;
118*859e346bSEdward-JW Yang 	uint32_t pcm_flags1_cust;
119*859e346bSEdward-JW Yang 	uint32_t pcm_flags1_cust_set;
120*859e346bSEdward-JW Yang 	uint32_t pcm_flags1_cust_clr;
121*859e346bSEdward-JW Yang 	uint32_t timer_val;
122*859e346bSEdward-JW Yang 	uint32_t timer_val_cust;
123*859e346bSEdward-JW Yang 	uint32_t timer_val_ramp_en;
124*859e346bSEdward-JW Yang 	uint32_t timer_val_ramp_en_sec;
125*859e346bSEdward-JW Yang 	uint32_t wake_src;
126*859e346bSEdward-JW Yang 	uint32_t wake_src_cust;
127*859e346bSEdward-JW Yang 	uint8_t wdt_disable;
128*859e346bSEdward-JW Yang 
129*859e346bSEdward-JW Yang 	/* SPM_AP_STANDBY_CON */
130*859e346bSEdward-JW Yang 	uint8_t reg_wfi_op;
131*859e346bSEdward-JW Yang 	uint8_t reg_wfi_type;
132*859e346bSEdward-JW Yang 	uint8_t reg_mp0_cputop_idle_mask;
133*859e346bSEdward-JW Yang 	uint8_t reg_mp1_cputop_idle_mask;
134*859e346bSEdward-JW Yang 	uint8_t reg_mcusys_idle_mask;
135*859e346bSEdward-JW Yang 	uint8_t reg_md_apsrc_1_sel;
136*859e346bSEdward-JW Yang 	uint8_t reg_md_apsrc_0_sel;
137*859e346bSEdward-JW Yang 	uint8_t reg_conn_apsrc_sel;
138*859e346bSEdward-JW Yang 
139*859e346bSEdward-JW Yang 	/* SPM_SRC_REQ */
140*859e346bSEdward-JW Yang 	uint8_t reg_spm_apsrc_req;
141*859e346bSEdward-JW Yang 	uint8_t reg_spm_f26m_req;
142*859e346bSEdward-JW Yang 	uint8_t reg_spm_infra_req;
143*859e346bSEdward-JW Yang 	uint8_t reg_spm_vrf18_req;
144*859e346bSEdward-JW Yang 	uint8_t reg_spm_ddr_en_req;
145*859e346bSEdward-JW Yang 	uint8_t reg_spm_dvfs_req;
146*859e346bSEdward-JW Yang 	uint8_t reg_spm_sw_mailbox_req;
147*859e346bSEdward-JW Yang 	uint8_t reg_spm_sspm_mailbox_req;
148*859e346bSEdward-JW Yang 	uint8_t reg_spm_adsp_mailbox_req;
149*859e346bSEdward-JW Yang 	uint8_t reg_spm_scp_mailbox_req;
150*859e346bSEdward-JW Yang 
151*859e346bSEdward-JW Yang 	/* SPM_SRC_MASK */
152*859e346bSEdward-JW Yang 	uint8_t reg_sspm_srcclkena_0_mask_b;
153*859e346bSEdward-JW Yang 	uint8_t reg_sspm_infra_req_0_mask_b;
154*859e346bSEdward-JW Yang 	uint8_t reg_sspm_apsrc_req_0_mask_b;
155*859e346bSEdward-JW Yang 	uint8_t reg_sspm_vrf18_req_0_mask_b;
156*859e346bSEdward-JW Yang 	uint8_t reg_sspm_ddr_en_0_mask_b;
157*859e346bSEdward-JW Yang 	uint8_t reg_scp_srcclkena_mask_b;
158*859e346bSEdward-JW Yang 	uint8_t reg_scp_infra_req_mask_b;
159*859e346bSEdward-JW Yang 	uint8_t reg_scp_apsrc_req_mask_b;
160*859e346bSEdward-JW Yang 	uint8_t reg_scp_vrf18_req_mask_b;
161*859e346bSEdward-JW Yang 	uint8_t reg_scp_ddr_en_mask_b;
162*859e346bSEdward-JW Yang 	uint8_t reg_audio_dsp_srcclkena_mask_b;
163*859e346bSEdward-JW Yang 	uint8_t reg_audio_dsp_infra_req_mask_b;
164*859e346bSEdward-JW Yang 	uint8_t reg_audio_dsp_apsrc_req_mask_b;
165*859e346bSEdward-JW Yang 	uint8_t reg_audio_dsp_vrf18_req_mask_b;
166*859e346bSEdward-JW Yang 	uint8_t reg_audio_dsp_ddr_en_mask_b;
167*859e346bSEdward-JW Yang 	uint8_t reg_apu_srcclkena_mask_b;
168*859e346bSEdward-JW Yang 	uint8_t reg_apu_infra_req_mask_b;
169*859e346bSEdward-JW Yang 	uint8_t reg_apu_apsrc_req_mask_b;
170*859e346bSEdward-JW Yang 	uint8_t reg_apu_vrf18_req_mask_b;
171*859e346bSEdward-JW Yang 	uint8_t reg_apu_ddr_en_mask_b;
172*859e346bSEdward-JW Yang 	uint8_t reg_cpueb_srcclkena_mask_b;
173*859e346bSEdward-JW Yang 	uint8_t reg_cpueb_infra_req_mask_b;
174*859e346bSEdward-JW Yang 	uint8_t reg_cpueb_apsrc_req_mask_b;
175*859e346bSEdward-JW Yang 	uint8_t reg_cpueb_vrf18_req_mask_b;
176*859e346bSEdward-JW Yang 	uint8_t reg_cpueb_ddr_en_mask_b;
177*859e346bSEdward-JW Yang 	uint8_t reg_bak_psri_srcclkena_mask_b;
178*859e346bSEdward-JW Yang 	uint8_t reg_bak_psri_infra_req_mask_b;
179*859e346bSEdward-JW Yang 	uint8_t reg_bak_psri_apsrc_req_mask_b;
180*859e346bSEdward-JW Yang 	uint8_t reg_bak_psri_vrf18_req_mask_b;
181*859e346bSEdward-JW Yang 	uint8_t reg_bak_psri_ddr_en_mask_b;
182*859e346bSEdward-JW Yang 
183*859e346bSEdward-JW Yang 	/* SPM_SRC2_MASK */
184*859e346bSEdward-JW Yang 	uint8_t reg_msdc0_srcclkena_mask_b;
185*859e346bSEdward-JW Yang 	uint8_t reg_msdc0_infra_req_mask_b;
186*859e346bSEdward-JW Yang 	uint8_t reg_msdc0_apsrc_req_mask_b;
187*859e346bSEdward-JW Yang 	uint8_t reg_msdc0_vrf18_req_mask_b;
188*859e346bSEdward-JW Yang 	uint8_t reg_msdc0_ddr_en_mask_b;
189*859e346bSEdward-JW Yang 	uint8_t reg_msdc1_srcclkena_mask_b;
190*859e346bSEdward-JW Yang 	uint8_t reg_msdc1_infra_req_mask_b;
191*859e346bSEdward-JW Yang 	uint8_t reg_msdc1_apsrc_req_mask_b;
192*859e346bSEdward-JW Yang 	uint8_t reg_msdc1_vrf18_req_mask_b;
193*859e346bSEdward-JW Yang 	uint8_t reg_msdc1_ddr_en_mask_b;
194*859e346bSEdward-JW Yang 	uint8_t reg_msdc2_srcclkena_mask_b;
195*859e346bSEdward-JW Yang 	uint8_t reg_msdc2_infra_req_mask_b;
196*859e346bSEdward-JW Yang 	uint8_t reg_msdc2_apsrc_req_mask_b;
197*859e346bSEdward-JW Yang 	uint8_t reg_msdc2_vrf18_req_mask_b;
198*859e346bSEdward-JW Yang 	uint8_t reg_msdc2_ddr_en_mask_b;
199*859e346bSEdward-JW Yang 	uint8_t reg_ufs_srcclkena_mask_b;
200*859e346bSEdward-JW Yang 	uint8_t reg_ufs_infra_req_mask_b;
201*859e346bSEdward-JW Yang 	uint8_t reg_ufs_apsrc_req_mask_b;
202*859e346bSEdward-JW Yang 	uint8_t reg_ufs_vrf18_req_mask_b;
203*859e346bSEdward-JW Yang 	uint8_t reg_ufs_ddr_en_mask_b;
204*859e346bSEdward-JW Yang 	uint8_t reg_usb_srcclkena_mask_b;
205*859e346bSEdward-JW Yang 	uint8_t reg_usb_infra_req_mask_b;
206*859e346bSEdward-JW Yang 	uint8_t reg_usb_apsrc_req_mask_b;
207*859e346bSEdward-JW Yang 	uint8_t reg_usb_vrf18_req_mask_b;
208*859e346bSEdward-JW Yang 	uint8_t reg_usb_ddr_en_mask_b;
209*859e346bSEdward-JW Yang 	uint8_t reg_pextp_p0_srcclkena_mask_b;
210*859e346bSEdward-JW Yang 	uint8_t reg_pextp_p0_infra_req_mask_b;
211*859e346bSEdward-JW Yang 	uint8_t reg_pextp_p0_apsrc_req_mask_b;
212*859e346bSEdward-JW Yang 	uint8_t reg_pextp_p0_vrf18_req_mask_b;
213*859e346bSEdward-JW Yang 	uint8_t reg_pextp_p0_ddr_en_mask_b;
214*859e346bSEdward-JW Yang 
215*859e346bSEdward-JW Yang 	/* SPM_SRC3_MASK */
216*859e346bSEdward-JW Yang 	uint8_t reg_pextp_p1_srcclkena_mask_b;
217*859e346bSEdward-JW Yang 	uint8_t reg_pextp_p1_infra_req_mask_b;
218*859e346bSEdward-JW Yang 	uint8_t reg_pextp_p1_apsrc_req_mask_b;
219*859e346bSEdward-JW Yang 	uint8_t reg_pextp_p1_vrf18_req_mask_b;
220*859e346bSEdward-JW Yang 	uint8_t reg_pextp_p1_ddr_en_mask_b;
221*859e346bSEdward-JW Yang 	uint8_t reg_gce0_infra_req_mask_b;
222*859e346bSEdward-JW Yang 	uint8_t reg_gce0_apsrc_req_mask_b;
223*859e346bSEdward-JW Yang 	uint8_t reg_gce0_vrf18_req_mask_b;
224*859e346bSEdward-JW Yang 	uint8_t reg_gce0_ddr_en_mask_b;
225*859e346bSEdward-JW Yang 	uint8_t reg_gce1_infra_req_mask_b;
226*859e346bSEdward-JW Yang 	uint8_t reg_gce1_apsrc_req_mask_b;
227*859e346bSEdward-JW Yang 	uint8_t reg_gce1_vrf18_req_mask_b;
228*859e346bSEdward-JW Yang 	uint8_t reg_gce1_ddr_en_mask_b;
229*859e346bSEdward-JW Yang 	uint8_t reg_spm_srcclkena_reserved_mask_b;
230*859e346bSEdward-JW Yang 	uint8_t reg_spm_infra_req_reserved_mask_b;
231*859e346bSEdward-JW Yang 	uint8_t reg_spm_apsrc_req_reserved_mask_b;
232*859e346bSEdward-JW Yang 	uint8_t reg_spm_vrf18_req_reserved_mask_b;
233*859e346bSEdward-JW Yang 	uint8_t reg_spm_ddr_en_reserved_mask_b;
234*859e346bSEdward-JW Yang 	uint8_t reg_disp0_apsrc_req_mask_b;
235*859e346bSEdward-JW Yang 	uint8_t reg_disp0_ddr_en_mask_b;
236*859e346bSEdward-JW Yang 	uint8_t reg_disp1_apsrc_req_mask_b;
237*859e346bSEdward-JW Yang 	uint8_t reg_disp1_ddr_en_mask_b;
238*859e346bSEdward-JW Yang 	uint8_t reg_disp2_apsrc_req_mask_b;
239*859e346bSEdward-JW Yang 	uint8_t reg_disp2_ddr_en_mask_b;
240*859e346bSEdward-JW Yang 	uint8_t reg_disp3_apsrc_req_mask_b;
241*859e346bSEdward-JW Yang 	uint8_t reg_disp3_ddr_en_mask_b;
242*859e346bSEdward-JW Yang 	uint8_t reg_infrasys_apsrc_req_mask_b;
243*859e346bSEdward-JW Yang 	uint8_t reg_infrasys_ddr_en_mask_b;
244*859e346bSEdward-JW Yang 	uint8_t reg_cg_check_srcclkena_mask_b;
245*859e346bSEdward-JW Yang 	uint8_t reg_cg_check_apsrc_req_mask_b;
246*859e346bSEdward-JW Yang 	uint8_t reg_cg_check_vrf18_req_mask_b;
247*859e346bSEdward-JW Yang 	uint8_t reg_cg_check_ddr_en_mask_b;
248*859e346bSEdward-JW Yang 
249*859e346bSEdward-JW Yang 	/* SPM_SRC4_MASK */
250*859e346bSEdward-JW Yang 	uint32_t reg_mcusys_merge_apsrc_req_mask_b;
251*859e346bSEdward-JW Yang 	uint32_t reg_mcusys_merge_ddr_en_mask_b;
252*859e346bSEdward-JW Yang 	uint8_t reg_dramc_md32_infra_req_mask_b;
253*859e346bSEdward-JW Yang 	uint8_t reg_dramc_md32_vrf18_req_mask_b;
254*859e346bSEdward-JW Yang 	uint8_t reg_dramc_md32_ddr_en_mask_b;
255*859e346bSEdward-JW Yang 	uint8_t reg_dvfsrc_event_trigger_mask_b;
256*859e346bSEdward-JW Yang 
257*859e346bSEdward-JW Yang 	/* SPM_WAKEUP_EVENT_MASK2 */
258*859e346bSEdward-JW Yang 	uint8_t reg_sc_sw2spm_wakeup_mask_b;
259*859e346bSEdward-JW Yang 	uint8_t reg_sc_adsp2spm_wakeup_mask_b;
260*859e346bSEdward-JW Yang 	uint8_t reg_sc_sspm2spm_wakeup_mask_b;
261*859e346bSEdward-JW Yang 	uint8_t reg_sc_scp2spm_wakeup_mask_b;
262*859e346bSEdward-JW Yang 	uint8_t reg_csyspwrup_ack_mask;
263*859e346bSEdward-JW Yang 	uint8_t reg_csyspwrup_req_mask;
264*859e346bSEdward-JW Yang 
265*859e346bSEdward-JW Yang 	/* SPM_WAKEUP_EVENT_MASK */
266*859e346bSEdward-JW Yang 	uint32_t reg_wakeup_event_mask;
267*859e346bSEdward-JW Yang 
268*859e346bSEdward-JW Yang 	/* SPM_WAKEUP_EVENT_EXT_MASK */
269*859e346bSEdward-JW Yang 	uint32_t reg_ext_wakeup_event_mask;
270*859e346bSEdward-JW Yang };
271*859e346bSEdward-JW Yang 
272*859e346bSEdward-JW Yang /* code gen by spm_pwr_ctrl_atf.pl, need struct pwr_ctrl */
273*859e346bSEdward-JW Yang enum pwr_ctrl_enum {
274*859e346bSEdward-JW Yang 	PW_PCM_FLAGS,
275*859e346bSEdward-JW Yang 	PW_PCM_FLAGS_CUST,
276*859e346bSEdward-JW Yang 	PW_PCM_FLAGS_CUST_SET,
277*859e346bSEdward-JW Yang 	PW_PCM_FLAGS_CUST_CLR,
278*859e346bSEdward-JW Yang 	PW_PCM_FLAGS1,
279*859e346bSEdward-JW Yang 	PW_PCM_FLAGS1_CUST,
280*859e346bSEdward-JW Yang 	PW_PCM_FLAGS1_CUST_SET,
281*859e346bSEdward-JW Yang 	PW_PCM_FLAGS1_CUST_CLR,
282*859e346bSEdward-JW Yang 	PW_TIMER_VAL,
283*859e346bSEdward-JW Yang 	PW_TIMER_VAL_CUST,
284*859e346bSEdward-JW Yang 	PW_TIMER_VAL_RAMP_EN,
285*859e346bSEdward-JW Yang 	PW_TIMER_VAL_RAMP_EN_SEC,
286*859e346bSEdward-JW Yang 	PW_WAKE_SRC,
287*859e346bSEdward-JW Yang 	PW_WAKE_SRC_CUST,
288*859e346bSEdward-JW Yang 	PW_WAKELOCK_TIMER_VAL,
289*859e346bSEdward-JW Yang 	PW_WDT_DISABLE,
290*859e346bSEdward-JW Yang 
291*859e346bSEdward-JW Yang 	/* SPM_CLK_CON */
292*859e346bSEdward-JW Yang 	PW_REG_SRCCLKEN0_CTL,
293*859e346bSEdward-JW Yang 	PW_REG_SRCCLKEN1_CTL,
294*859e346bSEdward-JW Yang 	PW_REG_SPM_LOCK_INFRA_DCM,
295*859e346bSEdward-JW Yang 	PW_REG_SRCCLKEN_MASK,
296*859e346bSEdward-JW Yang 	PW_REG_MD1_C32RM_EN,
297*859e346bSEdward-JW Yang 	PW_REG_MD2_C32RM_EN,
298*859e346bSEdward-JW Yang 	PW_REG_CLKSQ0_SEL_CTRL,
299*859e346bSEdward-JW Yang 	PW_REG_CLKSQ1_SEL_CTRL,
300*859e346bSEdward-JW Yang 	PW_REG_SRCCLKEN0_EN,
301*859e346bSEdward-JW Yang 	PW_REG_SRCCLKEN1_EN,
302*859e346bSEdward-JW Yang 	PW_REG_SYSCLK0_SRC_MASK_B,
303*859e346bSEdward-JW Yang 	PW_REG_SYSCLK1_SRC_MASK_B,
304*859e346bSEdward-JW Yang 
305*859e346bSEdward-JW Yang 	/* SPM_AP_STANDBY_CON */
306*859e346bSEdward-JW Yang 	PW_REG_WFI_OP,
307*859e346bSEdward-JW Yang 	PW_REG_WFI_TYPE,
308*859e346bSEdward-JW Yang 	PW_REG_MP0_CPUTOP_IDLE_MASK,
309*859e346bSEdward-JW Yang 	PW_REG_MP1_CPUTOP_IDLE_MASK,
310*859e346bSEdward-JW Yang 	PW_REG_MCUSYS_IDLE_MASK,
311*859e346bSEdward-JW Yang 	PW_REG_MD_APSRC_1_SEL,
312*859e346bSEdward-JW Yang 	PW_REG_MD_APSRC_0_SEL,
313*859e346bSEdward-JW Yang 	PW_REG_CONN_APSRC_SEL,
314*859e346bSEdward-JW Yang 
315*859e346bSEdward-JW Yang 	/* SPM_SRC_REQ */
316*859e346bSEdward-JW Yang 	PW_REG_SPM_APSRC_REQ,
317*859e346bSEdward-JW Yang 	PW_REG_SPM_F26M_REQ,
318*859e346bSEdward-JW Yang 	PW_REG_SPM_INFRA_REQ,
319*859e346bSEdward-JW Yang 	PW_REG_SPM_VRF18_REQ,
320*859e346bSEdward-JW Yang 	PW_REG_SPM_DDR_EN_REQ,
321*859e346bSEdward-JW Yang 	PW_REG_SPM_DVFS_REQ,
322*859e346bSEdward-JW Yang 	PW_REG_SPM_SW_MAILBOX_REQ,
323*859e346bSEdward-JW Yang 	PW_REG_SPM_SSPM_MAILBOX_REQ,
324*859e346bSEdward-JW Yang 	PW_REG_SPM_ADSP_MAILBOX_REQ,
325*859e346bSEdward-JW Yang 	PW_REG_SPM_SCP_MAILBOX_REQ,
326*859e346bSEdward-JW Yang 
327*859e346bSEdward-JW Yang 	/* SPM_SRC_MASK */
328*859e346bSEdward-JW Yang 	PW_REG_MD_SRCCLKENA_0_MASK_B,
329*859e346bSEdward-JW Yang 	PW_REG_MD_SRCCLKENA2INFRA_REQ_0_MASK_B,
330*859e346bSEdward-JW Yang 	PW_REG_MD_APSRC2INFRA_REQ_0_MASK_B,
331*859e346bSEdward-JW Yang 	PW_REG_MD_APSRC_REQ_0_MASK_B,
332*859e346bSEdward-JW Yang 	PW_REG_MD_VRF18_REQ_0_MASK_B,
333*859e346bSEdward-JW Yang 	PW_REG_MD_DDR_EN_0_MASK_B,
334*859e346bSEdward-JW Yang 	PW_REG_MD_SRCCLKENA_1_MASK_B,
335*859e346bSEdward-JW Yang 	PW_REG_MD_SRCCLKENA2INFRA_REQ_1_MASK_B,
336*859e346bSEdward-JW Yang 	PW_REG_MD_APSRC2INFRA_REQ_1_MASK_B,
337*859e346bSEdward-JW Yang 	PW_REG_MD_APSRC_REQ_1_MASK_B,
338*859e346bSEdward-JW Yang 	PW_REG_MD_VRF18_REQ_1_MASK_B,
339*859e346bSEdward-JW Yang 	PW_REG_MD_DDR_EN_1_MASK_B,
340*859e346bSEdward-JW Yang 	PW_REG_CONN_SRCCLKENA_MASK_B,
341*859e346bSEdward-JW Yang 	PW_REG_CONN_SRCCLKENB_MASK_B,
342*859e346bSEdward-JW Yang 	PW_REG_CONN_INFRA_REQ_MASK_B,
343*859e346bSEdward-JW Yang 	PW_REG_CONN_APSRC_REQ_MASK_B,
344*859e346bSEdward-JW Yang 	PW_REG_CONN_VRF18_REQ_MASK_B,
345*859e346bSEdward-JW Yang 	PW_REG_CONN_DDR_EN_MASK_B,
346*859e346bSEdward-JW Yang 	PW_REG_CONN_VFE28_MASK_B,
347*859e346bSEdward-JW Yang 	PW_REG_SRCCLKENI0_SRCCLKENA_MASK_B,
348*859e346bSEdward-JW Yang 	PW_REG_SRCCLKENI0_INFRA_REQ_MASK_B,
349*859e346bSEdward-JW Yang 	PW_REG_SRCCLKENI1_SRCCLKENA_MASK_B,
350*859e346bSEdward-JW Yang 	PW_REG_SRCCLKENI1_INFRA_REQ_MASK_B,
351*859e346bSEdward-JW Yang 	PW_REG_SRCCLKENI2_SRCCLKENA_MASK_B,
352*859e346bSEdward-JW Yang 	PW_REG_SRCCLKENI2_INFRA_REQ_MASK_B,
353*859e346bSEdward-JW Yang 	PW_REG_INFRASYS_APSRC_REQ_MASK_B,
354*859e346bSEdward-JW Yang 	PW_REG_INFRASYS_DDR_EN_MASK_B,
355*859e346bSEdward-JW Yang 	PW_REG_MD32_SRCCLKENA_MASK_B,
356*859e346bSEdward-JW Yang 	PW_REG_MD32_INFRA_REQ_MASK_B,
357*859e346bSEdward-JW Yang 	PW_REG_MD32_APSRC_REQ_MASK_B,
358*859e346bSEdward-JW Yang 	PW_REG_MD32_VRF18_REQ_MASK_B,
359*859e346bSEdward-JW Yang 	PW_REG_MD32_DDR_EN_MASK_B,
360*859e346bSEdward-JW Yang 
361*859e346bSEdward-JW Yang 	/* SPM_SRC2_MASK */
362*859e346bSEdward-JW Yang 	PW_REG_SCP_SRCCLKENA_MASK_B,
363*859e346bSEdward-JW Yang 	PW_REG_SCP_INFRA_REQ_MASK_B,
364*859e346bSEdward-JW Yang 	PW_REG_SCP_APSRC_REQ_MASK_B,
365*859e346bSEdward-JW Yang 	PW_REG_SCP_VRF18_REQ_MASK_B,
366*859e346bSEdward-JW Yang 	PW_REG_SCP_DDR_EN_MASK_B,
367*859e346bSEdward-JW Yang 	PW_REG_AUDIO_DSP_SRCCLKENA_MASK_B,
368*859e346bSEdward-JW Yang 	PW_REG_AUDIO_DSP_INFRA_REQ_MASK_B,
369*859e346bSEdward-JW Yang 	PW_REG_AUDIO_DSP_APSRC_REQ_MASK_B,
370*859e346bSEdward-JW Yang 	PW_REG_AUDIO_DSP_VRF18_REQ_MASK_B,
371*859e346bSEdward-JW Yang 	PW_REG_AUDIO_DSP_DDR_EN_MASK_B,
372*859e346bSEdward-JW Yang 	PW_REG_UFS_SRCCLKENA_MASK_B,
373*859e346bSEdward-JW Yang 	PW_REG_UFS_INFRA_REQ_MASK_B,
374*859e346bSEdward-JW Yang 	PW_REG_UFS_APSRC_REQ_MASK_B,
375*859e346bSEdward-JW Yang 	PW_REG_UFS_VRF18_REQ_MASK_B,
376*859e346bSEdward-JW Yang 	PW_REG_UFS_DDR_EN_MASK_B,
377*859e346bSEdward-JW Yang 	PW_REG_DISP0_APSRC_REQ_MASK_B,
378*859e346bSEdward-JW Yang 	PW_REG_DISP0_DDR_EN_MASK_B,
379*859e346bSEdward-JW Yang 	PW_REG_DISP1_APSRC_REQ_MASK_B,
380*859e346bSEdward-JW Yang 	PW_REG_DISP1_DDR_EN_MASK_B,
381*859e346bSEdward-JW Yang 	PW_REG_GCE_INFRA_REQ_MASK_B,
382*859e346bSEdward-JW Yang 	PW_REG_GCE_APSRC_REQ_MASK_B,
383*859e346bSEdward-JW Yang 	PW_REG_GCE_VRF18_REQ_MASK_B,
384*859e346bSEdward-JW Yang 	PW_REG_GCE_DDR_EN_MASK_B,
385*859e346bSEdward-JW Yang 	PW_REG_APU_SRCCLKENA_MASK_B,
386*859e346bSEdward-JW Yang 	PW_REG_APU_INFRA_REQ_MASK_B,
387*859e346bSEdward-JW Yang 	PW_REG_APU_APSRC_REQ_MASK_B,
388*859e346bSEdward-JW Yang 	PW_REG_APU_VRF18_REQ_MASK_B,
389*859e346bSEdward-JW Yang 	PW_REG_APU_DDR_EN_MASK_B,
390*859e346bSEdward-JW Yang 	PW_REG_CG_CHECK_SRCCLKENA_MASK_B,
391*859e346bSEdward-JW Yang 	PW_REG_CG_CHECK_APSRC_REQ_MASK_B,
392*859e346bSEdward-JW Yang 	PW_REG_CG_CHECK_VRF18_REQ_MASK_B,
393*859e346bSEdward-JW Yang 	PW_REG_CG_CHECK_DDR_EN_MASK_B,
394*859e346bSEdward-JW Yang 
395*859e346bSEdward-JW Yang 	/* SPM_SRC3_MASK */
396*859e346bSEdward-JW Yang 	PW_REG_DVFSRC_EVENT_TRIGGER_MASK_B,
397*859e346bSEdward-JW Yang 	PW_REG_SW2SPM_INT0_MASK_B,
398*859e346bSEdward-JW Yang 	PW_REG_SW2SPM_INT1_MASK_B,
399*859e346bSEdward-JW Yang 	PW_REG_SW2SPM_INT2_MASK_B,
400*859e346bSEdward-JW Yang 	PW_REG_SW2SPM_INT3_MASK_B,
401*859e346bSEdward-JW Yang 	PW_REG_SC_ADSP2SPM_WAKEUP_MASK_B,
402*859e346bSEdward-JW Yang 	PW_REG_SC_SSPM2SPM_WAKEUP_MASK_B,
403*859e346bSEdward-JW Yang 	PW_REG_SC_SCP2SPM_WAKEUP_MASK_B,
404*859e346bSEdward-JW Yang 	PW_REG_CSYSPWRREQ_MASK,
405*859e346bSEdward-JW Yang 	PW_REG_SPM_SRCCLKENA_RESERVED_MASK_B,
406*859e346bSEdward-JW Yang 	PW_REG_SPM_INFRA_REQ_RESERVED_MASK_B,
407*859e346bSEdward-JW Yang 	PW_REG_SPM_APSRC_REQ_RESERVED_MASK_B,
408*859e346bSEdward-JW Yang 	PW_REG_SPM_VRF18_REQ_RESERVED_MASK_B,
409*859e346bSEdward-JW Yang 	PW_REG_SPM_DDR_EN_RESERVED_MASK_B,
410*859e346bSEdward-JW Yang 	PW_REG_MCUPM_SRCCLKENA_MASK_B,
411*859e346bSEdward-JW Yang 	PW_REG_MCUPM_INFRA_REQ_MASK_B,
412*859e346bSEdward-JW Yang 	PW_REG_MCUPM_APSRC_REQ_MASK_B,
413*859e346bSEdward-JW Yang 	PW_REG_MCUPM_VRF18_REQ_MASK_B,
414*859e346bSEdward-JW Yang 	PW_REG_MCUPM_DDR_EN_MASK_B,
415*859e346bSEdward-JW Yang 	PW_REG_MSDC0_SRCCLKENA_MASK_B,
416*859e346bSEdward-JW Yang 	PW_REG_MSDC0_INFRA_REQ_MASK_B,
417*859e346bSEdward-JW Yang 	PW_REG_MSDC0_APSRC_REQ_MASK_B,
418*859e346bSEdward-JW Yang 	PW_REG_MSDC0_VRF18_REQ_MASK_B,
419*859e346bSEdward-JW Yang 	PW_REG_MSDC0_DDR_EN_MASK_B,
420*859e346bSEdward-JW Yang 	PW_REG_MSDC1_SRCCLKENA_MASK_B,
421*859e346bSEdward-JW Yang 	PW_REG_MSDC1_INFRA_REQ_MASK_B,
422*859e346bSEdward-JW Yang 	PW_REG_MSDC1_APSRC_REQ_MASK_B,
423*859e346bSEdward-JW Yang 	PW_REG_MSDC1_VRF18_REQ_MASK_B,
424*859e346bSEdward-JW Yang 	PW_REG_MSDC1_DDR_EN_MASK_B,
425*859e346bSEdward-JW Yang 
426*859e346bSEdward-JW Yang 	/* SPM_SRC4_MASK */
427*859e346bSEdward-JW Yang 	PW_CCIF_EVENT_MASK_B,
428*859e346bSEdward-JW Yang 	PW_REG_BAK_PSRI_SRCCLKENA_MASK_B,
429*859e346bSEdward-JW Yang 	PW_REG_BAK_PSRI_INFRA_REQ_MASK_B,
430*859e346bSEdward-JW Yang 	PW_REG_BAK_PSRI_APSRC_REQ_MASK_B,
431*859e346bSEdward-JW Yang 	PW_REG_BAK_PSRI_VRF18_REQ_MASK_B,
432*859e346bSEdward-JW Yang 	PW_REG_BAK_PSRI_DDR_EN_MASK_B,
433*859e346bSEdward-JW Yang 	PW_REG_DRAMC0_MD32_INFRA_REQ_MASK_B,
434*859e346bSEdward-JW Yang 	PW_REG_DRAMC0_MD32_VRF18_REQ_MASK_B,
435*859e346bSEdward-JW Yang 	PW_REG_DRAMC1_MD32_INFRA_REQ_MASK_B,
436*859e346bSEdward-JW Yang 	PW_REG_DRAMC1_MD32_VRF18_REQ_MASK_B,
437*859e346bSEdward-JW Yang 	PW_REG_CONN_SRCCLKENB2PWRAP_MASK_B,
438*859e346bSEdward-JW Yang 	PW_REG_DRAMC0_MD32_WAKEUP_MASK,
439*859e346bSEdward-JW Yang 	PW_REG_DRAMC1_MD32_WAKEUP_MASK,
440*859e346bSEdward-JW Yang 
441*859e346bSEdward-JW Yang 	/* SPM_SRC5_MASK */
442*859e346bSEdward-JW Yang 	PW_REG_MCUSYS_MERGE_APSRC_REQ_MASK_B,
443*859e346bSEdward-JW Yang 	PW_REG_MCUSYS_MERGE_DDR_EN_MASK_B,
444*859e346bSEdward-JW Yang 
445*859e346bSEdward-JW Yang 	/* SPM_WAKEUP_EVENT_MASK */
446*859e346bSEdward-JW Yang 	PW_REG_WAKEUP_EVENT_MASK,
447*859e346bSEdward-JW Yang 
448*859e346bSEdward-JW Yang 	/* SPM_WAKEUP_EVENT_EXT_MASK */
449*859e346bSEdward-JW Yang 	PW_REG_EXT_WAKEUP_EVENT_MASK,
450*859e346bSEdward-JW Yang 
451*859e346bSEdward-JW Yang 	PW_MAX_COUNT,
452*859e346bSEdward-JW Yang };
453*859e346bSEdward-JW Yang 
454*859e346bSEdward-JW Yang #define SPM_INTERNAL_STATUS_HW_S1	(1U << 0)
455*859e346bSEdward-JW Yang #define SPM_ACK_CHK_3_SEL_HW_S1		0x00350098
456*859e346bSEdward-JW Yang #define SPM_ACK_CHK_3_HW_S1_CNT		1
457*859e346bSEdward-JW Yang #define SPM_ACK_CHK_3_CON_HW_MODE_TRIG	0x800
458*859e346bSEdward-JW Yang #define SPM_ACK_CHK_3_CON_EN		0x110
459*859e346bSEdward-JW Yang #define SPM_ACK_CHK_3_CON_CLR_ALL	0x2
460*859e346bSEdward-JW Yang #define SPM_ACK_CHK_3_CON_RESULT	0x8000
461*859e346bSEdward-JW Yang 
462*859e346bSEdward-JW Yang struct wake_status_trace_comm {
463*859e346bSEdward-JW Yang 	uint32_t debug_flag;			/* PCM_WDT_LATCH_SPARE_0 */
464*859e346bSEdward-JW Yang 	uint32_t debug_flag1;			/* PCM_WDT_LATCH_SPARE_1 */
465*859e346bSEdward-JW Yang 	uint32_t timer_out;			/* SPM_BK_PCM_TIMER */
466*859e346bSEdward-JW Yang 	uint32_t b_sw_flag0;			/* SPM_SW_RSV_7 */
467*859e346bSEdward-JW Yang 	uint32_t b_sw_flag1;			/* SPM_SW_RSV_8 */
468*859e346bSEdward-JW Yang 	uint32_t r12;				/* SPM_SW_RSV_0 */
469*859e346bSEdward-JW Yang 	uint32_t r13;				/* PCM_REG13_DATA */
470*859e346bSEdward-JW Yang 	uint32_t req_sta0;			/* SRC_REQ_STA_0 */
471*859e346bSEdward-JW Yang 	uint32_t req_sta1;			/* SRC_REQ_STA_1 */
472*859e346bSEdward-JW Yang 	uint32_t req_sta2;			/* SRC_REQ_STA_2 */
473*859e346bSEdward-JW Yang 	uint32_t req_sta3;			/* SRC_REQ_STA_3 */
474*859e346bSEdward-JW Yang 	uint32_t req_sta4;			/* SRC_REQ_STA_4 */
475*859e346bSEdward-JW Yang 	uint32_t raw_sta;			/* SPM_WAKEUP_STA */
476*859e346bSEdward-JW Yang 	uint32_t times_h;			/* timestamp high bits */
477*859e346bSEdward-JW Yang 	uint32_t times_l;			/* timestamp low bits */
478*859e346bSEdward-JW Yang 	uint32_t resumetime;			/* timestamp low bits */
479*859e346bSEdward-JW Yang };
480*859e346bSEdward-JW Yang 
481*859e346bSEdward-JW Yang struct wake_status_trace {
482*859e346bSEdward-JW Yang 	struct wake_status_trace_comm comm;
483*859e346bSEdward-JW Yang };
484*859e346bSEdward-JW Yang 
485*859e346bSEdward-JW Yang struct wake_status {
486*859e346bSEdward-JW Yang 	struct wake_status_trace tr;
487*859e346bSEdward-JW Yang 	uint32_t r12;				/* SPM_BK_WAKE_EVENT */
488*859e346bSEdward-JW Yang 	uint32_t r12_ext;			/* SPM_WAKEUP_STA */
489*859e346bSEdward-JW Yang 	uint32_t raw_sta;			/* SPM_WAKEUP_STA */
490*859e346bSEdward-JW Yang 	uint32_t raw_ext_sta;			/* SPM_WAKEUP_EXT_STA */
491*859e346bSEdward-JW Yang 	uint32_t md32pcm_wakeup_sta;		/* MD32PCM_WAKEUP_STA */
492*859e346bSEdward-JW Yang 	uint32_t md32pcm_event_sta;		/* MD32PCM_EVENT_STA */
493*859e346bSEdward-JW Yang 	uint32_t src_req;			/* SPM_SRC_REQ */
494*859e346bSEdward-JW Yang 	uint32_t wake_misc;			/* SPM_BK_WAKE_MISC */
495*859e346bSEdward-JW Yang 	uint32_t timer_out;			/* SPM_BK_PCM_TIMER */
496*859e346bSEdward-JW Yang 	uint32_t r13;				/* PCM_REG13_DATA */
497*859e346bSEdward-JW Yang 	uint32_t idle_sta;			/* SUBSYS_IDLE_STA */
498*859e346bSEdward-JW Yang 	uint32_t req_sta0;			/* SRC_REQ_STA_0 */
499*859e346bSEdward-JW Yang 	uint32_t req_sta1;			/* SRC_REQ_STA_1 */
500*859e346bSEdward-JW Yang 	uint32_t req_sta2;			/* SRC_REQ_STA_2 */
501*859e346bSEdward-JW Yang 	uint32_t req_sta3;			/* SRC_REQ_STA_3 */
502*859e346bSEdward-JW Yang 	uint32_t req_sta4;			/* SRC_REQ_STA_4 */
503*859e346bSEdward-JW Yang 	uint32_t cg_check_sta;			/* SPM_CG_CHECK_STA */
504*859e346bSEdward-JW Yang 	uint32_t debug_flag;			/* PCM_WDT_LATCH_SPARE_0 */
505*859e346bSEdward-JW Yang 	uint32_t debug_flag1;			/* PCM_WDT_LATCH_SPARE_1 */
506*859e346bSEdward-JW Yang 	uint32_t b_sw_flag0;			/* SPM_SW_RSV_7 */
507*859e346bSEdward-JW Yang 	uint32_t b_sw_flag1;			/* SPM_SW_RSV_8 */
508*859e346bSEdward-JW Yang 	uint32_t rt_req_sta0;			/* SPM_SW_RSV_2 */
509*859e346bSEdward-JW Yang 	uint32_t rt_req_sta1;			/* SPM_SW_RSV_3 */
510*859e346bSEdward-JW Yang 	uint32_t rt_req_sta2;			/* SPM_SW_RSV_4 */
511*859e346bSEdward-JW Yang 	uint32_t rt_req_sta3;			/* SPM_SW_RSV_5 */
512*859e346bSEdward-JW Yang 	uint32_t rt_req_sta4;			/* SPM_SW_RSV_6 */
513*859e346bSEdward-JW Yang 	uint32_t isr;				/* SPM_IRQ_STA */
514*859e346bSEdward-JW Yang 	uint32_t sw_flag0;			/* SPM_SW_FLAG_0 */
515*859e346bSEdward-JW Yang 	uint32_t sw_flag1;			/* SPM_SW_FLAG_1 */
516*859e346bSEdward-JW Yang 	uint32_t clk_settle;			/* SPM_CLK_SETTLE */
517*859e346bSEdward-JW Yang 	uint32_t abort;
518*859e346bSEdward-JW Yang };
519*859e346bSEdward-JW Yang 
520*859e346bSEdward-JW Yang struct spm_lp_scen {
521*859e346bSEdward-JW Yang 	struct pcm_desc *pcmdesc;
522*859e346bSEdward-JW Yang 	struct pwr_ctrl *pwrctrl;
523*859e346bSEdward-JW Yang };
524*859e346bSEdward-JW Yang 
525*859e346bSEdward-JW Yang extern struct spm_lp_scen __spm_vcorefs;
526*859e346bSEdward-JW Yang extern void __spm_set_cpu_status(unsigned int cpu);
527*859e346bSEdward-JW Yang extern void __spm_reset_and_init_pcm(const struct pcm_desc *pcmdesc);
528*859e346bSEdward-JW Yang extern void __spm_kick_im_to_fetch(const struct pcm_desc *pcmdesc);
529*859e346bSEdward-JW Yang extern void __spm_init_pcm_register(void);
530*859e346bSEdward-JW Yang extern void __spm_src_req_update(const struct pwr_ctrl *pwrctrl,
531*859e346bSEdward-JW Yang 				 unsigned int resource_usage);
532*859e346bSEdward-JW Yang extern void __spm_set_power_control(const struct pwr_ctrl *pwrctrl);
533*859e346bSEdward-JW Yang extern void __spm_disable_pcm_timer(void);
534*859e346bSEdward-JW Yang extern void __spm_set_wakeup_event(const struct pwr_ctrl *pwrctrl);
535*859e346bSEdward-JW Yang extern void __spm_kick_pcm_to_run(struct pwr_ctrl *pwrctrl);
536*859e346bSEdward-JW Yang extern void __spm_set_pcm_flags(struct pwr_ctrl *pwrctrl);
537*859e346bSEdward-JW Yang extern void __spm_send_cpu_wakeup_event(void);
538*859e346bSEdward-JW Yang extern void __spm_get_wakeup_status(struct wake_status *wakesta,
539*859e346bSEdward-JW Yang 				    unsigned int ext_status);
540*859e346bSEdward-JW Yang extern void __spm_clean_after_wakeup(void);
541*859e346bSEdward-JW Yang extern wake_reason_t
542*859e346bSEdward-JW Yang __spm_output_wake_reason(int state_id, const struct wake_status *wakesta);
543*859e346bSEdward-JW Yang extern void
544*859e346bSEdward-JW Yang __spm_sync_vcore_dvfs_power_control(struct pwr_ctrl *dest_pwr_ctrl,
545*859e346bSEdward-JW Yang 				    const struct pwr_ctrl *src_pwr_ctrl);
546*859e346bSEdward-JW Yang extern void __spm_set_pcm_wdt(int en);
547*859e346bSEdward-JW Yang extern uint32_t _spm_get_wake_period(int pwake_time, wake_reason_t last_wr);
548*859e346bSEdward-JW Yang extern void __spm_set_fw_resume_option(struct pwr_ctrl *pwrctrl);
549*859e346bSEdward-JW Yang extern void __spm_ext_int_wakeup_req_clr(void);
550*859e346bSEdward-JW Yang extern void __spm_xo_soc_bblpm(int en);
551*859e346bSEdward-JW Yang 
set_pwrctrl_pcm_flags(struct pwr_ctrl * pwrctrl,uint32_t flags)552*859e346bSEdward-JW Yang static inline void set_pwrctrl_pcm_flags(struct pwr_ctrl *pwrctrl,
553*859e346bSEdward-JW Yang 					 uint32_t flags)
554*859e346bSEdward-JW Yang {
555*859e346bSEdward-JW Yang 	if (pwrctrl->pcm_flags_cust == 0U) {
556*859e346bSEdward-JW Yang 		pwrctrl->pcm_flags = flags;
557*859e346bSEdward-JW Yang 	} else {
558*859e346bSEdward-JW Yang 		pwrctrl->pcm_flags = pwrctrl->pcm_flags_cust;
559*859e346bSEdward-JW Yang 	}
560*859e346bSEdward-JW Yang }
561*859e346bSEdward-JW Yang 
set_pwrctrl_pcm_flags1(struct pwr_ctrl * pwrctrl,uint32_t flags)562*859e346bSEdward-JW Yang static inline void set_pwrctrl_pcm_flags1(struct pwr_ctrl *pwrctrl,
563*859e346bSEdward-JW Yang 					  uint32_t flags)
564*859e346bSEdward-JW Yang {
565*859e346bSEdward-JW Yang 	if (pwrctrl->pcm_flags1_cust == 0U) {
566*859e346bSEdward-JW Yang 		pwrctrl->pcm_flags1 = flags;
567*859e346bSEdward-JW Yang 	} else {
568*859e346bSEdward-JW Yang 		pwrctrl->pcm_flags1 = pwrctrl->pcm_flags1_cust;
569*859e346bSEdward-JW Yang 	}
570*859e346bSEdward-JW Yang }
571*859e346bSEdward-JW Yang 
572*859e346bSEdward-JW Yang extern void __spm_hw_s1_state_monitor(int en, unsigned int *status);
573*859e346bSEdward-JW Yang 
spm_hw_s1_state_monitor_resume(void)574*859e346bSEdward-JW Yang static inline void spm_hw_s1_state_monitor_resume(void)
575*859e346bSEdward-JW Yang {
576*859e346bSEdward-JW Yang 	__spm_hw_s1_state_monitor(1, NULL);
577*859e346bSEdward-JW Yang }
578*859e346bSEdward-JW Yang 
spm_hw_s1_state_monitor_pause(unsigned int * status)579*859e346bSEdward-JW Yang static inline void spm_hw_s1_state_monitor_pause(unsigned int *status)
580*859e346bSEdward-JW Yang {
581*859e346bSEdward-JW Yang 	__spm_hw_s1_state_monitor(0, status);
582*859e346bSEdward-JW Yang }
583*859e346bSEdward-JW Yang #endif /* MT_SPM_INTERNAL_H */
584