xref: /rk3399_ARM-atf/plat/mediatek/include/mtk_sip_def.h (revision 39f5e2782061835650a80832a4a058921bd79568)
12f3f5939SLeon Chen /*
2621eaab5SBo-Chen Chen  * Copyright (c) 2022-2023, MediaTek Inc. All rights reserved.
32f3f5939SLeon Chen  *
42f3f5939SLeon Chen  * SPDX-License-Identifier: BSD-3-Clause
52f3f5939SLeon Chen  */
62f3f5939SLeon Chen 
72f3f5939SLeon Chen #ifndef MTK_SIP_DEF_H
82f3f5939SLeon Chen #define MTK_SIP_DEF_H
92f3f5939SLeon Chen 
102f3f5939SLeon Chen /* Define SiP SMC ID here */
112f3f5939SLeon Chen #define MTK_SIP_SMC_FROM_NS_EL1_TABLE(_func) \
122f3f5939SLeon Chen 	_func(MTK_SIP_KERNEL_TIME_SYNC, 0x202) \
133bdd9a24SBo-Chen Chen 	_func(MTK_SIP_KERNEL_DFD, 0x205) \
144dbe24cfSBo-Chen Chen 	_func(MTK_SIP_KERNEL_MSDC, 0x273) \
152f3f5939SLeon Chen 	_func(MTK_SIP_VCORE_CONTROL, 0x506) \
16*39f5e278SGavin Liu 	_func(MTK_SIP_EMIDBG_CONTROL, 0x50B) \
17be457248SChengci Xu 	_func(MTK_SIP_IOMMU_CONTROL, 0x514) \
18c70f567aSTrevor Wu 	_func(MTK_SIP_AUDIO_CONTROL, 0x517) \
192f3f5939SLeon Chen 	_func(MTK_SIP_APUSYS_CONTROL, 0x51E) \
20a4e50231SRex-BC Chen 	_func(MTK_SIP_DP_CONTROL, 0x523) \
21a1763ae9SXiangzhi Tang 	_func(MTK_SIP_KERNEL_GIC_OP, 0x526) \
22a1763ae9SXiangzhi Tang 	_func(MTK_SIP_KERNEL_VCP_CONTROL, 0x52C)
232f3f5939SLeon Chen 
24621eaab5SBo-Chen Chen #define MTK_SIP_SMC_FROM_S_EL1_TABLE(_func) \
25*39f5e278SGavin Liu 	_func(MTK_SIP_TEE_MPU_PERM_SET, 0x031) \
26*39f5e278SGavin Liu 	_func(MTK_SIP_TEE_EMI_MPU_CONTROL, 0x048)
27621eaab5SBo-Chen Chen 
282f3f5939SLeon Chen #define MTK_SIP_SMC_FROM_BL33_TABLE(_func) \
29*39f5e278SGavin Liu 	_func(MTK_SIP_KERNEL_BOOT, 0x115) \
30*39f5e278SGavin Liu 	_func(MTK_SIP_BL_EMIMPU_CONTROL, 0x415)
312f3f5939SLeon Chen 
322f3f5939SLeon Chen #endif /* MTK_SIP_DEF_H */
33