1a2847172SGrzegorz Jaszczyk /*
2a2847172SGrzegorz Jaszczyk * Copyright (C) 2018 Marvell International Ltd.
3a2847172SGrzegorz Jaszczyk *
4a2847172SGrzegorz Jaszczyk * SPDX-License-Identifier: BSD-3-Clause
5a2847172SGrzegorz Jaszczyk * https://spdx.org/licenses
6a2847172SGrzegorz Jaszczyk */
7a2847172SGrzegorz Jaszczyk
8a2847172SGrzegorz Jaszczyk #include <assert.h>
9a2847172SGrzegorz Jaszczyk
10a2847172SGrzegorz Jaszczyk #include <common/debug.h>
11a2847172SGrzegorz Jaszczyk #include <drivers/arm/gicv2.h>
12a2847172SGrzegorz Jaszczyk #include <drivers/console.h>
13a2847172SGrzegorz Jaszczyk #include <drivers/delay_timer.h>
14a2847172SGrzegorz Jaszczyk #include <drivers/marvell/cache_llc.h>
15a2847172SGrzegorz Jaszczyk #include <lib/bakery_lock.h>
16a2847172SGrzegorz Jaszczyk #include <lib/mmio.h>
17a2847172SGrzegorz Jaszczyk #include <plat/common/platform.h>
18a2847172SGrzegorz Jaszczyk
19a2847172SGrzegorz Jaszczyk #include <armada_common.h>
20a2847172SGrzegorz Jaszczyk #include <marvell_pm.h>
21718dbcacSKonstantin Porotchkin #if MSS_SUPPORT
22a2847172SGrzegorz Jaszczyk #include <mss_pm_ipc.h>
23718dbcacSKonstantin Porotchkin #endif
24a2847172SGrzegorz Jaszczyk #include <plat_marvell.h>
25a2847172SGrzegorz Jaszczyk #include <plat_pm_trace.h>
26a2847172SGrzegorz Jaszczyk
27a2847172SGrzegorz Jaszczyk #define MVEBU_PRIVATE_UID_REG 0x30
28a2847172SGrzegorz Jaszczyk #define MVEBU_RFU_GLOBL_SW_RST 0x84
29a2847172SGrzegorz Jaszczyk #define MVEBU_CCU_RVBAR(cpu) (MVEBU_REGS_BASE + 0x640 + (cpu * 4))
30a2847172SGrzegorz Jaszczyk #define MVEBU_CCU_CPU_UN_RESET(cpu) (MVEBU_REGS_BASE + 0x650 + (cpu * 4))
31a2847172SGrzegorz Jaszczyk
32a2847172SGrzegorz Jaszczyk #define MPIDR_CPU_GET(mpidr) ((mpidr) & MPIDR_CPU_MASK)
33a2847172SGrzegorz Jaszczyk #define MPIDR_CLUSTER_GET(mpidr) MPIDR_AFFLVL1_VAL((mpidr))
34a2847172SGrzegorz Jaszczyk
35a2847172SGrzegorz Jaszczyk #define MVEBU_GPIO_MASK(index) (1 << (index % 32))
36a2847172SGrzegorz Jaszczyk #define MVEBU_MPP_MASK(index) (0xF << (4 * (index % 8)))
37a2847172SGrzegorz Jaszczyk #define MVEBU_GPIO_VALUE(index, value) (value << (index % 32))
38a2847172SGrzegorz Jaszczyk
39a2847172SGrzegorz Jaszczyk #define MVEBU_USER_CMD_0_REG (MVEBU_DRAM_MAC_BASE + 0x20)
40a2847172SGrzegorz Jaszczyk #define MVEBU_USER_CMD_CH0_OFFSET 28
41a2847172SGrzegorz Jaszczyk #define MVEBU_USER_CMD_CH0_MASK (1 << MVEBU_USER_CMD_CH0_OFFSET)
42a2847172SGrzegorz Jaszczyk #define MVEBU_USER_CMD_CH0_EN (1 << MVEBU_USER_CMD_CH0_OFFSET)
43a2847172SGrzegorz Jaszczyk #define MVEBU_USER_CMD_CS_OFFSET 24
44a2847172SGrzegorz Jaszczyk #define MVEBU_USER_CMD_CS_MASK (0xF << MVEBU_USER_CMD_CS_OFFSET)
45a2847172SGrzegorz Jaszczyk #define MVEBU_USER_CMD_CS_ALL (0xF << MVEBU_USER_CMD_CS_OFFSET)
46a2847172SGrzegorz Jaszczyk #define MVEBU_USER_CMD_SR_OFFSET 6
47a2847172SGrzegorz Jaszczyk #define MVEBU_USER_CMD_SR_MASK (0x3 << MVEBU_USER_CMD_SR_OFFSET)
48a2847172SGrzegorz Jaszczyk #define MVEBU_USER_CMD_SR_ENTER (0x1 << MVEBU_USER_CMD_SR_OFFSET)
49a2847172SGrzegorz Jaszczyk #define MVEBU_MC_PWR_CTRL_REG (MVEBU_DRAM_MAC_BASE + 0x54)
50a2847172SGrzegorz Jaszczyk #define MVEBU_MC_AC_ON_DLY_OFFSET 8
51a2847172SGrzegorz Jaszczyk #define MVEBU_MC_AC_ON_DLY_MASK (0xF << MVEBU_MC_AC_ON_DLY_OFFSET)
52a2847172SGrzegorz Jaszczyk #define MVEBU_MC_AC_ON_DLY_DEF_VAR (8 << MVEBU_MC_AC_ON_DLY_OFFSET)
53a2847172SGrzegorz Jaszczyk #define MVEBU_MC_AC_OFF_DLY_OFFSET 4
54a2847172SGrzegorz Jaszczyk #define MVEBU_MC_AC_OFF_DLY_MASK (0xF << MVEBU_MC_AC_OFF_DLY_OFFSET)
55a2847172SGrzegorz Jaszczyk #define MVEBU_MC_AC_OFF_DLY_DEF_VAR (0xC << MVEBU_MC_AC_OFF_DLY_OFFSET)
56a2847172SGrzegorz Jaszczyk #define MVEBU_MC_PHY_AUTO_OFF_OFFSET 0
57a2847172SGrzegorz Jaszczyk #define MVEBU_MC_PHY_AUTO_OFF_MASK (1 << MVEBU_MC_PHY_AUTO_OFF_OFFSET)
58a2847172SGrzegorz Jaszczyk #define MVEBU_MC_PHY_AUTO_OFF_EN (1 << MVEBU_MC_PHY_AUTO_OFF_OFFSET)
59a2847172SGrzegorz Jaszczyk
60a2847172SGrzegorz Jaszczyk /* this lock synchronize AP multiple cores execution with MSS */
61a2847172SGrzegorz Jaszczyk DEFINE_BAKERY_LOCK(pm_sys_lock);
62a2847172SGrzegorz Jaszczyk
63a2847172SGrzegorz Jaszczyk /* Weak definitions may be overridden in specific board */
64a2847172SGrzegorz Jaszczyk #pragma weak plat_marvell_get_pm_cfg
65a2847172SGrzegorz Jaszczyk
66a2847172SGrzegorz Jaszczyk /* AP806 CPU power down /power up definitions */
67a2847172SGrzegorz Jaszczyk enum CPU_ID {
68a2847172SGrzegorz Jaszczyk CPU0,
69a2847172SGrzegorz Jaszczyk CPU1,
70a2847172SGrzegorz Jaszczyk CPU2,
71a2847172SGrzegorz Jaszczyk CPU3
72a2847172SGrzegorz Jaszczyk };
73a2847172SGrzegorz Jaszczyk
74a2847172SGrzegorz Jaszczyk #define REG_WR_VALIDATE_TIMEOUT (2000)
75a2847172SGrzegorz Jaszczyk
76a2847172SGrzegorz Jaszczyk #define FEATURE_DISABLE_STATUS_REG \
77a2847172SGrzegorz Jaszczyk (MVEBU_REGS_BASE + 0x6F8230)
78a2847172SGrzegorz Jaszczyk #define FEATURE_DISABLE_STATUS_CPU_CLUSTER_OFFSET 4
79a2847172SGrzegorz Jaszczyk #define FEATURE_DISABLE_STATUS_CPU_CLUSTER_MASK \
80a2847172SGrzegorz Jaszczyk (0x1 << FEATURE_DISABLE_STATUS_CPU_CLUSTER_OFFSET)
81a2847172SGrzegorz Jaszczyk
82a2847172SGrzegorz Jaszczyk #ifdef MVEBU_SOC_AP807
83a2847172SGrzegorz Jaszczyk #define PWRC_CPUN_CR_PWR_DN_RQ_OFFSET 1
84a2847172SGrzegorz Jaszczyk #define PWRC_CPUN_CR_LDO_BYPASS_RDY_OFFSET 0
85a2847172SGrzegorz Jaszczyk #else
86a2847172SGrzegorz Jaszczyk #define PWRC_CPUN_CR_PWR_DN_RQ_OFFSET 0
87a2847172SGrzegorz Jaszczyk #define PWRC_CPUN_CR_LDO_BYPASS_RDY_OFFSET 31
88a2847172SGrzegorz Jaszczyk #endif
89a2847172SGrzegorz Jaszczyk
90a2847172SGrzegorz Jaszczyk #define PWRC_CPUN_CR_REG(cpu_id) \
91a2847172SGrzegorz Jaszczyk (MVEBU_REGS_BASE + 0x680000 + (cpu_id * 0x10))
92a2847172SGrzegorz Jaszczyk #define PWRC_CPUN_CR_PWR_DN_RQ_MASK \
93a2847172SGrzegorz Jaszczyk (0x1 << PWRC_CPUN_CR_PWR_DN_RQ_OFFSET)
94a2847172SGrzegorz Jaszczyk #define PWRC_CPUN_CR_ISO_ENABLE_OFFSET 16
95a2847172SGrzegorz Jaszczyk #define PWRC_CPUN_CR_ISO_ENABLE_MASK \
96a2847172SGrzegorz Jaszczyk (0x1 << PWRC_CPUN_CR_ISO_ENABLE_OFFSET)
97a2847172SGrzegorz Jaszczyk #define PWRC_CPUN_CR_LDO_BYPASS_RDY_MASK \
98a2847172SGrzegorz Jaszczyk (0x1U << PWRC_CPUN_CR_LDO_BYPASS_RDY_OFFSET)
99a2847172SGrzegorz Jaszczyk
100a2847172SGrzegorz Jaszczyk #define CCU_B_PRCRN_REG(cpu_id) \
101a2847172SGrzegorz Jaszczyk (MVEBU_REGS_BASE + 0x1A50 + \
102a2847172SGrzegorz Jaszczyk ((cpu_id / 2) * (0x400)) + ((cpu_id % 2) * 4))
103a2847172SGrzegorz Jaszczyk #define CCU_B_PRCRN_CPUPORESET_STATIC_OFFSET 0
104a2847172SGrzegorz Jaszczyk #define CCU_B_PRCRN_CPUPORESET_STATIC_MASK \
105a2847172SGrzegorz Jaszczyk (0x1 << CCU_B_PRCRN_CPUPORESET_STATIC_OFFSET)
106a2847172SGrzegorz Jaszczyk
107a2847172SGrzegorz Jaszczyk /* power switch fingers */
108a2847172SGrzegorz Jaszczyk #define AP807_PWRC_LDO_CR0_REG \
109a2847172SGrzegorz Jaszczyk (MVEBU_REGS_BASE + 0x680000 + 0x100)
110a2847172SGrzegorz Jaszczyk #define AP807_PWRC_LDO_CR0_OFFSET 16
111a2847172SGrzegorz Jaszczyk #define AP807_PWRC_LDO_CR0_MASK \
112a2847172SGrzegorz Jaszczyk (0xff << AP807_PWRC_LDO_CR0_OFFSET)
113a2847172SGrzegorz Jaszczyk #define AP807_PWRC_LDO_CR0_VAL 0xfc
114a2847172SGrzegorz Jaszczyk
115a2847172SGrzegorz Jaszczyk /*
116a2847172SGrzegorz Jaszczyk * Power down CPU:
117a2847172SGrzegorz Jaszczyk * Used to reduce power consumption, and avoid SoC unnecessary temperature rise.
118a2847172SGrzegorz Jaszczyk */
plat_marvell_cpu_powerdown(int cpu_id)119a2847172SGrzegorz Jaszczyk static int plat_marvell_cpu_powerdown(int cpu_id)
120a2847172SGrzegorz Jaszczyk {
121a2847172SGrzegorz Jaszczyk uint32_t reg_val;
122a2847172SGrzegorz Jaszczyk int exit_loop = REG_WR_VALIDATE_TIMEOUT;
123a2847172SGrzegorz Jaszczyk
124a2847172SGrzegorz Jaszczyk INFO("Powering down CPU%d\n", cpu_id);
125a2847172SGrzegorz Jaszczyk
126a2847172SGrzegorz Jaszczyk /* 1. Isolation enable */
127a2847172SGrzegorz Jaszczyk reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
128a2847172SGrzegorz Jaszczyk reg_val |= 0x1 << PWRC_CPUN_CR_ISO_ENABLE_OFFSET;
129a2847172SGrzegorz Jaszczyk mmio_write_32(PWRC_CPUN_CR_REG(cpu_id), reg_val);
130a2847172SGrzegorz Jaszczyk
131a2847172SGrzegorz Jaszczyk /* 2. Read and check Isolation enabled - verify bit set to 1 */
132a2847172SGrzegorz Jaszczyk do {
133a2847172SGrzegorz Jaszczyk reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
134a2847172SGrzegorz Jaszczyk exit_loop--;
135a2847172SGrzegorz Jaszczyk } while (!(reg_val & (0x1 << PWRC_CPUN_CR_ISO_ENABLE_OFFSET)) &&
136a2847172SGrzegorz Jaszczyk exit_loop > 0);
137a2847172SGrzegorz Jaszczyk
138a2847172SGrzegorz Jaszczyk /* 3. Switch off CPU power */
139a2847172SGrzegorz Jaszczyk reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
140a2847172SGrzegorz Jaszczyk reg_val &= ~PWRC_CPUN_CR_PWR_DN_RQ_MASK;
141a2847172SGrzegorz Jaszczyk mmio_write_32(PWRC_CPUN_CR_REG(cpu_id), reg_val);
142a2847172SGrzegorz Jaszczyk
143a2847172SGrzegorz Jaszczyk /* 4. Read and check Switch Off - verify bit set to 0 */
144a2847172SGrzegorz Jaszczyk exit_loop = REG_WR_VALIDATE_TIMEOUT;
145a2847172SGrzegorz Jaszczyk do {
146a2847172SGrzegorz Jaszczyk reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
147a2847172SGrzegorz Jaszczyk exit_loop--;
148a2847172SGrzegorz Jaszczyk } while (reg_val & PWRC_CPUN_CR_PWR_DN_RQ_MASK && exit_loop > 0);
149a2847172SGrzegorz Jaszczyk
150a2847172SGrzegorz Jaszczyk if (exit_loop <= 0)
151a2847172SGrzegorz Jaszczyk goto cpu_poweroff_error;
152a2847172SGrzegorz Jaszczyk
153a2847172SGrzegorz Jaszczyk /* 5. De-Assert power ready */
154a2847172SGrzegorz Jaszczyk reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
155a2847172SGrzegorz Jaszczyk reg_val &= ~PWRC_CPUN_CR_LDO_BYPASS_RDY_MASK;
156a2847172SGrzegorz Jaszczyk mmio_write_32(PWRC_CPUN_CR_REG(cpu_id), reg_val);
157a2847172SGrzegorz Jaszczyk
158a2847172SGrzegorz Jaszczyk /* 6. Assert CPU POR reset */
159a2847172SGrzegorz Jaszczyk reg_val = mmio_read_32(CCU_B_PRCRN_REG(cpu_id));
160a2847172SGrzegorz Jaszczyk reg_val &= ~CCU_B_PRCRN_CPUPORESET_STATIC_MASK;
161a2847172SGrzegorz Jaszczyk mmio_write_32(CCU_B_PRCRN_REG(cpu_id), reg_val);
162a2847172SGrzegorz Jaszczyk
163a2847172SGrzegorz Jaszczyk /* 7. Read and poll on Validate the CPU is out of reset */
164a2847172SGrzegorz Jaszczyk exit_loop = REG_WR_VALIDATE_TIMEOUT;
165a2847172SGrzegorz Jaszczyk do {
166a2847172SGrzegorz Jaszczyk reg_val = mmio_read_32(CCU_B_PRCRN_REG(cpu_id));
167a2847172SGrzegorz Jaszczyk exit_loop--;
168a2847172SGrzegorz Jaszczyk } while (reg_val & CCU_B_PRCRN_CPUPORESET_STATIC_MASK && exit_loop > 0);
169a2847172SGrzegorz Jaszczyk
170a2847172SGrzegorz Jaszczyk if (exit_loop <= 0)
171a2847172SGrzegorz Jaszczyk goto cpu_poweroff_error;
172a2847172SGrzegorz Jaszczyk
173a2847172SGrzegorz Jaszczyk INFO("Successfully powered down CPU%d\n", cpu_id);
174a2847172SGrzegorz Jaszczyk
175a2847172SGrzegorz Jaszczyk return 0;
176a2847172SGrzegorz Jaszczyk
177a2847172SGrzegorz Jaszczyk cpu_poweroff_error:
178a2847172SGrzegorz Jaszczyk ERROR("ERROR: Can't power down CPU%d\n", cpu_id);
179a2847172SGrzegorz Jaszczyk return -1;
180a2847172SGrzegorz Jaszczyk }
181a2847172SGrzegorz Jaszczyk
182a2847172SGrzegorz Jaszczyk /*
183a2847172SGrzegorz Jaszczyk * Power down CPUs 1-3 at early boot stage,
184a2847172SGrzegorz Jaszczyk * to reduce power consumption and SoC temperature.
185a2847172SGrzegorz Jaszczyk * This is triggered by BLE prior to DDR initialization.
186a2847172SGrzegorz Jaszczyk *
187a2847172SGrzegorz Jaszczyk * Note:
188a2847172SGrzegorz Jaszczyk * All CPUs will be powered up by plat_marvell_cpu_powerup on Linux boot stage,
189a2847172SGrzegorz Jaszczyk * which is triggered by PSCI ops (pwr_domain_on).
190a2847172SGrzegorz Jaszczyk */
plat_marvell_early_cpu_powerdown(void)191a2847172SGrzegorz Jaszczyk int plat_marvell_early_cpu_powerdown(void)
192a2847172SGrzegorz Jaszczyk {
193a2847172SGrzegorz Jaszczyk uint32_t cpu_cluster_status =
194a2847172SGrzegorz Jaszczyk mmio_read_32(FEATURE_DISABLE_STATUS_REG) &
195a2847172SGrzegorz Jaszczyk FEATURE_DISABLE_STATUS_CPU_CLUSTER_MASK;
196a2847172SGrzegorz Jaszczyk /* if cpu_cluster_status bit is set,
197a2847172SGrzegorz Jaszczyk * that means we have only single cluster
198a2847172SGrzegorz Jaszczyk */
199a2847172SGrzegorz Jaszczyk int cluster_count = cpu_cluster_status ? 1 : 2;
200a2847172SGrzegorz Jaszczyk
201a2847172SGrzegorz Jaszczyk INFO("Powering off unused CPUs\n");
202a2847172SGrzegorz Jaszczyk
203a2847172SGrzegorz Jaszczyk /* CPU1 is in AP806 cluster-0, which always exists, so power it down */
204a2847172SGrzegorz Jaszczyk if (plat_marvell_cpu_powerdown(CPU1) == -1)
205a2847172SGrzegorz Jaszczyk return -1;
206a2847172SGrzegorz Jaszczyk
207a2847172SGrzegorz Jaszczyk /*
208a2847172SGrzegorz Jaszczyk * CPU2-3 are in AP806 2nd cluster (cluster-1),
209a2847172SGrzegorz Jaszczyk * which doesn't exists in dual-core systems.
210a2847172SGrzegorz Jaszczyk * so need to check if we have dual-core (single cluster)
211a2847172SGrzegorz Jaszczyk * or quad-code (2 clusters)
212a2847172SGrzegorz Jaszczyk */
213a2847172SGrzegorz Jaszczyk if (cluster_count == 2) {
214a2847172SGrzegorz Jaszczyk /* CPU2-3 are part of 2nd cluster */
215a2847172SGrzegorz Jaszczyk if (plat_marvell_cpu_powerdown(CPU2) == -1)
216a2847172SGrzegorz Jaszczyk return -1;
217a2847172SGrzegorz Jaszczyk if (plat_marvell_cpu_powerdown(CPU3) == -1)
218a2847172SGrzegorz Jaszczyk return -1;
219a2847172SGrzegorz Jaszczyk }
220a2847172SGrzegorz Jaszczyk
221a2847172SGrzegorz Jaszczyk return 0;
222a2847172SGrzegorz Jaszczyk }
223a2847172SGrzegorz Jaszczyk
224a2847172SGrzegorz Jaszczyk /*
225a2847172SGrzegorz Jaszczyk * Power up CPU - part of Linux boot stage
226a2847172SGrzegorz Jaszczyk */
plat_marvell_cpu_powerup(u_register_t mpidr)227a2847172SGrzegorz Jaszczyk static int plat_marvell_cpu_powerup(u_register_t mpidr)
228a2847172SGrzegorz Jaszczyk {
229a2847172SGrzegorz Jaszczyk uint32_t reg_val;
230a2847172SGrzegorz Jaszczyk int cpu_id = MPIDR_CPU_GET(mpidr),
231a2847172SGrzegorz Jaszczyk cluster = MPIDR_CLUSTER_GET(mpidr);
232a2847172SGrzegorz Jaszczyk int exit_loop = REG_WR_VALIDATE_TIMEOUT;
233a2847172SGrzegorz Jaszczyk
234a2847172SGrzegorz Jaszczyk /* calculate absolute CPU ID */
235a2847172SGrzegorz Jaszczyk cpu_id = cluster * PLAT_MARVELL_CLUSTER_CORE_COUNT + cpu_id;
236a2847172SGrzegorz Jaszczyk
237a2847172SGrzegorz Jaszczyk INFO("Powering on CPU%d\n", cpu_id);
238a2847172SGrzegorz Jaszczyk
239a2847172SGrzegorz Jaszczyk #ifdef MVEBU_SOC_AP807
240a2847172SGrzegorz Jaszczyk /* Activate 2 power switch fingers */
241a2847172SGrzegorz Jaszczyk reg_val = mmio_read_32(AP807_PWRC_LDO_CR0_REG);
242a2847172SGrzegorz Jaszczyk reg_val &= ~(AP807_PWRC_LDO_CR0_MASK);
243a2847172SGrzegorz Jaszczyk reg_val |= (AP807_PWRC_LDO_CR0_VAL << AP807_PWRC_LDO_CR0_OFFSET);
244a2847172SGrzegorz Jaszczyk mmio_write_32(AP807_PWRC_LDO_CR0_REG, reg_val);
245a2847172SGrzegorz Jaszczyk udelay(100);
246a2847172SGrzegorz Jaszczyk #endif
247a2847172SGrzegorz Jaszczyk
248a2847172SGrzegorz Jaszczyk /* 1. Switch CPU power ON */
249a2847172SGrzegorz Jaszczyk reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
250a2847172SGrzegorz Jaszczyk reg_val |= 0x1 << PWRC_CPUN_CR_PWR_DN_RQ_OFFSET;
251a2847172SGrzegorz Jaszczyk mmio_write_32(PWRC_CPUN_CR_REG(cpu_id), reg_val);
252a2847172SGrzegorz Jaszczyk
253a2847172SGrzegorz Jaszczyk /* 2. Wait for CPU on, up to 100 uSec: */
254a2847172SGrzegorz Jaszczyk udelay(100);
255a2847172SGrzegorz Jaszczyk
256a2847172SGrzegorz Jaszczyk /* 3. Assert power ready */
257a2847172SGrzegorz Jaszczyk reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
258a2847172SGrzegorz Jaszczyk reg_val |= 0x1U << PWRC_CPUN_CR_LDO_BYPASS_RDY_OFFSET;
259a2847172SGrzegorz Jaszczyk mmio_write_32(PWRC_CPUN_CR_REG(cpu_id), reg_val);
260a2847172SGrzegorz Jaszczyk
261a2847172SGrzegorz Jaszczyk /* 4. Read & Validate power ready
262a2847172SGrzegorz Jaszczyk * used in order to generate 16 Host CPU cycles
263a2847172SGrzegorz Jaszczyk */
264a2847172SGrzegorz Jaszczyk do {
265a2847172SGrzegorz Jaszczyk reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
266a2847172SGrzegorz Jaszczyk exit_loop--;
267a2847172SGrzegorz Jaszczyk } while (!(reg_val & (0x1U << PWRC_CPUN_CR_LDO_BYPASS_RDY_OFFSET)) &&
268a2847172SGrzegorz Jaszczyk exit_loop > 0);
269a2847172SGrzegorz Jaszczyk
270a2847172SGrzegorz Jaszczyk if (exit_loop <= 0)
271a2847172SGrzegorz Jaszczyk goto cpu_poweron_error;
272a2847172SGrzegorz Jaszczyk
273a2847172SGrzegorz Jaszczyk /* 5. Isolation disable */
274a2847172SGrzegorz Jaszczyk reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
275a2847172SGrzegorz Jaszczyk reg_val &= ~PWRC_CPUN_CR_ISO_ENABLE_MASK;
276a2847172SGrzegorz Jaszczyk mmio_write_32(PWRC_CPUN_CR_REG(cpu_id), reg_val);
277a2847172SGrzegorz Jaszczyk
278a2847172SGrzegorz Jaszczyk /* 6. Read and check Isolation enabled - verify bit set to 1 */
279a2847172SGrzegorz Jaszczyk exit_loop = REG_WR_VALIDATE_TIMEOUT;
280a2847172SGrzegorz Jaszczyk do {
281a2847172SGrzegorz Jaszczyk reg_val = mmio_read_32(PWRC_CPUN_CR_REG(cpu_id));
282a2847172SGrzegorz Jaszczyk exit_loop--;
283a2847172SGrzegorz Jaszczyk } while ((reg_val & (0x1 << PWRC_CPUN_CR_ISO_ENABLE_OFFSET)) &&
284a2847172SGrzegorz Jaszczyk exit_loop > 0);
285a2847172SGrzegorz Jaszczyk
286a2847172SGrzegorz Jaszczyk /* 7. De Assert CPU POR reset & Core reset */
287a2847172SGrzegorz Jaszczyk reg_val = mmio_read_32(CCU_B_PRCRN_REG(cpu_id));
288a2847172SGrzegorz Jaszczyk reg_val |= 0x1 << CCU_B_PRCRN_CPUPORESET_STATIC_OFFSET;
289a2847172SGrzegorz Jaszczyk mmio_write_32(CCU_B_PRCRN_REG(cpu_id), reg_val);
290a2847172SGrzegorz Jaszczyk
291a2847172SGrzegorz Jaszczyk /* 8. Read & Validate CPU POR reset */
292a2847172SGrzegorz Jaszczyk exit_loop = REG_WR_VALIDATE_TIMEOUT;
293a2847172SGrzegorz Jaszczyk do {
294a2847172SGrzegorz Jaszczyk reg_val = mmio_read_32(CCU_B_PRCRN_REG(cpu_id));
295a2847172SGrzegorz Jaszczyk exit_loop--;
296a2847172SGrzegorz Jaszczyk } while (!(reg_val & (0x1 << CCU_B_PRCRN_CPUPORESET_STATIC_OFFSET)) &&
297a2847172SGrzegorz Jaszczyk exit_loop > 0);
298a2847172SGrzegorz Jaszczyk
299a2847172SGrzegorz Jaszczyk if (exit_loop <= 0)
300a2847172SGrzegorz Jaszczyk goto cpu_poweron_error;
301a2847172SGrzegorz Jaszczyk
302a2847172SGrzegorz Jaszczyk INFO("Successfully powered on CPU%d\n", cpu_id);
303a2847172SGrzegorz Jaszczyk
304a2847172SGrzegorz Jaszczyk return 0;
305a2847172SGrzegorz Jaszczyk
306a2847172SGrzegorz Jaszczyk cpu_poweron_error:
307a2847172SGrzegorz Jaszczyk ERROR("ERROR: Can't power up CPU%d\n", cpu_id);
308a2847172SGrzegorz Jaszczyk return -1;
309a2847172SGrzegorz Jaszczyk }
310a2847172SGrzegorz Jaszczyk
plat_marvell_cpu_on(u_register_t mpidr)311a2847172SGrzegorz Jaszczyk static int plat_marvell_cpu_on(u_register_t mpidr)
312a2847172SGrzegorz Jaszczyk {
313a2847172SGrzegorz Jaszczyk int cpu_id;
314a2847172SGrzegorz Jaszczyk int cluster;
315a2847172SGrzegorz Jaszczyk
316a2847172SGrzegorz Jaszczyk /* Set barierr */
317a2847172SGrzegorz Jaszczyk dsbsy();
318a2847172SGrzegorz Jaszczyk
319a2847172SGrzegorz Jaszczyk /* Get cpu number - use CPU ID */
320a2847172SGrzegorz Jaszczyk cpu_id = MPIDR_CPU_GET(mpidr);
321a2847172SGrzegorz Jaszczyk
322a2847172SGrzegorz Jaszczyk /* Get cluster number - use affinity level 1 */
323a2847172SGrzegorz Jaszczyk cluster = MPIDR_CLUSTER_GET(mpidr);
324a2847172SGrzegorz Jaszczyk
325a2847172SGrzegorz Jaszczyk /* Set CPU private UID */
326a2847172SGrzegorz Jaszczyk mmio_write_32(MVEBU_REGS_BASE + MVEBU_PRIVATE_UID_REG, cluster + 0x4);
327a2847172SGrzegorz Jaszczyk
328a2847172SGrzegorz Jaszczyk /* Set the cpu start address to BL1 entry point (align to 0x10000) */
329a2847172SGrzegorz Jaszczyk mmio_write_32(MVEBU_CCU_RVBAR(cpu_id),
330a2847172SGrzegorz Jaszczyk PLAT_MARVELL_CPU_ENTRY_ADDR >> 16);
331a2847172SGrzegorz Jaszczyk
332a2847172SGrzegorz Jaszczyk /* Get the cpu out of reset */
333a2847172SGrzegorz Jaszczyk mmio_write_32(MVEBU_CCU_CPU_UN_RESET(cpu_id), 0x10001);
334a2847172SGrzegorz Jaszczyk
335a2847172SGrzegorz Jaszczyk return 0;
336a2847172SGrzegorz Jaszczyk }
337a2847172SGrzegorz Jaszczyk
338a2847172SGrzegorz Jaszczyk /*****************************************************************************
339a2847172SGrzegorz Jaszczyk * A8K handler called to check the validity of the power state
340a2847172SGrzegorz Jaszczyk * parameter.
341a2847172SGrzegorz Jaszczyk *****************************************************************************
342a2847172SGrzegorz Jaszczyk */
a8k_validate_power_state(unsigned int power_state,psci_power_state_t * req_state)343a2847172SGrzegorz Jaszczyk static int a8k_validate_power_state(unsigned int power_state,
344a2847172SGrzegorz Jaszczyk psci_power_state_t *req_state)
345a2847172SGrzegorz Jaszczyk {
346a2847172SGrzegorz Jaszczyk int pstate = psci_get_pstate_type(power_state);
347a2847172SGrzegorz Jaszczyk int pwr_lvl = psci_get_pstate_pwrlvl(power_state);
348a2847172SGrzegorz Jaszczyk int i;
349a2847172SGrzegorz Jaszczyk
350a2847172SGrzegorz Jaszczyk if (pwr_lvl > PLAT_MAX_PWR_LVL)
351a2847172SGrzegorz Jaszczyk return PSCI_E_INVALID_PARAMS;
352a2847172SGrzegorz Jaszczyk
353a2847172SGrzegorz Jaszczyk /* Sanity check the requested state */
354a2847172SGrzegorz Jaszczyk if (pstate == PSTATE_TYPE_STANDBY) {
355a2847172SGrzegorz Jaszczyk /*
356a2847172SGrzegorz Jaszczyk * It's possible to enter standby only on power level 0
357a2847172SGrzegorz Jaszczyk * Ignore any other power level.
358a2847172SGrzegorz Jaszczyk */
359a2847172SGrzegorz Jaszczyk if (pwr_lvl != MARVELL_PWR_LVL0)
360a2847172SGrzegorz Jaszczyk return PSCI_E_INVALID_PARAMS;
361a2847172SGrzegorz Jaszczyk
362a2847172SGrzegorz Jaszczyk req_state->pwr_domain_state[MARVELL_PWR_LVL0] =
363a2847172SGrzegorz Jaszczyk MARVELL_LOCAL_STATE_RET;
364a2847172SGrzegorz Jaszczyk } else {
365a2847172SGrzegorz Jaszczyk for (i = MARVELL_PWR_LVL0; i <= pwr_lvl; i++)
366a2847172SGrzegorz Jaszczyk req_state->pwr_domain_state[i] =
367a2847172SGrzegorz Jaszczyk MARVELL_LOCAL_STATE_OFF;
368a2847172SGrzegorz Jaszczyk }
369a2847172SGrzegorz Jaszczyk
370a2847172SGrzegorz Jaszczyk /*
371a2847172SGrzegorz Jaszczyk * We expect the 'state id' to be zero.
372a2847172SGrzegorz Jaszczyk */
373a2847172SGrzegorz Jaszczyk if (psci_get_pstate_id(power_state))
374a2847172SGrzegorz Jaszczyk return PSCI_E_INVALID_PARAMS;
375a2847172SGrzegorz Jaszczyk
376a2847172SGrzegorz Jaszczyk return PSCI_E_SUCCESS;
377a2847172SGrzegorz Jaszczyk }
378a2847172SGrzegorz Jaszczyk
379a2847172SGrzegorz Jaszczyk /*****************************************************************************
380a2847172SGrzegorz Jaszczyk * A8K handler called when a CPU is about to enter standby.
381a2847172SGrzegorz Jaszczyk *****************************************************************************
382a2847172SGrzegorz Jaszczyk */
a8k_cpu_standby(plat_local_state_t cpu_state)383a2847172SGrzegorz Jaszczyk static void a8k_cpu_standby(plat_local_state_t cpu_state)
384a2847172SGrzegorz Jaszczyk {
385a2847172SGrzegorz Jaszczyk if (!is_pm_fw_running()) {
386a2847172SGrzegorz Jaszczyk ERROR("%s: needs to be implemented\n", __func__);
387a2847172SGrzegorz Jaszczyk panic();
388a2847172SGrzegorz Jaszczyk }
389a2847172SGrzegorz Jaszczyk }
390a2847172SGrzegorz Jaszczyk
391a2847172SGrzegorz Jaszczyk /*****************************************************************************
392a2847172SGrzegorz Jaszczyk * A8K handler called when a power domain is about to be turned on. The
393a2847172SGrzegorz Jaszczyk * mpidr determines the CPU to be turned on.
394a2847172SGrzegorz Jaszczyk *****************************************************************************
395a2847172SGrzegorz Jaszczyk */
a8k_pwr_domain_on(u_register_t mpidr)396a2847172SGrzegorz Jaszczyk static int a8k_pwr_domain_on(u_register_t mpidr)
397a2847172SGrzegorz Jaszczyk {
398a2847172SGrzegorz Jaszczyk /* Power up CPU (CPUs 1-3 are powered off at start of BLE) */
399a2847172SGrzegorz Jaszczyk plat_marvell_cpu_powerup(mpidr);
400a2847172SGrzegorz Jaszczyk
401718dbcacSKonstantin Porotchkin #if MSS_SUPPORT
402a2847172SGrzegorz Jaszczyk if (is_pm_fw_running()) {
403a2847172SGrzegorz Jaszczyk unsigned int target =
404a2847172SGrzegorz Jaszczyk ((mpidr & 0xFF) + (((mpidr >> 8) & 0xFF) * 2));
405a2847172SGrzegorz Jaszczyk
406a2847172SGrzegorz Jaszczyk /*
407a2847172SGrzegorz Jaszczyk * pm system synchronization - used to synchronize
408a2847172SGrzegorz Jaszczyk * multiple core access to MSS
409a2847172SGrzegorz Jaszczyk */
410a2847172SGrzegorz Jaszczyk bakery_lock_get(&pm_sys_lock);
411a2847172SGrzegorz Jaszczyk
412a2847172SGrzegorz Jaszczyk /* send CPU ON IPC Message to MSS */
413a2847172SGrzegorz Jaszczyk mss_pm_ipc_msg_send(target, PM_IPC_MSG_CPU_ON, 0);
414a2847172SGrzegorz Jaszczyk
415a2847172SGrzegorz Jaszczyk /* trigger IPC message to MSS */
416a2847172SGrzegorz Jaszczyk mss_pm_ipc_msg_trigger();
417a2847172SGrzegorz Jaszczyk
418a2847172SGrzegorz Jaszczyk /* pm system synchronization */
419a2847172SGrzegorz Jaszczyk bakery_lock_release(&pm_sys_lock);
420a2847172SGrzegorz Jaszczyk
421a2847172SGrzegorz Jaszczyk /* trace message */
422a2847172SGrzegorz Jaszczyk PM_TRACE(TRACE_PWR_DOMAIN_ON | target);
423718dbcacSKonstantin Porotchkin } else
424718dbcacSKonstantin Porotchkin #endif
425718dbcacSKonstantin Porotchkin {
4261b491eeaSElyes Haouas /* proprietary CPU ON execution flow */
427a2847172SGrzegorz Jaszczyk plat_marvell_cpu_on(mpidr);
428a2847172SGrzegorz Jaszczyk }
429a2847172SGrzegorz Jaszczyk return 0;
430a2847172SGrzegorz Jaszczyk }
431a2847172SGrzegorz Jaszczyk
432a2847172SGrzegorz Jaszczyk /*****************************************************************************
433a2847172SGrzegorz Jaszczyk * A8K handler called to validate the entry point.
434a2847172SGrzegorz Jaszczyk *****************************************************************************
435a2847172SGrzegorz Jaszczyk */
a8k_validate_ns_entrypoint(uintptr_t entrypoint)436a2847172SGrzegorz Jaszczyk static int a8k_validate_ns_entrypoint(uintptr_t entrypoint)
437a2847172SGrzegorz Jaszczyk {
438a2847172SGrzegorz Jaszczyk return PSCI_E_SUCCESS;
439a2847172SGrzegorz Jaszczyk }
440a2847172SGrzegorz Jaszczyk
441a2847172SGrzegorz Jaszczyk /*****************************************************************************
442a2847172SGrzegorz Jaszczyk * A8K handler called when a power domain is about to be turned off. The
443a2847172SGrzegorz Jaszczyk * target_state encodes the power state that each level should transition to.
444a2847172SGrzegorz Jaszczyk *****************************************************************************
445a2847172SGrzegorz Jaszczyk */
a8k_pwr_domain_off(const psci_power_state_t * target_state)446a2847172SGrzegorz Jaszczyk static void a8k_pwr_domain_off(const psci_power_state_t *target_state)
447a2847172SGrzegorz Jaszczyk {
448718dbcacSKonstantin Porotchkin #if MSS_SUPPORT
449a2847172SGrzegorz Jaszczyk if (is_pm_fw_running()) {
450a2847172SGrzegorz Jaszczyk unsigned int idx = plat_my_core_pos();
451a2847172SGrzegorz Jaszczyk
452a2847172SGrzegorz Jaszczyk /* Prevent interrupts from spuriously waking up this cpu */
453a2847172SGrzegorz Jaszczyk gicv2_cpuif_disable();
454a2847172SGrzegorz Jaszczyk
455a2847172SGrzegorz Jaszczyk /* pm system synchronization - used to synchronize multiple
456a2847172SGrzegorz Jaszczyk * core access to MSS
457a2847172SGrzegorz Jaszczyk */
458a2847172SGrzegorz Jaszczyk bakery_lock_get(&pm_sys_lock);
459a2847172SGrzegorz Jaszczyk
460a2847172SGrzegorz Jaszczyk /* send CPU OFF IPC Message to MSS */
461a2847172SGrzegorz Jaszczyk mss_pm_ipc_msg_send(idx, PM_IPC_MSG_CPU_OFF, target_state);
462a2847172SGrzegorz Jaszczyk
463a2847172SGrzegorz Jaszczyk /* trigger IPC message to MSS */
464a2847172SGrzegorz Jaszczyk mss_pm_ipc_msg_trigger();
465a2847172SGrzegorz Jaszczyk
466a2847172SGrzegorz Jaszczyk /* pm system synchronization */
467a2847172SGrzegorz Jaszczyk bakery_lock_release(&pm_sys_lock);
468a2847172SGrzegorz Jaszczyk
469a2847172SGrzegorz Jaszczyk /* trace message */
470a2847172SGrzegorz Jaszczyk PM_TRACE(TRACE_PWR_DOMAIN_OFF);
471a2847172SGrzegorz Jaszczyk } else {
472a2847172SGrzegorz Jaszczyk INFO("%s: is not supported without SCP\n", __func__);
473a2847172SGrzegorz Jaszczyk }
474718dbcacSKonstantin Porotchkin #endif
475a2847172SGrzegorz Jaszczyk }
476a2847172SGrzegorz Jaszczyk
477a2847172SGrzegorz Jaszczyk /* Get PM config to power off the SoC */
plat_marvell_get_pm_cfg(void)478a2847172SGrzegorz Jaszczyk void *plat_marvell_get_pm_cfg(void)
479a2847172SGrzegorz Jaszczyk {
480a2847172SGrzegorz Jaszczyk return NULL;
481a2847172SGrzegorz Jaszczyk }
482a2847172SGrzegorz Jaszczyk
483a2847172SGrzegorz Jaszczyk /*
484a2847172SGrzegorz Jaszczyk * This function should be called on restore from
485a2847172SGrzegorz Jaszczyk * "suspend to RAM" state when the execution flow
486a2847172SGrzegorz Jaszczyk * has to bypass BootROM image to RAM copy and speed up
487a2847172SGrzegorz Jaszczyk * the system recovery
488a2847172SGrzegorz Jaszczyk *
489a2847172SGrzegorz Jaszczyk */
plat_marvell_exit_bootrom(void)490a2847172SGrzegorz Jaszczyk static void plat_marvell_exit_bootrom(void)
491a2847172SGrzegorz Jaszczyk {
492a2847172SGrzegorz Jaszczyk marvell_exit_bootrom(PLAT_MARVELL_TRUSTED_ROM_BASE);
493a2847172SGrzegorz Jaszczyk }
494a2847172SGrzegorz Jaszczyk
495a2847172SGrzegorz Jaszczyk /*
496a2847172SGrzegorz Jaszczyk * Prepare for the power off of the system via GPIO
497a2847172SGrzegorz Jaszczyk */
plat_marvell_power_off_gpio(struct power_off_method * pm_cfg,register_t * gpio_addr,register_t * gpio_data)498a2847172SGrzegorz Jaszczyk static void plat_marvell_power_off_gpio(struct power_off_method *pm_cfg,
499a2847172SGrzegorz Jaszczyk register_t *gpio_addr,
500a2847172SGrzegorz Jaszczyk register_t *gpio_data)
501a2847172SGrzegorz Jaszczyk {
502a2847172SGrzegorz Jaszczyk unsigned int gpio;
503a2847172SGrzegorz Jaszczyk unsigned int idx;
504a2847172SGrzegorz Jaszczyk unsigned int shift;
505a2847172SGrzegorz Jaszczyk unsigned int reg;
506a2847172SGrzegorz Jaszczyk unsigned int addr;
507a2847172SGrzegorz Jaszczyk gpio_info_t *info;
508a2847172SGrzegorz Jaszczyk unsigned int tog_bits;
509a2847172SGrzegorz Jaszczyk
510a2847172SGrzegorz Jaszczyk assert((pm_cfg->cfg.gpio.pin_count < PMIC_GPIO_MAX_NUMBER) &&
511a2847172SGrzegorz Jaszczyk (pm_cfg->cfg.gpio.step_count < PMIC_GPIO_MAX_TOGGLE_STEP));
512a2847172SGrzegorz Jaszczyk
513a2847172SGrzegorz Jaszczyk /* Prepare GPIOs for PMIC */
514a2847172SGrzegorz Jaszczyk for (gpio = 0; gpio < pm_cfg->cfg.gpio.pin_count; gpio++) {
515a2847172SGrzegorz Jaszczyk info = &pm_cfg->cfg.gpio.info[gpio];
516a2847172SGrzegorz Jaszczyk /* Set PMIC GPIO to output mode */
517a2847172SGrzegorz Jaszczyk reg = mmio_read_32(MVEBU_CP_GPIO_DATA_OUT_EN(
518a2847172SGrzegorz Jaszczyk info->cp_index, info->gpio_index));
519a2847172SGrzegorz Jaszczyk mmio_write_32(MVEBU_CP_GPIO_DATA_OUT_EN(
520a2847172SGrzegorz Jaszczyk info->cp_index, info->gpio_index),
521a2847172SGrzegorz Jaszczyk reg & ~MVEBU_GPIO_MASK(info->gpio_index));
522a2847172SGrzegorz Jaszczyk
523a2847172SGrzegorz Jaszczyk /* Set the appropriate MPP to GPIO mode */
524a2847172SGrzegorz Jaszczyk reg = mmio_read_32(MVEBU_PM_MPP_REGS(info->cp_index,
525a2847172SGrzegorz Jaszczyk info->gpio_index));
526a2847172SGrzegorz Jaszczyk mmio_write_32(MVEBU_PM_MPP_REGS(info->cp_index,
527a2847172SGrzegorz Jaszczyk info->gpio_index),
528a2847172SGrzegorz Jaszczyk reg & ~MVEBU_MPP_MASK(info->gpio_index));
529a2847172SGrzegorz Jaszczyk }
530a2847172SGrzegorz Jaszczyk
531a2847172SGrzegorz Jaszczyk /* Wait for MPP & GPIO pre-configurations done */
532a2847172SGrzegorz Jaszczyk mdelay(pm_cfg->cfg.gpio.delay_ms);
533a2847172SGrzegorz Jaszczyk
534a2847172SGrzegorz Jaszczyk /* Toggle the GPIO values, and leave final step to be triggered
535a2847172SGrzegorz Jaszczyk * after DDR self-refresh is enabled
536a2847172SGrzegorz Jaszczyk */
537a2847172SGrzegorz Jaszczyk for (idx = 0; idx < pm_cfg->cfg.gpio.step_count; idx++) {
538a2847172SGrzegorz Jaszczyk tog_bits = pm_cfg->cfg.gpio.seq[idx];
539a2847172SGrzegorz Jaszczyk
540a2847172SGrzegorz Jaszczyk /* The GPIOs must be within same GPIO register,
541a2847172SGrzegorz Jaszczyk * thus could get the original value by first GPIO
542a2847172SGrzegorz Jaszczyk */
543a2847172SGrzegorz Jaszczyk info = &pm_cfg->cfg.gpio.info[0];
544a2847172SGrzegorz Jaszczyk reg = mmio_read_32(MVEBU_CP_GPIO_DATA_OUT(
545a2847172SGrzegorz Jaszczyk info->cp_index, info->gpio_index));
546a2847172SGrzegorz Jaszczyk addr = MVEBU_CP_GPIO_DATA_OUT(info->cp_index, info->gpio_index);
547a2847172SGrzegorz Jaszczyk
548a2847172SGrzegorz Jaszczyk for (gpio = 0; gpio < pm_cfg->cfg.gpio.pin_count; gpio++) {
549a2847172SGrzegorz Jaszczyk shift = pm_cfg->cfg.gpio.info[gpio].gpio_index % 32;
550a2847172SGrzegorz Jaszczyk if (GPIO_LOW == (tog_bits & (1 << gpio)))
551a2847172SGrzegorz Jaszczyk reg &= ~(1 << shift);
552a2847172SGrzegorz Jaszczyk else
553a2847172SGrzegorz Jaszczyk reg |= (1 << shift);
554a2847172SGrzegorz Jaszczyk }
555a2847172SGrzegorz Jaszczyk
556a2847172SGrzegorz Jaszczyk /* Set the GPIO register, for last step just store
557a2847172SGrzegorz Jaszczyk * register address and values to system registers
558a2847172SGrzegorz Jaszczyk */
559a2847172SGrzegorz Jaszczyk if (idx < pm_cfg->cfg.gpio.step_count - 1) {
560a2847172SGrzegorz Jaszczyk mmio_write_32(MVEBU_CP_GPIO_DATA_OUT(
561a2847172SGrzegorz Jaszczyk info->cp_index, info->gpio_index), reg);
562a2847172SGrzegorz Jaszczyk mdelay(pm_cfg->cfg.gpio.delay_ms);
563a2847172SGrzegorz Jaszczyk } else {
564a2847172SGrzegorz Jaszczyk /* Save GPIO register and address values for
565a2847172SGrzegorz Jaszczyk * finishing the power down operation later
566a2847172SGrzegorz Jaszczyk */
567a2847172SGrzegorz Jaszczyk *gpio_addr = addr;
568a2847172SGrzegorz Jaszczyk *gpio_data = reg;
569a2847172SGrzegorz Jaszczyk }
570a2847172SGrzegorz Jaszczyk }
571a2847172SGrzegorz Jaszczyk }
572a2847172SGrzegorz Jaszczyk
573a2847172SGrzegorz Jaszczyk /*
574a2847172SGrzegorz Jaszczyk * Prepare for the power off of the system
575a2847172SGrzegorz Jaszczyk */
plat_marvell_power_off_prepare(struct power_off_method * pm_cfg,register_t * addr,register_t * data)576a2847172SGrzegorz Jaszczyk static void plat_marvell_power_off_prepare(struct power_off_method *pm_cfg,
577a2847172SGrzegorz Jaszczyk register_t *addr, register_t *data)
578a2847172SGrzegorz Jaszczyk {
579a2847172SGrzegorz Jaszczyk switch (pm_cfg->type) {
580a2847172SGrzegorz Jaszczyk case PMIC_GPIO:
581a2847172SGrzegorz Jaszczyk plat_marvell_power_off_gpio(pm_cfg, addr, data);
582a2847172SGrzegorz Jaszczyk break;
583a2847172SGrzegorz Jaszczyk default:
584a2847172SGrzegorz Jaszczyk break;
585a2847172SGrzegorz Jaszczyk }
586a2847172SGrzegorz Jaszczyk }
587a2847172SGrzegorz Jaszczyk
588a2847172SGrzegorz Jaszczyk /*****************************************************************************
589a2847172SGrzegorz Jaszczyk * A8K handler called when a power domain is about to be suspended. The
590a2847172SGrzegorz Jaszczyk * target_state encodes the power state that each level should transition to.
591a2847172SGrzegorz Jaszczyk *****************************************************************************
592a2847172SGrzegorz Jaszczyk */
a8k_pwr_domain_suspend(const psci_power_state_t * target_state)593a2847172SGrzegorz Jaszczyk static void a8k_pwr_domain_suspend(const psci_power_state_t *target_state)
594a2847172SGrzegorz Jaszczyk {
595718dbcacSKonstantin Porotchkin #if MSS_SUPPORT
596a2847172SGrzegorz Jaszczyk if (is_pm_fw_running()) {
597a2847172SGrzegorz Jaszczyk unsigned int idx;
598a2847172SGrzegorz Jaszczyk
599a2847172SGrzegorz Jaszczyk /* Prevent interrupts from spuriously waking up this cpu */
600a2847172SGrzegorz Jaszczyk gicv2_cpuif_disable();
601a2847172SGrzegorz Jaszczyk
602a2847172SGrzegorz Jaszczyk idx = plat_my_core_pos();
603a2847172SGrzegorz Jaszczyk
604a2847172SGrzegorz Jaszczyk /* pm system synchronization - used to synchronize multiple
605a2847172SGrzegorz Jaszczyk * core access to MSS
606a2847172SGrzegorz Jaszczyk */
607a2847172SGrzegorz Jaszczyk bakery_lock_get(&pm_sys_lock);
608a2847172SGrzegorz Jaszczyk
609a2847172SGrzegorz Jaszczyk /* send CPU Suspend IPC Message to MSS */
610a2847172SGrzegorz Jaszczyk mss_pm_ipc_msg_send(idx, PM_IPC_MSG_CPU_SUSPEND, target_state);
611a2847172SGrzegorz Jaszczyk
612a2847172SGrzegorz Jaszczyk /* trigger IPC message to MSS */
613a2847172SGrzegorz Jaszczyk mss_pm_ipc_msg_trigger();
614a2847172SGrzegorz Jaszczyk
615a2847172SGrzegorz Jaszczyk /* pm system synchronization */
616a2847172SGrzegorz Jaszczyk bakery_lock_release(&pm_sys_lock);
617a2847172SGrzegorz Jaszczyk
618a2847172SGrzegorz Jaszczyk /* trace message */
619a2847172SGrzegorz Jaszczyk PM_TRACE(TRACE_PWR_DOMAIN_SUSPEND);
620718dbcacSKonstantin Porotchkin } else
621718dbcacSKonstantin Porotchkin #endif
622718dbcacSKonstantin Porotchkin {
623a2847172SGrzegorz Jaszczyk uintptr_t *mailbox = (void *)PLAT_MARVELL_MAILBOX_BASE;
624a2847172SGrzegorz Jaszczyk
625a2847172SGrzegorz Jaszczyk INFO("Suspending to RAM\n");
626a2847172SGrzegorz Jaszczyk
627a2847172SGrzegorz Jaszczyk marvell_console_runtime_end();
628a2847172SGrzegorz Jaszczyk
629a2847172SGrzegorz Jaszczyk /* Prevent interrupts from spuriously waking up this cpu */
630a2847172SGrzegorz Jaszczyk gicv2_cpuif_disable();
631a2847172SGrzegorz Jaszczyk
632a2847172SGrzegorz Jaszczyk mailbox[MBOX_IDX_SUSPEND_MAGIC] = MVEBU_MAILBOX_SUSPEND_STATE;
633a2847172SGrzegorz Jaszczyk mailbox[MBOX_IDX_ROM_EXIT_ADDR] = (uintptr_t)&plat_marvell_exit_bootrom;
634a2847172SGrzegorz Jaszczyk
635a2847172SGrzegorz Jaszczyk #if PLAT_MARVELL_SHARED_RAM_CACHED
636a2847172SGrzegorz Jaszczyk flush_dcache_range(PLAT_MARVELL_MAILBOX_BASE +
637a2847172SGrzegorz Jaszczyk MBOX_IDX_SUSPEND_MAGIC * sizeof(uintptr_t),
638a2847172SGrzegorz Jaszczyk 2 * sizeof(uintptr_t));
639a2847172SGrzegorz Jaszczyk #endif
640a2847172SGrzegorz Jaszczyk /* Flush and disable LLC before going off-power */
641a2847172SGrzegorz Jaszczyk llc_disable(0);
642a2847172SGrzegorz Jaszczyk
643a2847172SGrzegorz Jaszczyk isb();
644a2847172SGrzegorz Jaszczyk /*
645a2847172SGrzegorz Jaszczyk * Do not halt here!
646a2847172SGrzegorz Jaszczyk * The function must return for allowing the caller function
647a2847172SGrzegorz Jaszczyk * psci_power_up_finish() to do the proper context saving and
648a2847172SGrzegorz Jaszczyk * to release the CPU lock.
649a2847172SGrzegorz Jaszczyk */
650a2847172SGrzegorz Jaszczyk }
651a2847172SGrzegorz Jaszczyk }
652a2847172SGrzegorz Jaszczyk
653a2847172SGrzegorz Jaszczyk /*****************************************************************************
654a2847172SGrzegorz Jaszczyk * A8K handler called when a power domain has just been powered on after
655a2847172SGrzegorz Jaszczyk * being turned off earlier. The target_state encodes the low power state that
656a2847172SGrzegorz Jaszczyk * each level has woken up from.
657a2847172SGrzegorz Jaszczyk *****************************************************************************
658a2847172SGrzegorz Jaszczyk */
a8k_pwr_domain_on_finish(const psci_power_state_t * target_state)659a2847172SGrzegorz Jaszczyk static void a8k_pwr_domain_on_finish(const psci_power_state_t *target_state)
660a2847172SGrzegorz Jaszczyk {
661a2847172SGrzegorz Jaszczyk /* arch specific configuration */
662a2847172SGrzegorz Jaszczyk marvell_psci_arch_init(0);
663a2847172SGrzegorz Jaszczyk
664a2847172SGrzegorz Jaszczyk /* Interrupt initialization */
665a2847172SGrzegorz Jaszczyk gicv2_pcpu_distif_init();
666a2847172SGrzegorz Jaszczyk gicv2_cpuif_enable();
667a2847172SGrzegorz Jaszczyk
668a2847172SGrzegorz Jaszczyk if (is_pm_fw_running()) {
669a2847172SGrzegorz Jaszczyk /* trace message */
670a2847172SGrzegorz Jaszczyk PM_TRACE(TRACE_PWR_DOMAIN_ON_FINISH);
671a2847172SGrzegorz Jaszczyk }
672a2847172SGrzegorz Jaszczyk }
673a2847172SGrzegorz Jaszczyk
674a2847172SGrzegorz Jaszczyk /*****************************************************************************
675a2847172SGrzegorz Jaszczyk * A8K handler called when a power domain has just been powered on after
676a2847172SGrzegorz Jaszczyk * having been suspended earlier. The target_state encodes the low power state
677a2847172SGrzegorz Jaszczyk * that each level has woken up from.
678a2847172SGrzegorz Jaszczyk * TODO: At the moment we reuse the on finisher and reinitialize the secure
679a2847172SGrzegorz Jaszczyk * context. Need to implement a separate suspend finisher.
680a2847172SGrzegorz Jaszczyk *****************************************************************************
681a2847172SGrzegorz Jaszczyk */
a8k_pwr_domain_suspend_finish(const psci_power_state_t * target_state)682a2847172SGrzegorz Jaszczyk static void a8k_pwr_domain_suspend_finish(
683a2847172SGrzegorz Jaszczyk const psci_power_state_t *target_state)
684a2847172SGrzegorz Jaszczyk {
685a2847172SGrzegorz Jaszczyk if (is_pm_fw_running()) {
686a2847172SGrzegorz Jaszczyk /* arch specific configuration */
687a2847172SGrzegorz Jaszczyk marvell_psci_arch_init(0);
688a2847172SGrzegorz Jaszczyk
689a2847172SGrzegorz Jaszczyk /* Interrupt initialization */
690a2847172SGrzegorz Jaszczyk gicv2_cpuif_enable();
691a2847172SGrzegorz Jaszczyk
692a2847172SGrzegorz Jaszczyk /* trace message */
693a2847172SGrzegorz Jaszczyk PM_TRACE(TRACE_PWR_DOMAIN_SUSPEND_FINISH);
694a2847172SGrzegorz Jaszczyk } else {
695a2847172SGrzegorz Jaszczyk uintptr_t *mailbox = (void *)PLAT_MARVELL_MAILBOX_BASE;
696a2847172SGrzegorz Jaszczyk
697a2847172SGrzegorz Jaszczyk /* Only primary CPU requres platform init */
698a2847172SGrzegorz Jaszczyk if (!plat_my_core_pos()) {
699a2847172SGrzegorz Jaszczyk /* Initialize the console to provide
700a2847172SGrzegorz Jaszczyk * early debug support
701a2847172SGrzegorz Jaszczyk */
702a2847172SGrzegorz Jaszczyk marvell_console_runtime_init();
703a2847172SGrzegorz Jaszczyk
704a2847172SGrzegorz Jaszczyk bl31_plat_arch_setup();
705a2847172SGrzegorz Jaszczyk marvell_bl31_platform_setup();
706a2847172SGrzegorz Jaszczyk /*
707a2847172SGrzegorz Jaszczyk * Remove suspend to RAM marker from the mailbox
708a2847172SGrzegorz Jaszczyk * for treating a regular reset as a cold boot
709a2847172SGrzegorz Jaszczyk */
710a2847172SGrzegorz Jaszczyk mailbox[MBOX_IDX_SUSPEND_MAGIC] = 0;
711a2847172SGrzegorz Jaszczyk mailbox[MBOX_IDX_ROM_EXIT_ADDR] = 0;
712a2847172SGrzegorz Jaszczyk #if PLAT_MARVELL_SHARED_RAM_CACHED
713a2847172SGrzegorz Jaszczyk flush_dcache_range(PLAT_MARVELL_MAILBOX_BASE +
714a2847172SGrzegorz Jaszczyk MBOX_IDX_SUSPEND_MAGIC * sizeof(uintptr_t),
715a2847172SGrzegorz Jaszczyk 2 * sizeof(uintptr_t));
716a2847172SGrzegorz Jaszczyk #endif
717a2847172SGrzegorz Jaszczyk }
718a2847172SGrzegorz Jaszczyk }
719a2847172SGrzegorz Jaszczyk }
720a2847172SGrzegorz Jaszczyk
721a2847172SGrzegorz Jaszczyk /*****************************************************************************
722a2847172SGrzegorz Jaszczyk * This handler is called by the PSCI implementation during the `SYSTEM_SUSPEND`
723a2847172SGrzegorz Jaszczyk * call to get the `power_state` parameter. This allows the platform to encode
724a2847172SGrzegorz Jaszczyk * the appropriate State-ID field within the `power_state` parameter which can
725a2847172SGrzegorz Jaszczyk * be utilized in `pwr_domain_suspend()` to suspend to system affinity level.
726a2847172SGrzegorz Jaszczyk *****************************************************************************
727a2847172SGrzegorz Jaszczyk */
a8k_get_sys_suspend_power_state(psci_power_state_t * req_state)728a2847172SGrzegorz Jaszczyk static void a8k_get_sys_suspend_power_state(psci_power_state_t *req_state)
729a2847172SGrzegorz Jaszczyk {
730a2847172SGrzegorz Jaszczyk /* lower affinities use PLAT_MAX_OFF_STATE */
731a2847172SGrzegorz Jaszczyk for (int i = MPIDR_AFFLVL0; i <= PLAT_MAX_PWR_LVL; i++)
732a2847172SGrzegorz Jaszczyk req_state->pwr_domain_state[i] = PLAT_MAX_OFF_STATE;
733a2847172SGrzegorz Jaszczyk }
734a2847172SGrzegorz Jaszczyk
735a2847172SGrzegorz Jaszczyk static void
a8k_pwr_domain_pwr_down_wfi(const psci_power_state_t * target_state)736*1ed77d1bSBoyan Karatotev a8k_pwr_domain_pwr_down_wfi(const psci_power_state_t *target_state)
737a2847172SGrzegorz Jaszczyk {
738a2847172SGrzegorz Jaszczyk struct power_off_method *pm_cfg;
739a2847172SGrzegorz Jaszczyk unsigned int srcmd;
740a2847172SGrzegorz Jaszczyk unsigned int sdram_reg;
741a2847172SGrzegorz Jaszczyk register_t gpio_data = 0, gpio_addr = 0;
742a2847172SGrzegorz Jaszczyk
743*1ed77d1bSBoyan Karatotev /* let PSCI lib turn the core off */
744a2847172SGrzegorz Jaszczyk if (is_pm_fw_running()) {
745*1ed77d1bSBoyan Karatotev return;
746a2847172SGrzegorz Jaszczyk }
747a2847172SGrzegorz Jaszczyk
748a2847172SGrzegorz Jaszczyk pm_cfg = (struct power_off_method *)plat_marvell_get_pm_cfg();
749a2847172SGrzegorz Jaszczyk
750a2847172SGrzegorz Jaszczyk /* Prepare for power off */
751a2847172SGrzegorz Jaszczyk plat_marvell_power_off_prepare(pm_cfg, &gpio_addr, &gpio_data);
752a2847172SGrzegorz Jaszczyk
753a2847172SGrzegorz Jaszczyk /* First step to enable DDR self-refresh
754a2847172SGrzegorz Jaszczyk * to keep the data during suspend
755a2847172SGrzegorz Jaszczyk */
756a2847172SGrzegorz Jaszczyk mmio_write_32(MVEBU_MC_PWR_CTRL_REG, 0x8C1);
757a2847172SGrzegorz Jaszczyk
758a2847172SGrzegorz Jaszczyk /* Save DDR self-refresh second step register
759a2847172SGrzegorz Jaszczyk * and value to be issued later
760a2847172SGrzegorz Jaszczyk */
761a2847172SGrzegorz Jaszczyk sdram_reg = MVEBU_USER_CMD_0_REG;
762a2847172SGrzegorz Jaszczyk srcmd = mmio_read_32(sdram_reg);
763a2847172SGrzegorz Jaszczyk srcmd &= ~(MVEBU_USER_CMD_CH0_MASK | MVEBU_USER_CMD_CS_MASK |
764a2847172SGrzegorz Jaszczyk MVEBU_USER_CMD_SR_MASK);
765a2847172SGrzegorz Jaszczyk srcmd |= (MVEBU_USER_CMD_CH0_EN | MVEBU_USER_CMD_CS_ALL |
766a2847172SGrzegorz Jaszczyk MVEBU_USER_CMD_SR_ENTER);
767a2847172SGrzegorz Jaszczyk
768a2847172SGrzegorz Jaszczyk /*
769a2847172SGrzegorz Jaszczyk * Wait for DRAM is done using registers access only.
770a2847172SGrzegorz Jaszczyk * At this stage any access to DRAM (procedure call) will
771a2847172SGrzegorz Jaszczyk * release it from the self-refresh mode
772a2847172SGrzegorz Jaszczyk */
773a2847172SGrzegorz Jaszczyk __asm__ volatile (
774a2847172SGrzegorz Jaszczyk /* Align to a cache line */
775a2847172SGrzegorz Jaszczyk " .balign 64\n\t"
776a2847172SGrzegorz Jaszczyk
777a2847172SGrzegorz Jaszczyk /* Enter self refresh */
778a2847172SGrzegorz Jaszczyk " str %[srcmd], [%[sdram_reg]]\n\t"
779a2847172SGrzegorz Jaszczyk
780a2847172SGrzegorz Jaszczyk /*
781a2847172SGrzegorz Jaszczyk * Wait 100 cycles for DDR to enter self refresh, by
782a2847172SGrzegorz Jaszczyk * doing 50 times two instructions.
783a2847172SGrzegorz Jaszczyk */
784a2847172SGrzegorz Jaszczyk " mov x1, #50\n\t"
785a2847172SGrzegorz Jaszczyk "1: subs x1, x1, #1\n\t"
786a2847172SGrzegorz Jaszczyk " bne 1b\n\t"
787a2847172SGrzegorz Jaszczyk
788a2847172SGrzegorz Jaszczyk /* Issue the command to trigger the SoC power off */
789a2847172SGrzegorz Jaszczyk " str %[gpio_data], [%[gpio_addr]]\n\t"
790a2847172SGrzegorz Jaszczyk
791a2847172SGrzegorz Jaszczyk /* Trap the processor */
792a2847172SGrzegorz Jaszczyk " b .\n\t"
793a2847172SGrzegorz Jaszczyk : : [srcmd] "r" (srcmd), [sdram_reg] "r" (sdram_reg),
794a2847172SGrzegorz Jaszczyk [gpio_addr] "r" (gpio_addr), [gpio_data] "r" (gpio_data)
795a2847172SGrzegorz Jaszczyk : "x1");
796a2847172SGrzegorz Jaszczyk
797a2847172SGrzegorz Jaszczyk panic();
798a2847172SGrzegorz Jaszczyk }
799a2847172SGrzegorz Jaszczyk
800a2847172SGrzegorz Jaszczyk /*****************************************************************************
801a2847172SGrzegorz Jaszczyk * A8K handlers to shutdown/reboot the system
802a2847172SGrzegorz Jaszczyk *****************************************************************************
803a2847172SGrzegorz Jaszczyk */
804a2847172SGrzegorz Jaszczyk
805a2847172SGrzegorz Jaszczyk /* Set a weak stub for platforms that don't configure system power off */
806a2847172SGrzegorz Jaszczyk #pragma weak system_power_off
system_power_off(void)807a2847172SGrzegorz Jaszczyk int system_power_off(void)
808a2847172SGrzegorz Jaszczyk {
809a2847172SGrzegorz Jaszczyk return 0;
810a2847172SGrzegorz Jaszczyk }
811a2847172SGrzegorz Jaszczyk
a8k_system_off(void)812a2847172SGrzegorz Jaszczyk static void __dead2 a8k_system_off(void)
813a2847172SGrzegorz Jaszczyk {
814a2847172SGrzegorz Jaszczyk /* Call the platform specific system power off function */
815a2847172SGrzegorz Jaszczyk system_power_off();
816a2847172SGrzegorz Jaszczyk
817a2847172SGrzegorz Jaszczyk /* board doesn't have a system off implementation */
818a2847172SGrzegorz Jaszczyk ERROR("%s: needs to be implemented\n", __func__);
819a2847172SGrzegorz Jaszczyk panic();
820a2847172SGrzegorz Jaszczyk }
821a2847172SGrzegorz Jaszczyk
plat_marvell_system_reset(void)822a2847172SGrzegorz Jaszczyk void plat_marvell_system_reset(void)
823a2847172SGrzegorz Jaszczyk {
824a2847172SGrzegorz Jaszczyk mmio_write_32(MVEBU_RFU_BASE + MVEBU_RFU_GLOBL_SW_RST, 0x0);
825a2847172SGrzegorz Jaszczyk }
826a2847172SGrzegorz Jaszczyk
a8k_system_reset(void)827a2847172SGrzegorz Jaszczyk static void __dead2 a8k_system_reset(void)
828a2847172SGrzegorz Jaszczyk {
829a2847172SGrzegorz Jaszczyk plat_marvell_system_reset();
830a2847172SGrzegorz Jaszczyk
831a2847172SGrzegorz Jaszczyk /* we shouldn't get to this point */
832a2847172SGrzegorz Jaszczyk panic();
833a2847172SGrzegorz Jaszczyk }
834a2847172SGrzegorz Jaszczyk
835a2847172SGrzegorz Jaszczyk /*****************************************************************************
836a2847172SGrzegorz Jaszczyk * Export the platform handlers via plat_arm_psci_pm_ops. The ARM Standard
837a2847172SGrzegorz Jaszczyk * platform layer will take care of registering the handlers with PSCI.
838a2847172SGrzegorz Jaszczyk *****************************************************************************
839a2847172SGrzegorz Jaszczyk */
840a2847172SGrzegorz Jaszczyk const plat_psci_ops_t plat_arm_psci_pm_ops = {
841a2847172SGrzegorz Jaszczyk .cpu_standby = a8k_cpu_standby,
842a2847172SGrzegorz Jaszczyk .pwr_domain_on = a8k_pwr_domain_on,
843a2847172SGrzegorz Jaszczyk .pwr_domain_off = a8k_pwr_domain_off,
844a2847172SGrzegorz Jaszczyk .pwr_domain_suspend = a8k_pwr_domain_suspend,
845a2847172SGrzegorz Jaszczyk .pwr_domain_on_finish = a8k_pwr_domain_on_finish,
846a2847172SGrzegorz Jaszczyk .get_sys_suspend_power_state = a8k_get_sys_suspend_power_state,
847a2847172SGrzegorz Jaszczyk .pwr_domain_suspend_finish = a8k_pwr_domain_suspend_finish,
848db5fe4f4SBoyan Karatotev .pwr_domain_pwr_down = a8k_pwr_domain_pwr_down_wfi,
849a2847172SGrzegorz Jaszczyk .system_off = a8k_system_off,
850a2847172SGrzegorz Jaszczyk .system_reset = a8k_system_reset,
851a2847172SGrzegorz Jaszczyk .validate_power_state = a8k_validate_power_state,
852a2847172SGrzegorz Jaszczyk .validate_ns_entrypoint = a8k_validate_ns_entrypoint
853a2847172SGrzegorz Jaszczyk };
854