xref: /rk3399_ARM-atf/plat/marvell/armada/a8k/common/a8k_common.mk (revision a28471722afb3ae784d7bce2118c2ea703f8444c)
1*a2847172SGrzegorz Jaszczyk#
2*a2847172SGrzegorz Jaszczyk# Copyright (C) 2016 - 2020 Marvell International Ltd.
3*a2847172SGrzegorz Jaszczyk#
4*a2847172SGrzegorz Jaszczyk# SPDX-License-Identifier:     BSD-3-Clause
5*a2847172SGrzegorz Jaszczyk# https://spdx.org/licenses
6*a2847172SGrzegorz Jaszczyk
7*a2847172SGrzegorz Jaszczykinclude tools/marvell/doimage/doimage.mk
8*a2847172SGrzegorz Jaszczyk
9*a2847172SGrzegorz JaszczykPLAT_FAMILY		:= a8k
10*a2847172SGrzegorz JaszczykPLAT_FAMILY_BASE	:= plat/marvell/armada/$(PLAT_FAMILY)
11*a2847172SGrzegorz JaszczykPLAT_INCLUDE_BASE	:= include/plat/marvell/armada/$(PLAT_FAMILY)
12*a2847172SGrzegorz JaszczykPLAT_COMMON_BASE	:= $(PLAT_FAMILY_BASE)/common
13*a2847172SGrzegorz JaszczykMARVELL_DRV_BASE	:= drivers/marvell
14*a2847172SGrzegorz JaszczykMARVELL_COMMON_BASE	:= plat/marvell/armada/common
15*a2847172SGrzegorz Jaszczyk
16*a2847172SGrzegorz JaszczykMARVELL_SVC_TEST		:= 0
17*a2847172SGrzegorz Jaszczyk$(eval $(call add_define,MARVELL_SVC_TEST))
18*a2847172SGrzegorz Jaszczyk
19*a2847172SGrzegorz JaszczykERRATA_A72_859971	:= 1
20*a2847172SGrzegorz Jaszczyk
21*a2847172SGrzegorz Jaszczyk# Enable MSS support for a8k family
22*a2847172SGrzegorz JaszczykMSS_SUPPORT		:= 1
23*a2847172SGrzegorz Jaszczyk
24*a2847172SGrzegorz Jaszczyk# Disable EL3 cache for power management
25*a2847172SGrzegorz JaszczykBL31_CACHE_DISABLE	:= 0
26*a2847172SGrzegorz Jaszczyk$(eval $(call add_define,BL31_CACHE_DISABLE))
27*a2847172SGrzegorz Jaszczyk
28*a2847172SGrzegorz Jaszczyk$(eval $(call add_define,PCI_EP_SUPPORT))
29*a2847172SGrzegorz Jaszczyk$(eval $(call assert_boolean,PCI_EP_SUPPORT))
30*a2847172SGrzegorz Jaszczyk
31*a2847172SGrzegorz JaszczykAP_NUM			:= 1
32*a2847172SGrzegorz Jaszczyk$(eval $(call add_define,AP_NUM))
33*a2847172SGrzegorz Jaszczyk
34*a2847172SGrzegorz JaszczykDOIMAGEPATH		?=	tools/marvell/doimage
35*a2847172SGrzegorz JaszczykDOIMAGETOOL		?=	${DOIMAGEPATH}/doimage
36*a2847172SGrzegorz Jaszczyk
37*a2847172SGrzegorz JaszczykROM_BIN_EXT ?= $(BUILD_PLAT)/ble.bin
38*a2847172SGrzegorz JaszczykDOIMAGE_FLAGS	+= -b $(ROM_BIN_EXT) $(NAND_DOIMAGE_FLAGS) $(DOIMAGE_SEC_FLAGS)
39*a2847172SGrzegorz Jaszczyk
40*a2847172SGrzegorz Jaszczyk# Check whether to build system_power.c for the platform
41*a2847172SGrzegorz Jaszczykifneq ("$(wildcard $(PLAT_FAMILY_BASE)/$(PLAT)/board/system_power.c)","")
42*a2847172SGrzegorz JaszczykSYSTEM_POWER_SUPPORT = 1
43*a2847172SGrzegorz Jaszczykelse
44*a2847172SGrzegorz JaszczykSYSTEM_POWER_SUPPORT = 0
45*a2847172SGrzegorz Jaszczykendif
46*a2847172SGrzegorz Jaszczyk
47*a2847172SGrzegorz Jaszczyk# This define specifies DDR type for BLE
48*a2847172SGrzegorz Jaszczyk$(eval $(call add_define,CONFIG_DDR4))
49*a2847172SGrzegorz Jaszczyk
50*a2847172SGrzegorz JaszczykMARVELL_GIC_SOURCES	:=	drivers/arm/gic/common/gic_common.c	\
51*a2847172SGrzegorz Jaszczyk				drivers/arm/gic/v2/gicv2_main.c		\
52*a2847172SGrzegorz Jaszczyk				drivers/arm/gic/v2/gicv2_helpers.c	\
53*a2847172SGrzegorz Jaszczyk				plat/common/plat_gicv2.c
54*a2847172SGrzegorz Jaszczyk
55*a2847172SGrzegorz JaszczykPLAT_INCLUDES		:=	-I$(PLAT_FAMILY_BASE)/$(PLAT)		\
56*a2847172SGrzegorz Jaszczyk				-I$(PLAT_COMMON_BASE)/include		\
57*a2847172SGrzegorz Jaszczyk				-I$(PLAT_INCLUDE_BASE)/common
58*a2847172SGrzegorz Jaszczyk
59*a2847172SGrzegorz JaszczykPLAT_BL_COMMON_SOURCES	:=	$(PLAT_COMMON_BASE)/aarch64/a8k_common.c \
60*a2847172SGrzegorz Jaszczyk				drivers/ti/uart/aarch64/16550_console.S
61*a2847172SGrzegorz Jaszczyk
62*a2847172SGrzegorz JaszczykBLE_PORTING_SOURCES	:=	$(PLAT_FAMILY_BASE)/$(PLAT)/board/dram_port.c \
63*a2847172SGrzegorz Jaszczyk				$(PLAT_FAMILY_BASE)/$(PLAT)/board/marvell_plat_config.c
64*a2847172SGrzegorz Jaszczyk
65*a2847172SGrzegorz JaszczykMARVELL_MOCHI_DRV	+=	$(MARVELL_DRV_BASE)/mochi/cp110_setup.c
66*a2847172SGrzegorz Jaszczyk
67*a2847172SGrzegorz JaszczykBLE_SOURCES		:=	drivers/mentor/i2c/mi2cv.c		\
68*a2847172SGrzegorz Jaszczyk				$(PLAT_COMMON_BASE)/plat_ble_setup.c	\
69*a2847172SGrzegorz Jaszczyk				$(MARVELL_MOCHI_DRV)			\
70*a2847172SGrzegorz Jaszczyk				$(PLAT_COMMON_BASE)/plat_pm.c		\
71*a2847172SGrzegorz Jaszczyk				$(MARVELL_DRV_BASE)/ap807_clocks_init.c	\
72*a2847172SGrzegorz Jaszczyk				$(MARVELL_DRV_BASE)/thermal.c		\
73*a2847172SGrzegorz Jaszczyk				$(PLAT_COMMON_BASE)/plat_thermal.c	\
74*a2847172SGrzegorz Jaszczyk				$(BLE_PORTING_SOURCES)			\
75*a2847172SGrzegorz Jaszczyk				$(MARVELL_DRV_BASE)/ccu.c		\
76*a2847172SGrzegorz Jaszczyk				$(MARVELL_DRV_BASE)/io_win.c
77*a2847172SGrzegorz Jaszczyk
78*a2847172SGrzegorz JaszczykBL1_SOURCES		+=	$(PLAT_COMMON_BASE)/aarch64/plat_helpers.S \
79*a2847172SGrzegorz Jaszczyk				lib/cpus/aarch64/cortex_a72.S
80*a2847172SGrzegorz Jaszczyk
81*a2847172SGrzegorz JaszczykMARVELL_DRV		:= 	$(MARVELL_DRV_BASE)/io_win.c	\
82*a2847172SGrzegorz Jaszczyk				$(MARVELL_DRV_BASE)/iob.c	\
83*a2847172SGrzegorz Jaszczyk				$(MARVELL_DRV_BASE)/mci.c	\
84*a2847172SGrzegorz Jaszczyk				$(MARVELL_DRV_BASE)/amb_adec.c	\
85*a2847172SGrzegorz Jaszczyk				$(MARVELL_DRV_BASE)/ccu.c	\
86*a2847172SGrzegorz Jaszczyk				$(MARVELL_DRV_BASE)/cache_llc.c	\
87*a2847172SGrzegorz Jaszczyk				$(MARVELL_DRV_BASE)/comphy/phy-comphy-cp110.c \
88*a2847172SGrzegorz Jaszczyk				$(MARVELL_DRV_BASE)/mc_trustzone/mc_trustzone.c
89*a2847172SGrzegorz Jaszczyk
90*a2847172SGrzegorz JaszczykBL31_PORTING_SOURCES	:=	$(PLAT_FAMILY_BASE)/$(PLAT)/board/marvell_plat_config.c
91*a2847172SGrzegorz Jaszczyk
92*a2847172SGrzegorz Jaszczykifeq ($(SYSTEM_POWER_SUPPORT),1)
93*a2847172SGrzegorz JaszczykBL31_PORTING_SOURCES	+=	$(PLAT_FAMILY_BASE)/$(PLAT)/board/system_power.c
94*a2847172SGrzegorz Jaszczykendif
95*a2847172SGrzegorz Jaszczyk
96*a2847172SGrzegorz JaszczykBL31_SOURCES		+=	lib/cpus/aarch64/cortex_a72.S		       \
97*a2847172SGrzegorz Jaszczyk				$(PLAT_COMMON_BASE)/aarch64/plat_helpers.S     \
98*a2847172SGrzegorz Jaszczyk				$(PLAT_COMMON_BASE)/aarch64/plat_arch_config.c \
99*a2847172SGrzegorz Jaszczyk				$(PLAT_COMMON_BASE)/plat_pm.c		       \
100*a2847172SGrzegorz Jaszczyk				$(PLAT_COMMON_BASE)/plat_bl31_setup.c	       \
101*a2847172SGrzegorz Jaszczyk				$(MARVELL_COMMON_BASE)/marvell_gicv2.c	       \
102*a2847172SGrzegorz Jaszczyk				$(MARVELL_COMMON_BASE)/mrvl_sip_svc.c	       \
103*a2847172SGrzegorz Jaszczyk				$(MARVELL_COMMON_BASE)/marvell_ddr_info.c      \
104*a2847172SGrzegorz Jaszczyk				$(BL31_PORTING_SOURCES)			       \
105*a2847172SGrzegorz Jaszczyk				$(MARVELL_DRV)				       \
106*a2847172SGrzegorz Jaszczyk				$(MARVELL_MOCHI_DRV)			       \
107*a2847172SGrzegorz Jaszczyk				$(MARVELL_GIC_SOURCES)
108*a2847172SGrzegorz Jaszczyk
109*a2847172SGrzegorz Jaszczyk# Add trace functionality for PM
110*a2847172SGrzegorz JaszczykBL31_SOURCES		+=	$(PLAT_COMMON_BASE)/plat_pm_trace.c
111*a2847172SGrzegorz Jaszczyk
112*a2847172SGrzegorz Jaszczyk# Force builds with BL2 image on a80x0 platforms
113*a2847172SGrzegorz Jaszczykifndef SCP_BL2
114*a2847172SGrzegorz Jaszczyk $(error "Error: SCP_BL2 image is mandatory for a8k family")
115*a2847172SGrzegorz Jaszczykendif
116*a2847172SGrzegorz Jaszczyk
117*a2847172SGrzegorz Jaszczyk# MSS (SCP) build
118*a2847172SGrzegorz Jaszczykinclude $(PLAT_COMMON_BASE)/mss/mss_a8k.mk
119*a2847172SGrzegorz Jaszczyk
120*a2847172SGrzegorz Jaszczyk# BLE (ROM context execution code, AKA binary extension)
121*a2847172SGrzegorz JaszczykBLE_PATH	?=  $(PLAT_COMMON_BASE)/ble
122*a2847172SGrzegorz Jaszczyk
123*a2847172SGrzegorz Jaszczykinclude ${BLE_PATH}/ble.mk
124*a2847172SGrzegorz Jaszczyk$(eval $(call MAKE_BL,e))
125*a2847172SGrzegorz Jaszczyk
126*a2847172SGrzegorz Jaszczykmrvl_flash: ${BUILD_PLAT}/${FIP_NAME} ${DOIMAGETOOL} ${BUILD_PLAT}/ble.bin
127*a2847172SGrzegorz Jaszczyk	$(shell truncate -s %128K ${BUILD_PLAT}/bl1.bin)
128*a2847172SGrzegorz Jaszczyk	$(shell cat ${BUILD_PLAT}/bl1.bin ${BUILD_PLAT}/${FIP_NAME} > ${BUILD_PLAT}/${BOOT_IMAGE})
129*a2847172SGrzegorz Jaszczyk	${DOIMAGETOOL} ${DOIMAGE_FLAGS} ${BUILD_PLAT}/${BOOT_IMAGE} ${BUILD_PLAT}/${FLASH_IMAGE}
130*a2847172SGrzegorz Jaszczyk
131