xref: /rk3399_ARM-atf/plat/marvell/armada/a8k/a80x0/board/marvell_plat_config.c (revision 8877af532d35f1a09bac113e15e790832ceb1d76)
1a2847172SGrzegorz Jaszczyk /*
2a2847172SGrzegorz Jaszczyk  * Copyright (C) 2018 Marvell International Ltd.
3a2847172SGrzegorz Jaszczyk  *
4a2847172SGrzegorz Jaszczyk  * SPDX-License-Identifier:     BSD-3-Clause
5a2847172SGrzegorz Jaszczyk  * https://spdx.org/licenses
6a2847172SGrzegorz Jaszczyk  */
7a2847172SGrzegorz Jaszczyk 
8a2847172SGrzegorz Jaszczyk #include <armada_common.h>
9a2847172SGrzegorz Jaszczyk 
10a2847172SGrzegorz Jaszczyk /*
11a2847172SGrzegorz Jaszczyk  * If bootrom is currently at BLE there's no need to include the memory
12a2847172SGrzegorz Jaszczyk  * maps structure at this point
13a2847172SGrzegorz Jaszczyk  */
14a2847172SGrzegorz Jaszczyk #include <mvebu_def.h>
15a2847172SGrzegorz Jaszczyk #ifndef IMAGE_BLE
16a2847172SGrzegorz Jaszczyk 
17a2847172SGrzegorz Jaszczyk /*****************************************************************************
18a2847172SGrzegorz Jaszczyk  * AMB Configuration
19a2847172SGrzegorz Jaszczyk  *****************************************************************************
20a2847172SGrzegorz Jaszczyk  */
21a2847172SGrzegorz Jaszczyk struct addr_map_win amb_memory_map[] = {
22a2847172SGrzegorz Jaszczyk 	/* CP1 SPI1 CS0 Direct Mode access */
23a2847172SGrzegorz Jaszczyk 	{0xf900,	0x1000000,	AMB_SPI1_CS0_ID},
24a2847172SGrzegorz Jaszczyk };
25a2847172SGrzegorz Jaszczyk 
marvell_get_amb_memory_map(struct addr_map_win ** win,uint32_t * size,uintptr_t base)26a2847172SGrzegorz Jaszczyk int marvell_get_amb_memory_map(struct addr_map_win **win, uint32_t *size,
27a2847172SGrzegorz Jaszczyk 			       uintptr_t base)
28a2847172SGrzegorz Jaszczyk {
29a2847172SGrzegorz Jaszczyk 	*win = amb_memory_map;
30a2847172SGrzegorz Jaszczyk 	if (*win == NULL)
31a2847172SGrzegorz Jaszczyk 		*size = 0;
32a2847172SGrzegorz Jaszczyk 	else
33a2847172SGrzegorz Jaszczyk 		*size = ARRAY_SIZE(amb_memory_map);
34a2847172SGrzegorz Jaszczyk 
35a2847172SGrzegorz Jaszczyk 	return 0;
36a2847172SGrzegorz Jaszczyk }
37a2847172SGrzegorz Jaszczyk #endif
38a2847172SGrzegorz Jaszczyk 
39a2847172SGrzegorz Jaszczyk /*****************************************************************************
40a2847172SGrzegorz Jaszczyk  * IO WIN Configuration
41a2847172SGrzegorz Jaszczyk  *****************************************************************************
42a2847172SGrzegorz Jaszczyk  */
43a2847172SGrzegorz Jaszczyk struct addr_map_win io_win_memory_map[] = {
44a2847172SGrzegorz Jaszczyk 	/* CP1 (MCI0) internal regs */
45a2847172SGrzegorz Jaszczyk 	{0x00000000f4000000,		0x2000000,  MCI_0_TID},
46a2847172SGrzegorz Jaszczyk #ifndef IMAGE_BLE
47a2847172SGrzegorz Jaszczyk 	/* PCIe0 and SPI1_CS0 (RUNIT) on CP1*/
48a2847172SGrzegorz Jaszczyk 	{0x00000000f9000000,		0x2000000,  MCI_0_TID},
49a2847172SGrzegorz Jaszczyk 	/* PCIe1 on CP1*/
50a2847172SGrzegorz Jaszczyk 	{0x00000000fb000000,		0x1000000,  MCI_0_TID},
51a2847172SGrzegorz Jaszczyk 	/* PCIe2 on CP1*/
52a2847172SGrzegorz Jaszczyk 	{0x00000000fc000000,		0x1000000,  MCI_0_TID},
53a2847172SGrzegorz Jaszczyk 	/* MCI 0 indirect window */
54a2847172SGrzegorz Jaszczyk 	{MVEBU_MCI_REG_BASE_REMAP(0),	0x100000,  MCI_0_TID},
55a2847172SGrzegorz Jaszczyk 	/* MCI 1 indirect window */
56a2847172SGrzegorz Jaszczyk 	{MVEBU_MCI_REG_BASE_REMAP(1),	0x100000,  MCI_1_TID},
57a2847172SGrzegorz Jaszczyk #endif
58a2847172SGrzegorz Jaszczyk };
59a2847172SGrzegorz Jaszczyk 
marvell_get_io_win_gcr_target(int ap_index)60a2847172SGrzegorz Jaszczyk uint32_t marvell_get_io_win_gcr_target(int ap_index)
61a2847172SGrzegorz Jaszczyk {
62a2847172SGrzegorz Jaszczyk 	return PIDI_TID;
63a2847172SGrzegorz Jaszczyk }
64a2847172SGrzegorz Jaszczyk 
marvell_get_io_win_memory_map(int ap_index,struct addr_map_win ** win,uint32_t * size)65a2847172SGrzegorz Jaszczyk int marvell_get_io_win_memory_map(int ap_index, struct addr_map_win **win,
66a2847172SGrzegorz Jaszczyk 				  uint32_t *size)
67a2847172SGrzegorz Jaszczyk {
68a2847172SGrzegorz Jaszczyk 	*win = io_win_memory_map;
69a2847172SGrzegorz Jaszczyk 	if (*win == NULL)
70a2847172SGrzegorz Jaszczyk 		*size = 0;
71a2847172SGrzegorz Jaszczyk 	else
72a2847172SGrzegorz Jaszczyk 		*size = ARRAY_SIZE(io_win_memory_map);
73a2847172SGrzegorz Jaszczyk 
74a2847172SGrzegorz Jaszczyk 	return 0;
75a2847172SGrzegorz Jaszczyk }
76a2847172SGrzegorz Jaszczyk 
77a2847172SGrzegorz Jaszczyk #ifndef IMAGE_BLE
78a2847172SGrzegorz Jaszczyk /*****************************************************************************
79a2847172SGrzegorz Jaszczyk  * IOB Configuration
80a2847172SGrzegorz Jaszczyk  *****************************************************************************
81a2847172SGrzegorz Jaszczyk  */
82a2847172SGrzegorz Jaszczyk struct addr_map_win iob_memory_map_cp0[] = {
83a2847172SGrzegorz Jaszczyk 	/* CP0 */
84a2847172SGrzegorz Jaszczyk 	/* PEX1_X1 window */
85a2847172SGrzegorz Jaszczyk 	{0x00000000f7000000,	0x1000000,	PEX1_TID},
86a2847172SGrzegorz Jaszczyk 	/* PEX2_X1 window */
87a2847172SGrzegorz Jaszczyk 	{0x00000000f8000000,	0x1000000,	PEX2_TID},
88a2847172SGrzegorz Jaszczyk 	/* PEX0_X4 window */
89a2847172SGrzegorz Jaszczyk 	{0x00000000f6000000,	0x1000000,	PEX0_TID},
90a2847172SGrzegorz Jaszczyk 	{0x00000000c0000000,	0x30000000,	PEX0_TID},
91a2847172SGrzegorz Jaszczyk 	{0x0000000800000000,	0x100000000,	PEX0_TID},
92a2847172SGrzegorz Jaszczyk };
93a2847172SGrzegorz Jaszczyk 
94a2847172SGrzegorz Jaszczyk struct addr_map_win iob_memory_map_cp1[] = {
95a2847172SGrzegorz Jaszczyk 	/* CP1 */
96a2847172SGrzegorz Jaszczyk 	/* SPI1_CS0 (RUNIT) window */
97a2847172SGrzegorz Jaszczyk 	{0x00000000f9000000,	0x1000000,	RUNIT_TID},
98a2847172SGrzegorz Jaszczyk 	/* PEX1_X1 window */
99a2847172SGrzegorz Jaszczyk 	{0x00000000fb000000,	0x1000000,	PEX1_TID},
100a2847172SGrzegorz Jaszczyk 	/* PEX2_X1 window */
101a2847172SGrzegorz Jaszczyk 	{0x00000000fc000000,	0x1000000,	PEX2_TID},
102a2847172SGrzegorz Jaszczyk 	/* PEX0_X4 window */
103a2847172SGrzegorz Jaszczyk 	{0x00000000fa000000,	0x1000000,	PEX0_TID}
104a2847172SGrzegorz Jaszczyk };
105a2847172SGrzegorz Jaszczyk 
marvell_get_iob_memory_map(struct addr_map_win ** win,uint32_t * size,uintptr_t base)106a2847172SGrzegorz Jaszczyk int marvell_get_iob_memory_map(struct addr_map_win **win, uint32_t *size,
107a2847172SGrzegorz Jaszczyk 			       uintptr_t base)
108a2847172SGrzegorz Jaszczyk {
109a2847172SGrzegorz Jaszczyk 	switch (base) {
110a2847172SGrzegorz Jaszczyk 	case MVEBU_CP_REGS_BASE(0):
111a2847172SGrzegorz Jaszczyk 		*win = iob_memory_map_cp0;
112a2847172SGrzegorz Jaszczyk 		*size = ARRAY_SIZE(iob_memory_map_cp0);
113a2847172SGrzegorz Jaszczyk 		return 0;
114a2847172SGrzegorz Jaszczyk 	case MVEBU_CP_REGS_BASE(1):
115a2847172SGrzegorz Jaszczyk 		*win = iob_memory_map_cp1;
116a2847172SGrzegorz Jaszczyk 		*size = ARRAY_SIZE(iob_memory_map_cp1);
117a2847172SGrzegorz Jaszczyk 		return 0;
118a2847172SGrzegorz Jaszczyk 	default:
119a2847172SGrzegorz Jaszczyk 		*size = 0;
120a2847172SGrzegorz Jaszczyk 		*win = 0;
121a2847172SGrzegorz Jaszczyk 		return 1;
122a2847172SGrzegorz Jaszczyk 	}
123a2847172SGrzegorz Jaszczyk }
124a2847172SGrzegorz Jaszczyk #endif
125a2847172SGrzegorz Jaszczyk 
126a2847172SGrzegorz Jaszczyk /*****************************************************************************
127a2847172SGrzegorz Jaszczyk  * CCU Configuration
128a2847172SGrzegorz Jaszczyk  *****************************************************************************
129a2847172SGrzegorz Jaszczyk  */
130a2847172SGrzegorz Jaszczyk struct addr_map_win ccu_memory_map[] = {
131a2847172SGrzegorz Jaszczyk #ifdef IMAGE_BLE
132a2847172SGrzegorz Jaszczyk 	{0x00000000f2000000,	0x4000000,  IO_0_TID}, /* IO window */
133a2847172SGrzegorz Jaszczyk #else
13485440805SKonstantin Porotchkin #if LLC_SRAM
135*0a977b9bSKonstantin Porotchkin 	/* This entry is prepared for OP-TEE OS that enables the LLC SRAM
136*0a977b9bSKonstantin Porotchkin 	 * and changes the window target to SRAM_TID.
137*0a977b9bSKonstantin Porotchkin 	 */
138*0a977b9bSKonstantin Porotchkin 	{PLAT_MARVELL_LLC_SRAM_BASE, PLAT_MARVELL_LLC_SRAM_SIZE, DRAM_0_TID},
13985440805SKonstantin Porotchkin #endif
140a2847172SGrzegorz Jaszczyk 	{0x00000000f2000000,	0xe000000,  IO_0_TID}, /* IO window */
141a2847172SGrzegorz Jaszczyk 	{0x00000000c0000000,	0x30000000,  IO_0_TID}, /* IO window */
142a2847172SGrzegorz Jaszczyk 	{0x0000000800000000,	0x100000000,  IO_0_TID}, /* IO window */
143a2847172SGrzegorz Jaszczyk #endif
144a2847172SGrzegorz Jaszczyk };
145a2847172SGrzegorz Jaszczyk 
marvell_get_ccu_gcr_target(int ap)146a2847172SGrzegorz Jaszczyk uint32_t marvell_get_ccu_gcr_target(int ap)
147a2847172SGrzegorz Jaszczyk {
148a2847172SGrzegorz Jaszczyk 	return DRAM_0_TID;
149a2847172SGrzegorz Jaszczyk }
150a2847172SGrzegorz Jaszczyk 
marvell_get_ccu_memory_map(int ap,struct addr_map_win ** win,uint32_t * size)151a2847172SGrzegorz Jaszczyk int marvell_get_ccu_memory_map(int ap, struct addr_map_win **win,
152a2847172SGrzegorz Jaszczyk 			       uint32_t *size)
153a2847172SGrzegorz Jaszczyk {
154a2847172SGrzegorz Jaszczyk 	*win = ccu_memory_map;
155a2847172SGrzegorz Jaszczyk 	*size = ARRAY_SIZE(ccu_memory_map);
156a2847172SGrzegorz Jaszczyk 
157a2847172SGrzegorz Jaszczyk 	return 0;
158a2847172SGrzegorz Jaszczyk }
159a2847172SGrzegorz Jaszczyk 
160a2847172SGrzegorz Jaszczyk #ifndef IMAGE_BLE
161a2847172SGrzegorz Jaszczyk /*****************************************************************************
162a2847172SGrzegorz Jaszczyk  * SoC PM configuration
163a2847172SGrzegorz Jaszczyk  *****************************************************************************
164a2847172SGrzegorz Jaszczyk  */
165a2847172SGrzegorz Jaszczyk /* CP GPIO should be used and the GPIOs should be within same GPIO register */
166a2847172SGrzegorz Jaszczyk struct power_off_method pm_cfg = {
167a2847172SGrzegorz Jaszczyk 	.type = PMIC_GPIO,
168a2847172SGrzegorz Jaszczyk 	.cfg.gpio.pin_count = 1,
169a2847172SGrzegorz Jaszczyk 	.cfg.gpio.info = {{0, 35} },
170a2847172SGrzegorz Jaszczyk 	.cfg.gpio.step_count = 7,
171a2847172SGrzegorz Jaszczyk 	.cfg.gpio.seq = {1, 0, 1, 0, 1, 0, 1},
172a2847172SGrzegorz Jaszczyk 	.cfg.gpio.delay_ms = 10,
173a2847172SGrzegorz Jaszczyk };
174a2847172SGrzegorz Jaszczyk 
plat_marvell_get_pm_cfg(void)175a2847172SGrzegorz Jaszczyk void *plat_marvell_get_pm_cfg(void)
176a2847172SGrzegorz Jaszczyk {
177a2847172SGrzegorz Jaszczyk 	/* Return the PM configurations */
178a2847172SGrzegorz Jaszczyk 	return &pm_cfg;
179a2847172SGrzegorz Jaszczyk }
180a2847172SGrzegorz Jaszczyk 
181a2847172SGrzegorz Jaszczyk /* In reference to #ifndef IMAGE_BLE, this part is used for BLE only. */
182a2847172SGrzegorz Jaszczyk #else
183a2847172SGrzegorz Jaszczyk /*****************************************************************************
184a2847172SGrzegorz Jaszczyk  * SKIP IMAGE Configuration
185a2847172SGrzegorz Jaszczyk  *****************************************************************************
186a2847172SGrzegorz Jaszczyk  */
187a2847172SGrzegorz Jaszczyk #if PLAT_RECOVERY_IMAGE_ENABLE
188a2847172SGrzegorz Jaszczyk struct skip_image skip_im = {
189a2847172SGrzegorz Jaszczyk 	.detection_method = GPIO,
190a2847172SGrzegorz Jaszczyk 	.info.gpio.num = 33,
191a2847172SGrzegorz Jaszczyk 	.info.gpio.button_state = HIGH,
192a2847172SGrzegorz Jaszczyk 	.info.test.cp_ap = CP,
193a2847172SGrzegorz Jaszczyk 	.info.test.cp_index = 0,
194a2847172SGrzegorz Jaszczyk };
195a2847172SGrzegorz Jaszczyk 
plat_marvell_get_skip_image_data(void)196a2847172SGrzegorz Jaszczyk void *plat_marvell_get_skip_image_data(void)
197a2847172SGrzegorz Jaszczyk {
198a2847172SGrzegorz Jaszczyk 	/* Return the skip_image configurations */
199a2847172SGrzegorz Jaszczyk 	return &skip_im;
200a2847172SGrzegorz Jaszczyk }
201a2847172SGrzegorz Jaszczyk #endif
202a2847172SGrzegorz Jaszczyk #endif
203