1a2847172SGrzegorz Jaszczyk /*
2a2847172SGrzegorz Jaszczyk * Copyright (C) 2018 Marvell International Ltd.
3a2847172SGrzegorz Jaszczyk *
4a2847172SGrzegorz Jaszczyk * SPDX-License-Identifier: BSD-3-Clause
5a2847172SGrzegorz Jaszczyk * https://spdx.org/licenses
6a2847172SGrzegorz Jaszczyk */
7a2847172SGrzegorz Jaszczyk
8a2847172SGrzegorz Jaszczyk #include <armada_common.h>
9a2847172SGrzegorz Jaszczyk
10a2847172SGrzegorz Jaszczyk /*
11a2847172SGrzegorz Jaszczyk * If bootrom is currently at BLE there's no need to include the memory
12a2847172SGrzegorz Jaszczyk * maps structure at this point
13a2847172SGrzegorz Jaszczyk */
14a2847172SGrzegorz Jaszczyk #include <mvebu_def.h>
15a2847172SGrzegorz Jaszczyk #ifndef IMAGE_BLE
16a2847172SGrzegorz Jaszczyk
17a2847172SGrzegorz Jaszczyk /*****************************************************************************
18a2847172SGrzegorz Jaszczyk * AMB Configuration
19a2847172SGrzegorz Jaszczyk *****************************************************************************
20a2847172SGrzegorz Jaszczyk */
21a2847172SGrzegorz Jaszczyk struct addr_map_win amb_memory_map[] = {
22a2847172SGrzegorz Jaszczyk /* CP0 SPI1 CS0 Direct Mode access */
23a2847172SGrzegorz Jaszczyk {0xf900, 0x1000000, AMB_SPI1_CS0_ID},
24a2847172SGrzegorz Jaszczyk };
25a2847172SGrzegorz Jaszczyk
marvell_get_amb_memory_map(struct addr_map_win ** win,uint32_t * size,uintptr_t base)26a2847172SGrzegorz Jaszczyk int marvell_get_amb_memory_map(struct addr_map_win **win,
27a2847172SGrzegorz Jaszczyk uint32_t *size, uintptr_t base)
28a2847172SGrzegorz Jaszczyk {
29a2847172SGrzegorz Jaszczyk *win = amb_memory_map;
30a2847172SGrzegorz Jaszczyk if (*win == NULL)
31a2847172SGrzegorz Jaszczyk *size = 0;
32a2847172SGrzegorz Jaszczyk else
33a2847172SGrzegorz Jaszczyk *size = ARRAY_SIZE(amb_memory_map);
34a2847172SGrzegorz Jaszczyk
35a2847172SGrzegorz Jaszczyk return 0;
36a2847172SGrzegorz Jaszczyk }
37a2847172SGrzegorz Jaszczyk #endif
38a2847172SGrzegorz Jaszczyk
39a2847172SGrzegorz Jaszczyk /*****************************************************************************
40a2847172SGrzegorz Jaszczyk * IO_WIN Configuration
41a2847172SGrzegorz Jaszczyk *****************************************************************************
42a2847172SGrzegorz Jaszczyk */
43a2847172SGrzegorz Jaszczyk struct addr_map_win io_win_memory_map[] = {
44a2847172SGrzegorz Jaszczyk #ifndef IMAGE_BLE
45a2847172SGrzegorz Jaszczyk /* MCI 0 indirect window */
46a2847172SGrzegorz Jaszczyk {MVEBU_MCI_REG_BASE_REMAP(0), 0x100000, MCI_0_TID},
47a2847172SGrzegorz Jaszczyk /* MCI 1 indirect window */
48a2847172SGrzegorz Jaszczyk {MVEBU_MCI_REG_BASE_REMAP(1), 0x100000, MCI_1_TID},
49a2847172SGrzegorz Jaszczyk #endif
50a2847172SGrzegorz Jaszczyk };
51a2847172SGrzegorz Jaszczyk
marvell_get_io_win_gcr_target(int ap_index)52a2847172SGrzegorz Jaszczyk uint32_t marvell_get_io_win_gcr_target(int ap_index)
53a2847172SGrzegorz Jaszczyk {
54a2847172SGrzegorz Jaszczyk return PIDI_TID;
55a2847172SGrzegorz Jaszczyk }
56a2847172SGrzegorz Jaszczyk
marvell_get_io_win_memory_map(int ap_index,struct addr_map_win ** win,uint32_t * size)57a2847172SGrzegorz Jaszczyk int marvell_get_io_win_memory_map(int ap_index, struct addr_map_win **win,
58a2847172SGrzegorz Jaszczyk uint32_t *size)
59a2847172SGrzegorz Jaszczyk {
60a2847172SGrzegorz Jaszczyk *win = io_win_memory_map;
61a2847172SGrzegorz Jaszczyk if (*win == NULL)
62a2847172SGrzegorz Jaszczyk *size = 0;
63a2847172SGrzegorz Jaszczyk else
64a2847172SGrzegorz Jaszczyk *size = ARRAY_SIZE(io_win_memory_map);
65a2847172SGrzegorz Jaszczyk
66a2847172SGrzegorz Jaszczyk return 0;
67a2847172SGrzegorz Jaszczyk }
68a2847172SGrzegorz Jaszczyk
69a2847172SGrzegorz Jaszczyk #ifndef IMAGE_BLE
70a2847172SGrzegorz Jaszczyk /*****************************************************************************
71a2847172SGrzegorz Jaszczyk * IOB Configuration
72a2847172SGrzegorz Jaszczyk *****************************************************************************
73a2847172SGrzegorz Jaszczyk */
74a2847172SGrzegorz Jaszczyk struct addr_map_win iob_memory_map[] = {
75a2847172SGrzegorz Jaszczyk /* PEX1_X1 window */
76a2847172SGrzegorz Jaszczyk {0x00000000f7000000, 0x1000000, PEX1_TID},
77a2847172SGrzegorz Jaszczyk /* PEX2_X1 window */
78a2847172SGrzegorz Jaszczyk {0x00000000f8000000, 0x1000000, PEX2_TID},
79a2847172SGrzegorz Jaszczyk {0x00000000c0000000, 0x30000000, PEX2_TID},
80a2847172SGrzegorz Jaszczyk {0x0000000800000000, 0x100000000, PEX2_TID},
81a2847172SGrzegorz Jaszczyk /* PEX0_X4 window */
82a2847172SGrzegorz Jaszczyk {0x00000000f6000000, 0x1000000, PEX0_TID},
83a2847172SGrzegorz Jaszczyk /* SPI1_CS0 (RUNIT) window */
84a2847172SGrzegorz Jaszczyk {0x00000000f9000000, 0x1000000, RUNIT_TID},
85a2847172SGrzegorz Jaszczyk };
86a2847172SGrzegorz Jaszczyk
marvell_get_iob_memory_map(struct addr_map_win ** win,uint32_t * size,uintptr_t base)87a2847172SGrzegorz Jaszczyk int marvell_get_iob_memory_map(struct addr_map_win **win, uint32_t *size,
88a2847172SGrzegorz Jaszczyk uintptr_t base)
89a2847172SGrzegorz Jaszczyk {
90a2847172SGrzegorz Jaszczyk *win = iob_memory_map;
91a2847172SGrzegorz Jaszczyk *size = ARRAY_SIZE(iob_memory_map);
92a2847172SGrzegorz Jaszczyk
93a2847172SGrzegorz Jaszczyk return 0;
94a2847172SGrzegorz Jaszczyk }
95a2847172SGrzegorz Jaszczyk #endif
96a2847172SGrzegorz Jaszczyk
97a2847172SGrzegorz Jaszczyk /*****************************************************************************
98a2847172SGrzegorz Jaszczyk * CCU Configuration
99a2847172SGrzegorz Jaszczyk *****************************************************************************
100a2847172SGrzegorz Jaszczyk */
101a2847172SGrzegorz Jaszczyk struct addr_map_win ccu_memory_map[] = { /* IO window */
102a2847172SGrzegorz Jaszczyk #ifdef IMAGE_BLE
103a2847172SGrzegorz Jaszczyk {0x00000000f2000000, 0x4000000, IO_0_TID}, /* IO window */
104a2847172SGrzegorz Jaszczyk #else
10585440805SKonstantin Porotchkin #if LLC_SRAM
106*0a977b9bSKonstantin Porotchkin /* This entry is prepared for OP-TEE OS that enables the LLC SRAM
107*0a977b9bSKonstantin Porotchkin * and changes the window target to SRAM_TID.
108*0a977b9bSKonstantin Porotchkin */
109*0a977b9bSKonstantin Porotchkin {PLAT_MARVELL_LLC_SRAM_BASE, PLAT_MARVELL_LLC_SRAM_SIZE, DRAM_0_TID},
11085440805SKonstantin Porotchkin #endif
111a2847172SGrzegorz Jaszczyk {0x00000000f2000000, 0xe000000, IO_0_TID},
112a2847172SGrzegorz Jaszczyk {0x00000000c0000000, 0x30000000, IO_0_TID}, /* IO window */
113a2847172SGrzegorz Jaszczyk {0x0000000800000000, 0x100000000, IO_0_TID}, /* IO window */
114a2847172SGrzegorz Jaszczyk #endif
115a2847172SGrzegorz Jaszczyk };
116a2847172SGrzegorz Jaszczyk
marvell_get_ccu_gcr_target(int ap)117a2847172SGrzegorz Jaszczyk uint32_t marvell_get_ccu_gcr_target(int ap)
118a2847172SGrzegorz Jaszczyk {
119a2847172SGrzegorz Jaszczyk return DRAM_0_TID;
120a2847172SGrzegorz Jaszczyk }
121a2847172SGrzegorz Jaszczyk
marvell_get_ccu_memory_map(int ap_index,struct addr_map_win ** win,uint32_t * size)122a2847172SGrzegorz Jaszczyk int marvell_get_ccu_memory_map(int ap_index, struct addr_map_win **win,
123a2847172SGrzegorz Jaszczyk uint32_t *size)
124a2847172SGrzegorz Jaszczyk {
125a2847172SGrzegorz Jaszczyk *win = ccu_memory_map;
126a2847172SGrzegorz Jaszczyk *size = ARRAY_SIZE(ccu_memory_map);
127a2847172SGrzegorz Jaszczyk
128a2847172SGrzegorz Jaszczyk return 0;
129a2847172SGrzegorz Jaszczyk }
130a2847172SGrzegorz Jaszczyk
131a2847172SGrzegorz Jaszczyk #ifdef IMAGE_BLE
132a2847172SGrzegorz Jaszczyk /*****************************************************************************
133a2847172SGrzegorz Jaszczyk * SKIP IMAGE Configuration
134a2847172SGrzegorz Jaszczyk *****************************************************************************
135a2847172SGrzegorz Jaszczyk */
136a2847172SGrzegorz Jaszczyk #if PLAT_RECOVERY_IMAGE_ENABLE
137a2847172SGrzegorz Jaszczyk struct skip_image skip_im = {
138a2847172SGrzegorz Jaszczyk .detection_method = GPIO,
139a2847172SGrzegorz Jaszczyk .info.gpio.num = 33,
140a2847172SGrzegorz Jaszczyk .info.gpio.button_state = HIGH,
141a2847172SGrzegorz Jaszczyk .info.test.cp_ap = CP,
142a2847172SGrzegorz Jaszczyk .info.test.cp_index = 0,
143a2847172SGrzegorz Jaszczyk };
144a2847172SGrzegorz Jaszczyk
plat_marvell_get_skip_image_data(void)145a2847172SGrzegorz Jaszczyk void *plat_marvell_get_skip_image_data(void)
146a2847172SGrzegorz Jaszczyk {
147a2847172SGrzegorz Jaszczyk /* Return the skip_image configurations */
148a2847172SGrzegorz Jaszczyk return &skip_im;
149a2847172SGrzegorz Jaszczyk }
150a2847172SGrzegorz Jaszczyk #endif
151a2847172SGrzegorz Jaszczyk #endif
152