xref: /rk3399_ARM-atf/plat/amlogic/gxl/gxl_def.h (revision cbaad533d1fa1ce8e81e095591281af5b60a6be9)
14a079c75SCarlo Caione /*
24a079c75SCarlo Caione  * Copyright (c) 2018-2019, ARM Limited and Contributors. All rights reserved.
34a079c75SCarlo Caione  *
44a079c75SCarlo Caione  * SPDX-License-Identifier: BSD-3-Clause
54a079c75SCarlo Caione  */
64a079c75SCarlo Caione 
74a079c75SCarlo Caione #ifndef GXBB_DEF_H
84a079c75SCarlo Caione #define GXBB_DEF_H
94a079c75SCarlo Caione 
104a079c75SCarlo Caione #include <lib/utils_def.h>
114a079c75SCarlo Caione 
124a079c75SCarlo Caione /*******************************************************************************
134a079c75SCarlo Caione  * System oscillator
144a079c75SCarlo Caione  ******************************************************************************/
154a079c75SCarlo Caione #define GXBB_OSC24M_CLK_IN_HZ			ULL(24000000) /* 24 MHz */
164a079c75SCarlo Caione 
174a079c75SCarlo Caione /*******************************************************************************
184a079c75SCarlo Caione  * Memory regions
194a079c75SCarlo Caione  ******************************************************************************/
204a079c75SCarlo Caione #define GXBB_NSDRAM0_BASE			UL(0x01000000)
214a079c75SCarlo Caione #define GXBB_NSDRAM0_SIZE			UL(0x0F000000)
224a079c75SCarlo Caione 
234a079c75SCarlo Caione #define GXBB_NSDRAM1_BASE			UL(0x10000000)
244a079c75SCarlo Caione #define GXBB_NSDRAM1_SIZE			UL(0x00100000)
254a079c75SCarlo Caione 
264a079c75SCarlo Caione #define BL31_BASE				UL(0x05100000)
274a079c75SCarlo Caione #define BL31_SIZE				UL(0x000C0000)
284a079c75SCarlo Caione #define BL31_LIMIT				(BL31_BASE + BL31_SIZE)
294a079c75SCarlo Caione 
304a079c75SCarlo Caione /* Shared memory used for SMC services */
31381b901fSCarlo Caione #define AML_SHARE_MEM_INPUT_BASE		UL(0x050FE000)
32381b901fSCarlo Caione #define AML_SHARE_MEM_OUTPUT_BASE		UL(0x050FF000)
334a079c75SCarlo Caione 
344a079c75SCarlo Caione #define GXBB_SEC_DEVICE0_BASE			UL(0xC0000000)
354a079c75SCarlo Caione #define GXBB_SEC_DEVICE0_SIZE			UL(0x09000000)
364a079c75SCarlo Caione 
374a079c75SCarlo Caione #define GXBB_SEC_DEVICE1_BASE			UL(0xD0040000)
384a079c75SCarlo Caione #define GXBB_SEC_DEVICE1_SIZE			UL(0x00008000)
394a079c75SCarlo Caione 
404a079c75SCarlo Caione #define GXBB_TZRAM_BASE				UL(0xD9000000)
414a079c75SCarlo Caione #define GXBB_TZRAM_SIZE				UL(0x00014000)
424a079c75SCarlo Caione /* Top 0xC000 bytes (up to 0xD9020000) used by BL2 */
434a079c75SCarlo Caione 
444a079c75SCarlo Caione /* Mailboxes */
45*cbaad533SCarlo Caione #define AML_MHU_SECURE_SCP_TO_AP_PAYLOAD	UL(0xD9013800)
46*cbaad533SCarlo Caione #define AML_MHU_SECURE_AP_TO_SCP_PAYLOAD	UL(0xD9013A00)
474a079c75SCarlo Caione #define GXBB_PSCI_MAILBOX_BASE			UL(0xD9013F00)
484a079c75SCarlo Caione 
494a079c75SCarlo Caione // * [	 1K]	0xD901_3800 - 0xD901_3BFF	Secure Mailbox (3)
504a079c75SCarlo Caione // * [	 1K]	0xD901_3400 - 0xD901_37FF	High Mailbox (2) *
514a079c75SCarlo Caione // * [	 1K]	0xD901_3000 - 0xD901_33FF	High Mailbox (1) *
524a079c75SCarlo Caione 
534a079c75SCarlo Caione #define GXBB_TZROM_BASE				UL(0xD9040000)
544a079c75SCarlo Caione #define GXBB_TZROM_SIZE				UL(0x00010000)
554a079c75SCarlo Caione 
564a079c75SCarlo Caione #define GXBB_SEC_DEVICE2_BASE			UL(0xDA000000)
574a079c75SCarlo Caione #define GXBB_SEC_DEVICE2_SIZE			UL(0x00200000)
584a079c75SCarlo Caione 
594a079c75SCarlo Caione #define GXBB_SEC_DEVICE3_BASE			UL(0xDA800000)
604a079c75SCarlo Caione #define GXBB_SEC_DEVICE3_SIZE			UL(0x00200000)
614a079c75SCarlo Caione 
624a079c75SCarlo Caione /*******************************************************************************
634a079c75SCarlo Caione  * GIC-400 and interrupt handling related constants
644a079c75SCarlo Caione  ******************************************************************************/
65821781f3SCarlo Caione #define AML_GICD_BASE				UL(0xC4301000)
66821781f3SCarlo Caione #define AML_GICC_BASE				UL(0xC4302000)
674a079c75SCarlo Caione 
684a079c75SCarlo Caione #define IRQ_SEC_PHY_TIMER			29
694a079c75SCarlo Caione 
704a079c75SCarlo Caione #define IRQ_SEC_SGI_0				8
714a079c75SCarlo Caione #define IRQ_SEC_SGI_1				9
724a079c75SCarlo Caione #define IRQ_SEC_SGI_2				10
734a079c75SCarlo Caione #define IRQ_SEC_SGI_3				11
744a079c75SCarlo Caione #define IRQ_SEC_SGI_4				12
754a079c75SCarlo Caione #define IRQ_SEC_SGI_5				13
764a079c75SCarlo Caione #define IRQ_SEC_SGI_6				14
774a079c75SCarlo Caione #define IRQ_SEC_SGI_7				15
784a079c75SCarlo Caione 
794a079c75SCarlo Caione /*******************************************************************************
804a079c75SCarlo Caione  * UART definitions
814a079c75SCarlo Caione  ******************************************************************************/
82f681c676SCarlo Caione #define AML_UART0_AO_BASE			UL(0xC81004C0)
83f681c676SCarlo Caione #define AML_UART0_AO_CLK_IN_HZ			GXBB_OSC24M_CLK_IN_HZ
84f681c676SCarlo Caione #define AML_UART_BAUDRATE			U(115200)
854a079c75SCarlo Caione 
864a079c75SCarlo Caione /*******************************************************************************
874a079c75SCarlo Caione  * Memory-mapped I/O Registers
884a079c75SCarlo Caione  ******************************************************************************/
894a079c75SCarlo Caione #define GXBB_AO_TIMESTAMP_CNTL			UL(0xC81000B4)
904a079c75SCarlo Caione 
914a079c75SCarlo Caione #define GXBB_SYS_CPU_CFG7			UL(0xC8834664)
924a079c75SCarlo Caione 
934a079c75SCarlo Caione #define GXBB_AO_RTI_STATUS_REG3			UL(0xDA10001C)
944a079c75SCarlo Caione #define GXBB_AO_RTI_SCP_STAT			UL(0xDA10023C)
954a079c75SCarlo Caione #define GXBB_AO_RTI_SCP_READY_OFF		U(0x14)
964a079c75SCarlo Caione #define GXBB_A0_RTI_SCP_READY_MASK		U(3)
974a079c75SCarlo Caione #define GXBB_AO_RTI_SCP_IS_READY(v)		\
984a079c75SCarlo Caione 	((((v) >> GXBB_AO_RTI_SCP_READY_OFF) & \
994a079c75SCarlo Caione 	  GXBB_A0_RTI_SCP_READY_MASK) == GXBB_A0_RTI_SCP_READY_MASK)
1004a079c75SCarlo Caione 
101*cbaad533SCarlo Caione #define AML_HIU_MAILBOX_SET_0			UL(0xDA83C404)
102*cbaad533SCarlo Caione #define AML_HIU_MAILBOX_STAT_0			UL(0xDA83C408)
103*cbaad533SCarlo Caione #define AML_HIU_MAILBOX_CLR_0			UL(0xDA83C40C)
104*cbaad533SCarlo Caione #define AML_HIU_MAILBOX_SET_3			UL(0xDA83C428)
105*cbaad533SCarlo Caione #define AML_HIU_MAILBOX_STAT_3			UL(0xDA83C42C)
106*cbaad533SCarlo Caione #define AML_HIU_MAILBOX_CLR_3			UL(0xDA83C430)
1074a079c75SCarlo Caione 
1084a079c75SCarlo Caione /*******************************************************************************
1094a079c75SCarlo Caione  * System Monitor Call IDs and arguments
1104a079c75SCarlo Caione  ******************************************************************************/
111381b901fSCarlo Caione #define AML_SM_GET_SHARE_MEM_INPUT_BASE		U(0x82000020)
112381b901fSCarlo Caione #define AML_SM_GET_SHARE_MEM_OUTPUT_BASE	U(0x82000021)
1134a079c75SCarlo Caione 
114381b901fSCarlo Caione #define AML_SM_EFUSE_READ			U(0x82000030)
115381b901fSCarlo Caione #define AML_SM_EFUSE_USER_MAX			U(0x82000033)
1164a079c75SCarlo Caione 
117381b901fSCarlo Caione #define AML_SM_JTAG_ON				U(0x82000040)
118381b901fSCarlo Caione #define AML_SM_JTAG_OFF				U(0x82000041)
1194a079c75SCarlo Caione 
120381b901fSCarlo Caione #define AML_JTAG_STATE_ON			U(0)
121381b901fSCarlo Caione #define AML_JTAG_STATE_OFF			U(1)
1224a079c75SCarlo Caione 
123381b901fSCarlo Caione #define AML_JTAG_M3_AO				U(0)
124381b901fSCarlo Caione #define AML_JTAG_M3_EE				U(1)
125381b901fSCarlo Caione #define AML_JTAG_A53_AO				U(2)
126381b901fSCarlo Caione #define AML_JTAG_A53_EE				U(3)
1274a079c75SCarlo Caione 
1284a079c75SCarlo Caione #endif /* GXBB_DEF_H */
129