xref: /rk3399_ARM-atf/plat/allwinner/common/sunxi_common.c (revision d5ddf67a66d77d04a6f0f6856af02704f486fd73)
158032586SSamuel Holland /*
258032586SSamuel Holland  * Copyright (c) 2017-2018, ARM Limited and Contributors. All rights reserved.
358032586SSamuel Holland  *
458032586SSamuel Holland  * SPDX-License-Identifier: BSD-3-Clause
558032586SSamuel Holland  */
658032586SSamuel Holland 
7*d5ddf67aSAndre Przywara #include <debug.h>
8*d5ddf67aSAndre Przywara #include <errno.h>
9c4143b74SAndre Przywara #include <mmio.h>
1058032586SSamuel Holland #include <platform.h>
1158032586SSamuel Holland #include <platform_def.h>
1258032586SSamuel Holland #include <sunxi_def.h>
134ec1a239SAndre Przywara #include <sunxi_private.h>
1458032586SSamuel Holland #include <xlat_tables_v2.h>
1558032586SSamuel Holland 
1658032586SSamuel Holland static mmap_region_t sunxi_mmap[PLATFORM_MMAP_REGIONS + 1] = {
1758032586SSamuel Holland 	MAP_REGION_FLAT(SUNXI_SRAM_BASE, SUNXI_SRAM_SIZE,
1858032586SSamuel Holland 			MT_MEMORY | MT_RW | MT_SECURE),
1958032586SSamuel Holland 	MAP_REGION_FLAT(SUNXI_DEV_BASE, SUNXI_DEV_SIZE,
2058032586SSamuel Holland 			MT_DEVICE | MT_RW | MT_SECURE),
21c3af6b00SAndre Przywara 	MAP_REGION(SUNXI_DRAM_BASE, SUNXI_DRAM_VIRT_BASE, SUNXI_DRAM_SEC_SIZE,
22c3af6b00SAndre Przywara 			MT_MEMORY | MT_RW | MT_SECURE),
23c3af6b00SAndre Przywara 	MAP_REGION(PLAT_SUNXI_NS_IMAGE_OFFSET,
24c3af6b00SAndre Przywara 		   SUNXI_DRAM_VIRT_BASE + SUNXI_DRAM_SEC_SIZE,
25c3af6b00SAndre Przywara 		   SUNXI_DRAM_MAP_SIZE,
26c3af6b00SAndre Przywara 		   MT_MEMORY | MT_RO | MT_NS),
2758032586SSamuel Holland 	{},
2858032586SSamuel Holland };
2958032586SSamuel Holland 
3058032586SSamuel Holland unsigned int plat_get_syscnt_freq2(void)
3158032586SSamuel Holland {
3258032586SSamuel Holland 	return SUNXI_OSC24M_CLK_IN_HZ;
3358032586SSamuel Holland }
3458032586SSamuel Holland 
3558032586SSamuel Holland uintptr_t plat_get_ns_image_entrypoint(void)
3658032586SSamuel Holland {
3758032586SSamuel Holland #ifdef PRELOADED_BL33_BASE
3858032586SSamuel Holland 	return PRELOADED_BL33_BASE;
3958032586SSamuel Holland #else
4058032586SSamuel Holland 	return PLAT_SUNXI_NS_IMAGE_OFFSET;
4158032586SSamuel Holland #endif
4258032586SSamuel Holland }
4358032586SSamuel Holland 
4458032586SSamuel Holland void sunxi_configure_mmu_el3(int flags)
4558032586SSamuel Holland {
4658032586SSamuel Holland 	mmap_add_region(BL31_BASE, BL31_BASE,
4758032586SSamuel Holland 			BL31_LIMIT - BL31_BASE,
4858032586SSamuel Holland 			MT_MEMORY | MT_RW | MT_SECURE);
4958032586SSamuel Holland 	mmap_add_region(BL_CODE_BASE, BL_CODE_BASE,
5058032586SSamuel Holland 			BL_CODE_END - BL_CODE_BASE,
5158032586SSamuel Holland 			MT_CODE | MT_SECURE);
5258032586SSamuel Holland 	mmap_add_region(BL_RO_DATA_BASE, BL_RO_DATA_BASE,
5358032586SSamuel Holland 			BL_RO_DATA_END - BL_RO_DATA_BASE,
5458032586SSamuel Holland 			MT_RO_DATA | MT_SECURE);
5558032586SSamuel Holland 	mmap_add(sunxi_mmap);
5658032586SSamuel Holland 	init_xlat_tables();
5758032586SSamuel Holland 
5858032586SSamuel Holland 	enable_mmu_el3(0);
5958032586SSamuel Holland }
60c4143b74SAndre Przywara 
61c4143b74SAndre Przywara #define SRAM_VER_REG (SUNXI_SYSCON_BASE + 0x24)
62c4143b74SAndre Przywara uint16_t sunxi_read_soc_id(void)
63c4143b74SAndre Przywara {
64c4143b74SAndre Przywara 	uint32_t reg = mmio_read_32(SRAM_VER_REG);
65c4143b74SAndre Przywara 
66c4143b74SAndre Przywara 	/* Set bit 15 to prepare for the SOCID read. */
67c4143b74SAndre Przywara 	mmio_write_32(SRAM_VER_REG, reg | BIT(15));
68c4143b74SAndre Przywara 
69c4143b74SAndre Przywara 	reg = mmio_read_32(SRAM_VER_REG);
70c4143b74SAndre Przywara 
71c4143b74SAndre Przywara 	/* deactivate the SOCID access again */
72c4143b74SAndre Przywara 	mmio_write_32(SRAM_VER_REG, reg & ~BIT(15));
73c4143b74SAndre Przywara 
74c4143b74SAndre Przywara 	return reg >> 16;
75c4143b74SAndre Przywara }
767020dca0SAndre Przywara 
777020dca0SAndre Przywara /*
787020dca0SAndre Przywara  * Configure a given pin to the GPIO-OUT function and sets its level.
797020dca0SAndre Przywara  * The port is given as a capital letter, the pin is the number within
807020dca0SAndre Przywara  * this port group.
817020dca0SAndre Przywara  * So to set pin PC7 to high, use: sunxi_set_gpio_out('C', 7, true);
827020dca0SAndre Przywara  */
837020dca0SAndre Przywara void sunxi_set_gpio_out(char port, int pin, bool level_high)
847020dca0SAndre Przywara {
857020dca0SAndre Przywara 	uintptr_t port_base;
867020dca0SAndre Przywara 
877020dca0SAndre Przywara 	if (port < 'A' || port > 'L')
887020dca0SAndre Przywara 		return;
897020dca0SAndre Przywara 	if (port == 'L')
907020dca0SAndre Przywara 		port_base = SUNXI_R_PIO_BASE;
917020dca0SAndre Przywara 	else
927020dca0SAndre Przywara 		port_base = SUNXI_PIO_BASE + (port - 'A') * 0x24;
937020dca0SAndre Przywara 
947020dca0SAndre Przywara 	/* Set the new level first before configuring the pin. */
957020dca0SAndre Przywara 	if (level_high)
967020dca0SAndre Przywara 		mmio_setbits_32(port_base + 0x10, BIT(pin));
977020dca0SAndre Przywara 	else
987020dca0SAndre Przywara 		mmio_clrbits_32(port_base + 0x10, BIT(pin));
997020dca0SAndre Przywara 
1007020dca0SAndre Przywara 	/* configure pin as GPIO out (4(3) bits per pin, 1: GPIO out */
1017020dca0SAndre Przywara 	mmio_clrsetbits_32(port_base + (pin / 8) * 4,
1027020dca0SAndre Przywara 			   0x7 << ((pin % 8) * 4),
1037020dca0SAndre Przywara 			   0x1 << ((pin % 8) * 4));
1047020dca0SAndre Przywara }
105*d5ddf67aSAndre Przywara 
106*d5ddf67aSAndre Przywara int sunxi_init_platform_r_twi(uint16_t socid, bool use_rsb)
107*d5ddf67aSAndre Przywara {
108*d5ddf67aSAndre Przywara 	uint32_t pin_func = 0x77;
109*d5ddf67aSAndre Przywara 	uint32_t device_bit;
110*d5ddf67aSAndre Przywara 	unsigned int reset_offset = 0xb0;
111*d5ddf67aSAndre Przywara 
112*d5ddf67aSAndre Przywara 	switch (socid) {
113*d5ddf67aSAndre Przywara 	case SUNXI_SOC_H5:
114*d5ddf67aSAndre Przywara 		if (use_rsb)
115*d5ddf67aSAndre Przywara 			return -ENODEV;
116*d5ddf67aSAndre Przywara 		pin_func = 0x22;
117*d5ddf67aSAndre Przywara 		device_bit = BIT(6);
118*d5ddf67aSAndre Przywara 		break;
119*d5ddf67aSAndre Przywara 	case SUNXI_SOC_H6:
120*d5ddf67aSAndre Przywara 		if (use_rsb)
121*d5ddf67aSAndre Przywara 			return -ENODEV;
122*d5ddf67aSAndre Przywara 		pin_func = 0x33;
123*d5ddf67aSAndre Przywara 		device_bit = BIT(16);
124*d5ddf67aSAndre Przywara 		reset_offset = 0x19c;
125*d5ddf67aSAndre Przywara 		break;
126*d5ddf67aSAndre Przywara 	case SUNXI_SOC_A64:
127*d5ddf67aSAndre Przywara 		pin_func = use_rsb ? 0x22 : 0x33;
128*d5ddf67aSAndre Przywara 		device_bit = use_rsb ? BIT(3) : BIT(6);
129*d5ddf67aSAndre Przywara 		break;
130*d5ddf67aSAndre Przywara 	default:
131*d5ddf67aSAndre Przywara 		INFO("R_I2C/RSB on Allwinner 0x%x SoC not supported\n", socid);
132*d5ddf67aSAndre Przywara 		return -ENODEV;
133*d5ddf67aSAndre Przywara 	}
134*d5ddf67aSAndre Przywara 
135*d5ddf67aSAndre Przywara 	/* un-gate R_PIO clock */
136*d5ddf67aSAndre Przywara 	if (socid != SUNXI_SOC_H6)
137*d5ddf67aSAndre Przywara 		mmio_setbits_32(SUNXI_R_PRCM_BASE + 0x28, BIT(0));
138*d5ddf67aSAndre Przywara 
139*d5ddf67aSAndre Przywara 	/* switch pins PL0 and PL1 to the desired function */
140*d5ddf67aSAndre Przywara 	mmio_clrsetbits_32(SUNXI_R_PIO_BASE + 0x00, 0xffU, pin_func);
141*d5ddf67aSAndre Przywara 
142*d5ddf67aSAndre Przywara 	/* level 2 drive strength */
143*d5ddf67aSAndre Przywara 	mmio_clrsetbits_32(SUNXI_R_PIO_BASE + 0x14, 0x0fU, 0xaU);
144*d5ddf67aSAndre Przywara 
145*d5ddf67aSAndre Przywara 	/* set both pins to pull-up */
146*d5ddf67aSAndre Przywara 	mmio_clrsetbits_32(SUNXI_R_PIO_BASE + 0x1c, 0x0fU, 0x5U);
147*d5ddf67aSAndre Przywara 
148*d5ddf67aSAndre Przywara 	/* assert, then de-assert reset of I2C/RSB controller */
149*d5ddf67aSAndre Przywara 	mmio_clrbits_32(SUNXI_R_PRCM_BASE + reset_offset, device_bit);
150*d5ddf67aSAndre Przywara 	mmio_setbits_32(SUNXI_R_PRCM_BASE + reset_offset, device_bit);
151*d5ddf67aSAndre Przywara 
152*d5ddf67aSAndre Przywara 	/* un-gate clock */
153*d5ddf67aSAndre Przywara 	if (socid != SUNXI_SOC_H6)
154*d5ddf67aSAndre Przywara 		mmio_setbits_32(SUNXI_R_PRCM_BASE + 0x28, device_bit);
155*d5ddf67aSAndre Przywara 	else
156*d5ddf67aSAndre Przywara 		mmio_setbits_32(SUNXI_R_PRCM_BASE + 0x19c, device_bit | BIT(0));
157*d5ddf67aSAndre Przywara 
158*d5ddf67aSAndre Przywara 	return 0;
159*d5ddf67aSAndre Przywara }
160