xref: /rk3399_ARM-atf/plat/allwinner/common/sunxi_common.c (revision 0be10ee373eab34064e728756de0005c5b71433b)
158032586SSamuel Holland /*
25cffedceSSamuel Holland  * Copyright (c) 2017-2019, ARM Limited and Contributors. All rights reserved.
358032586SSamuel Holland  *
458032586SSamuel Holland  * SPDX-License-Identifier: BSD-3-Clause
558032586SSamuel Holland  */
658032586SSamuel Holland 
7d5ddf67aSAndre Przywara #include <errno.h>
809d40e0eSAntonio Nino Diaz 
909d40e0eSAntonio Nino Diaz #include <common/debug.h>
1009d40e0eSAntonio Nino Diaz #include <lib/mmio.h>
1109d40e0eSAntonio Nino Diaz #include <lib/xlat_tables/xlat_tables_v2.h>
1209d40e0eSAntonio Nino Diaz 
1358032586SSamuel Holland #include <sunxi_def.h>
1411480b90SAndre Przywara #include <sunxi_mmap.h>
154ec1a239SAndre Przywara #include <sunxi_private.h>
1658032586SSamuel Holland 
1750811682SSamuel Holland static const mmap_region_t sunxi_mmap[PLATFORM_MMAP_REGIONS + 1] = {
1858032586SSamuel Holland 	MAP_REGION_FLAT(SUNXI_SRAM_BASE, SUNXI_SRAM_SIZE,
19ddb4c9e0SSamuel Holland 			MT_RW_DATA | MT_SECURE),
2001cec8f4SAndre Przywara #ifdef SUNXI_SCP_BASE
2157b36632SSamuel Holland 	MAP_REGION_FLAT(SUNXI_SCP_BASE, SUNXI_SCP_SIZE,
2257b36632SSamuel Holland 			MT_DEVICE | MT_RW | MT_SECURE | MT_EXECUTE_NEVER),
2301cec8f4SAndre Przywara #endif
2458032586SSamuel Holland 	MAP_REGION_FLAT(SUNXI_DEV_BASE, SUNXI_DEV_SIZE,
25ddb4c9e0SSamuel Holland 			MT_DEVICE | MT_RW | MT_SECURE | MT_EXECUTE_NEVER),
26c3af6b00SAndre Przywara 	MAP_REGION(SUNXI_DRAM_BASE, SUNXI_DRAM_VIRT_BASE, SUNXI_DRAM_SEC_SIZE,
27ddb4c9e0SSamuel Holland 		   MT_RW_DATA | MT_SECURE),
2801cec8f4SAndre Przywara 	MAP_REGION(PRELOADED_BL33_BASE, SUNXI_BL33_VIRT_BASE,
29*0be10ee3SAndre Przywara 		   SUNXI_DRAM_MAP_SIZE, MT_RW_DATA | MT_NS),
3058032586SSamuel Holland 	{},
3158032586SSamuel Holland };
3258032586SSamuel Holland 
3358032586SSamuel Holland unsigned int plat_get_syscnt_freq2(void)
3458032586SSamuel Holland {
3558032586SSamuel Holland 	return SUNXI_OSC24M_CLK_IN_HZ;
3658032586SSamuel Holland }
3758032586SSamuel Holland 
3858032586SSamuel Holland void sunxi_configure_mmu_el3(int flags)
3958032586SSamuel Holland {
4058032586SSamuel Holland 	mmap_add_region(BL_CODE_BASE, BL_CODE_BASE,
4158032586SSamuel Holland 			BL_CODE_END - BL_CODE_BASE,
4258032586SSamuel Holland 			MT_CODE | MT_SECURE);
4358032586SSamuel Holland 	mmap_add_region(BL_RO_DATA_BASE, BL_RO_DATA_BASE,
4458032586SSamuel Holland 			BL_RO_DATA_END - BL_RO_DATA_BASE,
4558032586SSamuel Holland 			MT_RO_DATA | MT_SECURE);
466c281cc3SSamuel Holland 	mmap_add_region(BL_COHERENT_RAM_BASE, BL_COHERENT_RAM_BASE,
476c281cc3SSamuel Holland 			BL_COHERENT_RAM_END - BL_COHERENT_RAM_BASE,
486c281cc3SSamuel Holland 			MT_DEVICE | MT_RW | MT_SECURE | MT_EXECUTE_NEVER);
496c281cc3SSamuel Holland 
5058032586SSamuel Holland 	mmap_add(sunxi_mmap);
5158032586SSamuel Holland 	init_xlat_tables();
5258032586SSamuel Holland 
5358032586SSamuel Holland 	enable_mmu_el3(0);
5458032586SSamuel Holland }
55c4143b74SAndre Przywara 
56c4143b74SAndre Przywara #define SRAM_VER_REG (SUNXI_SYSCON_BASE + 0x24)
57c4143b74SAndre Przywara uint16_t sunxi_read_soc_id(void)
58c4143b74SAndre Przywara {
59c4143b74SAndre Przywara 	uint32_t reg = mmio_read_32(SRAM_VER_REG);
60c4143b74SAndre Przywara 
61c4143b74SAndre Przywara 	/* Set bit 15 to prepare for the SOCID read. */
62c4143b74SAndre Przywara 	mmio_write_32(SRAM_VER_REG, reg | BIT(15));
63c4143b74SAndre Przywara 
64c4143b74SAndre Przywara 	reg = mmio_read_32(SRAM_VER_REG);
65c4143b74SAndre Przywara 
66c4143b74SAndre Przywara 	/* deactivate the SOCID access again */
67c4143b74SAndre Przywara 	mmio_write_32(SRAM_VER_REG, reg & ~BIT(15));
68c4143b74SAndre Przywara 
69c4143b74SAndre Przywara 	return reg >> 16;
70c4143b74SAndre Przywara }
717020dca0SAndre Przywara 
727020dca0SAndre Przywara /*
737020dca0SAndre Przywara  * Configure a given pin to the GPIO-OUT function and sets its level.
747020dca0SAndre Przywara  * The port is given as a capital letter, the pin is the number within
757020dca0SAndre Przywara  * this port group.
767020dca0SAndre Przywara  * So to set pin PC7 to high, use: sunxi_set_gpio_out('C', 7, true);
777020dca0SAndre Przywara  */
787020dca0SAndre Przywara void sunxi_set_gpio_out(char port, int pin, bool level_high)
797020dca0SAndre Przywara {
807020dca0SAndre Przywara 	uintptr_t port_base;
817020dca0SAndre Przywara 
827020dca0SAndre Przywara 	if (port < 'A' || port > 'L')
837020dca0SAndre Przywara 		return;
847020dca0SAndre Przywara 	if (port == 'L')
857020dca0SAndre Przywara 		port_base = SUNXI_R_PIO_BASE;
867020dca0SAndre Przywara 	else
877020dca0SAndre Przywara 		port_base = SUNXI_PIO_BASE + (port - 'A') * 0x24;
887020dca0SAndre Przywara 
897020dca0SAndre Przywara 	/* Set the new level first before configuring the pin. */
907020dca0SAndre Przywara 	if (level_high)
917020dca0SAndre Przywara 		mmio_setbits_32(port_base + 0x10, BIT(pin));
927020dca0SAndre Przywara 	else
937020dca0SAndre Przywara 		mmio_clrbits_32(port_base + 0x10, BIT(pin));
947020dca0SAndre Przywara 
957020dca0SAndre Przywara 	/* configure pin as GPIO out (4(3) bits per pin, 1: GPIO out */
967020dca0SAndre Przywara 	mmio_clrsetbits_32(port_base + (pin / 8) * 4,
977020dca0SAndre Przywara 			   0x7 << ((pin % 8) * 4),
987020dca0SAndre Przywara 			   0x1 << ((pin % 8) * 4));
997020dca0SAndre Przywara }
100d5ddf67aSAndre Przywara 
101d5ddf67aSAndre Przywara int sunxi_init_platform_r_twi(uint16_t socid, bool use_rsb)
102d5ddf67aSAndre Przywara {
103d5ddf67aSAndre Przywara 	uint32_t pin_func = 0x77;
104d5ddf67aSAndre Przywara 	uint32_t device_bit;
105d5ddf67aSAndre Przywara 	unsigned int reset_offset = 0xb0;
106d5ddf67aSAndre Przywara 
107d5ddf67aSAndre Przywara 	switch (socid) {
108d5ddf67aSAndre Przywara 	case SUNXI_SOC_H5:
109d5ddf67aSAndre Przywara 		if (use_rsb)
110d5ddf67aSAndre Przywara 			return -ENODEV;
111d5ddf67aSAndre Przywara 		pin_func = 0x22;
112d5ddf67aSAndre Przywara 		device_bit = BIT(6);
113d5ddf67aSAndre Przywara 		break;
114d5ddf67aSAndre Przywara 	case SUNXI_SOC_H6:
115bb104f27SAndre Przywara 	case SUNXI_SOC_H616:
1167060e0d8SSamuel Holland 		pin_func = use_rsb ? 0x22 : 0x33;
117d5ddf67aSAndre Przywara 		device_bit = BIT(16);
1187060e0d8SSamuel Holland 		reset_offset = use_rsb ? 0x1bc : 0x19c;
119d5ddf67aSAndre Przywara 		break;
120d5ddf67aSAndre Przywara 	case SUNXI_SOC_A64:
121d5ddf67aSAndre Przywara 		pin_func = use_rsb ? 0x22 : 0x33;
122d5ddf67aSAndre Przywara 		device_bit = use_rsb ? BIT(3) : BIT(6);
123d5ddf67aSAndre Przywara 		break;
124d5ddf67aSAndre Przywara 	default:
125d5ddf67aSAndre Przywara 		INFO("R_I2C/RSB on Allwinner 0x%x SoC not supported\n", socid);
126d5ddf67aSAndre Przywara 		return -ENODEV;
127d5ddf67aSAndre Przywara 	}
128d5ddf67aSAndre Przywara 
129d5ddf67aSAndre Przywara 	/* un-gate R_PIO clock */
13026123ca3SAndre Przywara 	if (socid != SUNXI_SOC_H6 && socid != SUNXI_SOC_H616)
131d5ddf67aSAndre Przywara 		mmio_setbits_32(SUNXI_R_PRCM_BASE + 0x28, BIT(0));
132d5ddf67aSAndre Przywara 
133d5ddf67aSAndre Przywara 	/* switch pins PL0 and PL1 to the desired function */
134d5ddf67aSAndre Przywara 	mmio_clrsetbits_32(SUNXI_R_PIO_BASE + 0x00, 0xffU, pin_func);
135d5ddf67aSAndre Przywara 
136d5ddf67aSAndre Przywara 	/* level 2 drive strength */
137d5ddf67aSAndre Przywara 	mmio_clrsetbits_32(SUNXI_R_PIO_BASE + 0x14, 0x0fU, 0xaU);
138d5ddf67aSAndre Przywara 
139d5ddf67aSAndre Przywara 	/* set both pins to pull-up */
140d5ddf67aSAndre Przywara 	mmio_clrsetbits_32(SUNXI_R_PIO_BASE + 0x1c, 0x0fU, 0x5U);
141d5ddf67aSAndre Przywara 
142d5ddf67aSAndre Przywara 	/* un-gate clock */
14326123ca3SAndre Przywara 	if (socid != SUNXI_SOC_H6 && socid != SUNXI_SOC_H616)
144d5ddf67aSAndre Przywara 		mmio_setbits_32(SUNXI_R_PRCM_BASE + 0x28, device_bit);
145d5ddf67aSAndre Przywara 	else
1467060e0d8SSamuel Holland 		mmio_setbits_32(SUNXI_R_PRCM_BASE + reset_offset, BIT(0));
147d5ddf67aSAndre Przywara 
148eb75518dSSamuel Holland 	/* assert, then de-assert reset of I2C/RSB controller */
149eb75518dSSamuel Holland 	mmio_clrbits_32(SUNXI_R_PRCM_BASE + reset_offset, device_bit);
150eb75518dSSamuel Holland 	mmio_setbits_32(SUNXI_R_PRCM_BASE + reset_offset, device_bit);
151eb75518dSSamuel Holland 
152d5ddf67aSAndre Przywara 	return 0;
153d5ddf67aSAndre Przywara }
154