xref: /rk3399_ARM-atf/include/arch/aarch64/arch.h (revision f5478dedf9e096d9539362b38ceb096b940ba3e2)
1*f5478dedSAntonio Nino Diaz /*
2*f5478dedSAntonio Nino Diaz  * Copyright (c) 2013-2018, ARM Limited and Contributors. All rights reserved.
3*f5478dedSAntonio Nino Diaz  *
4*f5478dedSAntonio Nino Diaz  * SPDX-License-Identifier: BSD-3-Clause
5*f5478dedSAntonio Nino Diaz  */
6*f5478dedSAntonio Nino Diaz 
7*f5478dedSAntonio Nino Diaz #ifndef ARCH_H
8*f5478dedSAntonio Nino Diaz #define ARCH_H
9*f5478dedSAntonio Nino Diaz 
10*f5478dedSAntonio Nino Diaz #include <utils_def.h>
11*f5478dedSAntonio Nino Diaz 
12*f5478dedSAntonio Nino Diaz /*******************************************************************************
13*f5478dedSAntonio Nino Diaz  * MIDR bit definitions
14*f5478dedSAntonio Nino Diaz  ******************************************************************************/
15*f5478dedSAntonio Nino Diaz #define MIDR_IMPL_MASK		U(0xff)
16*f5478dedSAntonio Nino Diaz #define MIDR_IMPL_SHIFT		U(0x18)
17*f5478dedSAntonio Nino Diaz #define MIDR_VAR_SHIFT		U(20)
18*f5478dedSAntonio Nino Diaz #define MIDR_VAR_BITS		U(4)
19*f5478dedSAntonio Nino Diaz #define MIDR_VAR_MASK		U(0xf)
20*f5478dedSAntonio Nino Diaz #define MIDR_REV_SHIFT		U(0)
21*f5478dedSAntonio Nino Diaz #define MIDR_REV_BITS		U(4)
22*f5478dedSAntonio Nino Diaz #define MIDR_REV_MASK		U(0xf)
23*f5478dedSAntonio Nino Diaz #define MIDR_PN_MASK		U(0xfff)
24*f5478dedSAntonio Nino Diaz #define MIDR_PN_SHIFT		U(0x4)
25*f5478dedSAntonio Nino Diaz 
26*f5478dedSAntonio Nino Diaz /*******************************************************************************
27*f5478dedSAntonio Nino Diaz  * MPIDR macros
28*f5478dedSAntonio Nino Diaz  ******************************************************************************/
29*f5478dedSAntonio Nino Diaz #define MPIDR_MT_MASK		(ULL(1) << 24)
30*f5478dedSAntonio Nino Diaz #define MPIDR_CPU_MASK		MPIDR_AFFLVL_MASK
31*f5478dedSAntonio Nino Diaz #define MPIDR_CLUSTER_MASK	(MPIDR_AFFLVL_MASK << MPIDR_AFFINITY_BITS)
32*f5478dedSAntonio Nino Diaz #define MPIDR_AFFINITY_BITS	U(8)
33*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL_MASK	ULL(0xff)
34*f5478dedSAntonio Nino Diaz #define MPIDR_AFF0_SHIFT	U(0)
35*f5478dedSAntonio Nino Diaz #define MPIDR_AFF1_SHIFT	U(8)
36*f5478dedSAntonio Nino Diaz #define MPIDR_AFF2_SHIFT	U(16)
37*f5478dedSAntonio Nino Diaz #define MPIDR_AFF3_SHIFT	U(32)
38*f5478dedSAntonio Nino Diaz #define MPIDR_AFF_SHIFT(_n)	MPIDR_AFF##_n##_SHIFT
39*f5478dedSAntonio Nino Diaz #define MPIDR_AFFINITY_MASK	ULL(0xff00ffffff)
40*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL_SHIFT	U(3)
41*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL0		ULL(0x0)
42*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL1		ULL(0x1)
43*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL2		ULL(0x2)
44*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL3		ULL(0x3)
45*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL(_n)	MPIDR_AFFLVL##_n
46*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL0_VAL(mpidr) \
47*f5478dedSAntonio Nino Diaz 		(((mpidr) >> MPIDR_AFF0_SHIFT) & MPIDR_AFFLVL_MASK)
48*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL1_VAL(mpidr) \
49*f5478dedSAntonio Nino Diaz 		(((mpidr) >> MPIDR_AFF1_SHIFT) & MPIDR_AFFLVL_MASK)
50*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL2_VAL(mpidr) \
51*f5478dedSAntonio Nino Diaz 		(((mpidr) >> MPIDR_AFF2_SHIFT) & MPIDR_AFFLVL_MASK)
52*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL3_VAL(mpidr) \
53*f5478dedSAntonio Nino Diaz 		(((mpidr) >> MPIDR_AFF3_SHIFT) & MPIDR_AFFLVL_MASK)
54*f5478dedSAntonio Nino Diaz /*
55*f5478dedSAntonio Nino Diaz  * The MPIDR_MAX_AFFLVL count starts from 0. Take care to
56*f5478dedSAntonio Nino Diaz  * add one while using this macro to define array sizes.
57*f5478dedSAntonio Nino Diaz  * TODO: Support only the first 3 affinity levels for now.
58*f5478dedSAntonio Nino Diaz  */
59*f5478dedSAntonio Nino Diaz #define MPIDR_MAX_AFFLVL	U(2)
60*f5478dedSAntonio Nino Diaz 
61*f5478dedSAntonio Nino Diaz #define MPID_MASK		(MPIDR_MT_MASK				 | \
62*f5478dedSAntonio Nino Diaz 				 (MPIDR_AFFLVL_MASK << MPIDR_AFF3_SHIFT) | \
63*f5478dedSAntonio Nino Diaz 				 (MPIDR_AFFLVL_MASK << MPIDR_AFF2_SHIFT) | \
64*f5478dedSAntonio Nino Diaz 				 (MPIDR_AFFLVL_MASK << MPIDR_AFF1_SHIFT) | \
65*f5478dedSAntonio Nino Diaz 				 (MPIDR_AFFLVL_MASK << MPIDR_AFF0_SHIFT))
66*f5478dedSAntonio Nino Diaz 
67*f5478dedSAntonio Nino Diaz #define MPIDR_AFF_ID(mpid, n)					\
68*f5478dedSAntonio Nino Diaz 	(((mpid) >> MPIDR_AFF_SHIFT(n)) & MPIDR_AFFLVL_MASK)
69*f5478dedSAntonio Nino Diaz 
70*f5478dedSAntonio Nino Diaz /*
71*f5478dedSAntonio Nino Diaz  * An invalid MPID. This value can be used by functions that return an MPID to
72*f5478dedSAntonio Nino Diaz  * indicate an error.
73*f5478dedSAntonio Nino Diaz  */
74*f5478dedSAntonio Nino Diaz #define INVALID_MPID		U(0xFFFFFFFF)
75*f5478dedSAntonio Nino Diaz 
76*f5478dedSAntonio Nino Diaz /*******************************************************************************
77*f5478dedSAntonio Nino Diaz  * Definitions for CPU system register interface to GICv3
78*f5478dedSAntonio Nino Diaz  ******************************************************************************/
79*f5478dedSAntonio Nino Diaz #define ICC_IGRPEN1_EL1		S3_0_C12_C12_7
80*f5478dedSAntonio Nino Diaz #define ICC_SGI1R		S3_0_C12_C11_5
81*f5478dedSAntonio Nino Diaz #define ICC_SRE_EL1		S3_0_C12_C12_5
82*f5478dedSAntonio Nino Diaz #define ICC_SRE_EL2		S3_4_C12_C9_5
83*f5478dedSAntonio Nino Diaz #define ICC_SRE_EL3		S3_6_C12_C12_5
84*f5478dedSAntonio Nino Diaz #define ICC_CTLR_EL1		S3_0_C12_C12_4
85*f5478dedSAntonio Nino Diaz #define ICC_CTLR_EL3		S3_6_C12_C12_4
86*f5478dedSAntonio Nino Diaz #define ICC_PMR_EL1		S3_0_C4_C6_0
87*f5478dedSAntonio Nino Diaz #define ICC_RPR_EL1		S3_0_C12_C11_3
88*f5478dedSAntonio Nino Diaz #define ICC_IGRPEN1_EL3		S3_6_c12_c12_7
89*f5478dedSAntonio Nino Diaz #define ICC_IGRPEN0_EL1		S3_0_c12_c12_6
90*f5478dedSAntonio Nino Diaz #define ICC_HPPIR0_EL1		S3_0_c12_c8_2
91*f5478dedSAntonio Nino Diaz #define ICC_HPPIR1_EL1		S3_0_c12_c12_2
92*f5478dedSAntonio Nino Diaz #define ICC_IAR0_EL1		S3_0_c12_c8_0
93*f5478dedSAntonio Nino Diaz #define ICC_IAR1_EL1		S3_0_c12_c12_0
94*f5478dedSAntonio Nino Diaz #define ICC_EOIR0_EL1		S3_0_c12_c8_1
95*f5478dedSAntonio Nino Diaz #define ICC_EOIR1_EL1		S3_0_c12_c12_1
96*f5478dedSAntonio Nino Diaz #define ICC_SGI0R_EL1		S3_0_c12_c11_7
97*f5478dedSAntonio Nino Diaz 
98*f5478dedSAntonio Nino Diaz /*******************************************************************************
99*f5478dedSAntonio Nino Diaz  * Generic timer memory mapped registers & offsets
100*f5478dedSAntonio Nino Diaz  ******************************************************************************/
101*f5478dedSAntonio Nino Diaz #define CNTCR_OFF			U(0x000)
102*f5478dedSAntonio Nino Diaz #define CNTFID_OFF			U(0x020)
103*f5478dedSAntonio Nino Diaz 
104*f5478dedSAntonio Nino Diaz #define CNTCR_EN			(U(1) << 0)
105*f5478dedSAntonio Nino Diaz #define CNTCR_HDBG			(U(1) << 1)
106*f5478dedSAntonio Nino Diaz #define CNTCR_FCREQ(x)			((x) << 8)
107*f5478dedSAntonio Nino Diaz 
108*f5478dedSAntonio Nino Diaz /*******************************************************************************
109*f5478dedSAntonio Nino Diaz  * System register bit definitions
110*f5478dedSAntonio Nino Diaz  ******************************************************************************/
111*f5478dedSAntonio Nino Diaz /* CLIDR definitions */
112*f5478dedSAntonio Nino Diaz #define LOUIS_SHIFT		U(21)
113*f5478dedSAntonio Nino Diaz #define LOC_SHIFT		U(24)
114*f5478dedSAntonio Nino Diaz #define CLIDR_FIELD_WIDTH	U(3)
115*f5478dedSAntonio Nino Diaz 
116*f5478dedSAntonio Nino Diaz /* CSSELR definitions */
117*f5478dedSAntonio Nino Diaz #define LEVEL_SHIFT		U(1)
118*f5478dedSAntonio Nino Diaz 
119*f5478dedSAntonio Nino Diaz /* Data cache set/way op type defines */
120*f5478dedSAntonio Nino Diaz #define DCISW			U(0x0)
121*f5478dedSAntonio Nino Diaz #define DCCISW			U(0x1)
122*f5478dedSAntonio Nino Diaz #define DCCSW			U(0x2)
123*f5478dedSAntonio Nino Diaz 
124*f5478dedSAntonio Nino Diaz /* ID_AA64PFR0_EL1 definitions */
125*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_EL0_SHIFT	U(0)
126*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_EL1_SHIFT	U(4)
127*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_EL2_SHIFT	U(8)
128*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_EL3_SHIFT	U(12)
129*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_AMU_SHIFT	U(44)
130*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_AMU_LENGTH	U(4)
131*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_AMU_MASK	ULL(0xf)
132*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_ELX_MASK	ULL(0xf)
133*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_SVE_SHIFT	U(32)
134*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_SVE_MASK	ULL(0xf)
135*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_SVE_LENGTH	U(4)
136*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_MPAM_SHIFT	U(40)
137*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_MPAM_MASK	ULL(0xf)
138*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_DIT_SHIFT	U(48)
139*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_DIT_MASK	ULL(0xf)
140*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_DIT_LENGTH	U(4)
141*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_DIT_SUPPORTED	U(1)
142*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_CSV2_SHIFT	U(56)
143*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_CSV2_MASK	ULL(0xf)
144*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_CSV2_LENGTH	U(4)
145*f5478dedSAntonio Nino Diaz 
146*f5478dedSAntonio Nino Diaz /* ID_AA64DFR0_EL1.PMS definitions (for ARMv8.2+) */
147*f5478dedSAntonio Nino Diaz #define ID_AA64DFR0_PMS_SHIFT	U(32)
148*f5478dedSAntonio Nino Diaz #define ID_AA64DFR0_PMS_LENGTH	U(4)
149*f5478dedSAntonio Nino Diaz #define ID_AA64DFR0_PMS_MASK	ULL(0xf)
150*f5478dedSAntonio Nino Diaz 
151*f5478dedSAntonio Nino Diaz #define EL_IMPL_NONE		ULL(0)
152*f5478dedSAntonio Nino Diaz #define EL_IMPL_A64ONLY		ULL(1)
153*f5478dedSAntonio Nino Diaz #define EL_IMPL_A64_A32		ULL(2)
154*f5478dedSAntonio Nino Diaz 
155*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_GIC_SHIFT	U(24)
156*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_GIC_WIDTH	U(4)
157*f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_GIC_MASK	((ULL(1) << ID_AA64PFR0_GIC_WIDTH) - ULL(1))
158*f5478dedSAntonio Nino Diaz 
159*f5478dedSAntonio Nino Diaz /* ID_AA64MMFR0_EL1 definitions */
160*f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_PARANGE_SHIFT	U(0)
161*f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_PARANGE_MASK	ULL(0xf)
162*f5478dedSAntonio Nino Diaz 
163*f5478dedSAntonio Nino Diaz /* ID_AA64ISAR1_EL1 definitions */
164*f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_GPI_SHIFT	U(28)
165*f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_GPI_WIDTH	U(4)
166*f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_GPA_SHIFT	U(24)
167*f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_GPA_WIDTH	U(4)
168*f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_API_SHIFT	U(8)
169*f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_API_WIDTH	U(4)
170*f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_APA_SHIFT	U(4)
171*f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_APA_WIDTH	U(4)
172*f5478dedSAntonio Nino Diaz 
173*f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_GPI_MASK \
174*f5478dedSAntonio Nino Diaz 	(((ULL(1) << ID_AA64ISAR1_GPI_WIDTH) - ULL(1)) << ID_AA64ISAR1_GPI_SHIFT)
175*f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_GPA_MASK \
176*f5478dedSAntonio Nino Diaz 	(((ULL(1) << ID_AA64ISAR1_GPA_WIDTH) - ULL(1)) << ID_AA64ISAR1_GPA_SHIFT)
177*f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_API_MASK \
178*f5478dedSAntonio Nino Diaz 	(((ULL(1) << ID_AA64ISAR1_API_WIDTH) - ULL(1)) << ID_AA64ISAR1_API_SHIFT)
179*f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_APA_MASK \
180*f5478dedSAntonio Nino Diaz 	(((ULL(1) << ID_AA64ISAR1_APA_WIDTH) - ULL(1)) << ID_AA64ISAR1_APA_SHIFT)
181*f5478dedSAntonio Nino Diaz 
182*f5478dedSAntonio Nino Diaz #define PARANGE_0000	U(32)
183*f5478dedSAntonio Nino Diaz #define PARANGE_0001	U(36)
184*f5478dedSAntonio Nino Diaz #define PARANGE_0010	U(40)
185*f5478dedSAntonio Nino Diaz #define PARANGE_0011	U(42)
186*f5478dedSAntonio Nino Diaz #define PARANGE_0100	U(44)
187*f5478dedSAntonio Nino Diaz #define PARANGE_0101	U(48)
188*f5478dedSAntonio Nino Diaz #define PARANGE_0110	U(52)
189*f5478dedSAntonio Nino Diaz 
190*f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN4_SHIFT		U(28)
191*f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN4_MASK		ULL(0xf)
192*f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN4_SUPPORTED	ULL(0x0)
193*f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN4_NOT_SUPPORTED	ULL(0xf)
194*f5478dedSAntonio Nino Diaz 
195*f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN64_SHIFT		U(24)
196*f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN64_MASK		ULL(0xf)
197*f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN64_SUPPORTED	ULL(0x0)
198*f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN64_NOT_SUPPORTED	ULL(0xf)
199*f5478dedSAntonio Nino Diaz 
200*f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN16_SHIFT		U(20)
201*f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN16_MASK		ULL(0xf)
202*f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN16_SUPPORTED	ULL(0x1)
203*f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN16_NOT_SUPPORTED	ULL(0x0)
204*f5478dedSAntonio Nino Diaz 
205*f5478dedSAntonio Nino Diaz /* ID_AA64PFR1_EL1 definitions */
206*f5478dedSAntonio Nino Diaz #define ID_AA64PFR1_EL1_SSBS_SHIFT	U(4)
207*f5478dedSAntonio Nino Diaz #define ID_AA64PFR1_EL1_SSBS_MASK	ULL(0xf)
208*f5478dedSAntonio Nino Diaz 
209*f5478dedSAntonio Nino Diaz #define SSBS_UNAVAILABLE	ULL(0)	/* No architectural SSBS support */
210*f5478dedSAntonio Nino Diaz 
211*f5478dedSAntonio Nino Diaz /* ID_PFR1_EL1 definitions */
212*f5478dedSAntonio Nino Diaz #define ID_PFR1_VIRTEXT_SHIFT	U(12)
213*f5478dedSAntonio Nino Diaz #define ID_PFR1_VIRTEXT_MASK	U(0xf)
214*f5478dedSAntonio Nino Diaz #define GET_VIRT_EXT(id)	(((id) >> ID_PFR1_VIRTEXT_SHIFT) \
215*f5478dedSAntonio Nino Diaz 				 & ID_PFR1_VIRTEXT_MASK)
216*f5478dedSAntonio Nino Diaz 
217*f5478dedSAntonio Nino Diaz /* SCTLR definitions */
218*f5478dedSAntonio Nino Diaz #define SCTLR_EL2_RES1	((U(1) << 29) | (U(1) << 28) | (U(1) << 23) | \
219*f5478dedSAntonio Nino Diaz 			 (U(1) << 22) | (U(1) << 18) | (U(1) << 16) | \
220*f5478dedSAntonio Nino Diaz 			 (U(1) << 11) | (U(1) << 5) | (U(1) << 4))
221*f5478dedSAntonio Nino Diaz 
222*f5478dedSAntonio Nino Diaz #define SCTLR_EL1_RES1	((U(1) << 29) | (U(1) << 28) | (U(1) << 23) | \
223*f5478dedSAntonio Nino Diaz 			 (U(1) << 22) | (U(1) << 20) | (U(1) << 11))
224*f5478dedSAntonio Nino Diaz #define SCTLR_AARCH32_EL1_RES1 \
225*f5478dedSAntonio Nino Diaz 			((U(1) << 23) | (U(1) << 22) | (U(1) << 11) | \
226*f5478dedSAntonio Nino Diaz 			 (U(1) << 4) | (U(1) << 3))
227*f5478dedSAntonio Nino Diaz 
228*f5478dedSAntonio Nino Diaz #define SCTLR_EL3_RES1	((U(1) << 29) | (U(1) << 28) | (U(1) << 23) | \
229*f5478dedSAntonio Nino Diaz 			(U(1) << 22) | (U(1) << 18) | (U(1) << 16) | \
230*f5478dedSAntonio Nino Diaz 			(U(1) << 11) | (U(1) << 5) | (U(1) << 4))
231*f5478dedSAntonio Nino Diaz 
232*f5478dedSAntonio Nino Diaz #define SCTLR_M_BIT		(ULL(1) << 0)
233*f5478dedSAntonio Nino Diaz #define SCTLR_A_BIT		(ULL(1) << 1)
234*f5478dedSAntonio Nino Diaz #define SCTLR_C_BIT		(ULL(1) << 2)
235*f5478dedSAntonio Nino Diaz #define SCTLR_SA_BIT		(ULL(1) << 3)
236*f5478dedSAntonio Nino Diaz #define SCTLR_SA0_BIT		(ULL(1) << 4)
237*f5478dedSAntonio Nino Diaz #define SCTLR_CP15BEN_BIT	(ULL(1) << 5)
238*f5478dedSAntonio Nino Diaz #define SCTLR_ITD_BIT		(ULL(1) << 7)
239*f5478dedSAntonio Nino Diaz #define SCTLR_SED_BIT		(ULL(1) << 8)
240*f5478dedSAntonio Nino Diaz #define SCTLR_UMA_BIT		(ULL(1) << 9)
241*f5478dedSAntonio Nino Diaz #define SCTLR_I_BIT		(ULL(1) << 12)
242*f5478dedSAntonio Nino Diaz #define SCTLR_V_BIT		(ULL(1) << 13)
243*f5478dedSAntonio Nino Diaz #define SCTLR_DZE_BIT		(ULL(1) << 14)
244*f5478dedSAntonio Nino Diaz #define SCTLR_UCT_BIT		(ULL(1) << 15)
245*f5478dedSAntonio Nino Diaz #define SCTLR_NTWI_BIT		(ULL(1) << 16)
246*f5478dedSAntonio Nino Diaz #define SCTLR_NTWE_BIT		(ULL(1) << 18)
247*f5478dedSAntonio Nino Diaz #define SCTLR_WXN_BIT		(ULL(1) << 19)
248*f5478dedSAntonio Nino Diaz #define SCTLR_UWXN_BIT		(ULL(1) << 20)
249*f5478dedSAntonio Nino Diaz #define SCTLR_E0E_BIT		(ULL(1) << 24)
250*f5478dedSAntonio Nino Diaz #define SCTLR_EE_BIT		(ULL(1) << 25)
251*f5478dedSAntonio Nino Diaz #define SCTLR_UCI_BIT		(ULL(1) << 26)
252*f5478dedSAntonio Nino Diaz #define SCTLR_TRE_BIT		(ULL(1) << 28)
253*f5478dedSAntonio Nino Diaz #define SCTLR_AFE_BIT		(ULL(1) << 29)
254*f5478dedSAntonio Nino Diaz #define SCTLR_TE_BIT		(ULL(1) << 30)
255*f5478dedSAntonio Nino Diaz #define SCTLR_DSSBS_BIT		(ULL(1) << 44)
256*f5478dedSAntonio Nino Diaz #define SCTLR_RESET_VAL		SCTLR_EL3_RES1
257*f5478dedSAntonio Nino Diaz 
258*f5478dedSAntonio Nino Diaz /* CPACR_El1 definitions */
259*f5478dedSAntonio Nino Diaz #define CPACR_EL1_FPEN(x)	((x) << 20)
260*f5478dedSAntonio Nino Diaz #define CPACR_EL1_FP_TRAP_EL0	U(0x1)
261*f5478dedSAntonio Nino Diaz #define CPACR_EL1_FP_TRAP_ALL	U(0x2)
262*f5478dedSAntonio Nino Diaz #define CPACR_EL1_FP_TRAP_NONE	U(0x3)
263*f5478dedSAntonio Nino Diaz 
264*f5478dedSAntonio Nino Diaz /* SCR definitions */
265*f5478dedSAntonio Nino Diaz #define SCR_RES1_BITS		((U(1) << 4) | (U(1) << 5))
266*f5478dedSAntonio Nino Diaz #define SCR_FIEN_BIT		(U(1) << 21)
267*f5478dedSAntonio Nino Diaz #define SCR_API_BIT		(U(1) << 17)
268*f5478dedSAntonio Nino Diaz #define SCR_APK_BIT		(U(1) << 16)
269*f5478dedSAntonio Nino Diaz #define SCR_TWE_BIT		(U(1) << 13)
270*f5478dedSAntonio Nino Diaz #define SCR_TWI_BIT		(U(1) << 12)
271*f5478dedSAntonio Nino Diaz #define SCR_ST_BIT		(U(1) << 11)
272*f5478dedSAntonio Nino Diaz #define SCR_RW_BIT		(U(1) << 10)
273*f5478dedSAntonio Nino Diaz #define SCR_SIF_BIT		(U(1) << 9)
274*f5478dedSAntonio Nino Diaz #define SCR_HCE_BIT		(U(1) << 8)
275*f5478dedSAntonio Nino Diaz #define SCR_SMD_BIT		(U(1) << 7)
276*f5478dedSAntonio Nino Diaz #define SCR_EA_BIT		(U(1) << 3)
277*f5478dedSAntonio Nino Diaz #define SCR_FIQ_BIT		(U(1) << 2)
278*f5478dedSAntonio Nino Diaz #define SCR_IRQ_BIT		(U(1) << 1)
279*f5478dedSAntonio Nino Diaz #define SCR_NS_BIT		(U(1) << 0)
280*f5478dedSAntonio Nino Diaz #define SCR_VALID_BIT_MASK	U(0x2f8f)
281*f5478dedSAntonio Nino Diaz #define SCR_RESET_VAL		SCR_RES1_BITS
282*f5478dedSAntonio Nino Diaz 
283*f5478dedSAntonio Nino Diaz /* MDCR_EL3 definitions */
284*f5478dedSAntonio Nino Diaz #define MDCR_SPD32(x)		((x) << 14)
285*f5478dedSAntonio Nino Diaz #define MDCR_SPD32_LEGACY	U(0x0)
286*f5478dedSAntonio Nino Diaz #define MDCR_SPD32_DISABLE	U(0x2)
287*f5478dedSAntonio Nino Diaz #define MDCR_SPD32_ENABLE	U(0x3)
288*f5478dedSAntonio Nino Diaz #define MDCR_SDD_BIT		(U(1) << 16)
289*f5478dedSAntonio Nino Diaz #define MDCR_NSPB(x)		((x) << 12)
290*f5478dedSAntonio Nino Diaz #define MDCR_NSPB_EL1		U(0x3)
291*f5478dedSAntonio Nino Diaz #define MDCR_TDOSA_BIT		(U(1) << 10)
292*f5478dedSAntonio Nino Diaz #define MDCR_TDA_BIT		(U(1) << 9)
293*f5478dedSAntonio Nino Diaz #define MDCR_TPM_BIT		(U(1) << 6)
294*f5478dedSAntonio Nino Diaz #define MDCR_EL3_RESET_VAL	U(0x0)
295*f5478dedSAntonio Nino Diaz 
296*f5478dedSAntonio Nino Diaz /* MDCR_EL2 definitions */
297*f5478dedSAntonio Nino Diaz #define MDCR_EL2_TPMS		(U(1) << 14)
298*f5478dedSAntonio Nino Diaz #define MDCR_EL2_E2PB(x)	((x) << 12)
299*f5478dedSAntonio Nino Diaz #define MDCR_EL2_E2PB_EL1	U(0x3)
300*f5478dedSAntonio Nino Diaz #define MDCR_EL2_TDRA_BIT	(U(1) << 11)
301*f5478dedSAntonio Nino Diaz #define MDCR_EL2_TDOSA_BIT	(U(1) << 10)
302*f5478dedSAntonio Nino Diaz #define MDCR_EL2_TDA_BIT	(U(1) << 9)
303*f5478dedSAntonio Nino Diaz #define MDCR_EL2_TDE_BIT	(U(1) << 8)
304*f5478dedSAntonio Nino Diaz #define MDCR_EL2_HPME_BIT	(U(1) << 7)
305*f5478dedSAntonio Nino Diaz #define MDCR_EL2_TPM_BIT	(U(1) << 6)
306*f5478dedSAntonio Nino Diaz #define MDCR_EL2_TPMCR_BIT	(U(1) << 5)
307*f5478dedSAntonio Nino Diaz #define MDCR_EL2_RESET_VAL	U(0x0)
308*f5478dedSAntonio Nino Diaz 
309*f5478dedSAntonio Nino Diaz /* HSTR_EL2 definitions */
310*f5478dedSAntonio Nino Diaz #define HSTR_EL2_RESET_VAL	U(0x0)
311*f5478dedSAntonio Nino Diaz #define HSTR_EL2_T_MASK		U(0xff)
312*f5478dedSAntonio Nino Diaz 
313*f5478dedSAntonio Nino Diaz /* CNTHP_CTL_EL2 definitions */
314*f5478dedSAntonio Nino Diaz #define CNTHP_CTL_ENABLE_BIT	(U(1) << 0)
315*f5478dedSAntonio Nino Diaz #define CNTHP_CTL_RESET_VAL	U(0x0)
316*f5478dedSAntonio Nino Diaz 
317*f5478dedSAntonio Nino Diaz /* VTTBR_EL2 definitions */
318*f5478dedSAntonio Nino Diaz #define VTTBR_RESET_VAL		ULL(0x0)
319*f5478dedSAntonio Nino Diaz #define VTTBR_VMID_MASK		ULL(0xff)
320*f5478dedSAntonio Nino Diaz #define VTTBR_VMID_SHIFT	U(48)
321*f5478dedSAntonio Nino Diaz #define VTTBR_BADDR_MASK	ULL(0xffffffffffff)
322*f5478dedSAntonio Nino Diaz #define VTTBR_BADDR_SHIFT	U(0)
323*f5478dedSAntonio Nino Diaz 
324*f5478dedSAntonio Nino Diaz /* HCR definitions */
325*f5478dedSAntonio Nino Diaz #define HCR_API_BIT		(ULL(1) << 41)
326*f5478dedSAntonio Nino Diaz #define HCR_APK_BIT		(ULL(1) << 40)
327*f5478dedSAntonio Nino Diaz #define HCR_TGE_BIT		(ULL(1) << 27)
328*f5478dedSAntonio Nino Diaz #define HCR_RW_SHIFT		U(31)
329*f5478dedSAntonio Nino Diaz #define HCR_RW_BIT		(ULL(1) << HCR_RW_SHIFT)
330*f5478dedSAntonio Nino Diaz #define HCR_AMO_BIT		(ULL(1) << 5)
331*f5478dedSAntonio Nino Diaz #define HCR_IMO_BIT		(ULL(1) << 4)
332*f5478dedSAntonio Nino Diaz #define HCR_FMO_BIT		(ULL(1) << 3)
333*f5478dedSAntonio Nino Diaz 
334*f5478dedSAntonio Nino Diaz /* ISR definitions */
335*f5478dedSAntonio Nino Diaz #define ISR_A_SHIFT		U(8)
336*f5478dedSAntonio Nino Diaz #define ISR_I_SHIFT		U(7)
337*f5478dedSAntonio Nino Diaz #define ISR_F_SHIFT		U(6)
338*f5478dedSAntonio Nino Diaz 
339*f5478dedSAntonio Nino Diaz /* CNTHCTL_EL2 definitions */
340*f5478dedSAntonio Nino Diaz #define CNTHCTL_RESET_VAL	U(0x0)
341*f5478dedSAntonio Nino Diaz #define EVNTEN_BIT		(U(1) << 2)
342*f5478dedSAntonio Nino Diaz #define EL1PCEN_BIT		(U(1) << 1)
343*f5478dedSAntonio Nino Diaz #define EL1PCTEN_BIT		(U(1) << 0)
344*f5478dedSAntonio Nino Diaz 
345*f5478dedSAntonio Nino Diaz /* CNTKCTL_EL1 definitions */
346*f5478dedSAntonio Nino Diaz #define EL0PTEN_BIT		(U(1) << 9)
347*f5478dedSAntonio Nino Diaz #define EL0VTEN_BIT		(U(1) << 8)
348*f5478dedSAntonio Nino Diaz #define EL0PCTEN_BIT		(U(1) << 0)
349*f5478dedSAntonio Nino Diaz #define EL0VCTEN_BIT		(U(1) << 1)
350*f5478dedSAntonio Nino Diaz #define EVNTEN_BIT		(U(1) << 2)
351*f5478dedSAntonio Nino Diaz #define EVNTDIR_BIT		(U(1) << 3)
352*f5478dedSAntonio Nino Diaz #define EVNTI_SHIFT		U(4)
353*f5478dedSAntonio Nino Diaz #define EVNTI_MASK		U(0xf)
354*f5478dedSAntonio Nino Diaz 
355*f5478dedSAntonio Nino Diaz /* CPTR_EL3 definitions */
356*f5478dedSAntonio Nino Diaz #define TCPAC_BIT		(U(1) << 31)
357*f5478dedSAntonio Nino Diaz #define TAM_BIT			(U(1) << 30)
358*f5478dedSAntonio Nino Diaz #define TTA_BIT			(U(1) << 20)
359*f5478dedSAntonio Nino Diaz #define TFP_BIT			(U(1) << 10)
360*f5478dedSAntonio Nino Diaz #define CPTR_EZ_BIT		(U(1) << 8)
361*f5478dedSAntonio Nino Diaz #define CPTR_EL3_RESET_VAL	U(0x0)
362*f5478dedSAntonio Nino Diaz 
363*f5478dedSAntonio Nino Diaz /* CPTR_EL2 definitions */
364*f5478dedSAntonio Nino Diaz #define CPTR_EL2_RES1		((U(1) << 13) | (U(1) << 12) | (U(0x3ff)))
365*f5478dedSAntonio Nino Diaz #define CPTR_EL2_TCPAC_BIT	(U(1) << 31)
366*f5478dedSAntonio Nino Diaz #define CPTR_EL2_TAM_BIT	(U(1) << 30)
367*f5478dedSAntonio Nino Diaz #define CPTR_EL2_TTA_BIT	(U(1) << 20)
368*f5478dedSAntonio Nino Diaz #define CPTR_EL2_TFP_BIT	(U(1) << 10)
369*f5478dedSAntonio Nino Diaz #define CPTR_EL2_TZ_BIT		(U(1) << 8)
370*f5478dedSAntonio Nino Diaz #define CPTR_EL2_RESET_VAL	CPTR_EL2_RES1
371*f5478dedSAntonio Nino Diaz 
372*f5478dedSAntonio Nino Diaz /* CPSR/SPSR definitions */
373*f5478dedSAntonio Nino Diaz #define DAIF_FIQ_BIT		(U(1) << 0)
374*f5478dedSAntonio Nino Diaz #define DAIF_IRQ_BIT		(U(1) << 1)
375*f5478dedSAntonio Nino Diaz #define DAIF_ABT_BIT		(U(1) << 2)
376*f5478dedSAntonio Nino Diaz #define DAIF_DBG_BIT		(U(1) << 3)
377*f5478dedSAntonio Nino Diaz #define SPSR_DAIF_SHIFT		U(6)
378*f5478dedSAntonio Nino Diaz #define SPSR_DAIF_MASK		U(0xf)
379*f5478dedSAntonio Nino Diaz 
380*f5478dedSAntonio Nino Diaz #define SPSR_AIF_SHIFT		U(6)
381*f5478dedSAntonio Nino Diaz #define SPSR_AIF_MASK		U(0x7)
382*f5478dedSAntonio Nino Diaz 
383*f5478dedSAntonio Nino Diaz #define SPSR_E_SHIFT		U(9)
384*f5478dedSAntonio Nino Diaz #define SPSR_E_MASK		U(0x1)
385*f5478dedSAntonio Nino Diaz #define SPSR_E_LITTLE		U(0x0)
386*f5478dedSAntonio Nino Diaz #define SPSR_E_BIG		U(0x1)
387*f5478dedSAntonio Nino Diaz 
388*f5478dedSAntonio Nino Diaz #define SPSR_T_SHIFT		U(5)
389*f5478dedSAntonio Nino Diaz #define SPSR_T_MASK		U(0x1)
390*f5478dedSAntonio Nino Diaz #define SPSR_T_ARM		U(0x0)
391*f5478dedSAntonio Nino Diaz #define SPSR_T_THUMB		U(0x1)
392*f5478dedSAntonio Nino Diaz 
393*f5478dedSAntonio Nino Diaz #define SPSR_M_SHIFT		U(4)
394*f5478dedSAntonio Nino Diaz #define SPSR_M_MASK		U(0x1)
395*f5478dedSAntonio Nino Diaz #define SPSR_M_AARCH64		U(0x0)
396*f5478dedSAntonio Nino Diaz #define SPSR_M_AARCH32		U(0x1)
397*f5478dedSAntonio Nino Diaz 
398*f5478dedSAntonio Nino Diaz #define DISABLE_ALL_EXCEPTIONS \
399*f5478dedSAntonio Nino Diaz 		(DAIF_FIQ_BIT | DAIF_IRQ_BIT | DAIF_ABT_BIT | DAIF_DBG_BIT)
400*f5478dedSAntonio Nino Diaz 
401*f5478dedSAntonio Nino Diaz #define DISABLE_INTERRUPTS	(DAIF_FIQ_BIT | DAIF_IRQ_BIT)
402*f5478dedSAntonio Nino Diaz 
403*f5478dedSAntonio Nino Diaz /*
404*f5478dedSAntonio Nino Diaz  * RMR_EL3 definitions
405*f5478dedSAntonio Nino Diaz  */
406*f5478dedSAntonio Nino Diaz #define RMR_EL3_RR_BIT		(U(1) << 1)
407*f5478dedSAntonio Nino Diaz #define RMR_EL3_AA64_BIT	(U(1) << 0)
408*f5478dedSAntonio Nino Diaz 
409*f5478dedSAntonio Nino Diaz /*
410*f5478dedSAntonio Nino Diaz  * HI-VECTOR address for AArch32 state
411*f5478dedSAntonio Nino Diaz  */
412*f5478dedSAntonio Nino Diaz #define HI_VECTOR_BASE		U(0xFFFF0000)
413*f5478dedSAntonio Nino Diaz 
414*f5478dedSAntonio Nino Diaz /*
415*f5478dedSAntonio Nino Diaz  * TCR defintions
416*f5478dedSAntonio Nino Diaz  */
417*f5478dedSAntonio Nino Diaz #define TCR_EL3_RES1		((ULL(1) << 31) | (ULL(1) << 23))
418*f5478dedSAntonio Nino Diaz #define TCR_EL2_RES1		((ULL(1) << 31) | (ULL(1) << 23))
419*f5478dedSAntonio Nino Diaz #define TCR_EL1_IPS_SHIFT	U(32)
420*f5478dedSAntonio Nino Diaz #define TCR_EL2_PS_SHIFT	U(16)
421*f5478dedSAntonio Nino Diaz #define TCR_EL3_PS_SHIFT	U(16)
422*f5478dedSAntonio Nino Diaz 
423*f5478dedSAntonio Nino Diaz #define TCR_TxSZ_MIN		ULL(16)
424*f5478dedSAntonio Nino Diaz #define TCR_TxSZ_MAX		ULL(39)
425*f5478dedSAntonio Nino Diaz 
426*f5478dedSAntonio Nino Diaz /* (internal) physical address size bits in EL3/EL1 */
427*f5478dedSAntonio Nino Diaz #define TCR_PS_BITS_4GB		ULL(0x0)
428*f5478dedSAntonio Nino Diaz #define TCR_PS_BITS_64GB	ULL(0x1)
429*f5478dedSAntonio Nino Diaz #define TCR_PS_BITS_1TB		ULL(0x2)
430*f5478dedSAntonio Nino Diaz #define TCR_PS_BITS_4TB		ULL(0x3)
431*f5478dedSAntonio Nino Diaz #define TCR_PS_BITS_16TB	ULL(0x4)
432*f5478dedSAntonio Nino Diaz #define TCR_PS_BITS_256TB	ULL(0x5)
433*f5478dedSAntonio Nino Diaz 
434*f5478dedSAntonio Nino Diaz #define ADDR_MASK_48_TO_63	ULL(0xFFFF000000000000)
435*f5478dedSAntonio Nino Diaz #define ADDR_MASK_44_TO_47	ULL(0x0000F00000000000)
436*f5478dedSAntonio Nino Diaz #define ADDR_MASK_42_TO_43	ULL(0x00000C0000000000)
437*f5478dedSAntonio Nino Diaz #define ADDR_MASK_40_TO_41	ULL(0x0000030000000000)
438*f5478dedSAntonio Nino Diaz #define ADDR_MASK_36_TO_39	ULL(0x000000F000000000)
439*f5478dedSAntonio Nino Diaz #define ADDR_MASK_32_TO_35	ULL(0x0000000F00000000)
440*f5478dedSAntonio Nino Diaz 
441*f5478dedSAntonio Nino Diaz #define TCR_RGN_INNER_NC	(ULL(0x0) << 8)
442*f5478dedSAntonio Nino Diaz #define TCR_RGN_INNER_WBA	(ULL(0x1) << 8)
443*f5478dedSAntonio Nino Diaz #define TCR_RGN_INNER_WT	(ULL(0x2) << 8)
444*f5478dedSAntonio Nino Diaz #define TCR_RGN_INNER_WBNA	(ULL(0x3) << 8)
445*f5478dedSAntonio Nino Diaz 
446*f5478dedSAntonio Nino Diaz #define TCR_RGN_OUTER_NC	(ULL(0x0) << 10)
447*f5478dedSAntonio Nino Diaz #define TCR_RGN_OUTER_WBA	(ULL(0x1) << 10)
448*f5478dedSAntonio Nino Diaz #define TCR_RGN_OUTER_WT	(ULL(0x2) << 10)
449*f5478dedSAntonio Nino Diaz #define TCR_RGN_OUTER_WBNA	(ULL(0x3) << 10)
450*f5478dedSAntonio Nino Diaz 
451*f5478dedSAntonio Nino Diaz #define TCR_SH_NON_SHAREABLE	(ULL(0x0) << 12)
452*f5478dedSAntonio Nino Diaz #define TCR_SH_OUTER_SHAREABLE	(ULL(0x2) << 12)
453*f5478dedSAntonio Nino Diaz #define TCR_SH_INNER_SHAREABLE	(ULL(0x3) << 12)
454*f5478dedSAntonio Nino Diaz 
455*f5478dedSAntonio Nino Diaz #define TCR_TG0_SHIFT		U(14)
456*f5478dedSAntonio Nino Diaz #define TCR_TG0_MASK		ULL(3)
457*f5478dedSAntonio Nino Diaz #define TCR_TG0_4K		(ULL(0) << TCR_TG0_SHIFT)
458*f5478dedSAntonio Nino Diaz #define TCR_TG0_64K		(ULL(1) << TCR_TG0_SHIFT)
459*f5478dedSAntonio Nino Diaz #define TCR_TG0_16K		(ULL(2) << TCR_TG0_SHIFT)
460*f5478dedSAntonio Nino Diaz 
461*f5478dedSAntonio Nino Diaz #define TCR_EPD0_BIT		(ULL(1) << 7)
462*f5478dedSAntonio Nino Diaz #define TCR_EPD1_BIT		(ULL(1) << 23)
463*f5478dedSAntonio Nino Diaz 
464*f5478dedSAntonio Nino Diaz #define MODE_SP_SHIFT		U(0x0)
465*f5478dedSAntonio Nino Diaz #define MODE_SP_MASK		U(0x1)
466*f5478dedSAntonio Nino Diaz #define MODE_SP_EL0		U(0x0)
467*f5478dedSAntonio Nino Diaz #define MODE_SP_ELX		U(0x1)
468*f5478dedSAntonio Nino Diaz 
469*f5478dedSAntonio Nino Diaz #define MODE_RW_SHIFT		U(0x4)
470*f5478dedSAntonio Nino Diaz #define MODE_RW_MASK		U(0x1)
471*f5478dedSAntonio Nino Diaz #define MODE_RW_64		U(0x0)
472*f5478dedSAntonio Nino Diaz #define MODE_RW_32		U(0x1)
473*f5478dedSAntonio Nino Diaz 
474*f5478dedSAntonio Nino Diaz #define MODE_EL_SHIFT		U(0x2)
475*f5478dedSAntonio Nino Diaz #define MODE_EL_MASK		U(0x3)
476*f5478dedSAntonio Nino Diaz #define MODE_EL3		U(0x3)
477*f5478dedSAntonio Nino Diaz #define MODE_EL2		U(0x2)
478*f5478dedSAntonio Nino Diaz #define MODE_EL1		U(0x1)
479*f5478dedSAntonio Nino Diaz #define MODE_EL0		U(0x0)
480*f5478dedSAntonio Nino Diaz 
481*f5478dedSAntonio Nino Diaz #define MODE32_SHIFT		U(0)
482*f5478dedSAntonio Nino Diaz #define MODE32_MASK		U(0xf)
483*f5478dedSAntonio Nino Diaz #define MODE32_usr		U(0x0)
484*f5478dedSAntonio Nino Diaz #define MODE32_fiq		U(0x1)
485*f5478dedSAntonio Nino Diaz #define MODE32_irq		U(0x2)
486*f5478dedSAntonio Nino Diaz #define MODE32_svc		U(0x3)
487*f5478dedSAntonio Nino Diaz #define MODE32_mon		U(0x6)
488*f5478dedSAntonio Nino Diaz #define MODE32_abt		U(0x7)
489*f5478dedSAntonio Nino Diaz #define MODE32_hyp		U(0xa)
490*f5478dedSAntonio Nino Diaz #define MODE32_und		U(0xb)
491*f5478dedSAntonio Nino Diaz #define MODE32_sys		U(0xf)
492*f5478dedSAntonio Nino Diaz 
493*f5478dedSAntonio Nino Diaz #define GET_RW(mode)		(((mode) >> MODE_RW_SHIFT) & MODE_RW_MASK)
494*f5478dedSAntonio Nino Diaz #define GET_EL(mode)		(((mode) >> MODE_EL_SHIFT) & MODE_EL_MASK)
495*f5478dedSAntonio Nino Diaz #define GET_SP(mode)		(((mode) >> MODE_SP_SHIFT) & MODE_SP_MASK)
496*f5478dedSAntonio Nino Diaz #define GET_M32(mode)		(((mode) >> MODE32_SHIFT) & MODE32_MASK)
497*f5478dedSAntonio Nino Diaz 
498*f5478dedSAntonio Nino Diaz #define SPSR_64(el, sp, daif)				\
499*f5478dedSAntonio Nino Diaz 	((MODE_RW_64 << MODE_RW_SHIFT) |		\
500*f5478dedSAntonio Nino Diaz 	(((el) & MODE_EL_MASK) << MODE_EL_SHIFT) |	\
501*f5478dedSAntonio Nino Diaz 	(((sp) & MODE_SP_MASK) << MODE_SP_SHIFT) |	\
502*f5478dedSAntonio Nino Diaz 	(((daif) & SPSR_DAIF_MASK) << SPSR_DAIF_SHIFT))
503*f5478dedSAntonio Nino Diaz 
504*f5478dedSAntonio Nino Diaz #define SPSR_MODE32(mode, isa, endian, aif)		\
505*f5478dedSAntonio Nino Diaz 	((MODE_RW_32 << MODE_RW_SHIFT) |		\
506*f5478dedSAntonio Nino Diaz 	(((mode) & MODE32_MASK) << MODE32_SHIFT) |	\
507*f5478dedSAntonio Nino Diaz 	(((isa) & SPSR_T_MASK) << SPSR_T_SHIFT) |	\
508*f5478dedSAntonio Nino Diaz 	(((endian) & SPSR_E_MASK) << SPSR_E_SHIFT) |	\
509*f5478dedSAntonio Nino Diaz 	(((aif) & SPSR_AIF_MASK) << SPSR_AIF_SHIFT))
510*f5478dedSAntonio Nino Diaz 
511*f5478dedSAntonio Nino Diaz /*
512*f5478dedSAntonio Nino Diaz  * TTBR Definitions
513*f5478dedSAntonio Nino Diaz  */
514*f5478dedSAntonio Nino Diaz #define TTBR_CNP_BIT		ULL(0x1)
515*f5478dedSAntonio Nino Diaz 
516*f5478dedSAntonio Nino Diaz /*
517*f5478dedSAntonio Nino Diaz  * CTR_EL0 definitions
518*f5478dedSAntonio Nino Diaz  */
519*f5478dedSAntonio Nino Diaz #define CTR_CWG_SHIFT		U(24)
520*f5478dedSAntonio Nino Diaz #define CTR_CWG_MASK		U(0xf)
521*f5478dedSAntonio Nino Diaz #define CTR_ERG_SHIFT		U(20)
522*f5478dedSAntonio Nino Diaz #define CTR_ERG_MASK		U(0xf)
523*f5478dedSAntonio Nino Diaz #define CTR_DMINLINE_SHIFT	U(16)
524*f5478dedSAntonio Nino Diaz #define CTR_DMINLINE_MASK	U(0xf)
525*f5478dedSAntonio Nino Diaz #define CTR_L1IP_SHIFT		U(14)
526*f5478dedSAntonio Nino Diaz #define CTR_L1IP_MASK		U(0x3)
527*f5478dedSAntonio Nino Diaz #define CTR_IMINLINE_SHIFT	U(0)
528*f5478dedSAntonio Nino Diaz #define CTR_IMINLINE_MASK	U(0xf)
529*f5478dedSAntonio Nino Diaz 
530*f5478dedSAntonio Nino Diaz #define MAX_CACHE_LINE_SIZE	U(0x800) /* 2KB */
531*f5478dedSAntonio Nino Diaz 
532*f5478dedSAntonio Nino Diaz /* Physical timer control register bit fields shifts and masks */
533*f5478dedSAntonio Nino Diaz #define CNTP_CTL_ENABLE_SHIFT   U(0)
534*f5478dedSAntonio Nino Diaz #define CNTP_CTL_IMASK_SHIFT    U(1)
535*f5478dedSAntonio Nino Diaz #define CNTP_CTL_ISTATUS_SHIFT  U(2)
536*f5478dedSAntonio Nino Diaz 
537*f5478dedSAntonio Nino Diaz #define CNTP_CTL_ENABLE_MASK    U(1)
538*f5478dedSAntonio Nino Diaz #define CNTP_CTL_IMASK_MASK     U(1)
539*f5478dedSAntonio Nino Diaz #define CNTP_CTL_ISTATUS_MASK   U(1)
540*f5478dedSAntonio Nino Diaz 
541*f5478dedSAntonio Nino Diaz /* Exception Syndrome register bits and bobs */
542*f5478dedSAntonio Nino Diaz #define ESR_EC_SHIFT			U(26)
543*f5478dedSAntonio Nino Diaz #define ESR_EC_MASK			U(0x3f)
544*f5478dedSAntonio Nino Diaz #define ESR_EC_LENGTH			U(6)
545*f5478dedSAntonio Nino Diaz #define EC_UNKNOWN			U(0x0)
546*f5478dedSAntonio Nino Diaz #define EC_WFE_WFI			U(0x1)
547*f5478dedSAntonio Nino Diaz #define EC_AARCH32_CP15_MRC_MCR		U(0x3)
548*f5478dedSAntonio Nino Diaz #define EC_AARCH32_CP15_MRRC_MCRR	U(0x4)
549*f5478dedSAntonio Nino Diaz #define EC_AARCH32_CP14_MRC_MCR		U(0x5)
550*f5478dedSAntonio Nino Diaz #define EC_AARCH32_CP14_LDC_STC		U(0x6)
551*f5478dedSAntonio Nino Diaz #define EC_FP_SIMD			U(0x7)
552*f5478dedSAntonio Nino Diaz #define EC_AARCH32_CP10_MRC		U(0x8)
553*f5478dedSAntonio Nino Diaz #define EC_AARCH32_CP14_MRRC_MCRR	U(0xc)
554*f5478dedSAntonio Nino Diaz #define EC_ILLEGAL			U(0xe)
555*f5478dedSAntonio Nino Diaz #define EC_AARCH32_SVC			U(0x11)
556*f5478dedSAntonio Nino Diaz #define EC_AARCH32_HVC			U(0x12)
557*f5478dedSAntonio Nino Diaz #define EC_AARCH32_SMC			U(0x13)
558*f5478dedSAntonio Nino Diaz #define EC_AARCH64_SVC			U(0x15)
559*f5478dedSAntonio Nino Diaz #define EC_AARCH64_HVC			U(0x16)
560*f5478dedSAntonio Nino Diaz #define EC_AARCH64_SMC			U(0x17)
561*f5478dedSAntonio Nino Diaz #define EC_AARCH64_SYS			U(0x18)
562*f5478dedSAntonio Nino Diaz #define EC_IABORT_LOWER_EL		U(0x20)
563*f5478dedSAntonio Nino Diaz #define EC_IABORT_CUR_EL		U(0x21)
564*f5478dedSAntonio Nino Diaz #define EC_PC_ALIGN			U(0x22)
565*f5478dedSAntonio Nino Diaz #define EC_DABORT_LOWER_EL		U(0x24)
566*f5478dedSAntonio Nino Diaz #define EC_DABORT_CUR_EL		U(0x25)
567*f5478dedSAntonio Nino Diaz #define EC_SP_ALIGN			U(0x26)
568*f5478dedSAntonio Nino Diaz #define EC_AARCH32_FP			U(0x28)
569*f5478dedSAntonio Nino Diaz #define EC_AARCH64_FP			U(0x2c)
570*f5478dedSAntonio Nino Diaz #define EC_SERROR			U(0x2f)
571*f5478dedSAntonio Nino Diaz 
572*f5478dedSAntonio Nino Diaz /*
573*f5478dedSAntonio Nino Diaz  * External Abort bit in Instruction and Data Aborts synchronous exception
574*f5478dedSAntonio Nino Diaz  * syndromes.
575*f5478dedSAntonio Nino Diaz  */
576*f5478dedSAntonio Nino Diaz #define ESR_ISS_EABORT_EA_BIT		U(9)
577*f5478dedSAntonio Nino Diaz 
578*f5478dedSAntonio Nino Diaz #define EC_BITS(x)			(((x) >> ESR_EC_SHIFT) & ESR_EC_MASK)
579*f5478dedSAntonio Nino Diaz 
580*f5478dedSAntonio Nino Diaz /* Reset bit inside the Reset management register for EL3 (RMR_EL3) */
581*f5478dedSAntonio Nino Diaz #define RMR_RESET_REQUEST_SHIFT 	U(0x1)
582*f5478dedSAntonio Nino Diaz #define RMR_WARM_RESET_CPU		(U(1) << RMR_RESET_REQUEST_SHIFT)
583*f5478dedSAntonio Nino Diaz 
584*f5478dedSAntonio Nino Diaz /*******************************************************************************
585*f5478dedSAntonio Nino Diaz  * Definitions of register offsets, fields and macros for CPU system
586*f5478dedSAntonio Nino Diaz  * instructions.
587*f5478dedSAntonio Nino Diaz  ******************************************************************************/
588*f5478dedSAntonio Nino Diaz 
589*f5478dedSAntonio Nino Diaz #define TLBI_ADDR_SHIFT		U(12)
590*f5478dedSAntonio Nino Diaz #define TLBI_ADDR_MASK		ULL(0x00000FFFFFFFFFFF)
591*f5478dedSAntonio Nino Diaz #define TLBI_ADDR(x)		(((x) >> TLBI_ADDR_SHIFT) & TLBI_ADDR_MASK)
592*f5478dedSAntonio Nino Diaz 
593*f5478dedSAntonio Nino Diaz /*******************************************************************************
594*f5478dedSAntonio Nino Diaz  * Definitions of register offsets and fields in the CNTCTLBase Frame of the
595*f5478dedSAntonio Nino Diaz  * system level implementation of the Generic Timer.
596*f5478dedSAntonio Nino Diaz  ******************************************************************************/
597*f5478dedSAntonio Nino Diaz #define CNTCTLBASE_CNTFRQ	U(0x0)
598*f5478dedSAntonio Nino Diaz #define CNTNSAR			U(0x4)
599*f5478dedSAntonio Nino Diaz #define CNTNSAR_NS_SHIFT(x)	(x)
600*f5478dedSAntonio Nino Diaz 
601*f5478dedSAntonio Nino Diaz #define CNTACR_BASE(x)		(U(0x40) + ((x) << 2))
602*f5478dedSAntonio Nino Diaz #define CNTACR_RPCT_SHIFT	U(0x0)
603*f5478dedSAntonio Nino Diaz #define CNTACR_RVCT_SHIFT	U(0x1)
604*f5478dedSAntonio Nino Diaz #define CNTACR_RFRQ_SHIFT	U(0x2)
605*f5478dedSAntonio Nino Diaz #define CNTACR_RVOFF_SHIFT	U(0x3)
606*f5478dedSAntonio Nino Diaz #define CNTACR_RWVT_SHIFT	U(0x4)
607*f5478dedSAntonio Nino Diaz #define CNTACR_RWPT_SHIFT	U(0x5)
608*f5478dedSAntonio Nino Diaz 
609*f5478dedSAntonio Nino Diaz /*******************************************************************************
610*f5478dedSAntonio Nino Diaz  * Definitions of register offsets and fields in the CNTBaseN Frame of the
611*f5478dedSAntonio Nino Diaz  * system level implementation of the Generic Timer.
612*f5478dedSAntonio Nino Diaz  ******************************************************************************/
613*f5478dedSAntonio Nino Diaz /* Physical Count register. */
614*f5478dedSAntonio Nino Diaz #define CNTPCT_LO		U(0x0)
615*f5478dedSAntonio Nino Diaz /* Counter Frequency register. */
616*f5478dedSAntonio Nino Diaz #define CNTBASEN_CNTFRQ		U(0x10)
617*f5478dedSAntonio Nino Diaz /* Physical Timer CompareValue register. */
618*f5478dedSAntonio Nino Diaz #define CNTP_CVAL_LO		U(0x20)
619*f5478dedSAntonio Nino Diaz /* Physical Timer Control register. */
620*f5478dedSAntonio Nino Diaz #define CNTP_CTL		U(0x2c)
621*f5478dedSAntonio Nino Diaz 
622*f5478dedSAntonio Nino Diaz /* PMCR_EL0 definitions */
623*f5478dedSAntonio Nino Diaz #define PMCR_EL0_RESET_VAL	U(0x0)
624*f5478dedSAntonio Nino Diaz #define PMCR_EL0_N_SHIFT	U(11)
625*f5478dedSAntonio Nino Diaz #define PMCR_EL0_N_MASK		U(0x1f)
626*f5478dedSAntonio Nino Diaz #define PMCR_EL0_N_BITS		(PMCR_EL0_N_MASK << PMCR_EL0_N_SHIFT)
627*f5478dedSAntonio Nino Diaz #define PMCR_EL0_LC_BIT		(U(1) << 6)
628*f5478dedSAntonio Nino Diaz #define PMCR_EL0_DP_BIT		(U(1) << 5)
629*f5478dedSAntonio Nino Diaz #define PMCR_EL0_X_BIT		(U(1) << 4)
630*f5478dedSAntonio Nino Diaz #define PMCR_EL0_D_BIT		(U(1) << 3)
631*f5478dedSAntonio Nino Diaz 
632*f5478dedSAntonio Nino Diaz /*******************************************************************************
633*f5478dedSAntonio Nino Diaz  * Definitions for system register interface to SVE
634*f5478dedSAntonio Nino Diaz  ******************************************************************************/
635*f5478dedSAntonio Nino Diaz #define ZCR_EL3			S3_6_C1_C2_0
636*f5478dedSAntonio Nino Diaz #define ZCR_EL2			S3_4_C1_C2_0
637*f5478dedSAntonio Nino Diaz 
638*f5478dedSAntonio Nino Diaz /* ZCR_EL3 definitions */
639*f5478dedSAntonio Nino Diaz #define ZCR_EL3_LEN_MASK	U(0xf)
640*f5478dedSAntonio Nino Diaz 
641*f5478dedSAntonio Nino Diaz /* ZCR_EL2 definitions */
642*f5478dedSAntonio Nino Diaz #define ZCR_EL2_LEN_MASK	U(0xf)
643*f5478dedSAntonio Nino Diaz 
644*f5478dedSAntonio Nino Diaz /*******************************************************************************
645*f5478dedSAntonio Nino Diaz  * Definitions of MAIR encodings for device and normal memory
646*f5478dedSAntonio Nino Diaz  ******************************************************************************/
647*f5478dedSAntonio Nino Diaz /*
648*f5478dedSAntonio Nino Diaz  * MAIR encodings for device memory attributes.
649*f5478dedSAntonio Nino Diaz  */
650*f5478dedSAntonio Nino Diaz #define MAIR_DEV_nGnRnE		ULL(0x0)
651*f5478dedSAntonio Nino Diaz #define MAIR_DEV_nGnRE		ULL(0x4)
652*f5478dedSAntonio Nino Diaz #define MAIR_DEV_nGRE		ULL(0x8)
653*f5478dedSAntonio Nino Diaz #define MAIR_DEV_GRE		ULL(0xc)
654*f5478dedSAntonio Nino Diaz 
655*f5478dedSAntonio Nino Diaz /*
656*f5478dedSAntonio Nino Diaz  * MAIR encodings for normal memory attributes.
657*f5478dedSAntonio Nino Diaz  *
658*f5478dedSAntonio Nino Diaz  * Cache Policy
659*f5478dedSAntonio Nino Diaz  *  WT:	 Write Through
660*f5478dedSAntonio Nino Diaz  *  WB:	 Write Back
661*f5478dedSAntonio Nino Diaz  *  NC:	 Non-Cacheable
662*f5478dedSAntonio Nino Diaz  *
663*f5478dedSAntonio Nino Diaz  * Transient Hint
664*f5478dedSAntonio Nino Diaz  *  NTR: Non-Transient
665*f5478dedSAntonio Nino Diaz  *  TR:	 Transient
666*f5478dedSAntonio Nino Diaz  *
667*f5478dedSAntonio Nino Diaz  * Allocation Policy
668*f5478dedSAntonio Nino Diaz  *  RA:	 Read Allocate
669*f5478dedSAntonio Nino Diaz  *  WA:	 Write Allocate
670*f5478dedSAntonio Nino Diaz  *  RWA: Read and Write Allocate
671*f5478dedSAntonio Nino Diaz  *  NA:	 No Allocation
672*f5478dedSAntonio Nino Diaz  */
673*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_TR_WA	ULL(0x1)
674*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_TR_RA	ULL(0x2)
675*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_TR_RWA	ULL(0x3)
676*f5478dedSAntonio Nino Diaz #define MAIR_NORM_NC		ULL(0x4)
677*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_TR_WA	ULL(0x5)
678*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_TR_RA	ULL(0x6)
679*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_TR_RWA	ULL(0x7)
680*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_NA	ULL(0x8)
681*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_WA	ULL(0x9)
682*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_RA	ULL(0xa)
683*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_RWA	ULL(0xb)
684*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_NA	ULL(0xc)
685*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_WA	ULL(0xd)
686*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_RA	ULL(0xe)
687*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_RWA	ULL(0xf)
688*f5478dedSAntonio Nino Diaz 
689*f5478dedSAntonio Nino Diaz #define MAIR_NORM_OUTER_SHIFT	U(4)
690*f5478dedSAntonio Nino Diaz 
691*f5478dedSAntonio Nino Diaz #define MAKE_MAIR_NORMAL_MEMORY(inner, outer)	\
692*f5478dedSAntonio Nino Diaz 		((inner) | ((outer) << MAIR_NORM_OUTER_SHIFT))
693*f5478dedSAntonio Nino Diaz 
694*f5478dedSAntonio Nino Diaz /* PAR_EL1 fields */
695*f5478dedSAntonio Nino Diaz #define PAR_F_SHIFT	U(0)
696*f5478dedSAntonio Nino Diaz #define PAR_F_MASK	ULL(0x1)
697*f5478dedSAntonio Nino Diaz #define PAR_ADDR_SHIFT	U(12)
698*f5478dedSAntonio Nino Diaz #define PAR_ADDR_MASK	(BIT(40) - ULL(1)) /* 40-bits-wide page address */
699*f5478dedSAntonio Nino Diaz 
700*f5478dedSAntonio Nino Diaz /*******************************************************************************
701*f5478dedSAntonio Nino Diaz  * Definitions for system register interface to SPE
702*f5478dedSAntonio Nino Diaz  ******************************************************************************/
703*f5478dedSAntonio Nino Diaz #define PMBLIMITR_EL1		S3_0_C9_C10_0
704*f5478dedSAntonio Nino Diaz 
705*f5478dedSAntonio Nino Diaz /*******************************************************************************
706*f5478dedSAntonio Nino Diaz  * Definitions for system register interface to MPAM
707*f5478dedSAntonio Nino Diaz  ******************************************************************************/
708*f5478dedSAntonio Nino Diaz #define MPAMIDR_EL1		S3_0_C10_C4_4
709*f5478dedSAntonio Nino Diaz #define MPAM2_EL2		S3_4_C10_C5_0
710*f5478dedSAntonio Nino Diaz #define MPAMHCR_EL2		S3_4_C10_C4_0
711*f5478dedSAntonio Nino Diaz #define MPAM3_EL3		S3_6_C10_C5_0
712*f5478dedSAntonio Nino Diaz 
713*f5478dedSAntonio Nino Diaz /*******************************************************************************
714*f5478dedSAntonio Nino Diaz  * Definitions for system register interface to AMU for ARMv8.4 onwards
715*f5478dedSAntonio Nino Diaz  ******************************************************************************/
716*f5478dedSAntonio Nino Diaz #define AMCR_EL0		S3_3_C13_C2_0
717*f5478dedSAntonio Nino Diaz #define AMCFGR_EL0		S3_3_C13_C2_1
718*f5478dedSAntonio Nino Diaz #define AMCGCR_EL0		S3_3_C13_C2_2
719*f5478dedSAntonio Nino Diaz #define AMUSERENR_EL0		S3_3_C13_C2_3
720*f5478dedSAntonio Nino Diaz #define AMCNTENCLR0_EL0		S3_3_C13_C2_4
721*f5478dedSAntonio Nino Diaz #define AMCNTENSET0_EL0		S3_3_C13_C2_5
722*f5478dedSAntonio Nino Diaz #define AMCNTENCLR1_EL0		S3_3_C13_C3_0
723*f5478dedSAntonio Nino Diaz #define AMCNTENSET1_EL0		S3_3_C13_C3_1
724*f5478dedSAntonio Nino Diaz 
725*f5478dedSAntonio Nino Diaz /* Activity Monitor Group 0 Event Counter Registers */
726*f5478dedSAntonio Nino Diaz #define AMEVCNTR00_EL0		S3_3_C13_C4_0
727*f5478dedSAntonio Nino Diaz #define AMEVCNTR01_EL0		S3_3_C13_C4_1
728*f5478dedSAntonio Nino Diaz #define AMEVCNTR02_EL0		S3_3_C13_C4_2
729*f5478dedSAntonio Nino Diaz #define AMEVCNTR03_EL0		S3_3_C13_C4_3
730*f5478dedSAntonio Nino Diaz 
731*f5478dedSAntonio Nino Diaz /* Activity Monitor Group 0 Event Type Registers */
732*f5478dedSAntonio Nino Diaz #define AMEVTYPER00_EL0		S3_3_C13_C6_0
733*f5478dedSAntonio Nino Diaz #define AMEVTYPER01_EL0		S3_3_C13_C6_1
734*f5478dedSAntonio Nino Diaz #define AMEVTYPER02_EL0		S3_3_C13_C6_2
735*f5478dedSAntonio Nino Diaz #define AMEVTYPER03_EL0		S3_3_C13_C6_3
736*f5478dedSAntonio Nino Diaz 
737*f5478dedSAntonio Nino Diaz /* Activity Monitor Group 1 Event Counter Registers */
738*f5478dedSAntonio Nino Diaz #define AMEVCNTR10_EL0		S3_3_C13_C12_0
739*f5478dedSAntonio Nino Diaz #define AMEVCNTR11_EL0		S3_3_C13_C12_1
740*f5478dedSAntonio Nino Diaz #define AMEVCNTR12_EL0		S3_3_C13_C12_2
741*f5478dedSAntonio Nino Diaz #define AMEVCNTR13_EL0		S3_3_C13_C12_3
742*f5478dedSAntonio Nino Diaz #define AMEVCNTR14_EL0		S3_3_C13_C12_4
743*f5478dedSAntonio Nino Diaz #define AMEVCNTR15_EL0		S3_3_C13_C12_5
744*f5478dedSAntonio Nino Diaz #define AMEVCNTR16_EL0		S3_3_C13_C12_6
745*f5478dedSAntonio Nino Diaz #define AMEVCNTR17_EL0		S3_3_C13_C12_7
746*f5478dedSAntonio Nino Diaz #define AMEVCNTR18_EL0		S3_3_C13_C13_0
747*f5478dedSAntonio Nino Diaz #define AMEVCNTR19_EL0		S3_3_C13_C13_1
748*f5478dedSAntonio Nino Diaz #define AMEVCNTR1A_EL0		S3_3_C13_C13_2
749*f5478dedSAntonio Nino Diaz #define AMEVCNTR1B_EL0		S3_3_C13_C13_3
750*f5478dedSAntonio Nino Diaz #define AMEVCNTR1C_EL0		S3_3_C13_C13_4
751*f5478dedSAntonio Nino Diaz #define AMEVCNTR1D_EL0		S3_3_C13_C13_5
752*f5478dedSAntonio Nino Diaz #define AMEVCNTR1E_EL0		S3_3_C13_C13_6
753*f5478dedSAntonio Nino Diaz #define AMEVCNTR1F_EL0		S3_3_C13_C13_7
754*f5478dedSAntonio Nino Diaz 
755*f5478dedSAntonio Nino Diaz /* Activity Monitor Group 1 Event Type Registers */
756*f5478dedSAntonio Nino Diaz #define AMEVTYPER10_EL0		S3_3_C13_C14_0
757*f5478dedSAntonio Nino Diaz #define AMEVTYPER11_EL0		S3_3_C13_C14_1
758*f5478dedSAntonio Nino Diaz #define AMEVTYPER12_EL0		S3_3_C13_C14_2
759*f5478dedSAntonio Nino Diaz #define AMEVTYPER13_EL0		S3_3_C13_C14_3
760*f5478dedSAntonio Nino Diaz #define AMEVTYPER14_EL0		S3_3_C13_C14_4
761*f5478dedSAntonio Nino Diaz #define AMEVTYPER15_EL0		S3_3_C13_C14_5
762*f5478dedSAntonio Nino Diaz #define AMEVTYPER16_EL0		S3_3_C13_C14_6
763*f5478dedSAntonio Nino Diaz #define AMEVTYPER17_EL0		S3_3_C13_C14_7
764*f5478dedSAntonio Nino Diaz #define AMEVTYPER18_EL0		S3_3_C13_C15_0
765*f5478dedSAntonio Nino Diaz #define AMEVTYPER19_EL0		S3_3_C13_C15_1
766*f5478dedSAntonio Nino Diaz #define AMEVTYPER1A_EL0		S3_3_C13_C15_2
767*f5478dedSAntonio Nino Diaz #define AMEVTYPER1B_EL0		S3_3_C13_C15_3
768*f5478dedSAntonio Nino Diaz #define AMEVTYPER1C_EL0		S3_3_C13_C15_4
769*f5478dedSAntonio Nino Diaz #define AMEVTYPER1D_EL0		S3_3_C13_C15_5
770*f5478dedSAntonio Nino Diaz #define AMEVTYPER1E_EL0		S3_3_C13_C15_6
771*f5478dedSAntonio Nino Diaz #define AMEVTYPER1F_EL0		S3_3_C13_C15_7
772*f5478dedSAntonio Nino Diaz 
773*f5478dedSAntonio Nino Diaz /* AMCGCR_EL0 definitions */
774*f5478dedSAntonio Nino Diaz #define AMCGCR_EL0_CG1NC_SHIFT	U(8)
775*f5478dedSAntonio Nino Diaz #define AMCGCR_EL0_CG1NC_LENGTH	U(8)
776*f5478dedSAntonio Nino Diaz #define AMCGCR_EL0_CG1NC_MASK	U(0xff)
777*f5478dedSAntonio Nino Diaz 
778*f5478dedSAntonio Nino Diaz /* MPAM register definitions */
779*f5478dedSAntonio Nino Diaz #define MPAM3_EL3_MPAMEN_BIT		(ULL(1) << 63)
780*f5478dedSAntonio Nino Diaz 
781*f5478dedSAntonio Nino Diaz #define MPAMIDR_HAS_HCR_BIT		(ULL(1) << 17)
782*f5478dedSAntonio Nino Diaz 
783*f5478dedSAntonio Nino Diaz /*******************************************************************************
784*f5478dedSAntonio Nino Diaz  * RAS system registers
785*f5478dedSAntonio Nino Diaz  ******************************************************************************/
786*f5478dedSAntonio Nino Diaz #define DISR_EL1		S3_0_C12_C1_1
787*f5478dedSAntonio Nino Diaz #define DISR_A_BIT		U(31)
788*f5478dedSAntonio Nino Diaz 
789*f5478dedSAntonio Nino Diaz #define ERRIDR_EL1		S3_0_C5_C3_0
790*f5478dedSAntonio Nino Diaz #define ERRIDR_MASK		U(0xffff)
791*f5478dedSAntonio Nino Diaz 
792*f5478dedSAntonio Nino Diaz #define ERRSELR_EL1		S3_0_C5_C3_1
793*f5478dedSAntonio Nino Diaz 
794*f5478dedSAntonio Nino Diaz /* System register access to Standard Error Record registers */
795*f5478dedSAntonio Nino Diaz #define ERXFR_EL1		S3_0_C5_C4_0
796*f5478dedSAntonio Nino Diaz #define ERXCTLR_EL1		S3_0_C5_C4_1
797*f5478dedSAntonio Nino Diaz #define ERXSTATUS_EL1		S3_0_C5_C4_2
798*f5478dedSAntonio Nino Diaz #define ERXADDR_EL1		S3_0_C5_C4_3
799*f5478dedSAntonio Nino Diaz #define ERXPFGF_EL1		S3_0_C5_C4_4
800*f5478dedSAntonio Nino Diaz #define ERXPFGCTL_EL1		S3_0_C5_C4_5
801*f5478dedSAntonio Nino Diaz #define ERXPFGCDN_EL1		S3_0_C5_C4_6
802*f5478dedSAntonio Nino Diaz #define ERXMISC0_EL1		S3_0_C5_C5_0
803*f5478dedSAntonio Nino Diaz #define ERXMISC1_EL1		S3_0_C5_C5_1
804*f5478dedSAntonio Nino Diaz 
805*f5478dedSAntonio Nino Diaz #define ERXCTLR_ED_BIT		(U(1) << 0)
806*f5478dedSAntonio Nino Diaz #define ERXCTLR_UE_BIT		(U(1) << 4)
807*f5478dedSAntonio Nino Diaz 
808*f5478dedSAntonio Nino Diaz #define ERXPFGCTL_UC_BIT	(U(1) << 1)
809*f5478dedSAntonio Nino Diaz #define ERXPFGCTL_UEU_BIT	(U(1) << 2)
810*f5478dedSAntonio Nino Diaz #define ERXPFGCTL_CDEN_BIT	(U(1) << 31)
811*f5478dedSAntonio Nino Diaz 
812*f5478dedSAntonio Nino Diaz /*******************************************************************************
813*f5478dedSAntonio Nino Diaz  * Armv8.3 Pointer Authentication Registers
814*f5478dedSAntonio Nino Diaz  ******************************************************************************/
815*f5478dedSAntonio Nino Diaz #define APGAKeyLo_EL1		S3_0_C2_C3_0
816*f5478dedSAntonio Nino Diaz 
817*f5478dedSAntonio Nino Diaz /*******************************************************************************
818*f5478dedSAntonio Nino Diaz  * Armv8.4 Data Independent Timing Registers
819*f5478dedSAntonio Nino Diaz  ******************************************************************************/
820*f5478dedSAntonio Nino Diaz #define DIT			S3_3_C4_C2_5
821*f5478dedSAntonio Nino Diaz #define DIT_BIT			BIT(24)
822*f5478dedSAntonio Nino Diaz 
823*f5478dedSAntonio Nino Diaz #endif /* ARCH_H */
824