xref: /rk3399_ARM-atf/include/arch/aarch64/arch.h (revision 9fc59639e649f614318f78ae2ca103fe102405ec)
1f5478dedSAntonio Nino Diaz /*
22559b2c8SAntonio Nino Diaz  * Copyright (c) 2013-2019, ARM Limited and Contributors. All rights reserved.
3f5478dedSAntonio Nino Diaz  *
4f5478dedSAntonio Nino Diaz  * SPDX-License-Identifier: BSD-3-Clause
5f5478dedSAntonio Nino Diaz  */
6f5478dedSAntonio Nino Diaz 
7f5478dedSAntonio Nino Diaz #ifndef ARCH_H
8f5478dedSAntonio Nino Diaz #define ARCH_H
9f5478dedSAntonio Nino Diaz 
1009d40e0eSAntonio Nino Diaz #include <lib/utils_def.h>
11f5478dedSAntonio Nino Diaz 
12f5478dedSAntonio Nino Diaz /*******************************************************************************
13f5478dedSAntonio Nino Diaz  * MIDR bit definitions
14f5478dedSAntonio Nino Diaz  ******************************************************************************/
15f5478dedSAntonio Nino Diaz #define MIDR_IMPL_MASK		U(0xff)
16f5478dedSAntonio Nino Diaz #define MIDR_IMPL_SHIFT		U(0x18)
17f5478dedSAntonio Nino Diaz #define MIDR_VAR_SHIFT		U(20)
18f5478dedSAntonio Nino Diaz #define MIDR_VAR_BITS		U(4)
19f5478dedSAntonio Nino Diaz #define MIDR_VAR_MASK		U(0xf)
20f5478dedSAntonio Nino Diaz #define MIDR_REV_SHIFT		U(0)
21f5478dedSAntonio Nino Diaz #define MIDR_REV_BITS		U(4)
22f5478dedSAntonio Nino Diaz #define MIDR_REV_MASK		U(0xf)
23f5478dedSAntonio Nino Diaz #define MIDR_PN_MASK		U(0xfff)
24f5478dedSAntonio Nino Diaz #define MIDR_PN_SHIFT		U(0x4)
25f5478dedSAntonio Nino Diaz 
26f5478dedSAntonio Nino Diaz /*******************************************************************************
27f5478dedSAntonio Nino Diaz  * MPIDR macros
28f5478dedSAntonio Nino Diaz  ******************************************************************************/
29f5478dedSAntonio Nino Diaz #define MPIDR_MT_MASK		(ULL(1) << 24)
30f5478dedSAntonio Nino Diaz #define MPIDR_CPU_MASK		MPIDR_AFFLVL_MASK
31f5478dedSAntonio Nino Diaz #define MPIDR_CLUSTER_MASK	(MPIDR_AFFLVL_MASK << MPIDR_AFFINITY_BITS)
32f5478dedSAntonio Nino Diaz #define MPIDR_AFFINITY_BITS	U(8)
33f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL_MASK	ULL(0xff)
34f5478dedSAntonio Nino Diaz #define MPIDR_AFF0_SHIFT	U(0)
35f5478dedSAntonio Nino Diaz #define MPIDR_AFF1_SHIFT	U(8)
36f5478dedSAntonio Nino Diaz #define MPIDR_AFF2_SHIFT	U(16)
37f5478dedSAntonio Nino Diaz #define MPIDR_AFF3_SHIFT	U(32)
38f5478dedSAntonio Nino Diaz #define MPIDR_AFF_SHIFT(_n)	MPIDR_AFF##_n##_SHIFT
39f5478dedSAntonio Nino Diaz #define MPIDR_AFFINITY_MASK	ULL(0xff00ffffff)
40f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL_SHIFT	U(3)
41f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL0		ULL(0x0)
42f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL1		ULL(0x1)
43f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL2		ULL(0x2)
44f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL3		ULL(0x3)
45f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL(_n)	MPIDR_AFFLVL##_n
46f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL0_VAL(mpidr) \
47f5478dedSAntonio Nino Diaz 		(((mpidr) >> MPIDR_AFF0_SHIFT) & MPIDR_AFFLVL_MASK)
48f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL1_VAL(mpidr) \
49f5478dedSAntonio Nino Diaz 		(((mpidr) >> MPIDR_AFF1_SHIFT) & MPIDR_AFFLVL_MASK)
50f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL2_VAL(mpidr) \
51f5478dedSAntonio Nino Diaz 		(((mpidr) >> MPIDR_AFF2_SHIFT) & MPIDR_AFFLVL_MASK)
52f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL3_VAL(mpidr) \
53f5478dedSAntonio Nino Diaz 		(((mpidr) >> MPIDR_AFF3_SHIFT) & MPIDR_AFFLVL_MASK)
54f5478dedSAntonio Nino Diaz /*
55f5478dedSAntonio Nino Diaz  * The MPIDR_MAX_AFFLVL count starts from 0. Take care to
56f5478dedSAntonio Nino Diaz  * add one while using this macro to define array sizes.
57f5478dedSAntonio Nino Diaz  * TODO: Support only the first 3 affinity levels for now.
58f5478dedSAntonio Nino Diaz  */
59f5478dedSAntonio Nino Diaz #define MPIDR_MAX_AFFLVL	U(2)
60f5478dedSAntonio Nino Diaz 
61f5478dedSAntonio Nino Diaz #define MPID_MASK		(MPIDR_MT_MASK				 | \
62f5478dedSAntonio Nino Diaz 				 (MPIDR_AFFLVL_MASK << MPIDR_AFF3_SHIFT) | \
63f5478dedSAntonio Nino Diaz 				 (MPIDR_AFFLVL_MASK << MPIDR_AFF2_SHIFT) | \
64f5478dedSAntonio Nino Diaz 				 (MPIDR_AFFLVL_MASK << MPIDR_AFF1_SHIFT) | \
65f5478dedSAntonio Nino Diaz 				 (MPIDR_AFFLVL_MASK << MPIDR_AFF0_SHIFT))
66f5478dedSAntonio Nino Diaz 
67f5478dedSAntonio Nino Diaz #define MPIDR_AFF_ID(mpid, n)					\
68f5478dedSAntonio Nino Diaz 	(((mpid) >> MPIDR_AFF_SHIFT(n)) & MPIDR_AFFLVL_MASK)
69f5478dedSAntonio Nino Diaz 
70f5478dedSAntonio Nino Diaz /*
71f5478dedSAntonio Nino Diaz  * An invalid MPID. This value can be used by functions that return an MPID to
72f5478dedSAntonio Nino Diaz  * indicate an error.
73f5478dedSAntonio Nino Diaz  */
74f5478dedSAntonio Nino Diaz #define INVALID_MPID		U(0xFFFFFFFF)
75f5478dedSAntonio Nino Diaz 
76f5478dedSAntonio Nino Diaz /*******************************************************************************
77f5478dedSAntonio Nino Diaz  * Definitions for CPU system register interface to GICv3
78f5478dedSAntonio Nino Diaz  ******************************************************************************/
79f5478dedSAntonio Nino Diaz #define ICC_IGRPEN1_EL1		S3_0_C12_C12_7
80f5478dedSAntonio Nino Diaz #define ICC_SGI1R		S3_0_C12_C11_5
81f5478dedSAntonio Nino Diaz #define ICC_SRE_EL1		S3_0_C12_C12_5
82f5478dedSAntonio Nino Diaz #define ICC_SRE_EL2		S3_4_C12_C9_5
83f5478dedSAntonio Nino Diaz #define ICC_SRE_EL3		S3_6_C12_C12_5
84f5478dedSAntonio Nino Diaz #define ICC_CTLR_EL1		S3_0_C12_C12_4
85f5478dedSAntonio Nino Diaz #define ICC_CTLR_EL3		S3_6_C12_C12_4
86f5478dedSAntonio Nino Diaz #define ICC_PMR_EL1		S3_0_C4_C6_0
87f5478dedSAntonio Nino Diaz #define ICC_RPR_EL1		S3_0_C12_C11_3
88f5478dedSAntonio Nino Diaz #define ICC_IGRPEN1_EL3		S3_6_c12_c12_7
89f5478dedSAntonio Nino Diaz #define ICC_IGRPEN0_EL1		S3_0_c12_c12_6
90f5478dedSAntonio Nino Diaz #define ICC_HPPIR0_EL1		S3_0_c12_c8_2
91f5478dedSAntonio Nino Diaz #define ICC_HPPIR1_EL1		S3_0_c12_c12_2
92f5478dedSAntonio Nino Diaz #define ICC_IAR0_EL1		S3_0_c12_c8_0
93f5478dedSAntonio Nino Diaz #define ICC_IAR1_EL1		S3_0_c12_c12_0
94f5478dedSAntonio Nino Diaz #define ICC_EOIR0_EL1		S3_0_c12_c8_1
95f5478dedSAntonio Nino Diaz #define ICC_EOIR1_EL1		S3_0_c12_c12_1
96f5478dedSAntonio Nino Diaz #define ICC_SGI0R_EL1		S3_0_c12_c11_7
97f5478dedSAntonio Nino Diaz 
98f5478dedSAntonio Nino Diaz /*******************************************************************************
99f5478dedSAntonio Nino Diaz  * Generic timer memory mapped registers & offsets
100f5478dedSAntonio Nino Diaz  ******************************************************************************/
101f5478dedSAntonio Nino Diaz #define CNTCR_OFF			U(0x000)
102f5478dedSAntonio Nino Diaz #define CNTFID_OFF			U(0x020)
103f5478dedSAntonio Nino Diaz 
104f5478dedSAntonio Nino Diaz #define CNTCR_EN			(U(1) << 0)
105f5478dedSAntonio Nino Diaz #define CNTCR_HDBG			(U(1) << 1)
106f5478dedSAntonio Nino Diaz #define CNTCR_FCREQ(x)			((x) << 8)
107f5478dedSAntonio Nino Diaz 
108f5478dedSAntonio Nino Diaz /*******************************************************************************
109f5478dedSAntonio Nino Diaz  * System register bit definitions
110f5478dedSAntonio Nino Diaz  ******************************************************************************/
111f5478dedSAntonio Nino Diaz /* CLIDR definitions */
112f5478dedSAntonio Nino Diaz #define LOUIS_SHIFT		U(21)
113f5478dedSAntonio Nino Diaz #define LOC_SHIFT		U(24)
114f5478dedSAntonio Nino Diaz #define CLIDR_FIELD_WIDTH	U(3)
115f5478dedSAntonio Nino Diaz 
116f5478dedSAntonio Nino Diaz /* CSSELR definitions */
117f5478dedSAntonio Nino Diaz #define LEVEL_SHIFT		U(1)
118f5478dedSAntonio Nino Diaz 
119f5478dedSAntonio Nino Diaz /* Data cache set/way op type defines */
120f5478dedSAntonio Nino Diaz #define DCISW			U(0x0)
121f5478dedSAntonio Nino Diaz #define DCCISW			U(0x1)
122bd393704SAmbroise Vincent #if ERRATA_A53_827319
123bd393704SAmbroise Vincent #define DCCSW			DCCISW
124bd393704SAmbroise Vincent #else
125f5478dedSAntonio Nino Diaz #define DCCSW			U(0x2)
126bd393704SAmbroise Vincent #endif
127f5478dedSAntonio Nino Diaz 
128f5478dedSAntonio Nino Diaz /* ID_AA64PFR0_EL1 definitions */
129f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_EL0_SHIFT	U(0)
130f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_EL1_SHIFT	U(4)
131f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_EL2_SHIFT	U(8)
132f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_EL3_SHIFT	U(12)
133f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_AMU_SHIFT	U(44)
134f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_AMU_LENGTH	U(4)
135f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_AMU_MASK	ULL(0xf)
136f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_ELX_MASK	ULL(0xf)
137f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_SVE_SHIFT	U(32)
138f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_SVE_MASK	ULL(0xf)
139f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_SVE_LENGTH	U(4)
140f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_MPAM_SHIFT	U(40)
141f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_MPAM_MASK	ULL(0xf)
142f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_DIT_SHIFT	U(48)
143f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_DIT_MASK	ULL(0xf)
144f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_DIT_LENGTH	U(4)
145f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_DIT_SUPPORTED	U(1)
146f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_CSV2_SHIFT	U(56)
147f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_CSV2_MASK	ULL(0xf)
148f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_CSV2_LENGTH	U(4)
149f5478dedSAntonio Nino Diaz 
150f5478dedSAntonio Nino Diaz /* ID_AA64DFR0_EL1.PMS definitions (for ARMv8.2+) */
151f5478dedSAntonio Nino Diaz #define ID_AA64DFR0_PMS_SHIFT	U(32)
152f5478dedSAntonio Nino Diaz #define ID_AA64DFR0_PMS_LENGTH	U(4)
153f5478dedSAntonio Nino Diaz #define ID_AA64DFR0_PMS_MASK	ULL(0xf)
154f5478dedSAntonio Nino Diaz 
155f5478dedSAntonio Nino Diaz #define EL_IMPL_NONE		ULL(0)
156f5478dedSAntonio Nino Diaz #define EL_IMPL_A64ONLY		ULL(1)
157f5478dedSAntonio Nino Diaz #define EL_IMPL_A64_A32		ULL(2)
158f5478dedSAntonio Nino Diaz 
159f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_GIC_SHIFT	U(24)
160f5478dedSAntonio Nino Diaz #define ID_AA64PFR0_GIC_WIDTH	U(4)
1615283962eSAntonio Nino Diaz #define ID_AA64PFR0_GIC_MASK	ULL(0xf)
162f5478dedSAntonio Nino Diaz 
163f5478dedSAntonio Nino Diaz /* ID_AA64ISAR1_EL1 definitions */
1645283962eSAntonio Nino Diaz #define ID_AA64ISAR1_EL1	S3_0_C0_C6_1
165f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_GPI_SHIFT	U(28)
1665283962eSAntonio Nino Diaz #define ID_AA64ISAR1_GPI_MASK	ULL(0xf)
167f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_GPA_SHIFT	U(24)
1685283962eSAntonio Nino Diaz #define ID_AA64ISAR1_GPA_MASK	ULL(0xf)
169f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_API_SHIFT	U(8)
1705283962eSAntonio Nino Diaz #define ID_AA64ISAR1_API_MASK	ULL(0xf)
171f5478dedSAntonio Nino Diaz #define ID_AA64ISAR1_APA_SHIFT	U(4)
1725283962eSAntonio Nino Diaz #define ID_AA64ISAR1_APA_MASK	ULL(0xf)
173f5478dedSAntonio Nino Diaz 
1742559b2c8SAntonio Nino Diaz /* ID_AA64MMFR0_EL1 definitions */
1752559b2c8SAntonio Nino Diaz #define ID_AA64MMFR0_EL1_PARANGE_SHIFT	U(0)
1762559b2c8SAntonio Nino Diaz #define ID_AA64MMFR0_EL1_PARANGE_MASK	ULL(0xf)
1772559b2c8SAntonio Nino Diaz 
178f5478dedSAntonio Nino Diaz #define PARANGE_0000	U(32)
179f5478dedSAntonio Nino Diaz #define PARANGE_0001	U(36)
180f5478dedSAntonio Nino Diaz #define PARANGE_0010	U(40)
181f5478dedSAntonio Nino Diaz #define PARANGE_0011	U(42)
182f5478dedSAntonio Nino Diaz #define PARANGE_0100	U(44)
183f5478dedSAntonio Nino Diaz #define PARANGE_0101	U(48)
184f5478dedSAntonio Nino Diaz #define PARANGE_0110	U(52)
185f5478dedSAntonio Nino Diaz 
186f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN4_SHIFT		U(28)
187f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN4_MASK		ULL(0xf)
188f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN4_SUPPORTED	ULL(0x0)
189f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN4_NOT_SUPPORTED	ULL(0xf)
190f5478dedSAntonio Nino Diaz 
191f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN64_SHIFT		U(24)
192f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN64_MASK		ULL(0xf)
193f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN64_SUPPORTED	ULL(0x0)
194f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN64_NOT_SUPPORTED	ULL(0xf)
195f5478dedSAntonio Nino Diaz 
196f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN16_SHIFT		U(20)
197f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN16_MASK		ULL(0xf)
198f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN16_SUPPORTED	ULL(0x1)
199f5478dedSAntonio Nino Diaz #define ID_AA64MMFR0_EL1_TGRAN16_NOT_SUPPORTED	ULL(0x0)
200f5478dedSAntonio Nino Diaz 
2012559b2c8SAntonio Nino Diaz /* ID_AA64MMFR2_EL1 definitions */
2022559b2c8SAntonio Nino Diaz #define ID_AA64MMFR2_EL1		S3_0_C0_C7_2
203cedfa04bSSathees Balya 
204cedfa04bSSathees Balya #define ID_AA64MMFR2_EL1_ST_SHIFT	U(28)
205cedfa04bSSathees Balya #define ID_AA64MMFR2_EL1_ST_MASK	ULL(0xf)
206cedfa04bSSathees Balya 
2072559b2c8SAntonio Nino Diaz #define ID_AA64MMFR2_EL1_CNP_SHIFT	U(0)
2082559b2c8SAntonio Nino Diaz #define ID_AA64MMFR2_EL1_CNP_MASK	ULL(0xf)
2092559b2c8SAntonio Nino Diaz 
210f5478dedSAntonio Nino Diaz /* ID_AA64PFR1_EL1 definitions */
211f5478dedSAntonio Nino Diaz #define ID_AA64PFR1_EL1_SSBS_SHIFT	U(4)
212f5478dedSAntonio Nino Diaz #define ID_AA64PFR1_EL1_SSBS_MASK	ULL(0xf)
213f5478dedSAntonio Nino Diaz 
214f5478dedSAntonio Nino Diaz #define SSBS_UNAVAILABLE	ULL(0)	/* No architectural SSBS support */
215f5478dedSAntonio Nino Diaz 
216*9fc59639SAlexei Fedorov #define ID_AA64PFR1_EL1_BT_SHIFT	U(0)
217*9fc59639SAlexei Fedorov #define ID_AA64PFR1_EL1_BT_MASK		ULL(0xf)
218*9fc59639SAlexei Fedorov 
219*9fc59639SAlexei Fedorov #define BTI_IMPLEMENTED		ULL(1)	/* The BTI mechanism is implemented */
220*9fc59639SAlexei Fedorov 
221f5478dedSAntonio Nino Diaz /* ID_PFR1_EL1 definitions */
222f5478dedSAntonio Nino Diaz #define ID_PFR1_VIRTEXT_SHIFT	U(12)
223f5478dedSAntonio Nino Diaz #define ID_PFR1_VIRTEXT_MASK	U(0xf)
224f5478dedSAntonio Nino Diaz #define GET_VIRT_EXT(id)	(((id) >> ID_PFR1_VIRTEXT_SHIFT) \
225f5478dedSAntonio Nino Diaz 				 & ID_PFR1_VIRTEXT_MASK)
226f5478dedSAntonio Nino Diaz 
227f5478dedSAntonio Nino Diaz /* SCTLR definitions */
228f5478dedSAntonio Nino Diaz #define SCTLR_EL2_RES1	((U(1) << 29) | (U(1) << 28) | (U(1) << 23) | \
229f5478dedSAntonio Nino Diaz 			 (U(1) << 22) | (U(1) << 18) | (U(1) << 16) | \
230f5478dedSAntonio Nino Diaz 			 (U(1) << 11) | (U(1) << 5) | (U(1) << 4))
231f5478dedSAntonio Nino Diaz 
232f5478dedSAntonio Nino Diaz #define SCTLR_EL1_RES1	((U(1) << 29) | (U(1) << 28) | (U(1) << 23) | \
233f5478dedSAntonio Nino Diaz 			 (U(1) << 22) | (U(1) << 20) | (U(1) << 11))
234f5478dedSAntonio Nino Diaz #define SCTLR_AARCH32_EL1_RES1 \
235f5478dedSAntonio Nino Diaz 			((U(1) << 23) | (U(1) << 22) | (U(1) << 11) | \
236f5478dedSAntonio Nino Diaz 			 (U(1) << 4) | (U(1) << 3))
237f5478dedSAntonio Nino Diaz 
238f5478dedSAntonio Nino Diaz #define SCTLR_EL3_RES1	((U(1) << 29) | (U(1) << 28) | (U(1) << 23) | \
239f5478dedSAntonio Nino Diaz 			(U(1) << 22) | (U(1) << 18) | (U(1) << 16) | \
240f5478dedSAntonio Nino Diaz 			(U(1) << 11) | (U(1) << 5) | (U(1) << 4))
241f5478dedSAntonio Nino Diaz 
242f5478dedSAntonio Nino Diaz #define SCTLR_M_BIT		(ULL(1) << 0)
243f5478dedSAntonio Nino Diaz #define SCTLR_A_BIT		(ULL(1) << 1)
244f5478dedSAntonio Nino Diaz #define SCTLR_C_BIT		(ULL(1) << 2)
245f5478dedSAntonio Nino Diaz #define SCTLR_SA_BIT		(ULL(1) << 3)
246f5478dedSAntonio Nino Diaz #define SCTLR_SA0_BIT		(ULL(1) << 4)
247f5478dedSAntonio Nino Diaz #define SCTLR_CP15BEN_BIT	(ULL(1) << 5)
248f5478dedSAntonio Nino Diaz #define SCTLR_ITD_BIT		(ULL(1) << 7)
249f5478dedSAntonio Nino Diaz #define SCTLR_SED_BIT		(ULL(1) << 8)
250f5478dedSAntonio Nino Diaz #define SCTLR_UMA_BIT		(ULL(1) << 9)
251f5478dedSAntonio Nino Diaz #define SCTLR_I_BIT		(ULL(1) << 12)
252f5478dedSAntonio Nino Diaz #define SCTLR_V_BIT		(ULL(1) << 13)
253f5478dedSAntonio Nino Diaz #define SCTLR_DZE_BIT		(ULL(1) << 14)
254f5478dedSAntonio Nino Diaz #define SCTLR_UCT_BIT		(ULL(1) << 15)
255f5478dedSAntonio Nino Diaz #define SCTLR_NTWI_BIT		(ULL(1) << 16)
256f5478dedSAntonio Nino Diaz #define SCTLR_NTWE_BIT		(ULL(1) << 18)
257f5478dedSAntonio Nino Diaz #define SCTLR_WXN_BIT		(ULL(1) << 19)
258f5478dedSAntonio Nino Diaz #define SCTLR_UWXN_BIT		(ULL(1) << 20)
2595f5d1ed7SLouis Mayencourt #define SCTLR_IESB_BIT		(ULL(1) << 21)
260f5478dedSAntonio Nino Diaz #define SCTLR_E0E_BIT		(ULL(1) << 24)
261f5478dedSAntonio Nino Diaz #define SCTLR_EE_BIT		(ULL(1) << 25)
262f5478dedSAntonio Nino Diaz #define SCTLR_UCI_BIT		(ULL(1) << 26)
2635283962eSAntonio Nino Diaz #define SCTLR_EnIA_BIT		(ULL(1) << 31)
264*9fc59639SAlexei Fedorov #define SCTLR_BT0_BIT		(ULL(1) << 35)
265*9fc59639SAlexei Fedorov #define SCTLR_BT1_BIT		(ULL(1) << 36)
266*9fc59639SAlexei Fedorov #define SCTLR_BT_BIT		(ULL(1) << 36)
267f5478dedSAntonio Nino Diaz #define SCTLR_DSSBS_BIT		(ULL(1) << 44)
268f5478dedSAntonio Nino Diaz #define SCTLR_RESET_VAL		SCTLR_EL3_RES1
269f5478dedSAntonio Nino Diaz 
270f5478dedSAntonio Nino Diaz /* CPACR_El1 definitions */
271f5478dedSAntonio Nino Diaz #define CPACR_EL1_FPEN(x)	((x) << 20)
272f5478dedSAntonio Nino Diaz #define CPACR_EL1_FP_TRAP_EL0	U(0x1)
273f5478dedSAntonio Nino Diaz #define CPACR_EL1_FP_TRAP_ALL	U(0x2)
274f5478dedSAntonio Nino Diaz #define CPACR_EL1_FP_TRAP_NONE	U(0x3)
275f5478dedSAntonio Nino Diaz 
276f5478dedSAntonio Nino Diaz /* SCR definitions */
277f5478dedSAntonio Nino Diaz #define SCR_RES1_BITS		((U(1) << 4) | (U(1) << 5))
278f5478dedSAntonio Nino Diaz #define SCR_FIEN_BIT		(U(1) << 21)
279f5478dedSAntonio Nino Diaz #define SCR_API_BIT		(U(1) << 17)
280f5478dedSAntonio Nino Diaz #define SCR_APK_BIT		(U(1) << 16)
281f5478dedSAntonio Nino Diaz #define SCR_TWE_BIT		(U(1) << 13)
282f5478dedSAntonio Nino Diaz #define SCR_TWI_BIT		(U(1) << 12)
283f5478dedSAntonio Nino Diaz #define SCR_ST_BIT		(U(1) << 11)
284f5478dedSAntonio Nino Diaz #define SCR_RW_BIT		(U(1) << 10)
285f5478dedSAntonio Nino Diaz #define SCR_SIF_BIT		(U(1) << 9)
286f5478dedSAntonio Nino Diaz #define SCR_HCE_BIT		(U(1) << 8)
287f5478dedSAntonio Nino Diaz #define SCR_SMD_BIT		(U(1) << 7)
288f5478dedSAntonio Nino Diaz #define SCR_EA_BIT		(U(1) << 3)
289f5478dedSAntonio Nino Diaz #define SCR_FIQ_BIT		(U(1) << 2)
290f5478dedSAntonio Nino Diaz #define SCR_IRQ_BIT		(U(1) << 1)
291f5478dedSAntonio Nino Diaz #define SCR_NS_BIT		(U(1) << 0)
292f5478dedSAntonio Nino Diaz #define SCR_VALID_BIT_MASK	U(0x2f8f)
293f5478dedSAntonio Nino Diaz #define SCR_RESET_VAL		SCR_RES1_BITS
294f5478dedSAntonio Nino Diaz 
295f5478dedSAntonio Nino Diaz /* MDCR_EL3 definitions */
296f5478dedSAntonio Nino Diaz #define MDCR_SPD32(x)		((x) << 14)
297ed4fc6f0SAntonio Nino Diaz #define MDCR_SPD32_LEGACY	ULL(0x0)
298ed4fc6f0SAntonio Nino Diaz #define MDCR_SPD32_DISABLE	ULL(0x2)
299ed4fc6f0SAntonio Nino Diaz #define MDCR_SPD32_ENABLE	ULL(0x3)
300ed4fc6f0SAntonio Nino Diaz #define MDCR_SDD_BIT		(ULL(1) << 16)
301f5478dedSAntonio Nino Diaz #define MDCR_NSPB(x)		((x) << 12)
302ed4fc6f0SAntonio Nino Diaz #define MDCR_NSPB_EL1		ULL(0x3)
303ed4fc6f0SAntonio Nino Diaz #define MDCR_TDOSA_BIT		(ULL(1) << 10)
304ed4fc6f0SAntonio Nino Diaz #define MDCR_TDA_BIT		(ULL(1) << 9)
305ed4fc6f0SAntonio Nino Diaz #define MDCR_TPM_BIT		(ULL(1) << 6)
306ed4fc6f0SAntonio Nino Diaz #define MDCR_SCCD_BIT		(ULL(1) << 23)
307ed4fc6f0SAntonio Nino Diaz #define MDCR_EL3_RESET_VAL	ULL(0x0)
308f5478dedSAntonio Nino Diaz 
309f5478dedSAntonio Nino Diaz /* MDCR_EL2 definitions */
310f5478dedSAntonio Nino Diaz #define MDCR_EL2_TPMS		(U(1) << 14)
311f5478dedSAntonio Nino Diaz #define MDCR_EL2_E2PB(x)	((x) << 12)
312f5478dedSAntonio Nino Diaz #define MDCR_EL2_E2PB_EL1	U(0x3)
313f5478dedSAntonio Nino Diaz #define MDCR_EL2_TDRA_BIT	(U(1) << 11)
314f5478dedSAntonio Nino Diaz #define MDCR_EL2_TDOSA_BIT	(U(1) << 10)
315f5478dedSAntonio Nino Diaz #define MDCR_EL2_TDA_BIT	(U(1) << 9)
316f5478dedSAntonio Nino Diaz #define MDCR_EL2_TDE_BIT	(U(1) << 8)
317f5478dedSAntonio Nino Diaz #define MDCR_EL2_HPME_BIT	(U(1) << 7)
318f5478dedSAntonio Nino Diaz #define MDCR_EL2_TPM_BIT	(U(1) << 6)
319f5478dedSAntonio Nino Diaz #define MDCR_EL2_TPMCR_BIT	(U(1) << 5)
320f5478dedSAntonio Nino Diaz #define MDCR_EL2_RESET_VAL	U(0x0)
321f5478dedSAntonio Nino Diaz 
322f5478dedSAntonio Nino Diaz /* HSTR_EL2 definitions */
323f5478dedSAntonio Nino Diaz #define HSTR_EL2_RESET_VAL	U(0x0)
324f5478dedSAntonio Nino Diaz #define HSTR_EL2_T_MASK		U(0xff)
325f5478dedSAntonio Nino Diaz 
326f5478dedSAntonio Nino Diaz /* CNTHP_CTL_EL2 definitions */
327f5478dedSAntonio Nino Diaz #define CNTHP_CTL_ENABLE_BIT	(U(1) << 0)
328f5478dedSAntonio Nino Diaz #define CNTHP_CTL_RESET_VAL	U(0x0)
329f5478dedSAntonio Nino Diaz 
330f5478dedSAntonio Nino Diaz /* VTTBR_EL2 definitions */
331f5478dedSAntonio Nino Diaz #define VTTBR_RESET_VAL		ULL(0x0)
332f5478dedSAntonio Nino Diaz #define VTTBR_VMID_MASK		ULL(0xff)
333f5478dedSAntonio Nino Diaz #define VTTBR_VMID_SHIFT	U(48)
334f5478dedSAntonio Nino Diaz #define VTTBR_BADDR_MASK	ULL(0xffffffffffff)
335f5478dedSAntonio Nino Diaz #define VTTBR_BADDR_SHIFT	U(0)
336f5478dedSAntonio Nino Diaz 
337f5478dedSAntonio Nino Diaz /* HCR definitions */
338f5478dedSAntonio Nino Diaz #define HCR_API_BIT		(ULL(1) << 41)
339f5478dedSAntonio Nino Diaz #define HCR_APK_BIT		(ULL(1) << 40)
340f5478dedSAntonio Nino Diaz #define HCR_TGE_BIT		(ULL(1) << 27)
341f5478dedSAntonio Nino Diaz #define HCR_RW_SHIFT		U(31)
342f5478dedSAntonio Nino Diaz #define HCR_RW_BIT		(ULL(1) << HCR_RW_SHIFT)
343f5478dedSAntonio Nino Diaz #define HCR_AMO_BIT		(ULL(1) << 5)
344f5478dedSAntonio Nino Diaz #define HCR_IMO_BIT		(ULL(1) << 4)
345f5478dedSAntonio Nino Diaz #define HCR_FMO_BIT		(ULL(1) << 3)
346f5478dedSAntonio Nino Diaz 
347f5478dedSAntonio Nino Diaz /* ISR definitions */
348f5478dedSAntonio Nino Diaz #define ISR_A_SHIFT		U(8)
349f5478dedSAntonio Nino Diaz #define ISR_I_SHIFT		U(7)
350f5478dedSAntonio Nino Diaz #define ISR_F_SHIFT		U(6)
351f5478dedSAntonio Nino Diaz 
352f5478dedSAntonio Nino Diaz /* CNTHCTL_EL2 definitions */
353f5478dedSAntonio Nino Diaz #define CNTHCTL_RESET_VAL	U(0x0)
354f5478dedSAntonio Nino Diaz #define EVNTEN_BIT		(U(1) << 2)
355f5478dedSAntonio Nino Diaz #define EL1PCEN_BIT		(U(1) << 1)
356f5478dedSAntonio Nino Diaz #define EL1PCTEN_BIT		(U(1) << 0)
357f5478dedSAntonio Nino Diaz 
358f5478dedSAntonio Nino Diaz /* CNTKCTL_EL1 definitions */
359f5478dedSAntonio Nino Diaz #define EL0PTEN_BIT		(U(1) << 9)
360f5478dedSAntonio Nino Diaz #define EL0VTEN_BIT		(U(1) << 8)
361f5478dedSAntonio Nino Diaz #define EL0PCTEN_BIT		(U(1) << 0)
362f5478dedSAntonio Nino Diaz #define EL0VCTEN_BIT		(U(1) << 1)
363f5478dedSAntonio Nino Diaz #define EVNTEN_BIT		(U(1) << 2)
364f5478dedSAntonio Nino Diaz #define EVNTDIR_BIT		(U(1) << 3)
365f5478dedSAntonio Nino Diaz #define EVNTI_SHIFT		U(4)
366f5478dedSAntonio Nino Diaz #define EVNTI_MASK		U(0xf)
367f5478dedSAntonio Nino Diaz 
368f5478dedSAntonio Nino Diaz /* CPTR_EL3 definitions */
369f5478dedSAntonio Nino Diaz #define TCPAC_BIT		(U(1) << 31)
370f5478dedSAntonio Nino Diaz #define TAM_BIT			(U(1) << 30)
371f5478dedSAntonio Nino Diaz #define TTA_BIT			(U(1) << 20)
372f5478dedSAntonio Nino Diaz #define TFP_BIT			(U(1) << 10)
373f5478dedSAntonio Nino Diaz #define CPTR_EZ_BIT		(U(1) << 8)
374f5478dedSAntonio Nino Diaz #define CPTR_EL3_RESET_VAL	U(0x0)
375f5478dedSAntonio Nino Diaz 
376f5478dedSAntonio Nino Diaz /* CPTR_EL2 definitions */
377f5478dedSAntonio Nino Diaz #define CPTR_EL2_RES1		((U(1) << 13) | (U(1) << 12) | (U(0x3ff)))
378f5478dedSAntonio Nino Diaz #define CPTR_EL2_TCPAC_BIT	(U(1) << 31)
379f5478dedSAntonio Nino Diaz #define CPTR_EL2_TAM_BIT	(U(1) << 30)
380f5478dedSAntonio Nino Diaz #define CPTR_EL2_TTA_BIT	(U(1) << 20)
381f5478dedSAntonio Nino Diaz #define CPTR_EL2_TFP_BIT	(U(1) << 10)
382f5478dedSAntonio Nino Diaz #define CPTR_EL2_TZ_BIT		(U(1) << 8)
383f5478dedSAntonio Nino Diaz #define CPTR_EL2_RESET_VAL	CPTR_EL2_RES1
384f5478dedSAntonio Nino Diaz 
385f5478dedSAntonio Nino Diaz /* CPSR/SPSR definitions */
386f5478dedSAntonio Nino Diaz #define DAIF_FIQ_BIT		(U(1) << 0)
387f5478dedSAntonio Nino Diaz #define DAIF_IRQ_BIT		(U(1) << 1)
388f5478dedSAntonio Nino Diaz #define DAIF_ABT_BIT		(U(1) << 2)
389f5478dedSAntonio Nino Diaz #define DAIF_DBG_BIT		(U(1) << 3)
390f5478dedSAntonio Nino Diaz #define SPSR_DAIF_SHIFT		U(6)
391f5478dedSAntonio Nino Diaz #define SPSR_DAIF_MASK		U(0xf)
392f5478dedSAntonio Nino Diaz 
393f5478dedSAntonio Nino Diaz #define SPSR_AIF_SHIFT		U(6)
394f5478dedSAntonio Nino Diaz #define SPSR_AIF_MASK		U(0x7)
395f5478dedSAntonio Nino Diaz 
396f5478dedSAntonio Nino Diaz #define SPSR_E_SHIFT		U(9)
397f5478dedSAntonio Nino Diaz #define SPSR_E_MASK		U(0x1)
398f5478dedSAntonio Nino Diaz #define SPSR_E_LITTLE		U(0x0)
399f5478dedSAntonio Nino Diaz #define SPSR_E_BIG		U(0x1)
400f5478dedSAntonio Nino Diaz 
401f5478dedSAntonio Nino Diaz #define SPSR_T_SHIFT		U(5)
402f5478dedSAntonio Nino Diaz #define SPSR_T_MASK		U(0x1)
403f5478dedSAntonio Nino Diaz #define SPSR_T_ARM		U(0x0)
404f5478dedSAntonio Nino Diaz #define SPSR_T_THUMB		U(0x1)
405f5478dedSAntonio Nino Diaz 
406f5478dedSAntonio Nino Diaz #define SPSR_M_SHIFT		U(4)
407f5478dedSAntonio Nino Diaz #define SPSR_M_MASK		U(0x1)
408f5478dedSAntonio Nino Diaz #define SPSR_M_AARCH64		U(0x0)
409f5478dedSAntonio Nino Diaz #define SPSR_M_AARCH32		U(0x1)
410f5478dedSAntonio Nino Diaz 
411f5478dedSAntonio Nino Diaz #define DISABLE_ALL_EXCEPTIONS \
412f5478dedSAntonio Nino Diaz 		(DAIF_FIQ_BIT | DAIF_IRQ_BIT | DAIF_ABT_BIT | DAIF_DBG_BIT)
413f5478dedSAntonio Nino Diaz 
414f5478dedSAntonio Nino Diaz #define DISABLE_INTERRUPTS	(DAIF_FIQ_BIT | DAIF_IRQ_BIT)
415f5478dedSAntonio Nino Diaz 
416f5478dedSAntonio Nino Diaz /*
417f5478dedSAntonio Nino Diaz  * RMR_EL3 definitions
418f5478dedSAntonio Nino Diaz  */
419f5478dedSAntonio Nino Diaz #define RMR_EL3_RR_BIT		(U(1) << 1)
420f5478dedSAntonio Nino Diaz #define RMR_EL3_AA64_BIT	(U(1) << 0)
421f5478dedSAntonio Nino Diaz 
422f5478dedSAntonio Nino Diaz /*
423f5478dedSAntonio Nino Diaz  * HI-VECTOR address for AArch32 state
424f5478dedSAntonio Nino Diaz  */
425f5478dedSAntonio Nino Diaz #define HI_VECTOR_BASE		U(0xFFFF0000)
426f5478dedSAntonio Nino Diaz 
427f5478dedSAntonio Nino Diaz /*
428f5478dedSAntonio Nino Diaz  * TCR defintions
429f5478dedSAntonio Nino Diaz  */
430f5478dedSAntonio Nino Diaz #define TCR_EL3_RES1		((ULL(1) << 31) | (ULL(1) << 23))
431f5478dedSAntonio Nino Diaz #define TCR_EL2_RES1		((ULL(1) << 31) | (ULL(1) << 23))
432f5478dedSAntonio Nino Diaz #define TCR_EL1_IPS_SHIFT	U(32)
433f5478dedSAntonio Nino Diaz #define TCR_EL2_PS_SHIFT	U(16)
434f5478dedSAntonio Nino Diaz #define TCR_EL3_PS_SHIFT	U(16)
435f5478dedSAntonio Nino Diaz 
436f5478dedSAntonio Nino Diaz #define TCR_TxSZ_MIN		ULL(16)
437f5478dedSAntonio Nino Diaz #define TCR_TxSZ_MAX		ULL(39)
438cedfa04bSSathees Balya #define TCR_TxSZ_MAX_TTST	ULL(48)
439f5478dedSAntonio Nino Diaz 
4406de6965bSAntonio Nino Diaz #define TCR_T0SZ_SHIFT		U(0)
4416de6965bSAntonio Nino Diaz #define TCR_T1SZ_SHIFT		U(16)
4426de6965bSAntonio Nino Diaz 
443f5478dedSAntonio Nino Diaz /* (internal) physical address size bits in EL3/EL1 */
444f5478dedSAntonio Nino Diaz #define TCR_PS_BITS_4GB		ULL(0x0)
445f5478dedSAntonio Nino Diaz #define TCR_PS_BITS_64GB	ULL(0x1)
446f5478dedSAntonio Nino Diaz #define TCR_PS_BITS_1TB		ULL(0x2)
447f5478dedSAntonio Nino Diaz #define TCR_PS_BITS_4TB		ULL(0x3)
448f5478dedSAntonio Nino Diaz #define TCR_PS_BITS_16TB	ULL(0x4)
449f5478dedSAntonio Nino Diaz #define TCR_PS_BITS_256TB	ULL(0x5)
450f5478dedSAntonio Nino Diaz 
451f5478dedSAntonio Nino Diaz #define ADDR_MASK_48_TO_63	ULL(0xFFFF000000000000)
452f5478dedSAntonio Nino Diaz #define ADDR_MASK_44_TO_47	ULL(0x0000F00000000000)
453f5478dedSAntonio Nino Diaz #define ADDR_MASK_42_TO_43	ULL(0x00000C0000000000)
454f5478dedSAntonio Nino Diaz #define ADDR_MASK_40_TO_41	ULL(0x0000030000000000)
455f5478dedSAntonio Nino Diaz #define ADDR_MASK_36_TO_39	ULL(0x000000F000000000)
456f5478dedSAntonio Nino Diaz #define ADDR_MASK_32_TO_35	ULL(0x0000000F00000000)
457f5478dedSAntonio Nino Diaz 
458f5478dedSAntonio Nino Diaz #define TCR_RGN_INNER_NC	(ULL(0x0) << 8)
459f5478dedSAntonio Nino Diaz #define TCR_RGN_INNER_WBA	(ULL(0x1) << 8)
460f5478dedSAntonio Nino Diaz #define TCR_RGN_INNER_WT	(ULL(0x2) << 8)
461f5478dedSAntonio Nino Diaz #define TCR_RGN_INNER_WBNA	(ULL(0x3) << 8)
462f5478dedSAntonio Nino Diaz 
463f5478dedSAntonio Nino Diaz #define TCR_RGN_OUTER_NC	(ULL(0x0) << 10)
464f5478dedSAntonio Nino Diaz #define TCR_RGN_OUTER_WBA	(ULL(0x1) << 10)
465f5478dedSAntonio Nino Diaz #define TCR_RGN_OUTER_WT	(ULL(0x2) << 10)
466f5478dedSAntonio Nino Diaz #define TCR_RGN_OUTER_WBNA	(ULL(0x3) << 10)
467f5478dedSAntonio Nino Diaz 
468f5478dedSAntonio Nino Diaz #define TCR_SH_NON_SHAREABLE	(ULL(0x0) << 12)
469f5478dedSAntonio Nino Diaz #define TCR_SH_OUTER_SHAREABLE	(ULL(0x2) << 12)
470f5478dedSAntonio Nino Diaz #define TCR_SH_INNER_SHAREABLE	(ULL(0x3) << 12)
471f5478dedSAntonio Nino Diaz 
4726de6965bSAntonio Nino Diaz #define TCR_RGN1_INNER_NC	(ULL(0x0) << 24)
4736de6965bSAntonio Nino Diaz #define TCR_RGN1_INNER_WBA	(ULL(0x1) << 24)
4746de6965bSAntonio Nino Diaz #define TCR_RGN1_INNER_WT	(ULL(0x2) << 24)
4756de6965bSAntonio Nino Diaz #define TCR_RGN1_INNER_WBNA	(ULL(0x3) << 24)
4766de6965bSAntonio Nino Diaz 
4776de6965bSAntonio Nino Diaz #define TCR_RGN1_OUTER_NC	(ULL(0x0) << 26)
4786de6965bSAntonio Nino Diaz #define TCR_RGN1_OUTER_WBA	(ULL(0x1) << 26)
4796de6965bSAntonio Nino Diaz #define TCR_RGN1_OUTER_WT	(ULL(0x2) << 26)
4806de6965bSAntonio Nino Diaz #define TCR_RGN1_OUTER_WBNA	(ULL(0x3) << 26)
4816de6965bSAntonio Nino Diaz 
4826de6965bSAntonio Nino Diaz #define TCR_SH1_NON_SHAREABLE	(ULL(0x0) << 28)
4836de6965bSAntonio Nino Diaz #define TCR_SH1_OUTER_SHAREABLE	(ULL(0x2) << 28)
4846de6965bSAntonio Nino Diaz #define TCR_SH1_INNER_SHAREABLE	(ULL(0x3) << 28)
4856de6965bSAntonio Nino Diaz 
486f5478dedSAntonio Nino Diaz #define TCR_TG0_SHIFT		U(14)
487f5478dedSAntonio Nino Diaz #define TCR_TG0_MASK		ULL(3)
488f5478dedSAntonio Nino Diaz #define TCR_TG0_4K		(ULL(0) << TCR_TG0_SHIFT)
489f5478dedSAntonio Nino Diaz #define TCR_TG0_64K		(ULL(1) << TCR_TG0_SHIFT)
490f5478dedSAntonio Nino Diaz #define TCR_TG0_16K		(ULL(2) << TCR_TG0_SHIFT)
491f5478dedSAntonio Nino Diaz 
4926de6965bSAntonio Nino Diaz #define TCR_TG1_SHIFT		U(30)
4936de6965bSAntonio Nino Diaz #define TCR_TG1_MASK		ULL(3)
4946de6965bSAntonio Nino Diaz #define TCR_TG1_16K		(ULL(1) << TCR_TG1_SHIFT)
4956de6965bSAntonio Nino Diaz #define TCR_TG1_4K		(ULL(2) << TCR_TG1_SHIFT)
4966de6965bSAntonio Nino Diaz #define TCR_TG1_64K		(ULL(3) << TCR_TG1_SHIFT)
4976de6965bSAntonio Nino Diaz 
498f5478dedSAntonio Nino Diaz #define TCR_EPD0_BIT		(ULL(1) << 7)
499f5478dedSAntonio Nino Diaz #define TCR_EPD1_BIT		(ULL(1) << 23)
500f5478dedSAntonio Nino Diaz 
501f5478dedSAntonio Nino Diaz #define MODE_SP_SHIFT		U(0x0)
502f5478dedSAntonio Nino Diaz #define MODE_SP_MASK		U(0x1)
503f5478dedSAntonio Nino Diaz #define MODE_SP_EL0		U(0x0)
504f5478dedSAntonio Nino Diaz #define MODE_SP_ELX		U(0x1)
505f5478dedSAntonio Nino Diaz 
506f5478dedSAntonio Nino Diaz #define MODE_RW_SHIFT		U(0x4)
507f5478dedSAntonio Nino Diaz #define MODE_RW_MASK		U(0x1)
508f5478dedSAntonio Nino Diaz #define MODE_RW_64		U(0x0)
509f5478dedSAntonio Nino Diaz #define MODE_RW_32		U(0x1)
510f5478dedSAntonio Nino Diaz 
511f5478dedSAntonio Nino Diaz #define MODE_EL_SHIFT		U(0x2)
512f5478dedSAntonio Nino Diaz #define MODE_EL_MASK		U(0x3)
513f5478dedSAntonio Nino Diaz #define MODE_EL3		U(0x3)
514f5478dedSAntonio Nino Diaz #define MODE_EL2		U(0x2)
515f5478dedSAntonio Nino Diaz #define MODE_EL1		U(0x1)
516f5478dedSAntonio Nino Diaz #define MODE_EL0		U(0x0)
517f5478dedSAntonio Nino Diaz 
518f5478dedSAntonio Nino Diaz #define MODE32_SHIFT		U(0)
519f5478dedSAntonio Nino Diaz #define MODE32_MASK		U(0xf)
520f5478dedSAntonio Nino Diaz #define MODE32_usr		U(0x0)
521f5478dedSAntonio Nino Diaz #define MODE32_fiq		U(0x1)
522f5478dedSAntonio Nino Diaz #define MODE32_irq		U(0x2)
523f5478dedSAntonio Nino Diaz #define MODE32_svc		U(0x3)
524f5478dedSAntonio Nino Diaz #define MODE32_mon		U(0x6)
525f5478dedSAntonio Nino Diaz #define MODE32_abt		U(0x7)
526f5478dedSAntonio Nino Diaz #define MODE32_hyp		U(0xa)
527f5478dedSAntonio Nino Diaz #define MODE32_und		U(0xb)
528f5478dedSAntonio Nino Diaz #define MODE32_sys		U(0xf)
529f5478dedSAntonio Nino Diaz 
530f5478dedSAntonio Nino Diaz #define GET_RW(mode)		(((mode) >> MODE_RW_SHIFT) & MODE_RW_MASK)
531f5478dedSAntonio Nino Diaz #define GET_EL(mode)		(((mode) >> MODE_EL_SHIFT) & MODE_EL_MASK)
532f5478dedSAntonio Nino Diaz #define GET_SP(mode)		(((mode) >> MODE_SP_SHIFT) & MODE_SP_MASK)
533f5478dedSAntonio Nino Diaz #define GET_M32(mode)		(((mode) >> MODE32_SHIFT) & MODE32_MASK)
534f5478dedSAntonio Nino Diaz 
535f5478dedSAntonio Nino Diaz #define SPSR_64(el, sp, daif)				\
536f5478dedSAntonio Nino Diaz 	((MODE_RW_64 << MODE_RW_SHIFT) |		\
537f5478dedSAntonio Nino Diaz 	(((el) & MODE_EL_MASK) << MODE_EL_SHIFT) |	\
538f5478dedSAntonio Nino Diaz 	(((sp) & MODE_SP_MASK) << MODE_SP_SHIFT) |	\
539f5478dedSAntonio Nino Diaz 	(((daif) & SPSR_DAIF_MASK) << SPSR_DAIF_SHIFT))
540f5478dedSAntonio Nino Diaz 
541f5478dedSAntonio Nino Diaz #define SPSR_MODE32(mode, isa, endian, aif)		\
542f5478dedSAntonio Nino Diaz 	((MODE_RW_32 << MODE_RW_SHIFT) |		\
543f5478dedSAntonio Nino Diaz 	(((mode) & MODE32_MASK) << MODE32_SHIFT) |	\
544f5478dedSAntonio Nino Diaz 	(((isa) & SPSR_T_MASK) << SPSR_T_SHIFT) |	\
545f5478dedSAntonio Nino Diaz 	(((endian) & SPSR_E_MASK) << SPSR_E_SHIFT) |	\
546f5478dedSAntonio Nino Diaz 	(((aif) & SPSR_AIF_MASK) << SPSR_AIF_SHIFT))
547f5478dedSAntonio Nino Diaz 
548f5478dedSAntonio Nino Diaz /*
549f5478dedSAntonio Nino Diaz  * TTBR Definitions
550f5478dedSAntonio Nino Diaz  */
551f5478dedSAntonio Nino Diaz #define TTBR_CNP_BIT		ULL(0x1)
552f5478dedSAntonio Nino Diaz 
553f5478dedSAntonio Nino Diaz /*
554f5478dedSAntonio Nino Diaz  * CTR_EL0 definitions
555f5478dedSAntonio Nino Diaz  */
556f5478dedSAntonio Nino Diaz #define CTR_CWG_SHIFT		U(24)
557f5478dedSAntonio Nino Diaz #define CTR_CWG_MASK		U(0xf)
558f5478dedSAntonio Nino Diaz #define CTR_ERG_SHIFT		U(20)
559f5478dedSAntonio Nino Diaz #define CTR_ERG_MASK		U(0xf)
560f5478dedSAntonio Nino Diaz #define CTR_DMINLINE_SHIFT	U(16)
561f5478dedSAntonio Nino Diaz #define CTR_DMINLINE_MASK	U(0xf)
562f5478dedSAntonio Nino Diaz #define CTR_L1IP_SHIFT		U(14)
563f5478dedSAntonio Nino Diaz #define CTR_L1IP_MASK		U(0x3)
564f5478dedSAntonio Nino Diaz #define CTR_IMINLINE_SHIFT	U(0)
565f5478dedSAntonio Nino Diaz #define CTR_IMINLINE_MASK	U(0xf)
566f5478dedSAntonio Nino Diaz 
567f5478dedSAntonio Nino Diaz #define MAX_CACHE_LINE_SIZE	U(0x800) /* 2KB */
568f5478dedSAntonio Nino Diaz 
569f5478dedSAntonio Nino Diaz /* Physical timer control register bit fields shifts and masks */
570f5478dedSAntonio Nino Diaz #define CNTP_CTL_ENABLE_SHIFT   U(0)
571f5478dedSAntonio Nino Diaz #define CNTP_CTL_IMASK_SHIFT    U(1)
572f5478dedSAntonio Nino Diaz #define CNTP_CTL_ISTATUS_SHIFT  U(2)
573f5478dedSAntonio Nino Diaz 
574f5478dedSAntonio Nino Diaz #define CNTP_CTL_ENABLE_MASK    U(1)
575f5478dedSAntonio Nino Diaz #define CNTP_CTL_IMASK_MASK     U(1)
576f5478dedSAntonio Nino Diaz #define CNTP_CTL_ISTATUS_MASK   U(1)
577f5478dedSAntonio Nino Diaz 
578f5478dedSAntonio Nino Diaz /* Exception Syndrome register bits and bobs */
579f5478dedSAntonio Nino Diaz #define ESR_EC_SHIFT			U(26)
580f5478dedSAntonio Nino Diaz #define ESR_EC_MASK			U(0x3f)
581f5478dedSAntonio Nino Diaz #define ESR_EC_LENGTH			U(6)
582f5478dedSAntonio Nino Diaz #define EC_UNKNOWN			U(0x0)
583f5478dedSAntonio Nino Diaz #define EC_WFE_WFI			U(0x1)
584f5478dedSAntonio Nino Diaz #define EC_AARCH32_CP15_MRC_MCR		U(0x3)
585f5478dedSAntonio Nino Diaz #define EC_AARCH32_CP15_MRRC_MCRR	U(0x4)
586f5478dedSAntonio Nino Diaz #define EC_AARCH32_CP14_MRC_MCR		U(0x5)
587f5478dedSAntonio Nino Diaz #define EC_AARCH32_CP14_LDC_STC		U(0x6)
588f5478dedSAntonio Nino Diaz #define EC_FP_SIMD			U(0x7)
589f5478dedSAntonio Nino Diaz #define EC_AARCH32_CP10_MRC		U(0x8)
590f5478dedSAntonio Nino Diaz #define EC_AARCH32_CP14_MRRC_MCRR	U(0xc)
591f5478dedSAntonio Nino Diaz #define EC_ILLEGAL			U(0xe)
592f5478dedSAntonio Nino Diaz #define EC_AARCH32_SVC			U(0x11)
593f5478dedSAntonio Nino Diaz #define EC_AARCH32_HVC			U(0x12)
594f5478dedSAntonio Nino Diaz #define EC_AARCH32_SMC			U(0x13)
595f5478dedSAntonio Nino Diaz #define EC_AARCH64_SVC			U(0x15)
596f5478dedSAntonio Nino Diaz #define EC_AARCH64_HVC			U(0x16)
597f5478dedSAntonio Nino Diaz #define EC_AARCH64_SMC			U(0x17)
598f5478dedSAntonio Nino Diaz #define EC_AARCH64_SYS			U(0x18)
599f5478dedSAntonio Nino Diaz #define EC_IABORT_LOWER_EL		U(0x20)
600f5478dedSAntonio Nino Diaz #define EC_IABORT_CUR_EL		U(0x21)
601f5478dedSAntonio Nino Diaz #define EC_PC_ALIGN			U(0x22)
602f5478dedSAntonio Nino Diaz #define EC_DABORT_LOWER_EL		U(0x24)
603f5478dedSAntonio Nino Diaz #define EC_DABORT_CUR_EL		U(0x25)
604f5478dedSAntonio Nino Diaz #define EC_SP_ALIGN			U(0x26)
605f5478dedSAntonio Nino Diaz #define EC_AARCH32_FP			U(0x28)
606f5478dedSAntonio Nino Diaz #define EC_AARCH64_FP			U(0x2c)
607f5478dedSAntonio Nino Diaz #define EC_SERROR			U(0x2f)
608f5478dedSAntonio Nino Diaz 
609f5478dedSAntonio Nino Diaz /*
610f5478dedSAntonio Nino Diaz  * External Abort bit in Instruction and Data Aborts synchronous exception
611f5478dedSAntonio Nino Diaz  * syndromes.
612f5478dedSAntonio Nino Diaz  */
613f5478dedSAntonio Nino Diaz #define ESR_ISS_EABORT_EA_BIT		U(9)
614f5478dedSAntonio Nino Diaz 
615f5478dedSAntonio Nino Diaz #define EC_BITS(x)			(((x) >> ESR_EC_SHIFT) & ESR_EC_MASK)
616f5478dedSAntonio Nino Diaz 
617f5478dedSAntonio Nino Diaz /* Reset bit inside the Reset management register for EL3 (RMR_EL3) */
618f5478dedSAntonio Nino Diaz #define RMR_RESET_REQUEST_SHIFT 	U(0x1)
619f5478dedSAntonio Nino Diaz #define RMR_WARM_RESET_CPU		(U(1) << RMR_RESET_REQUEST_SHIFT)
620f5478dedSAntonio Nino Diaz 
621f5478dedSAntonio Nino Diaz /*******************************************************************************
622f5478dedSAntonio Nino Diaz  * Definitions of register offsets, fields and macros for CPU system
623f5478dedSAntonio Nino Diaz  * instructions.
624f5478dedSAntonio Nino Diaz  ******************************************************************************/
625f5478dedSAntonio Nino Diaz 
626f5478dedSAntonio Nino Diaz #define TLBI_ADDR_SHIFT		U(12)
627f5478dedSAntonio Nino Diaz #define TLBI_ADDR_MASK		ULL(0x00000FFFFFFFFFFF)
628f5478dedSAntonio Nino Diaz #define TLBI_ADDR(x)		(((x) >> TLBI_ADDR_SHIFT) & TLBI_ADDR_MASK)
629f5478dedSAntonio Nino Diaz 
630f5478dedSAntonio Nino Diaz /*******************************************************************************
631f5478dedSAntonio Nino Diaz  * Definitions of register offsets and fields in the CNTCTLBase Frame of the
632f5478dedSAntonio Nino Diaz  * system level implementation of the Generic Timer.
633f5478dedSAntonio Nino Diaz  ******************************************************************************/
634f5478dedSAntonio Nino Diaz #define CNTCTLBASE_CNTFRQ	U(0x0)
635f5478dedSAntonio Nino Diaz #define CNTNSAR			U(0x4)
636f5478dedSAntonio Nino Diaz #define CNTNSAR_NS_SHIFT(x)	(x)
637f5478dedSAntonio Nino Diaz 
638f5478dedSAntonio Nino Diaz #define CNTACR_BASE(x)		(U(0x40) + ((x) << 2))
639f5478dedSAntonio Nino Diaz #define CNTACR_RPCT_SHIFT	U(0x0)
640f5478dedSAntonio Nino Diaz #define CNTACR_RVCT_SHIFT	U(0x1)
641f5478dedSAntonio Nino Diaz #define CNTACR_RFRQ_SHIFT	U(0x2)
642f5478dedSAntonio Nino Diaz #define CNTACR_RVOFF_SHIFT	U(0x3)
643f5478dedSAntonio Nino Diaz #define CNTACR_RWVT_SHIFT	U(0x4)
644f5478dedSAntonio Nino Diaz #define CNTACR_RWPT_SHIFT	U(0x5)
645f5478dedSAntonio Nino Diaz 
646f5478dedSAntonio Nino Diaz /*******************************************************************************
647f5478dedSAntonio Nino Diaz  * Definitions of register offsets and fields in the CNTBaseN Frame of the
648f5478dedSAntonio Nino Diaz  * system level implementation of the Generic Timer.
649f5478dedSAntonio Nino Diaz  ******************************************************************************/
650f5478dedSAntonio Nino Diaz /* Physical Count register. */
651f5478dedSAntonio Nino Diaz #define CNTPCT_LO		U(0x0)
652f5478dedSAntonio Nino Diaz /* Counter Frequency register. */
653f5478dedSAntonio Nino Diaz #define CNTBASEN_CNTFRQ		U(0x10)
654f5478dedSAntonio Nino Diaz /* Physical Timer CompareValue register. */
655f5478dedSAntonio Nino Diaz #define CNTP_CVAL_LO		U(0x20)
656f5478dedSAntonio Nino Diaz /* Physical Timer Control register. */
657f5478dedSAntonio Nino Diaz #define CNTP_CTL		U(0x2c)
658f5478dedSAntonio Nino Diaz 
659f5478dedSAntonio Nino Diaz /* PMCR_EL0 definitions */
660f5478dedSAntonio Nino Diaz #define PMCR_EL0_RESET_VAL	U(0x0)
661f5478dedSAntonio Nino Diaz #define PMCR_EL0_N_SHIFT	U(11)
662f5478dedSAntonio Nino Diaz #define PMCR_EL0_N_MASK		U(0x1f)
663f5478dedSAntonio Nino Diaz #define PMCR_EL0_N_BITS		(PMCR_EL0_N_MASK << PMCR_EL0_N_SHIFT)
664f5478dedSAntonio Nino Diaz #define PMCR_EL0_LC_BIT		(U(1) << 6)
665f5478dedSAntonio Nino Diaz #define PMCR_EL0_DP_BIT		(U(1) << 5)
666f5478dedSAntonio Nino Diaz #define PMCR_EL0_X_BIT		(U(1) << 4)
667f5478dedSAntonio Nino Diaz #define PMCR_EL0_D_BIT		(U(1) << 3)
668f5478dedSAntonio Nino Diaz 
669f5478dedSAntonio Nino Diaz /*******************************************************************************
670f5478dedSAntonio Nino Diaz  * Definitions for system register interface to SVE
671f5478dedSAntonio Nino Diaz  ******************************************************************************/
672f5478dedSAntonio Nino Diaz #define ZCR_EL3			S3_6_C1_C2_0
673f5478dedSAntonio Nino Diaz #define ZCR_EL2			S3_4_C1_C2_0
674f5478dedSAntonio Nino Diaz 
675f5478dedSAntonio Nino Diaz /* ZCR_EL3 definitions */
676f5478dedSAntonio Nino Diaz #define ZCR_EL3_LEN_MASK	U(0xf)
677f5478dedSAntonio Nino Diaz 
678f5478dedSAntonio Nino Diaz /* ZCR_EL2 definitions */
679f5478dedSAntonio Nino Diaz #define ZCR_EL2_LEN_MASK	U(0xf)
680f5478dedSAntonio Nino Diaz 
681f5478dedSAntonio Nino Diaz /*******************************************************************************
682f5478dedSAntonio Nino Diaz  * Definitions of MAIR encodings for device and normal memory
683f5478dedSAntonio Nino Diaz  ******************************************************************************/
684f5478dedSAntonio Nino Diaz /*
685f5478dedSAntonio Nino Diaz  * MAIR encodings for device memory attributes.
686f5478dedSAntonio Nino Diaz  */
687f5478dedSAntonio Nino Diaz #define MAIR_DEV_nGnRnE		ULL(0x0)
688f5478dedSAntonio Nino Diaz #define MAIR_DEV_nGnRE		ULL(0x4)
689f5478dedSAntonio Nino Diaz #define MAIR_DEV_nGRE		ULL(0x8)
690f5478dedSAntonio Nino Diaz #define MAIR_DEV_GRE		ULL(0xc)
691f5478dedSAntonio Nino Diaz 
692f5478dedSAntonio Nino Diaz /*
693f5478dedSAntonio Nino Diaz  * MAIR encodings for normal memory attributes.
694f5478dedSAntonio Nino Diaz  *
695f5478dedSAntonio Nino Diaz  * Cache Policy
696f5478dedSAntonio Nino Diaz  *  WT:	 Write Through
697f5478dedSAntonio Nino Diaz  *  WB:	 Write Back
698f5478dedSAntonio Nino Diaz  *  NC:	 Non-Cacheable
699f5478dedSAntonio Nino Diaz  *
700f5478dedSAntonio Nino Diaz  * Transient Hint
701f5478dedSAntonio Nino Diaz  *  NTR: Non-Transient
702f5478dedSAntonio Nino Diaz  *  TR:	 Transient
703f5478dedSAntonio Nino Diaz  *
704f5478dedSAntonio Nino Diaz  * Allocation Policy
705f5478dedSAntonio Nino Diaz  *  RA:	 Read Allocate
706f5478dedSAntonio Nino Diaz  *  WA:	 Write Allocate
707f5478dedSAntonio Nino Diaz  *  RWA: Read and Write Allocate
708f5478dedSAntonio Nino Diaz  *  NA:	 No Allocation
709f5478dedSAntonio Nino Diaz  */
710f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_TR_WA	ULL(0x1)
711f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_TR_RA	ULL(0x2)
712f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_TR_RWA	ULL(0x3)
713f5478dedSAntonio Nino Diaz #define MAIR_NORM_NC		ULL(0x4)
714f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_TR_WA	ULL(0x5)
715f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_TR_RA	ULL(0x6)
716f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_TR_RWA	ULL(0x7)
717f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_NA	ULL(0x8)
718f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_WA	ULL(0x9)
719f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_RA	ULL(0xa)
720f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_RWA	ULL(0xb)
721f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_NA	ULL(0xc)
722f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_WA	ULL(0xd)
723f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_RA	ULL(0xe)
724f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_RWA	ULL(0xf)
725f5478dedSAntonio Nino Diaz 
726f5478dedSAntonio Nino Diaz #define MAIR_NORM_OUTER_SHIFT	U(4)
727f5478dedSAntonio Nino Diaz 
728f5478dedSAntonio Nino Diaz #define MAKE_MAIR_NORMAL_MEMORY(inner, outer)	\
729f5478dedSAntonio Nino Diaz 		((inner) | ((outer) << MAIR_NORM_OUTER_SHIFT))
730f5478dedSAntonio Nino Diaz 
731f5478dedSAntonio Nino Diaz /* PAR_EL1 fields */
732f5478dedSAntonio Nino Diaz #define PAR_F_SHIFT	U(0)
733f5478dedSAntonio Nino Diaz #define PAR_F_MASK	ULL(0x1)
734f5478dedSAntonio Nino Diaz #define PAR_ADDR_SHIFT	U(12)
735f5478dedSAntonio Nino Diaz #define PAR_ADDR_MASK	(BIT(40) - ULL(1)) /* 40-bits-wide page address */
736f5478dedSAntonio Nino Diaz 
737f5478dedSAntonio Nino Diaz /*******************************************************************************
738f5478dedSAntonio Nino Diaz  * Definitions for system register interface to SPE
739f5478dedSAntonio Nino Diaz  ******************************************************************************/
740f5478dedSAntonio Nino Diaz #define PMBLIMITR_EL1		S3_0_C9_C10_0
741f5478dedSAntonio Nino Diaz 
742f5478dedSAntonio Nino Diaz /*******************************************************************************
743f5478dedSAntonio Nino Diaz  * Definitions for system register interface to MPAM
744f5478dedSAntonio Nino Diaz  ******************************************************************************/
745f5478dedSAntonio Nino Diaz #define MPAMIDR_EL1		S3_0_C10_C4_4
746f5478dedSAntonio Nino Diaz #define MPAM2_EL2		S3_4_C10_C5_0
747f5478dedSAntonio Nino Diaz #define MPAMHCR_EL2		S3_4_C10_C4_0
748f5478dedSAntonio Nino Diaz #define MPAM3_EL3		S3_6_C10_C5_0
749f5478dedSAntonio Nino Diaz 
750f5478dedSAntonio Nino Diaz /*******************************************************************************
751f5478dedSAntonio Nino Diaz  * Definitions for system register interface to AMU for ARMv8.4 onwards
752f5478dedSAntonio Nino Diaz  ******************************************************************************/
753f5478dedSAntonio Nino Diaz #define AMCR_EL0		S3_3_C13_C2_0
754f5478dedSAntonio Nino Diaz #define AMCFGR_EL0		S3_3_C13_C2_1
755f5478dedSAntonio Nino Diaz #define AMCGCR_EL0		S3_3_C13_C2_2
756f5478dedSAntonio Nino Diaz #define AMUSERENR_EL0		S3_3_C13_C2_3
757f5478dedSAntonio Nino Diaz #define AMCNTENCLR0_EL0		S3_3_C13_C2_4
758f5478dedSAntonio Nino Diaz #define AMCNTENSET0_EL0		S3_3_C13_C2_5
759f5478dedSAntonio Nino Diaz #define AMCNTENCLR1_EL0		S3_3_C13_C3_0
760f5478dedSAntonio Nino Diaz #define AMCNTENSET1_EL0		S3_3_C13_C3_1
761f5478dedSAntonio Nino Diaz 
762f5478dedSAntonio Nino Diaz /* Activity Monitor Group 0 Event Counter Registers */
763f5478dedSAntonio Nino Diaz #define AMEVCNTR00_EL0		S3_3_C13_C4_0
764f5478dedSAntonio Nino Diaz #define AMEVCNTR01_EL0		S3_3_C13_C4_1
765f5478dedSAntonio Nino Diaz #define AMEVCNTR02_EL0		S3_3_C13_C4_2
766f5478dedSAntonio Nino Diaz #define AMEVCNTR03_EL0		S3_3_C13_C4_3
767f5478dedSAntonio Nino Diaz 
768f5478dedSAntonio Nino Diaz /* Activity Monitor Group 0 Event Type Registers */
769f5478dedSAntonio Nino Diaz #define AMEVTYPER00_EL0		S3_3_C13_C6_0
770f5478dedSAntonio Nino Diaz #define AMEVTYPER01_EL0		S3_3_C13_C6_1
771f5478dedSAntonio Nino Diaz #define AMEVTYPER02_EL0		S3_3_C13_C6_2
772f5478dedSAntonio Nino Diaz #define AMEVTYPER03_EL0		S3_3_C13_C6_3
773f5478dedSAntonio Nino Diaz 
774f5478dedSAntonio Nino Diaz /* Activity Monitor Group 1 Event Counter Registers */
775f5478dedSAntonio Nino Diaz #define AMEVCNTR10_EL0		S3_3_C13_C12_0
776f5478dedSAntonio Nino Diaz #define AMEVCNTR11_EL0		S3_3_C13_C12_1
777f5478dedSAntonio Nino Diaz #define AMEVCNTR12_EL0		S3_3_C13_C12_2
778f5478dedSAntonio Nino Diaz #define AMEVCNTR13_EL0		S3_3_C13_C12_3
779f5478dedSAntonio Nino Diaz #define AMEVCNTR14_EL0		S3_3_C13_C12_4
780f5478dedSAntonio Nino Diaz #define AMEVCNTR15_EL0		S3_3_C13_C12_5
781f5478dedSAntonio Nino Diaz #define AMEVCNTR16_EL0		S3_3_C13_C12_6
782f5478dedSAntonio Nino Diaz #define AMEVCNTR17_EL0		S3_3_C13_C12_7
783f5478dedSAntonio Nino Diaz #define AMEVCNTR18_EL0		S3_3_C13_C13_0
784f5478dedSAntonio Nino Diaz #define AMEVCNTR19_EL0		S3_3_C13_C13_1
785f5478dedSAntonio Nino Diaz #define AMEVCNTR1A_EL0		S3_3_C13_C13_2
786f5478dedSAntonio Nino Diaz #define AMEVCNTR1B_EL0		S3_3_C13_C13_3
787f5478dedSAntonio Nino Diaz #define AMEVCNTR1C_EL0		S3_3_C13_C13_4
788f5478dedSAntonio Nino Diaz #define AMEVCNTR1D_EL0		S3_3_C13_C13_5
789f5478dedSAntonio Nino Diaz #define AMEVCNTR1E_EL0		S3_3_C13_C13_6
790f5478dedSAntonio Nino Diaz #define AMEVCNTR1F_EL0		S3_3_C13_C13_7
791f5478dedSAntonio Nino Diaz 
792f5478dedSAntonio Nino Diaz /* Activity Monitor Group 1 Event Type Registers */
793f5478dedSAntonio Nino Diaz #define AMEVTYPER10_EL0		S3_3_C13_C14_0
794f5478dedSAntonio Nino Diaz #define AMEVTYPER11_EL0		S3_3_C13_C14_1
795f5478dedSAntonio Nino Diaz #define AMEVTYPER12_EL0		S3_3_C13_C14_2
796f5478dedSAntonio Nino Diaz #define AMEVTYPER13_EL0		S3_3_C13_C14_3
797f5478dedSAntonio Nino Diaz #define AMEVTYPER14_EL0		S3_3_C13_C14_4
798f5478dedSAntonio Nino Diaz #define AMEVTYPER15_EL0		S3_3_C13_C14_5
799f5478dedSAntonio Nino Diaz #define AMEVTYPER16_EL0		S3_3_C13_C14_6
800f5478dedSAntonio Nino Diaz #define AMEVTYPER17_EL0		S3_3_C13_C14_7
801f5478dedSAntonio Nino Diaz #define AMEVTYPER18_EL0		S3_3_C13_C15_0
802f5478dedSAntonio Nino Diaz #define AMEVTYPER19_EL0		S3_3_C13_C15_1
803f5478dedSAntonio Nino Diaz #define AMEVTYPER1A_EL0		S3_3_C13_C15_2
804f5478dedSAntonio Nino Diaz #define AMEVTYPER1B_EL0		S3_3_C13_C15_3
805f5478dedSAntonio Nino Diaz #define AMEVTYPER1C_EL0		S3_3_C13_C15_4
806f5478dedSAntonio Nino Diaz #define AMEVTYPER1D_EL0		S3_3_C13_C15_5
807f5478dedSAntonio Nino Diaz #define AMEVTYPER1E_EL0		S3_3_C13_C15_6
808f5478dedSAntonio Nino Diaz #define AMEVTYPER1F_EL0		S3_3_C13_C15_7
809f5478dedSAntonio Nino Diaz 
810f5478dedSAntonio Nino Diaz /* AMCGCR_EL0 definitions */
811f5478dedSAntonio Nino Diaz #define AMCGCR_EL0_CG1NC_SHIFT	U(8)
812f5478dedSAntonio Nino Diaz #define AMCGCR_EL0_CG1NC_LENGTH	U(8)
813f5478dedSAntonio Nino Diaz #define AMCGCR_EL0_CG1NC_MASK	U(0xff)
814f5478dedSAntonio Nino Diaz 
815f5478dedSAntonio Nino Diaz /* MPAM register definitions */
816f5478dedSAntonio Nino Diaz #define MPAM3_EL3_MPAMEN_BIT		(ULL(1) << 63)
817537fa859SLouis Mayencourt #define MPAMHCR_EL2_TRAP_MPAMIDR_EL1	(ULL(1) << 31)
818537fa859SLouis Mayencourt 
819537fa859SLouis Mayencourt #define MPAM2_EL2_TRAPMPAM0EL1		(ULL(1) << 49)
820537fa859SLouis Mayencourt #define MPAM2_EL2_TRAPMPAM1EL1		(ULL(1) << 48)
821f5478dedSAntonio Nino Diaz 
822f5478dedSAntonio Nino Diaz #define MPAMIDR_HAS_HCR_BIT		(ULL(1) << 17)
823f5478dedSAntonio Nino Diaz 
824f5478dedSAntonio Nino Diaz /*******************************************************************************
825f5478dedSAntonio Nino Diaz  * RAS system registers
826f5478dedSAntonio Nino Diaz  ******************************************************************************/
827f5478dedSAntonio Nino Diaz #define DISR_EL1		S3_0_C12_C1_1
828f5478dedSAntonio Nino Diaz #define DISR_A_BIT		U(31)
829f5478dedSAntonio Nino Diaz 
830f5478dedSAntonio Nino Diaz #define ERRIDR_EL1		S3_0_C5_C3_0
831f5478dedSAntonio Nino Diaz #define ERRIDR_MASK		U(0xffff)
832f5478dedSAntonio Nino Diaz 
833f5478dedSAntonio Nino Diaz #define ERRSELR_EL1		S3_0_C5_C3_1
834f5478dedSAntonio Nino Diaz 
835f5478dedSAntonio Nino Diaz /* System register access to Standard Error Record registers */
836f5478dedSAntonio Nino Diaz #define ERXFR_EL1		S3_0_C5_C4_0
837f5478dedSAntonio Nino Diaz #define ERXCTLR_EL1		S3_0_C5_C4_1
838f5478dedSAntonio Nino Diaz #define ERXSTATUS_EL1		S3_0_C5_C4_2
839f5478dedSAntonio Nino Diaz #define ERXADDR_EL1		S3_0_C5_C4_3
840f5478dedSAntonio Nino Diaz #define ERXPFGF_EL1		S3_0_C5_C4_4
841f5478dedSAntonio Nino Diaz #define ERXPFGCTL_EL1		S3_0_C5_C4_5
842f5478dedSAntonio Nino Diaz #define ERXPFGCDN_EL1		S3_0_C5_C4_6
843f5478dedSAntonio Nino Diaz #define ERXMISC0_EL1		S3_0_C5_C5_0
844f5478dedSAntonio Nino Diaz #define ERXMISC1_EL1		S3_0_C5_C5_1
845f5478dedSAntonio Nino Diaz 
846f5478dedSAntonio Nino Diaz #define ERXCTLR_ED_BIT		(U(1) << 0)
847f5478dedSAntonio Nino Diaz #define ERXCTLR_UE_BIT		(U(1) << 4)
848f5478dedSAntonio Nino Diaz 
849f5478dedSAntonio Nino Diaz #define ERXPFGCTL_UC_BIT	(U(1) << 1)
850f5478dedSAntonio Nino Diaz #define ERXPFGCTL_UEU_BIT	(U(1) << 2)
851f5478dedSAntonio Nino Diaz #define ERXPFGCTL_CDEN_BIT	(U(1) << 31)
852f5478dedSAntonio Nino Diaz 
853f5478dedSAntonio Nino Diaz /*******************************************************************************
854f5478dedSAntonio Nino Diaz  * Armv8.3 Pointer Authentication Registers
855f5478dedSAntonio Nino Diaz  ******************************************************************************/
8565283962eSAntonio Nino Diaz #define APIAKeyLo_EL1		S3_0_C2_C1_0
8575283962eSAntonio Nino Diaz #define APIAKeyHi_EL1		S3_0_C2_C1_1
8585283962eSAntonio Nino Diaz #define APIBKeyLo_EL1		S3_0_C2_C1_2
8595283962eSAntonio Nino Diaz #define APIBKeyHi_EL1		S3_0_C2_C1_3
8605283962eSAntonio Nino Diaz #define APDAKeyLo_EL1		S3_0_C2_C2_0
8615283962eSAntonio Nino Diaz #define APDAKeyHi_EL1		S3_0_C2_C2_1
8625283962eSAntonio Nino Diaz #define APDBKeyLo_EL1		S3_0_C2_C2_2
8635283962eSAntonio Nino Diaz #define APDBKeyHi_EL1		S3_0_C2_C2_3
864f5478dedSAntonio Nino Diaz #define APGAKeyLo_EL1		S3_0_C2_C3_0
8655283962eSAntonio Nino Diaz #define APGAKeyHi_EL1		S3_0_C2_C3_1
866f5478dedSAntonio Nino Diaz 
867f5478dedSAntonio Nino Diaz /*******************************************************************************
868f5478dedSAntonio Nino Diaz  * Armv8.4 Data Independent Timing Registers
869f5478dedSAntonio Nino Diaz  ******************************************************************************/
870f5478dedSAntonio Nino Diaz #define DIT			S3_3_C4_C2_5
871f5478dedSAntonio Nino Diaz #define DIT_BIT			BIT(24)
872f5478dedSAntonio Nino Diaz 
8738074448fSJohn Tsichritzis /*******************************************************************************
8748074448fSJohn Tsichritzis  * Armv8.5 - new MSR encoding to directly access PSTATE.SSBS field
8758074448fSJohn Tsichritzis  ******************************************************************************/
8768074448fSJohn Tsichritzis #define SSBS			S3_3_C4_C2_6
8778074448fSJohn Tsichritzis 
878f5478dedSAntonio Nino Diaz #endif /* ARCH_H */
879