xref: /rk3399_ARM-atf/include/arch/aarch32/arch_helpers.h (revision dcb31ff79096fc88b45df8068e5de83b93f833ed)
1f5478dedSAntonio Nino Diaz /*
2873d4241Sjohpow01  * Copyright (c) 2016-2021, ARM Limited and Contributors. All rights reserved.
3*dcb31ff7SFlorian Lugou  * Portions copyright (c) 2021-2022, ProvenRun S.A.S. All rights reserved.
4f5478dedSAntonio Nino Diaz  *
5f5478dedSAntonio Nino Diaz  * SPDX-License-Identifier: BSD-3-Clause
6f5478dedSAntonio Nino Diaz  */
7f5478dedSAntonio Nino Diaz 
8f5478dedSAntonio Nino Diaz #ifndef ARCH_HELPERS_H
9f5478dedSAntonio Nino Diaz #define ARCH_HELPERS_H
10f5478dedSAntonio Nino Diaz 
11f5478dedSAntonio Nino Diaz #include <cdefs.h>
1211504163SMasahiro Yamada #include <stdbool.h>
13f5478dedSAntonio Nino Diaz #include <stdint.h>
14f5478dedSAntonio Nino Diaz #include <string.h>
15f5478dedSAntonio Nino Diaz 
1609d40e0eSAntonio Nino Diaz #include <arch.h>
1709d40e0eSAntonio Nino Diaz 
18f5478dedSAntonio Nino Diaz /**********************************************************************
19f5478dedSAntonio Nino Diaz  * Macros which create inline functions to read or write CPU system
20f5478dedSAntonio Nino Diaz  * registers
21f5478dedSAntonio Nino Diaz  *********************************************************************/
22f5478dedSAntonio Nino Diaz 
23f5478dedSAntonio Nino Diaz #define _DEFINE_COPROCR_WRITE_FUNC(_name, coproc, opc1, CRn, CRm, opc2)	\
24f5478dedSAntonio Nino Diaz static inline void write_## _name(u_register_t v)			\
25f5478dedSAntonio Nino Diaz {									\
26f5478dedSAntonio Nino Diaz 	__asm__ volatile ("mcr "#coproc","#opc1",%0,"#CRn","#CRm","#opc2 : : "r" (v));\
27f5478dedSAntonio Nino Diaz }
28f5478dedSAntonio Nino Diaz 
29f5478dedSAntonio Nino Diaz #define _DEFINE_COPROCR_READ_FUNC(_name, coproc, opc1, CRn, CRm, opc2)	\
30f5478dedSAntonio Nino Diaz static inline u_register_t read_ ## _name(void)				\
31f5478dedSAntonio Nino Diaz {									\
32f5478dedSAntonio Nino Diaz 	u_register_t v;							\
33f5478dedSAntonio Nino Diaz 	__asm__ volatile ("mrc "#coproc","#opc1",%0,"#CRn","#CRm","#opc2 : "=r" (v));\
34f5478dedSAntonio Nino Diaz 	return v;							\
35f5478dedSAntonio Nino Diaz }
36f5478dedSAntonio Nino Diaz 
37f5478dedSAntonio Nino Diaz /*
38f5478dedSAntonio Nino Diaz  *  The undocumented %Q and %R extended asm are used to implemented the below
39f5478dedSAntonio Nino Diaz  *  64 bit `mrrc` and `mcrr` instructions.
40f5478dedSAntonio Nino Diaz  */
41f5478dedSAntonio Nino Diaz 
42f5478dedSAntonio Nino Diaz #define _DEFINE_COPROCR_WRITE_FUNC_64(_name, coproc, opc1, CRm)		\
43f5478dedSAntonio Nino Diaz static inline void write64_## _name(uint64_t v)				\
44f5478dedSAntonio Nino Diaz {									\
45f5478dedSAntonio Nino Diaz 	__asm__ volatile ("mcrr "#coproc","#opc1", %Q0, %R0,"#CRm : : "r" (v));\
46f5478dedSAntonio Nino Diaz }
47f5478dedSAntonio Nino Diaz 
48f5478dedSAntonio Nino Diaz #define _DEFINE_COPROCR_READ_FUNC_64(_name, coproc, opc1, CRm)		\
49f5478dedSAntonio Nino Diaz static inline uint64_t read64_## _name(void)				\
50f5478dedSAntonio Nino Diaz {	uint64_t v;							\
51f5478dedSAntonio Nino Diaz 	__asm__ volatile ("mrrc "#coproc","#opc1", %Q0, %R0,"#CRm : "=r" (v));\
52f5478dedSAntonio Nino Diaz 	return v;							\
53f5478dedSAntonio Nino Diaz }
54f5478dedSAntonio Nino Diaz 
55f5478dedSAntonio Nino Diaz #define _DEFINE_SYSREG_READ_FUNC(_name, _reg_name)			\
56f5478dedSAntonio Nino Diaz static inline u_register_t read_ ## _name(void)				\
57f5478dedSAntonio Nino Diaz {									\
58f5478dedSAntonio Nino Diaz 	u_register_t v;							\
59f5478dedSAntonio Nino Diaz 	__asm__ volatile ("mrs %0, " #_reg_name : "=r" (v));		\
60f5478dedSAntonio Nino Diaz 	return v;							\
61f5478dedSAntonio Nino Diaz }
62f5478dedSAntonio Nino Diaz 
63f5478dedSAntonio Nino Diaz #define _DEFINE_SYSREG_WRITE_FUNC(_name, _reg_name)			\
64f5478dedSAntonio Nino Diaz static inline void write_ ## _name(u_register_t v)			\
65f5478dedSAntonio Nino Diaz {									\
66f5478dedSAntonio Nino Diaz 	__asm__ volatile ("msr " #_reg_name ", %0" : : "r" (v));	\
67f5478dedSAntonio Nino Diaz }
68f5478dedSAntonio Nino Diaz 
69f5478dedSAntonio Nino Diaz #define _DEFINE_SYSREG_WRITE_CONST_FUNC(_name, _reg_name)		\
70f5478dedSAntonio Nino Diaz static inline void write_ ## _name(const u_register_t v)		\
71f5478dedSAntonio Nino Diaz {									\
72f5478dedSAntonio Nino Diaz 	__asm__ volatile ("msr " #_reg_name ", %0" : : "i" (v));	\
73f5478dedSAntonio Nino Diaz }
74f5478dedSAntonio Nino Diaz 
75f5478dedSAntonio Nino Diaz /* Define read function for coproc register */
76f5478dedSAntonio Nino Diaz #define DEFINE_COPROCR_READ_FUNC(_name, ...) 				\
77f5478dedSAntonio Nino Diaz 	_DEFINE_COPROCR_READ_FUNC(_name, __VA_ARGS__)
78f5478dedSAntonio Nino Diaz 
79f5478dedSAntonio Nino Diaz /* Define write function for coproc register */
80f5478dedSAntonio Nino Diaz #define DEFINE_COPROCR_WRITE_FUNC(_name, ...) 				\
81f5478dedSAntonio Nino Diaz 	_DEFINE_COPROCR_WRITE_FUNC(_name, __VA_ARGS__)
82f5478dedSAntonio Nino Diaz 
83f5478dedSAntonio Nino Diaz /* Define read & write function for coproc register */
84f5478dedSAntonio Nino Diaz #define DEFINE_COPROCR_RW_FUNCS(_name, ...) 				\
85f5478dedSAntonio Nino Diaz 	_DEFINE_COPROCR_READ_FUNC(_name, __VA_ARGS__)			\
86f5478dedSAntonio Nino Diaz 	_DEFINE_COPROCR_WRITE_FUNC(_name, __VA_ARGS__)
87f5478dedSAntonio Nino Diaz 
88f5478dedSAntonio Nino Diaz /* Define 64 bit read function for coproc register */
89f5478dedSAntonio Nino Diaz #define DEFINE_COPROCR_READ_FUNC_64(_name, ...) 			\
90f5478dedSAntonio Nino Diaz 	_DEFINE_COPROCR_READ_FUNC_64(_name, __VA_ARGS__)
91f5478dedSAntonio Nino Diaz 
92f5478dedSAntonio Nino Diaz /* Define 64 bit write function for coproc register */
93f5478dedSAntonio Nino Diaz #define DEFINE_COPROCR_WRITE_FUNC_64(_name, ...) 			\
94f5478dedSAntonio Nino Diaz 	_DEFINE_COPROCR_WRITE_FUNC_64(_name, __VA_ARGS__)
95f5478dedSAntonio Nino Diaz 
96f5478dedSAntonio Nino Diaz /* Define 64 bit read & write function for coproc register */
97f5478dedSAntonio Nino Diaz #define DEFINE_COPROCR_RW_FUNCS_64(_name, ...) 				\
98f5478dedSAntonio Nino Diaz 	_DEFINE_COPROCR_READ_FUNC_64(_name, __VA_ARGS__)		\
99f5478dedSAntonio Nino Diaz 	_DEFINE_COPROCR_WRITE_FUNC_64(_name, __VA_ARGS__)
100f5478dedSAntonio Nino Diaz 
101f5478dedSAntonio Nino Diaz /* Define read & write function for system register */
102f5478dedSAntonio Nino Diaz #define DEFINE_SYSREG_RW_FUNCS(_name)					\
103f5478dedSAntonio Nino Diaz 	_DEFINE_SYSREG_READ_FUNC(_name, _name)				\
104f5478dedSAntonio Nino Diaz 	_DEFINE_SYSREG_WRITE_FUNC(_name, _name)
105f5478dedSAntonio Nino Diaz 
106f5478dedSAntonio Nino Diaz /**********************************************************************
107f5478dedSAntonio Nino Diaz  * Macros to create inline functions for tlbi operations
108f5478dedSAntonio Nino Diaz  *********************************************************************/
109f5478dedSAntonio Nino Diaz 
110f5478dedSAntonio Nino Diaz #define _DEFINE_TLBIOP_FUNC(_op, coproc, opc1, CRn, CRm, opc2)		\
111f5478dedSAntonio Nino Diaz static inline void tlbi##_op(void)					\
112f5478dedSAntonio Nino Diaz {									\
113f5478dedSAntonio Nino Diaz 	u_register_t v = 0;						\
114f5478dedSAntonio Nino Diaz 	__asm__ volatile ("mcr "#coproc","#opc1",%0,"#CRn","#CRm","#opc2 : : "r" (v));\
115f5478dedSAntonio Nino Diaz }
116f5478dedSAntonio Nino Diaz 
117f5478dedSAntonio Nino Diaz #define _DEFINE_BPIOP_FUNC(_op, coproc, opc1, CRn, CRm, opc2)		\
118f5478dedSAntonio Nino Diaz static inline void bpi##_op(void)					\
119f5478dedSAntonio Nino Diaz {									\
120f5478dedSAntonio Nino Diaz 	u_register_t v = 0;						\
121f5478dedSAntonio Nino Diaz 	__asm__ volatile ("mcr "#coproc","#opc1",%0,"#CRn","#CRm","#opc2 : : "r" (v));\
122f5478dedSAntonio Nino Diaz }
123f5478dedSAntonio Nino Diaz 
124f5478dedSAntonio Nino Diaz #define _DEFINE_TLBIOP_PARAM_FUNC(_op, coproc, opc1, CRn, CRm, opc2)	\
125f5478dedSAntonio Nino Diaz static inline void tlbi##_op(u_register_t v)				\
126f5478dedSAntonio Nino Diaz {									\
127f5478dedSAntonio Nino Diaz 	__asm__ volatile ("mcr "#coproc","#opc1",%0,"#CRn","#CRm","#opc2 : : "r" (v));\
128f5478dedSAntonio Nino Diaz }
129f5478dedSAntonio Nino Diaz 
130f5478dedSAntonio Nino Diaz /* Define function for simple TLBI operation */
131f5478dedSAntonio Nino Diaz #define DEFINE_TLBIOP_FUNC(_op, ...)					\
132f5478dedSAntonio Nino Diaz 	_DEFINE_TLBIOP_FUNC(_op, __VA_ARGS__)
133f5478dedSAntonio Nino Diaz 
134f5478dedSAntonio Nino Diaz /* Define function for TLBI operation with register parameter */
135f5478dedSAntonio Nino Diaz #define DEFINE_TLBIOP_PARAM_FUNC(_op, ...)				\
136f5478dedSAntonio Nino Diaz 	_DEFINE_TLBIOP_PARAM_FUNC(_op, __VA_ARGS__)
137f5478dedSAntonio Nino Diaz 
138f5478dedSAntonio Nino Diaz /* Define function for simple BPI operation */
139f5478dedSAntonio Nino Diaz #define DEFINE_BPIOP_FUNC(_op, ...)					\
140f5478dedSAntonio Nino Diaz 	_DEFINE_BPIOP_FUNC(_op, __VA_ARGS__)
141f5478dedSAntonio Nino Diaz 
142f5478dedSAntonio Nino Diaz /**********************************************************************
143f5478dedSAntonio Nino Diaz  * Macros to create inline functions for DC operations
144f5478dedSAntonio Nino Diaz  *********************************************************************/
145f5478dedSAntonio Nino Diaz #define _DEFINE_DCOP_PARAM_FUNC(_op, coproc, opc1, CRn, CRm, opc2)	\
146f5478dedSAntonio Nino Diaz static inline void dc##_op(u_register_t v)				\
147f5478dedSAntonio Nino Diaz {									\
148f5478dedSAntonio Nino Diaz 	__asm__ volatile ("mcr "#coproc","#opc1",%0,"#CRn","#CRm","#opc2 : : "r" (v));\
149f5478dedSAntonio Nino Diaz }
150f5478dedSAntonio Nino Diaz 
151f5478dedSAntonio Nino Diaz /* Define function for DC operation with register parameter */
152f5478dedSAntonio Nino Diaz #define DEFINE_DCOP_PARAM_FUNC(_op, ...)				\
153f5478dedSAntonio Nino Diaz 	_DEFINE_DCOP_PARAM_FUNC(_op, __VA_ARGS__)
154f5478dedSAntonio Nino Diaz 
155f5478dedSAntonio Nino Diaz /**********************************************************************
156f5478dedSAntonio Nino Diaz  * Macros to create inline functions for system instructions
157f5478dedSAntonio Nino Diaz  *********************************************************************/
158f5478dedSAntonio Nino Diaz  /* Define function for simple system instruction */
159f5478dedSAntonio Nino Diaz #define DEFINE_SYSOP_FUNC(_op)						\
160f5478dedSAntonio Nino Diaz static inline void _op(void)						\
161f5478dedSAntonio Nino Diaz {									\
162f5478dedSAntonio Nino Diaz 	__asm__ (#_op);							\
163f5478dedSAntonio Nino Diaz }
164f5478dedSAntonio Nino Diaz 
165f5478dedSAntonio Nino Diaz 
166f5478dedSAntonio Nino Diaz /* Define function for system instruction with type specifier */
167f5478dedSAntonio Nino Diaz #define DEFINE_SYSOP_TYPE_FUNC(_op, _type)				\
168f5478dedSAntonio Nino Diaz static inline void _op ## _type(void)					\
169f5478dedSAntonio Nino Diaz {									\
1702be491b1SAndre Przywara 	__asm__ (#_op " " #_type : : : "memory");			\
171f5478dedSAntonio Nino Diaz }
172f5478dedSAntonio Nino Diaz 
173f5478dedSAntonio Nino Diaz /* Define function for system instruction with register parameter */
174f5478dedSAntonio Nino Diaz #define DEFINE_SYSOP_TYPE_PARAM_FUNC(_op, _type)			\
175f5478dedSAntonio Nino Diaz static inline void _op ## _type(u_register_t v)				\
176f5478dedSAntonio Nino Diaz {									\
177f5478dedSAntonio Nino Diaz 	 __asm__ (#_op " " #_type ", %0" : : "r" (v));			\
178f5478dedSAntonio Nino Diaz }
179f5478dedSAntonio Nino Diaz 
180f5478dedSAntonio Nino Diaz void flush_dcache_range(uintptr_t addr, size_t size);
181f5478dedSAntonio Nino Diaz void clean_dcache_range(uintptr_t addr, size_t size);
182f5478dedSAntonio Nino Diaz void inv_dcache_range(uintptr_t addr, size_t size);
18311504163SMasahiro Yamada bool is_dcache_enabled(void);
184f5478dedSAntonio Nino Diaz 
185f5478dedSAntonio Nino Diaz void dcsw_op_louis(u_register_t op_type);
186f5478dedSAntonio Nino Diaz void dcsw_op_all(u_register_t op_type);
187f5478dedSAntonio Nino Diaz 
188f5478dedSAntonio Nino Diaz void disable_mmu_secure(void);
189f5478dedSAntonio Nino Diaz void disable_mmu_icache_secure(void);
190f5478dedSAntonio Nino Diaz 
191f5478dedSAntonio Nino Diaz DEFINE_SYSOP_FUNC(wfi)
192f5478dedSAntonio Nino Diaz DEFINE_SYSOP_FUNC(wfe)
193f5478dedSAntonio Nino Diaz DEFINE_SYSOP_FUNC(sev)
194f5478dedSAntonio Nino Diaz DEFINE_SYSOP_TYPE_FUNC(dsb, sy)
195f5478dedSAntonio Nino Diaz DEFINE_SYSOP_TYPE_FUNC(dmb, sy)
196f5478dedSAntonio Nino Diaz DEFINE_SYSOP_TYPE_FUNC(dmb, st)
197f5478dedSAntonio Nino Diaz 
198f5478dedSAntonio Nino Diaz /* dmb ld is not valid for armv7/thumb machines */
199f5478dedSAntonio Nino Diaz #if ARM_ARCH_MAJOR != 7
200f5478dedSAntonio Nino Diaz DEFINE_SYSOP_TYPE_FUNC(dmb, ld)
201f5478dedSAntonio Nino Diaz #endif
202f5478dedSAntonio Nino Diaz 
203f5478dedSAntonio Nino Diaz DEFINE_SYSOP_TYPE_FUNC(dsb, ish)
204f5478dedSAntonio Nino Diaz DEFINE_SYSOP_TYPE_FUNC(dsb, ishst)
205f5478dedSAntonio Nino Diaz DEFINE_SYSOP_TYPE_FUNC(dmb, ish)
206f5478dedSAntonio Nino Diaz DEFINE_SYSOP_TYPE_FUNC(dmb, ishst)
207f5478dedSAntonio Nino Diaz DEFINE_SYSOP_FUNC(isb)
208f5478dedSAntonio Nino Diaz 
209f5478dedSAntonio Nino Diaz void __dead2 smc(uint32_t r0, uint32_t r1, uint32_t r2, uint32_t r3,
210f5478dedSAntonio Nino Diaz 		 uint32_t r4, uint32_t r5, uint32_t r6, uint32_t r7);
211f5478dedSAntonio Nino Diaz 
212f5478dedSAntonio Nino Diaz DEFINE_SYSREG_RW_FUNCS(spsr)
213f5478dedSAntonio Nino Diaz DEFINE_SYSREG_RW_FUNCS(cpsr)
214f5478dedSAntonio Nino Diaz 
215f5478dedSAntonio Nino Diaz /*******************************************************************************
216f5478dedSAntonio Nino Diaz  * System register accessor prototypes
217f5478dedSAntonio Nino Diaz  ******************************************************************************/
218f5478dedSAntonio Nino Diaz DEFINE_COPROCR_READ_FUNC(mpidr, MPIDR)
219f5478dedSAntonio Nino Diaz DEFINE_COPROCR_READ_FUNC(midr, MIDR)
2202559b2c8SAntonio Nino Diaz DEFINE_COPROCR_READ_FUNC(id_mmfr4, ID_MMFR4)
221d4582d30SManish V Badarkhe DEFINE_COPROCR_READ_FUNC(id_dfr0, ID_DFR0)
222f5478dedSAntonio Nino Diaz DEFINE_COPROCR_READ_FUNC(id_pfr0, ID_PFR0)
223f5478dedSAntonio Nino Diaz DEFINE_COPROCR_READ_FUNC(id_pfr1, ID_PFR1)
224f5478dedSAntonio Nino Diaz DEFINE_COPROCR_READ_FUNC(isr, ISR)
225f5478dedSAntonio Nino Diaz DEFINE_COPROCR_READ_FUNC(clidr, CLIDR)
226f5478dedSAntonio Nino Diaz DEFINE_COPROCR_READ_FUNC_64(cntpct, CNTPCT_64)
227f5478dedSAntonio Nino Diaz 
228f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(scr, SCR)
229f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(ctr, CTR)
230f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(sctlr, SCTLR)
231f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(actlr, ACTLR)
232f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(hsctlr, HSCTLR)
233f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(hcr, HCR)
234f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(hcptr, HCPTR)
235f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(cntfrq, CNTFRQ)
236f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(cnthctl, CNTHCTL)
237f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(mair0, MAIR0)
238f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(mair1, MAIR1)
239f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(hmair0, HMAIR0)
240f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(ttbcr, TTBCR)
241f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(htcr, HTCR)
242f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(ttbr0, TTBR0)
243f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS_64(ttbr0, TTBR0_64)
244f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(ttbr1, TTBR1)
245f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS_64(httbr, HTTBR_64)
246f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(vpidr, VPIDR)
247f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(vmpidr, VMPIDR)
248f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS_64(vttbr, VTTBR_64)
249f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS_64(ttbr1, TTBR1_64)
250f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS_64(cntvoff, CNTVOFF_64)
251f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(csselr, CSSELR)
252f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(hstr, HSTR)
253f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(cnthp_ctl_el2, CNTHP_CTL)
254f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(cnthp_tval_el2, CNTHP_TVAL)
255f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS_64(cnthp_cval_el2, CNTHP_CVAL_64)
256f5478dedSAntonio Nino Diaz 
257f5478dedSAntonio Nino Diaz #define get_cntp_ctl_enable(x)  (((x) >> CNTP_CTL_ENABLE_SHIFT) & \
258f5478dedSAntonio Nino Diaz 					 CNTP_CTL_ENABLE_MASK)
259f5478dedSAntonio Nino Diaz #define get_cntp_ctl_imask(x)   (((x) >> CNTP_CTL_IMASK_SHIFT) & \
260f5478dedSAntonio Nino Diaz 					 CNTP_CTL_IMASK_MASK)
261f5478dedSAntonio Nino Diaz #define get_cntp_ctl_istatus(x) (((x) >> CNTP_CTL_ISTATUS_SHIFT) & \
262f5478dedSAntonio Nino Diaz 					 CNTP_CTL_ISTATUS_MASK)
263f5478dedSAntonio Nino Diaz 
264f5478dedSAntonio Nino Diaz #define set_cntp_ctl_enable(x)  ((x) |= U(1) << CNTP_CTL_ENABLE_SHIFT)
265f5478dedSAntonio Nino Diaz #define set_cntp_ctl_imask(x)   ((x) |= U(1) << CNTP_CTL_IMASK_SHIFT)
266f5478dedSAntonio Nino Diaz 
267f5478dedSAntonio Nino Diaz #define clr_cntp_ctl_enable(x)  ((x) &= ~(U(1) << CNTP_CTL_ENABLE_SHIFT))
268f5478dedSAntonio Nino Diaz #define clr_cntp_ctl_imask(x)   ((x) &= ~(U(1) << CNTP_CTL_IMASK_SHIFT))
269f5478dedSAntonio Nino Diaz 
270f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(icc_sre_el1, ICC_SRE)
271f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(icc_sre_el2, ICC_HSRE)
272f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(icc_sre_el3, ICC_MSRE)
273f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(icc_pmr_el1, ICC_PMR)
274f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(icc_rpr_el1, ICC_RPR)
275f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(icc_igrpen1_el3, ICC_MGRPEN1)
276f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(icc_igrpen1_el1, ICC_IGRPEN1)
277f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(icc_igrpen0_el1, ICC_IGRPEN0)
278f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(icc_hppir0_el1, ICC_HPPIR0)
279f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(icc_hppir1_el1, ICC_HPPIR1)
280f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(icc_iar0_el1, ICC_IAR0)
281f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(icc_iar1_el1, ICC_IAR1)
282f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(icc_eoir0_el1, ICC_EOIR0)
283f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(icc_eoir1_el1, ICC_EOIR1)
284f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS_64(icc_sgi0r_el1, ICC_SGI0R_EL1_64)
285f5478dedSAntonio Nino Diaz DEFINE_COPROCR_WRITE_FUNC_64(icc_sgi1r, ICC_SGI1R_EL1_64)
286*dcb31ff7SFlorian Lugou DEFINE_COPROCR_WRITE_FUNC_64(icc_asgi1r, ICC_ASGI1R_EL1_64)
287f5478dedSAntonio Nino Diaz 
2888fcd3d96SManish V Badarkhe DEFINE_COPROCR_RW_FUNCS(sdcr, SDCR)
289f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(hdcr, HDCR)
290f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(cnthp_ctl, CNTHP_CTL)
291f5478dedSAntonio Nino Diaz DEFINE_COPROCR_READ_FUNC(pmcr, PMCR)
292f5478dedSAntonio Nino Diaz 
293f5478dedSAntonio Nino Diaz /*
294f5478dedSAntonio Nino Diaz  * Address translation
295f5478dedSAntonio Nino Diaz  */
296f5478dedSAntonio Nino Diaz DEFINE_COPROCR_WRITE_FUNC(ats1cpr, ATS1CPR)
297f5478dedSAntonio Nino Diaz DEFINE_COPROCR_WRITE_FUNC(ats1hr, ATS1HR)
298f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS_64(par, PAR_64)
299f5478dedSAntonio Nino Diaz 
300f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(nsacr, NSACR)
301f5478dedSAntonio Nino Diaz 
302f5478dedSAntonio Nino Diaz /* AArch32 coproc registers for 32bit MMU descriptor support */
303f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(prrr, PRRR)
304f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(nmrr, NMRR)
305f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(dacr, DACR)
306f5478dedSAntonio Nino Diaz 
307f3ccf036SAlexei Fedorov /* Coproc registers for 32bit AMU support */
308f3ccf036SAlexei Fedorov DEFINE_COPROCR_READ_FUNC(amcfgr, AMCFGR)
309f3ccf036SAlexei Fedorov DEFINE_COPROCR_READ_FUNC(amcgcr, AMCGCR)
310873d4241Sjohpow01 DEFINE_COPROCR_RW_FUNCS(amcr, AMCR)
311f3ccf036SAlexei Fedorov 
312f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(amcntenset0, AMCNTENSET0)
313f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(amcntenset1, AMCNTENSET1)
314f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(amcntenclr0, AMCNTENCLR0)
315f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS(amcntenclr1, AMCNTENCLR1)
316f5478dedSAntonio Nino Diaz 
317f3ccf036SAlexei Fedorov /* Coproc registers for 64bit AMU support */
318f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS_64(amevcntr00, AMEVCNTR00)
319f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS_64(amevcntr01, AMEVCNTR01)
320f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS_64(amevcntr02, AMEVCNTR02)
321f5478dedSAntonio Nino Diaz DEFINE_COPROCR_RW_FUNCS_64(amevcntr03, AMEVCNTR03)
322f5478dedSAntonio Nino Diaz 
323f5478dedSAntonio Nino Diaz /*
324f5478dedSAntonio Nino Diaz  * TLBI operation prototypes
325f5478dedSAntonio Nino Diaz  */
326f5478dedSAntonio Nino Diaz DEFINE_TLBIOP_FUNC(all, TLBIALL)
327f5478dedSAntonio Nino Diaz DEFINE_TLBIOP_FUNC(allis, TLBIALLIS)
328f5478dedSAntonio Nino Diaz DEFINE_TLBIOP_PARAM_FUNC(mva, TLBIMVA)
329f5478dedSAntonio Nino Diaz DEFINE_TLBIOP_PARAM_FUNC(mvaa, TLBIMVAA)
330f5478dedSAntonio Nino Diaz DEFINE_TLBIOP_PARAM_FUNC(mvaais, TLBIMVAAIS)
331f5478dedSAntonio Nino Diaz DEFINE_TLBIOP_PARAM_FUNC(mvahis, TLBIMVAHIS)
332f5478dedSAntonio Nino Diaz 
333f5478dedSAntonio Nino Diaz /*
334f5478dedSAntonio Nino Diaz  * BPI operation prototypes.
335f5478dedSAntonio Nino Diaz  */
336f5478dedSAntonio Nino Diaz DEFINE_BPIOP_FUNC(allis, BPIALLIS)
337f5478dedSAntonio Nino Diaz 
338f5478dedSAntonio Nino Diaz /*
339f5478dedSAntonio Nino Diaz  * DC operation prototypes
340f5478dedSAntonio Nino Diaz  */
341f5478dedSAntonio Nino Diaz DEFINE_DCOP_PARAM_FUNC(civac, DCCIMVAC)
342f5478dedSAntonio Nino Diaz DEFINE_DCOP_PARAM_FUNC(ivac, DCIMVAC)
343bd393704SAmbroise Vincent #if ERRATA_A53_819472 || ERRATA_A53_824069 || ERRATA_A53_827319
344bd393704SAmbroise Vincent DEFINE_DCOP_PARAM_FUNC(cvac, DCCIMVAC)
345bd393704SAmbroise Vincent #else
346f5478dedSAntonio Nino Diaz DEFINE_DCOP_PARAM_FUNC(cvac, DCCMVAC)
347bd393704SAmbroise Vincent #endif
348f5478dedSAntonio Nino Diaz 
3499cf7f355SMadhukar Pappireddy /*
3509cf7f355SMadhukar Pappireddy  * DynamIQ Shared Unit power management
3519cf7f355SMadhukar Pappireddy  */
3529cf7f355SMadhukar Pappireddy DEFINE_COPROCR_RW_FUNCS(clusterpwrdn, CLUSTERPWRDN)
3539cf7f355SMadhukar Pappireddy 
354f5478dedSAntonio Nino Diaz /* Previously defined accessor functions with incomplete register names  */
355f5478dedSAntonio Nino Diaz #define dsb()			dsbsy()
356f5478dedSAntonio Nino Diaz #define dmb()			dmbsy()
357f5478dedSAntonio Nino Diaz 
358f5478dedSAntonio Nino Diaz /* dmb ld is not valid for armv7/thumb machines, so alias it to dmb */
359f5478dedSAntonio Nino Diaz #if ARM_ARCH_MAJOR == 7
360f5478dedSAntonio Nino Diaz #define	dmbld()			dmb()
361f5478dedSAntonio Nino Diaz #endif
362f5478dedSAntonio Nino Diaz 
363f5478dedSAntonio Nino Diaz #define IS_IN_SECURE() \
364f5478dedSAntonio Nino Diaz 	(GET_NS_BIT(read_scr()) == 0)
365f5478dedSAntonio Nino Diaz 
366f5478dedSAntonio Nino Diaz #define IS_IN_HYP()	(GET_M32(read_cpsr()) == MODE32_hyp)
367f5478dedSAntonio Nino Diaz #define IS_IN_SVC()	(GET_M32(read_cpsr()) == MODE32_svc)
368f5478dedSAntonio Nino Diaz #define IS_IN_MON()	(GET_M32(read_cpsr()) == MODE32_mon)
369f5478dedSAntonio Nino Diaz #define IS_IN_EL2()	IS_IN_HYP()
370f5478dedSAntonio Nino Diaz /* If EL3 is AArch32, then secure PL1 and monitor mode correspond to EL3 */
371f5478dedSAntonio Nino Diaz #define IS_IN_EL3() \
372f5478dedSAntonio Nino Diaz 	((GET_M32(read_cpsr()) == MODE32_mon) ||	\
373f5478dedSAntonio Nino Diaz 		(IS_IN_SECURE() && (GET_M32(read_cpsr()) != MODE32_usr)))
374f5478dedSAntonio Nino Diaz 
375f5478dedSAntonio Nino Diaz static inline unsigned int get_current_el(void)
376f5478dedSAntonio Nino Diaz {
377f5478dedSAntonio Nino Diaz 	if (IS_IN_EL3()) {
378f5478dedSAntonio Nino Diaz 		return 3U;
379f5478dedSAntonio Nino Diaz 	} else if (IS_IN_EL2()) {
380f5478dedSAntonio Nino Diaz 		return 2U;
381f5478dedSAntonio Nino Diaz 	} else {
382f5478dedSAntonio Nino Diaz 		return 1U;
383f5478dedSAntonio Nino Diaz 	}
384f5478dedSAntonio Nino Diaz }
385f5478dedSAntonio Nino Diaz 
386f5478dedSAntonio Nino Diaz /* Macros for compatibility with AArch64 system registers */
387f5478dedSAntonio Nino Diaz #define read_mpidr_el1()	read_mpidr()
388f5478dedSAntonio Nino Diaz 
389f5478dedSAntonio Nino Diaz #define read_scr_el3()		read_scr()
390f5478dedSAntonio Nino Diaz #define write_scr_el3(_v)	write_scr(_v)
391f5478dedSAntonio Nino Diaz 
392f5478dedSAntonio Nino Diaz #define read_hcr_el2()		read_hcr()
393f5478dedSAntonio Nino Diaz #define write_hcr_el2(_v)	write_hcr(_v)
394f5478dedSAntonio Nino Diaz 
395f5478dedSAntonio Nino Diaz #define read_cpacr_el1()	read_cpacr()
396f5478dedSAntonio Nino Diaz #define write_cpacr_el1(_v)	write_cpacr(_v)
397f5478dedSAntonio Nino Diaz 
398f5478dedSAntonio Nino Diaz #define read_cntfrq_el0()	read_cntfrq()
399f5478dedSAntonio Nino Diaz #define write_cntfrq_el0(_v)	write_cntfrq(_v)
400f5478dedSAntonio Nino Diaz #define read_isr_el1()		read_isr()
401f5478dedSAntonio Nino Diaz 
402f5478dedSAntonio Nino Diaz #define read_cntpct_el0()	read64_cntpct()
403f5478dedSAntonio Nino Diaz 
404f5478dedSAntonio Nino Diaz #define read_ctr_el0()		read_ctr()
405f5478dedSAntonio Nino Diaz 
406f5478dedSAntonio Nino Diaz #define write_icc_sgi0r_el1(_v)	write64_icc_sgi0r_el1(_v)
407*dcb31ff7SFlorian Lugou #define write_icc_sgi1r(_v)	write64_icc_sgi1r(_v)
408*dcb31ff7SFlorian Lugou #define write_icc_asgi1r(_v)	write64_icc_asgi1r(_v)
409f5478dedSAntonio Nino Diaz 
410f5478dedSAntonio Nino Diaz #define read_daif()		read_cpsr()
411f5478dedSAntonio Nino Diaz #define write_daif(flags)	write_cpsr(flags)
412f5478dedSAntonio Nino Diaz 
413f5478dedSAntonio Nino Diaz #define read_cnthp_cval_el2()	read64_cnthp_cval_el2()
414f5478dedSAntonio Nino Diaz #define write_cnthp_cval_el2(v)	write64_cnthp_cval_el2(v)
415f5478dedSAntonio Nino Diaz 
416f5478dedSAntonio Nino Diaz #define read_amcntenset0_el0()	read_amcntenset0()
417f5478dedSAntonio Nino Diaz #define read_amcntenset1_el0()	read_amcntenset1()
418f5478dedSAntonio Nino Diaz 
419f5478dedSAntonio Nino Diaz /* Helper functions to manipulate CPSR */
420f5478dedSAntonio Nino Diaz static inline void enable_irq(void)
421f5478dedSAntonio Nino Diaz {
422f5478dedSAntonio Nino Diaz 	/*
423f5478dedSAntonio Nino Diaz 	 * The compiler memory barrier will prevent the compiler from
424f5478dedSAntonio Nino Diaz 	 * scheduling non-volatile memory access after the write to the
425f5478dedSAntonio Nino Diaz 	 * register.
426f5478dedSAntonio Nino Diaz 	 *
427f5478dedSAntonio Nino Diaz 	 * This could happen if some initialization code issues non-volatile
428f5478dedSAntonio Nino Diaz 	 * accesses to an area used by an interrupt handler, in the assumption
429f5478dedSAntonio Nino Diaz 	 * that it is safe as the interrupts are disabled at the time it does
430f5478dedSAntonio Nino Diaz 	 * that (according to program order). However, non-volatile accesses
431f5478dedSAntonio Nino Diaz 	 * are not necessarily in program order relatively with volatile inline
432f5478dedSAntonio Nino Diaz 	 * assembly statements (and volatile accesses).
433f5478dedSAntonio Nino Diaz 	 */
434f5478dedSAntonio Nino Diaz 	COMPILER_BARRIER();
435f5478dedSAntonio Nino Diaz 	__asm__ volatile ("cpsie	i");
436f5478dedSAntonio Nino Diaz 	isb();
437f5478dedSAntonio Nino Diaz }
438f5478dedSAntonio Nino Diaz 
439f5478dedSAntonio Nino Diaz static inline void enable_serror(void)
440f5478dedSAntonio Nino Diaz {
441f5478dedSAntonio Nino Diaz 	COMPILER_BARRIER();
442f5478dedSAntonio Nino Diaz 	__asm__ volatile ("cpsie	a");
443f5478dedSAntonio Nino Diaz 	isb();
444f5478dedSAntonio Nino Diaz }
445f5478dedSAntonio Nino Diaz 
446f5478dedSAntonio Nino Diaz static inline void enable_fiq(void)
447f5478dedSAntonio Nino Diaz {
448f5478dedSAntonio Nino Diaz 	COMPILER_BARRIER();
449f5478dedSAntonio Nino Diaz 	__asm__ volatile ("cpsie	f");
450f5478dedSAntonio Nino Diaz 	isb();
451f5478dedSAntonio Nino Diaz }
452f5478dedSAntonio Nino Diaz 
453f5478dedSAntonio Nino Diaz static inline void disable_irq(void)
454f5478dedSAntonio Nino Diaz {
455f5478dedSAntonio Nino Diaz 	COMPILER_BARRIER();
456f5478dedSAntonio Nino Diaz 	__asm__ volatile ("cpsid	i");
457f5478dedSAntonio Nino Diaz 	isb();
458f5478dedSAntonio Nino Diaz }
459f5478dedSAntonio Nino Diaz 
460f5478dedSAntonio Nino Diaz static inline void disable_serror(void)
461f5478dedSAntonio Nino Diaz {
462f5478dedSAntonio Nino Diaz 	COMPILER_BARRIER();
463f5478dedSAntonio Nino Diaz 	__asm__ volatile ("cpsid	a");
464f5478dedSAntonio Nino Diaz 	isb();
465f5478dedSAntonio Nino Diaz }
466f5478dedSAntonio Nino Diaz 
467f5478dedSAntonio Nino Diaz static inline void disable_fiq(void)
468f5478dedSAntonio Nino Diaz {
469f5478dedSAntonio Nino Diaz 	COMPILER_BARRIER();
470f5478dedSAntonio Nino Diaz 	__asm__ volatile ("cpsid	f");
471f5478dedSAntonio Nino Diaz 	isb();
472f5478dedSAntonio Nino Diaz }
473f5478dedSAntonio Nino Diaz 
474f5478dedSAntonio Nino Diaz #endif /* ARCH_HELPERS_H */
475