1*f5478dedSAntonio Nino Diaz /* 2*f5478dedSAntonio Nino Diaz * Copyright (c) 2016-2018, ARM Limited and Contributors. All rights reserved. 3*f5478dedSAntonio Nino Diaz * 4*f5478dedSAntonio Nino Diaz * SPDX-License-Identifier: BSD-3-Clause 5*f5478dedSAntonio Nino Diaz */ 6*f5478dedSAntonio Nino Diaz 7*f5478dedSAntonio Nino Diaz #ifndef ARCH_H 8*f5478dedSAntonio Nino Diaz #define ARCH_H 9*f5478dedSAntonio Nino Diaz 10*f5478dedSAntonio Nino Diaz #include <utils_def.h> 11*f5478dedSAntonio Nino Diaz 12*f5478dedSAntonio Nino Diaz /******************************************************************************* 13*f5478dedSAntonio Nino Diaz * MIDR bit definitions 14*f5478dedSAntonio Nino Diaz ******************************************************************************/ 15*f5478dedSAntonio Nino Diaz #define MIDR_IMPL_MASK U(0xff) 16*f5478dedSAntonio Nino Diaz #define MIDR_IMPL_SHIFT U(24) 17*f5478dedSAntonio Nino Diaz #define MIDR_VAR_SHIFT U(20) 18*f5478dedSAntonio Nino Diaz #define MIDR_VAR_BITS U(4) 19*f5478dedSAntonio Nino Diaz #define MIDR_REV_SHIFT U(0) 20*f5478dedSAntonio Nino Diaz #define MIDR_REV_BITS U(4) 21*f5478dedSAntonio Nino Diaz #define MIDR_PN_MASK U(0xfff) 22*f5478dedSAntonio Nino Diaz #define MIDR_PN_SHIFT U(4) 23*f5478dedSAntonio Nino Diaz 24*f5478dedSAntonio Nino Diaz /******************************************************************************* 25*f5478dedSAntonio Nino Diaz * MPIDR macros 26*f5478dedSAntonio Nino Diaz ******************************************************************************/ 27*f5478dedSAntonio Nino Diaz #define MPIDR_MT_MASK (U(1) << 24) 28*f5478dedSAntonio Nino Diaz #define MPIDR_CPU_MASK MPIDR_AFFLVL_MASK 29*f5478dedSAntonio Nino Diaz #define MPIDR_CLUSTER_MASK (MPIDR_AFFLVL_MASK << MPIDR_AFFINITY_BITS) 30*f5478dedSAntonio Nino Diaz #define MPIDR_AFFINITY_BITS U(8) 31*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL_MASK U(0xff) 32*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL_SHIFT U(3) 33*f5478dedSAntonio Nino Diaz #define MPIDR_AFF0_SHIFT U(0) 34*f5478dedSAntonio Nino Diaz #define MPIDR_AFF1_SHIFT U(8) 35*f5478dedSAntonio Nino Diaz #define MPIDR_AFF2_SHIFT U(16) 36*f5478dedSAntonio Nino Diaz #define MPIDR_AFF_SHIFT(_n) MPIDR_AFF##_n##_SHIFT 37*f5478dedSAntonio Nino Diaz #define MPIDR_AFFINITY_MASK U(0x00ffffff) 38*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL0 U(0) 39*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL1 U(1) 40*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL2 U(2) 41*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL(_n) MPIDR_AFFLVL##_n 42*f5478dedSAntonio Nino Diaz 43*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL0_VAL(mpidr) \ 44*f5478dedSAntonio Nino Diaz (((mpidr) >> MPIDR_AFF0_SHIFT) & MPIDR_AFFLVL_MASK) 45*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL1_VAL(mpidr) \ 46*f5478dedSAntonio Nino Diaz (((mpidr) >> MPIDR_AFF1_SHIFT) & MPIDR_AFFLVL_MASK) 47*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL2_VAL(mpidr) \ 48*f5478dedSAntonio Nino Diaz (((mpidr) >> MPIDR_AFF2_SHIFT) & MPIDR_AFFLVL_MASK) 49*f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL3_VAL(mpidr) U(0) 50*f5478dedSAntonio Nino Diaz 51*f5478dedSAntonio Nino Diaz #define MPIDR_AFF_ID(mpid, n) \ 52*f5478dedSAntonio Nino Diaz (((mpid) >> MPIDR_AFF_SHIFT(n)) & MPIDR_AFFLVL_MASK) 53*f5478dedSAntonio Nino Diaz 54*f5478dedSAntonio Nino Diaz #define MPID_MASK (MPIDR_MT_MASK |\ 55*f5478dedSAntonio Nino Diaz (MPIDR_AFFLVL_MASK << MPIDR_AFF2_SHIFT)|\ 56*f5478dedSAntonio Nino Diaz (MPIDR_AFFLVL_MASK << MPIDR_AFF1_SHIFT)|\ 57*f5478dedSAntonio Nino Diaz (MPIDR_AFFLVL_MASK << MPIDR_AFF0_SHIFT)) 58*f5478dedSAntonio Nino Diaz 59*f5478dedSAntonio Nino Diaz /* 60*f5478dedSAntonio Nino Diaz * An invalid MPID. This value can be used by functions that return an MPID to 61*f5478dedSAntonio Nino Diaz * indicate an error. 62*f5478dedSAntonio Nino Diaz */ 63*f5478dedSAntonio Nino Diaz #define INVALID_MPID U(0xFFFFFFFF) 64*f5478dedSAntonio Nino Diaz 65*f5478dedSAntonio Nino Diaz /* 66*f5478dedSAntonio Nino Diaz * The MPIDR_MAX_AFFLVL count starts from 0. Take care to 67*f5478dedSAntonio Nino Diaz * add one while using this macro to define array sizes. 68*f5478dedSAntonio Nino Diaz */ 69*f5478dedSAntonio Nino Diaz #define MPIDR_MAX_AFFLVL U(2) 70*f5478dedSAntonio Nino Diaz 71*f5478dedSAntonio Nino Diaz /* Data Cache set/way op type defines */ 72*f5478dedSAntonio Nino Diaz #define DC_OP_ISW U(0x0) 73*f5478dedSAntonio Nino Diaz #define DC_OP_CISW U(0x1) 74*f5478dedSAntonio Nino Diaz #define DC_OP_CSW U(0x2) 75*f5478dedSAntonio Nino Diaz 76*f5478dedSAntonio Nino Diaz /******************************************************************************* 77*f5478dedSAntonio Nino Diaz * Generic timer memory mapped registers & offsets 78*f5478dedSAntonio Nino Diaz ******************************************************************************/ 79*f5478dedSAntonio Nino Diaz #define CNTCR_OFF U(0x000) 80*f5478dedSAntonio Nino Diaz #define CNTFID_OFF U(0x020) 81*f5478dedSAntonio Nino Diaz 82*f5478dedSAntonio Nino Diaz #define CNTCR_EN (U(1) << 0) 83*f5478dedSAntonio Nino Diaz #define CNTCR_HDBG (U(1) << 1) 84*f5478dedSAntonio Nino Diaz #define CNTCR_FCREQ(x) ((x) << 8) 85*f5478dedSAntonio Nino Diaz 86*f5478dedSAntonio Nino Diaz /******************************************************************************* 87*f5478dedSAntonio Nino Diaz * System register bit definitions 88*f5478dedSAntonio Nino Diaz ******************************************************************************/ 89*f5478dedSAntonio Nino Diaz /* CLIDR definitions */ 90*f5478dedSAntonio Nino Diaz #define LOUIS_SHIFT U(21) 91*f5478dedSAntonio Nino Diaz #define LOC_SHIFT U(24) 92*f5478dedSAntonio Nino Diaz #define CLIDR_FIELD_WIDTH U(3) 93*f5478dedSAntonio Nino Diaz 94*f5478dedSAntonio Nino Diaz /* CSSELR definitions */ 95*f5478dedSAntonio Nino Diaz #define LEVEL_SHIFT U(1) 96*f5478dedSAntonio Nino Diaz 97*f5478dedSAntonio Nino Diaz /* ID_PFR0 AMU definitions */ 98*f5478dedSAntonio Nino Diaz #define ID_PFR0_AMU_SHIFT U(20) 99*f5478dedSAntonio Nino Diaz #define ID_PFR0_AMU_LENGTH U(4) 100*f5478dedSAntonio Nino Diaz #define ID_PFR0_AMU_MASK U(0xf) 101*f5478dedSAntonio Nino Diaz 102*f5478dedSAntonio Nino Diaz /* ID_PFR0 DIT definitions */ 103*f5478dedSAntonio Nino Diaz #define ID_PFR0_DIT_SHIFT U(24) 104*f5478dedSAntonio Nino Diaz #define ID_PFR0_DIT_LENGTH U(4) 105*f5478dedSAntonio Nino Diaz #define ID_PFR0_DIT_MASK U(0xf) 106*f5478dedSAntonio Nino Diaz #define ID_PFR0_DIT_SUPPORTED (U(1) << ID_PFR0_DIT_SHIFT) 107*f5478dedSAntonio Nino Diaz 108*f5478dedSAntonio Nino Diaz /* ID_PFR1 definitions */ 109*f5478dedSAntonio Nino Diaz #define ID_PFR1_VIRTEXT_SHIFT U(12) 110*f5478dedSAntonio Nino Diaz #define ID_PFR1_VIRTEXT_MASK U(0xf) 111*f5478dedSAntonio Nino Diaz #define GET_VIRT_EXT(id) (((id) >> ID_PFR1_VIRTEXT_SHIFT) \ 112*f5478dedSAntonio Nino Diaz & ID_PFR1_VIRTEXT_MASK) 113*f5478dedSAntonio Nino Diaz #define ID_PFR1_GIC_SHIFT U(28) 114*f5478dedSAntonio Nino Diaz #define ID_PFR1_GIC_MASK U(0xf) 115*f5478dedSAntonio Nino Diaz 116*f5478dedSAntonio Nino Diaz /* SCTLR definitions */ 117*f5478dedSAntonio Nino Diaz #define SCTLR_RES1_DEF ((U(1) << 23) | (U(1) << 22) | (U(1) << 4) | \ 118*f5478dedSAntonio Nino Diaz (U(1) << 3)) 119*f5478dedSAntonio Nino Diaz #if ARM_ARCH_MAJOR == 7 120*f5478dedSAntonio Nino Diaz #define SCTLR_RES1 SCTLR_RES1_DEF 121*f5478dedSAntonio Nino Diaz #else 122*f5478dedSAntonio Nino Diaz #define SCTLR_RES1 (SCTLR_RES1_DEF | (U(1) << 11)) 123*f5478dedSAntonio Nino Diaz #endif 124*f5478dedSAntonio Nino Diaz #define SCTLR_M_BIT (U(1) << 0) 125*f5478dedSAntonio Nino Diaz #define SCTLR_A_BIT (U(1) << 1) 126*f5478dedSAntonio Nino Diaz #define SCTLR_C_BIT (U(1) << 2) 127*f5478dedSAntonio Nino Diaz #define SCTLR_CP15BEN_BIT (U(1) << 5) 128*f5478dedSAntonio Nino Diaz #define SCTLR_ITD_BIT (U(1) << 7) 129*f5478dedSAntonio Nino Diaz #define SCTLR_Z_BIT (U(1) << 11) 130*f5478dedSAntonio Nino Diaz #define SCTLR_I_BIT (U(1) << 12) 131*f5478dedSAntonio Nino Diaz #define SCTLR_V_BIT (U(1) << 13) 132*f5478dedSAntonio Nino Diaz #define SCTLR_RR_BIT (U(1) << 14) 133*f5478dedSAntonio Nino Diaz #define SCTLR_NTWI_BIT (U(1) << 16) 134*f5478dedSAntonio Nino Diaz #define SCTLR_NTWE_BIT (U(1) << 18) 135*f5478dedSAntonio Nino Diaz #define SCTLR_WXN_BIT (U(1) << 19) 136*f5478dedSAntonio Nino Diaz #define SCTLR_UWXN_BIT (U(1) << 20) 137*f5478dedSAntonio Nino Diaz #define SCTLR_EE_BIT (U(1) << 25) 138*f5478dedSAntonio Nino Diaz #define SCTLR_TRE_BIT (U(1) << 28) 139*f5478dedSAntonio Nino Diaz #define SCTLR_AFE_BIT (U(1) << 29) 140*f5478dedSAntonio Nino Diaz #define SCTLR_TE_BIT (U(1) << 30) 141*f5478dedSAntonio Nino Diaz #define SCTLR_DSSBS_BIT (U(1) << 31) 142*f5478dedSAntonio Nino Diaz #define SCTLR_RESET_VAL (SCTLR_RES1 | SCTLR_NTWE_BIT | \ 143*f5478dedSAntonio Nino Diaz SCTLR_NTWI_BIT | SCTLR_CP15BEN_BIT) 144*f5478dedSAntonio Nino Diaz 145*f5478dedSAntonio Nino Diaz /* SDCR definitions */ 146*f5478dedSAntonio Nino Diaz #define SDCR_SPD(x) ((x) << 14) 147*f5478dedSAntonio Nino Diaz #define SDCR_SPD_LEGACY U(0x0) 148*f5478dedSAntonio Nino Diaz #define SDCR_SPD_DISABLE U(0x2) 149*f5478dedSAntonio Nino Diaz #define SDCR_SPD_ENABLE U(0x3) 150*f5478dedSAntonio Nino Diaz #define SDCR_RESET_VAL U(0x0) 151*f5478dedSAntonio Nino Diaz 152*f5478dedSAntonio Nino Diaz /* HSCTLR definitions */ 153*f5478dedSAntonio Nino Diaz #define HSCTLR_RES1 ((U(1) << 29) | (U(1) << 28) | (U(1) << 23) | \ 154*f5478dedSAntonio Nino Diaz (U(1) << 22) | (U(1) << 18) | (U(1) << 16) | \ 155*f5478dedSAntonio Nino Diaz (U(1) << 11) | (U(1) << 4) | (U(1) << 3)) 156*f5478dedSAntonio Nino Diaz 157*f5478dedSAntonio Nino Diaz #define HSCTLR_M_BIT (U(1) << 0) 158*f5478dedSAntonio Nino Diaz #define HSCTLR_A_BIT (U(1) << 1) 159*f5478dedSAntonio Nino Diaz #define HSCTLR_C_BIT (U(1) << 2) 160*f5478dedSAntonio Nino Diaz #define HSCTLR_CP15BEN_BIT (U(1) << 5) 161*f5478dedSAntonio Nino Diaz #define HSCTLR_ITD_BIT (U(1) << 7) 162*f5478dedSAntonio Nino Diaz #define HSCTLR_SED_BIT (U(1) << 8) 163*f5478dedSAntonio Nino Diaz #define HSCTLR_I_BIT (U(1) << 12) 164*f5478dedSAntonio Nino Diaz #define HSCTLR_WXN_BIT (U(1) << 19) 165*f5478dedSAntonio Nino Diaz #define HSCTLR_EE_BIT (U(1) << 25) 166*f5478dedSAntonio Nino Diaz #define HSCTLR_TE_BIT (U(1) << 30) 167*f5478dedSAntonio Nino Diaz 168*f5478dedSAntonio Nino Diaz /* CPACR definitions */ 169*f5478dedSAntonio Nino Diaz #define CPACR_FPEN(x) ((x) << 20) 170*f5478dedSAntonio Nino Diaz #define CPACR_FP_TRAP_PL0 U(0x1) 171*f5478dedSAntonio Nino Diaz #define CPACR_FP_TRAP_ALL U(0x2) 172*f5478dedSAntonio Nino Diaz #define CPACR_FP_TRAP_NONE U(0x3) 173*f5478dedSAntonio Nino Diaz 174*f5478dedSAntonio Nino Diaz /* SCR definitions */ 175*f5478dedSAntonio Nino Diaz #define SCR_TWE_BIT (U(1) << 13) 176*f5478dedSAntonio Nino Diaz #define SCR_TWI_BIT (U(1) << 12) 177*f5478dedSAntonio Nino Diaz #define SCR_SIF_BIT (U(1) << 9) 178*f5478dedSAntonio Nino Diaz #define SCR_HCE_BIT (U(1) << 8) 179*f5478dedSAntonio Nino Diaz #define SCR_SCD_BIT (U(1) << 7) 180*f5478dedSAntonio Nino Diaz #define SCR_NET_BIT (U(1) << 6) 181*f5478dedSAntonio Nino Diaz #define SCR_AW_BIT (U(1) << 5) 182*f5478dedSAntonio Nino Diaz #define SCR_FW_BIT (U(1) << 4) 183*f5478dedSAntonio Nino Diaz #define SCR_EA_BIT (U(1) << 3) 184*f5478dedSAntonio Nino Diaz #define SCR_FIQ_BIT (U(1) << 2) 185*f5478dedSAntonio Nino Diaz #define SCR_IRQ_BIT (U(1) << 1) 186*f5478dedSAntonio Nino Diaz #define SCR_NS_BIT (U(1) << 0) 187*f5478dedSAntonio Nino Diaz #define SCR_VALID_BIT_MASK U(0x33ff) 188*f5478dedSAntonio Nino Diaz #define SCR_RESET_VAL U(0x0) 189*f5478dedSAntonio Nino Diaz 190*f5478dedSAntonio Nino Diaz #define GET_NS_BIT(scr) ((scr) & SCR_NS_BIT) 191*f5478dedSAntonio Nino Diaz 192*f5478dedSAntonio Nino Diaz /* HCR definitions */ 193*f5478dedSAntonio Nino Diaz #define HCR_TGE_BIT (U(1) << 27) 194*f5478dedSAntonio Nino Diaz #define HCR_AMO_BIT (U(1) << 5) 195*f5478dedSAntonio Nino Diaz #define HCR_IMO_BIT (U(1) << 4) 196*f5478dedSAntonio Nino Diaz #define HCR_FMO_BIT (U(1) << 3) 197*f5478dedSAntonio Nino Diaz #define HCR_RESET_VAL U(0x0) 198*f5478dedSAntonio Nino Diaz 199*f5478dedSAntonio Nino Diaz /* CNTHCTL definitions */ 200*f5478dedSAntonio Nino Diaz #define CNTHCTL_RESET_VAL U(0x0) 201*f5478dedSAntonio Nino Diaz #define PL1PCEN_BIT (U(1) << 1) 202*f5478dedSAntonio Nino Diaz #define PL1PCTEN_BIT (U(1) << 0) 203*f5478dedSAntonio Nino Diaz 204*f5478dedSAntonio Nino Diaz /* CNTKCTL definitions */ 205*f5478dedSAntonio Nino Diaz #define PL0PTEN_BIT (U(1) << 9) 206*f5478dedSAntonio Nino Diaz #define PL0VTEN_BIT (U(1) << 8) 207*f5478dedSAntonio Nino Diaz #define PL0PCTEN_BIT (U(1) << 0) 208*f5478dedSAntonio Nino Diaz #define PL0VCTEN_BIT (U(1) << 1) 209*f5478dedSAntonio Nino Diaz #define EVNTEN_BIT (U(1) << 2) 210*f5478dedSAntonio Nino Diaz #define EVNTDIR_BIT (U(1) << 3) 211*f5478dedSAntonio Nino Diaz #define EVNTI_SHIFT U(4) 212*f5478dedSAntonio Nino Diaz #define EVNTI_MASK U(0xf) 213*f5478dedSAntonio Nino Diaz 214*f5478dedSAntonio Nino Diaz /* HCPTR definitions */ 215*f5478dedSAntonio Nino Diaz #define HCPTR_RES1 ((U(1) << 13) | (U(1) << 12) | U(0x3ff)) 216*f5478dedSAntonio Nino Diaz #define TCPAC_BIT (U(1) << 31) 217*f5478dedSAntonio Nino Diaz #define TAM_BIT (U(1) << 30) 218*f5478dedSAntonio Nino Diaz #define TTA_BIT (U(1) << 20) 219*f5478dedSAntonio Nino Diaz #define TCP11_BIT (U(1) << 11) 220*f5478dedSAntonio Nino Diaz #define TCP10_BIT (U(1) << 10) 221*f5478dedSAntonio Nino Diaz #define HCPTR_RESET_VAL HCPTR_RES1 222*f5478dedSAntonio Nino Diaz 223*f5478dedSAntonio Nino Diaz /* VTTBR defintions */ 224*f5478dedSAntonio Nino Diaz #define VTTBR_RESET_VAL ULL(0x0) 225*f5478dedSAntonio Nino Diaz #define VTTBR_VMID_MASK ULL(0xff) 226*f5478dedSAntonio Nino Diaz #define VTTBR_VMID_SHIFT U(48) 227*f5478dedSAntonio Nino Diaz #define VTTBR_BADDR_MASK ULL(0xffffffffffff) 228*f5478dedSAntonio Nino Diaz #define VTTBR_BADDR_SHIFT U(0) 229*f5478dedSAntonio Nino Diaz 230*f5478dedSAntonio Nino Diaz /* HDCR definitions */ 231*f5478dedSAntonio Nino Diaz #define HDCR_RESET_VAL U(0x0) 232*f5478dedSAntonio Nino Diaz 233*f5478dedSAntonio Nino Diaz /* HSTR definitions */ 234*f5478dedSAntonio Nino Diaz #define HSTR_RESET_VAL U(0x0) 235*f5478dedSAntonio Nino Diaz 236*f5478dedSAntonio Nino Diaz /* CNTHP_CTL definitions */ 237*f5478dedSAntonio Nino Diaz #define CNTHP_CTL_RESET_VAL U(0x0) 238*f5478dedSAntonio Nino Diaz 239*f5478dedSAntonio Nino Diaz /* NSACR definitions */ 240*f5478dedSAntonio Nino Diaz #define NSASEDIS_BIT (U(1) << 15) 241*f5478dedSAntonio Nino Diaz #define NSTRCDIS_BIT (U(1) << 20) 242*f5478dedSAntonio Nino Diaz #define NSACR_CP11_BIT (U(1) << 11) 243*f5478dedSAntonio Nino Diaz #define NSACR_CP10_BIT (U(1) << 10) 244*f5478dedSAntonio Nino Diaz #define NSACR_IMP_DEF_MASK (U(0x7) << 16) 245*f5478dedSAntonio Nino Diaz #define NSACR_ENABLE_FP_ACCESS (NSACR_CP11_BIT | NSACR_CP10_BIT) 246*f5478dedSAntonio Nino Diaz #define NSACR_RESET_VAL U(0x0) 247*f5478dedSAntonio Nino Diaz 248*f5478dedSAntonio Nino Diaz /* CPACR definitions */ 249*f5478dedSAntonio Nino Diaz #define ASEDIS_BIT (U(1) << 31) 250*f5478dedSAntonio Nino Diaz #define TRCDIS_BIT (U(1) << 28) 251*f5478dedSAntonio Nino Diaz #define CPACR_CP11_SHIFT U(22) 252*f5478dedSAntonio Nino Diaz #define CPACR_CP10_SHIFT U(20) 253*f5478dedSAntonio Nino Diaz #define CPACR_ENABLE_FP_ACCESS ((U(0x3) << CPACR_CP11_SHIFT) |\ 254*f5478dedSAntonio Nino Diaz (U(0x3) << CPACR_CP10_SHIFT)) 255*f5478dedSAntonio Nino Diaz #define CPACR_RESET_VAL U(0x0) 256*f5478dedSAntonio Nino Diaz 257*f5478dedSAntonio Nino Diaz /* FPEXC definitions */ 258*f5478dedSAntonio Nino Diaz #define FPEXC_RES1 ((U(1) << 10) | (U(1) << 9) | (U(1) << 8)) 259*f5478dedSAntonio Nino Diaz #define FPEXC_EN_BIT (U(1) << 30) 260*f5478dedSAntonio Nino Diaz #define FPEXC_RESET_VAL FPEXC_RES1 261*f5478dedSAntonio Nino Diaz 262*f5478dedSAntonio Nino Diaz /* SPSR/CPSR definitions */ 263*f5478dedSAntonio Nino Diaz #define SPSR_FIQ_BIT (U(1) << 0) 264*f5478dedSAntonio Nino Diaz #define SPSR_IRQ_BIT (U(1) << 1) 265*f5478dedSAntonio Nino Diaz #define SPSR_ABT_BIT (U(1) << 2) 266*f5478dedSAntonio Nino Diaz #define SPSR_AIF_SHIFT U(6) 267*f5478dedSAntonio Nino Diaz #define SPSR_AIF_MASK U(0x7) 268*f5478dedSAntonio Nino Diaz 269*f5478dedSAntonio Nino Diaz #define SPSR_E_SHIFT U(9) 270*f5478dedSAntonio Nino Diaz #define SPSR_E_MASK U(0x1) 271*f5478dedSAntonio Nino Diaz #define SPSR_E_LITTLE U(0) 272*f5478dedSAntonio Nino Diaz #define SPSR_E_BIG U(1) 273*f5478dedSAntonio Nino Diaz 274*f5478dedSAntonio Nino Diaz #define SPSR_T_SHIFT U(5) 275*f5478dedSAntonio Nino Diaz #define SPSR_T_MASK U(0x1) 276*f5478dedSAntonio Nino Diaz #define SPSR_T_ARM U(0) 277*f5478dedSAntonio Nino Diaz #define SPSR_T_THUMB U(1) 278*f5478dedSAntonio Nino Diaz 279*f5478dedSAntonio Nino Diaz #define SPSR_MODE_SHIFT U(0) 280*f5478dedSAntonio Nino Diaz #define SPSR_MODE_MASK U(0x7) 281*f5478dedSAntonio Nino Diaz 282*f5478dedSAntonio Nino Diaz #define DISABLE_ALL_EXCEPTIONS \ 283*f5478dedSAntonio Nino Diaz (SPSR_FIQ_BIT | SPSR_IRQ_BIT | SPSR_ABT_BIT) 284*f5478dedSAntonio Nino Diaz 285*f5478dedSAntonio Nino Diaz #define CPSR_DIT_BIT (U(1) << 21) 286*f5478dedSAntonio Nino Diaz /* 287*f5478dedSAntonio Nino Diaz * TTBCR definitions 288*f5478dedSAntonio Nino Diaz */ 289*f5478dedSAntonio Nino Diaz #define TTBCR_EAE_BIT (U(1) << 31) 290*f5478dedSAntonio Nino Diaz 291*f5478dedSAntonio Nino Diaz #define TTBCR_SH1_NON_SHAREABLE (U(0x0) << 28) 292*f5478dedSAntonio Nino Diaz #define TTBCR_SH1_OUTER_SHAREABLE (U(0x2) << 28) 293*f5478dedSAntonio Nino Diaz #define TTBCR_SH1_INNER_SHAREABLE (U(0x3) << 28) 294*f5478dedSAntonio Nino Diaz 295*f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_OUTER_NC (U(0x0) << 26) 296*f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_OUTER_WBA (U(0x1) << 26) 297*f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_OUTER_WT (U(0x2) << 26) 298*f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_OUTER_WBNA (U(0x3) << 26) 299*f5478dedSAntonio Nino Diaz 300*f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_INNER_NC (U(0x0) << 24) 301*f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_INNER_WBA (U(0x1) << 24) 302*f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_INNER_WT (U(0x2) << 24) 303*f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_INNER_WBNA (U(0x3) << 24) 304*f5478dedSAntonio Nino Diaz 305*f5478dedSAntonio Nino Diaz #define TTBCR_EPD1_BIT (U(1) << 23) 306*f5478dedSAntonio Nino Diaz #define TTBCR_A1_BIT (U(1) << 22) 307*f5478dedSAntonio Nino Diaz 308*f5478dedSAntonio Nino Diaz #define TTBCR_T1SZ_SHIFT U(16) 309*f5478dedSAntonio Nino Diaz #define TTBCR_T1SZ_MASK U(0x7) 310*f5478dedSAntonio Nino Diaz #define TTBCR_TxSZ_MIN U(0) 311*f5478dedSAntonio Nino Diaz #define TTBCR_TxSZ_MAX U(7) 312*f5478dedSAntonio Nino Diaz 313*f5478dedSAntonio Nino Diaz #define TTBCR_SH0_NON_SHAREABLE (U(0x0) << 12) 314*f5478dedSAntonio Nino Diaz #define TTBCR_SH0_OUTER_SHAREABLE (U(0x2) << 12) 315*f5478dedSAntonio Nino Diaz #define TTBCR_SH0_INNER_SHAREABLE (U(0x3) << 12) 316*f5478dedSAntonio Nino Diaz 317*f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_OUTER_NC (U(0x0) << 10) 318*f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_OUTER_WBA (U(0x1) << 10) 319*f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_OUTER_WT (U(0x2) << 10) 320*f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_OUTER_WBNA (U(0x3) << 10) 321*f5478dedSAntonio Nino Diaz 322*f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_INNER_NC (U(0x0) << 8) 323*f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_INNER_WBA (U(0x1) << 8) 324*f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_INNER_WT (U(0x2) << 8) 325*f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_INNER_WBNA (U(0x3) << 8) 326*f5478dedSAntonio Nino Diaz 327*f5478dedSAntonio Nino Diaz #define TTBCR_EPD0_BIT (U(1) << 7) 328*f5478dedSAntonio Nino Diaz #define TTBCR_T0SZ_SHIFT U(0) 329*f5478dedSAntonio Nino Diaz #define TTBCR_T0SZ_MASK U(0x7) 330*f5478dedSAntonio Nino Diaz 331*f5478dedSAntonio Nino Diaz /* 332*f5478dedSAntonio Nino Diaz * HTCR definitions 333*f5478dedSAntonio Nino Diaz */ 334*f5478dedSAntonio Nino Diaz #define HTCR_RES1 ((U(1) << 31) | (U(1) << 23)) 335*f5478dedSAntonio Nino Diaz 336*f5478dedSAntonio Nino Diaz #define HTCR_SH0_NON_SHAREABLE (U(0x0) << 12) 337*f5478dedSAntonio Nino Diaz #define HTCR_SH0_OUTER_SHAREABLE (U(0x2) << 12) 338*f5478dedSAntonio Nino Diaz #define HTCR_SH0_INNER_SHAREABLE (U(0x3) << 12) 339*f5478dedSAntonio Nino Diaz 340*f5478dedSAntonio Nino Diaz #define HTCR_RGN0_OUTER_NC (U(0x0) << 10) 341*f5478dedSAntonio Nino Diaz #define HTCR_RGN0_OUTER_WBA (U(0x1) << 10) 342*f5478dedSAntonio Nino Diaz #define HTCR_RGN0_OUTER_WT (U(0x2) << 10) 343*f5478dedSAntonio Nino Diaz #define HTCR_RGN0_OUTER_WBNA (U(0x3) << 10) 344*f5478dedSAntonio Nino Diaz 345*f5478dedSAntonio Nino Diaz #define HTCR_RGN0_INNER_NC (U(0x0) << 8) 346*f5478dedSAntonio Nino Diaz #define HTCR_RGN0_INNER_WBA (U(0x1) << 8) 347*f5478dedSAntonio Nino Diaz #define HTCR_RGN0_INNER_WT (U(0x2) << 8) 348*f5478dedSAntonio Nino Diaz #define HTCR_RGN0_INNER_WBNA (U(0x3) << 8) 349*f5478dedSAntonio Nino Diaz 350*f5478dedSAntonio Nino Diaz #define HTCR_T0SZ_SHIFT U(0) 351*f5478dedSAntonio Nino Diaz #define HTCR_T0SZ_MASK U(0x7) 352*f5478dedSAntonio Nino Diaz 353*f5478dedSAntonio Nino Diaz #define MODE_RW_SHIFT U(0x4) 354*f5478dedSAntonio Nino Diaz #define MODE_RW_MASK U(0x1) 355*f5478dedSAntonio Nino Diaz #define MODE_RW_32 U(0x1) 356*f5478dedSAntonio Nino Diaz 357*f5478dedSAntonio Nino Diaz #define MODE32_SHIFT U(0) 358*f5478dedSAntonio Nino Diaz #define MODE32_MASK U(0x1f) 359*f5478dedSAntonio Nino Diaz #define MODE32_usr U(0x10) 360*f5478dedSAntonio Nino Diaz #define MODE32_fiq U(0x11) 361*f5478dedSAntonio Nino Diaz #define MODE32_irq U(0x12) 362*f5478dedSAntonio Nino Diaz #define MODE32_svc U(0x13) 363*f5478dedSAntonio Nino Diaz #define MODE32_mon U(0x16) 364*f5478dedSAntonio Nino Diaz #define MODE32_abt U(0x17) 365*f5478dedSAntonio Nino Diaz #define MODE32_hyp U(0x1a) 366*f5478dedSAntonio Nino Diaz #define MODE32_und U(0x1b) 367*f5478dedSAntonio Nino Diaz #define MODE32_sys U(0x1f) 368*f5478dedSAntonio Nino Diaz 369*f5478dedSAntonio Nino Diaz #define GET_M32(mode) (((mode) >> MODE32_SHIFT) & MODE32_MASK) 370*f5478dedSAntonio Nino Diaz 371*f5478dedSAntonio Nino Diaz #define SPSR_MODE32(mode, isa, endian, aif) \ 372*f5478dedSAntonio Nino Diaz (MODE_RW_32 << MODE_RW_SHIFT | \ 373*f5478dedSAntonio Nino Diaz ((mode) & MODE32_MASK) << MODE32_SHIFT | \ 374*f5478dedSAntonio Nino Diaz ((isa) & SPSR_T_MASK) << SPSR_T_SHIFT | \ 375*f5478dedSAntonio Nino Diaz ((endian) & SPSR_E_MASK) << SPSR_E_SHIFT | \ 376*f5478dedSAntonio Nino Diaz ((aif) & SPSR_AIF_MASK) << SPSR_AIF_SHIFT) 377*f5478dedSAntonio Nino Diaz 378*f5478dedSAntonio Nino Diaz /* 379*f5478dedSAntonio Nino Diaz * TTBR definitions 380*f5478dedSAntonio Nino Diaz */ 381*f5478dedSAntonio Nino Diaz #define TTBR_CNP_BIT ULL(0x1) 382*f5478dedSAntonio Nino Diaz 383*f5478dedSAntonio Nino Diaz /* 384*f5478dedSAntonio Nino Diaz * CTR definitions 385*f5478dedSAntonio Nino Diaz */ 386*f5478dedSAntonio Nino Diaz #define CTR_CWG_SHIFT U(24) 387*f5478dedSAntonio Nino Diaz #define CTR_CWG_MASK U(0xf) 388*f5478dedSAntonio Nino Diaz #define CTR_ERG_SHIFT U(20) 389*f5478dedSAntonio Nino Diaz #define CTR_ERG_MASK U(0xf) 390*f5478dedSAntonio Nino Diaz #define CTR_DMINLINE_SHIFT U(16) 391*f5478dedSAntonio Nino Diaz #define CTR_DMINLINE_WIDTH U(4) 392*f5478dedSAntonio Nino Diaz #define CTR_DMINLINE_MASK ((U(1) << 4) - U(1)) 393*f5478dedSAntonio Nino Diaz #define CTR_L1IP_SHIFT U(14) 394*f5478dedSAntonio Nino Diaz #define CTR_L1IP_MASK U(0x3) 395*f5478dedSAntonio Nino Diaz #define CTR_IMINLINE_SHIFT U(0) 396*f5478dedSAntonio Nino Diaz #define CTR_IMINLINE_MASK U(0xf) 397*f5478dedSAntonio Nino Diaz 398*f5478dedSAntonio Nino Diaz #define MAX_CACHE_LINE_SIZE U(0x800) /* 2KB */ 399*f5478dedSAntonio Nino Diaz 400*f5478dedSAntonio Nino Diaz /* PMCR definitions */ 401*f5478dedSAntonio Nino Diaz #define PMCR_N_SHIFT U(11) 402*f5478dedSAntonio Nino Diaz #define PMCR_N_MASK U(0x1f) 403*f5478dedSAntonio Nino Diaz #define PMCR_N_BITS (PMCR_N_MASK << PMCR_N_SHIFT) 404*f5478dedSAntonio Nino Diaz #define PMCR_LC_BIT (U(1) << 6) 405*f5478dedSAntonio Nino Diaz #define PMCR_DP_BIT (U(1) << 5) 406*f5478dedSAntonio Nino Diaz 407*f5478dedSAntonio Nino Diaz /******************************************************************************* 408*f5478dedSAntonio Nino Diaz * Definitions of register offsets, fields and macros for CPU system 409*f5478dedSAntonio Nino Diaz * instructions. 410*f5478dedSAntonio Nino Diaz ******************************************************************************/ 411*f5478dedSAntonio Nino Diaz 412*f5478dedSAntonio Nino Diaz #define TLBI_ADDR_SHIFT U(0) 413*f5478dedSAntonio Nino Diaz #define TLBI_ADDR_MASK U(0xFFFFF000) 414*f5478dedSAntonio Nino Diaz #define TLBI_ADDR(x) (((x) >> TLBI_ADDR_SHIFT) & TLBI_ADDR_MASK) 415*f5478dedSAntonio Nino Diaz 416*f5478dedSAntonio Nino Diaz /******************************************************************************* 417*f5478dedSAntonio Nino Diaz * Definitions of register offsets and fields in the CNTCTLBase Frame of the 418*f5478dedSAntonio Nino Diaz * system level implementation of the Generic Timer. 419*f5478dedSAntonio Nino Diaz ******************************************************************************/ 420*f5478dedSAntonio Nino Diaz #define CNTCTLBASE_CNTFRQ U(0x0) 421*f5478dedSAntonio Nino Diaz #define CNTNSAR U(0x4) 422*f5478dedSAntonio Nino Diaz #define CNTNSAR_NS_SHIFT(x) (x) 423*f5478dedSAntonio Nino Diaz 424*f5478dedSAntonio Nino Diaz #define CNTACR_BASE(x) (U(0x40) + ((x) << 2)) 425*f5478dedSAntonio Nino Diaz #define CNTACR_RPCT_SHIFT U(0x0) 426*f5478dedSAntonio Nino Diaz #define CNTACR_RVCT_SHIFT U(0x1) 427*f5478dedSAntonio Nino Diaz #define CNTACR_RFRQ_SHIFT U(0x2) 428*f5478dedSAntonio Nino Diaz #define CNTACR_RVOFF_SHIFT U(0x3) 429*f5478dedSAntonio Nino Diaz #define CNTACR_RWVT_SHIFT U(0x4) 430*f5478dedSAntonio Nino Diaz #define CNTACR_RWPT_SHIFT U(0x5) 431*f5478dedSAntonio Nino Diaz 432*f5478dedSAntonio Nino Diaz /******************************************************************************* 433*f5478dedSAntonio Nino Diaz * Definitions of register offsets and fields in the CNTBaseN Frame of the 434*f5478dedSAntonio Nino Diaz * system level implementation of the Generic Timer. 435*f5478dedSAntonio Nino Diaz ******************************************************************************/ 436*f5478dedSAntonio Nino Diaz /* Physical Count register. */ 437*f5478dedSAntonio Nino Diaz #define CNTPCT_LO U(0x0) 438*f5478dedSAntonio Nino Diaz /* Counter Frequency register. */ 439*f5478dedSAntonio Nino Diaz #define CNTBASEN_CNTFRQ U(0x10) 440*f5478dedSAntonio Nino Diaz /* Physical Timer CompareValue register. */ 441*f5478dedSAntonio Nino Diaz #define CNTP_CVAL_LO U(0x20) 442*f5478dedSAntonio Nino Diaz /* Physical Timer Control register. */ 443*f5478dedSAntonio Nino Diaz #define CNTP_CTL U(0x2c) 444*f5478dedSAntonio Nino Diaz 445*f5478dedSAntonio Nino Diaz /* Physical timer control register bit fields shifts and masks */ 446*f5478dedSAntonio Nino Diaz #define CNTP_CTL_ENABLE_SHIFT 0 447*f5478dedSAntonio Nino Diaz #define CNTP_CTL_IMASK_SHIFT 1 448*f5478dedSAntonio Nino Diaz #define CNTP_CTL_ISTATUS_SHIFT 2 449*f5478dedSAntonio Nino Diaz 450*f5478dedSAntonio Nino Diaz #define CNTP_CTL_ENABLE_MASK U(1) 451*f5478dedSAntonio Nino Diaz #define CNTP_CTL_IMASK_MASK U(1) 452*f5478dedSAntonio Nino Diaz #define CNTP_CTL_ISTATUS_MASK U(1) 453*f5478dedSAntonio Nino Diaz 454*f5478dedSAntonio Nino Diaz /* MAIR macros */ 455*f5478dedSAntonio Nino Diaz #define MAIR0_ATTR_SET(attr, index) ((attr) << ((index) << U(3))) 456*f5478dedSAntonio Nino Diaz #define MAIR1_ATTR_SET(attr, index) ((attr) << (((index) - U(3)) << U(3))) 457*f5478dedSAntonio Nino Diaz 458*f5478dedSAntonio Nino Diaz /* System register defines The format is: coproc, opt1, CRn, CRm, opt2 */ 459*f5478dedSAntonio Nino Diaz #define SCR p15, 0, c1, c1, 0 460*f5478dedSAntonio Nino Diaz #define SCTLR p15, 0, c1, c0, 0 461*f5478dedSAntonio Nino Diaz #define ACTLR p15, 0, c1, c0, 1 462*f5478dedSAntonio Nino Diaz #define SDCR p15, 0, c1, c3, 1 463*f5478dedSAntonio Nino Diaz #define MPIDR p15, 0, c0, c0, 5 464*f5478dedSAntonio Nino Diaz #define MIDR p15, 0, c0, c0, 0 465*f5478dedSAntonio Nino Diaz #define HVBAR p15, 4, c12, c0, 0 466*f5478dedSAntonio Nino Diaz #define VBAR p15, 0, c12, c0, 0 467*f5478dedSAntonio Nino Diaz #define MVBAR p15, 0, c12, c0, 1 468*f5478dedSAntonio Nino Diaz #define NSACR p15, 0, c1, c1, 2 469*f5478dedSAntonio Nino Diaz #define CPACR p15, 0, c1, c0, 2 470*f5478dedSAntonio Nino Diaz #define DCCIMVAC p15, 0, c7, c14, 1 471*f5478dedSAntonio Nino Diaz #define DCCMVAC p15, 0, c7, c10, 1 472*f5478dedSAntonio Nino Diaz #define DCIMVAC p15, 0, c7, c6, 1 473*f5478dedSAntonio Nino Diaz #define DCCISW p15, 0, c7, c14, 2 474*f5478dedSAntonio Nino Diaz #define DCCSW p15, 0, c7, c10, 2 475*f5478dedSAntonio Nino Diaz #define DCISW p15, 0, c7, c6, 2 476*f5478dedSAntonio Nino Diaz #define CTR p15, 0, c0, c0, 1 477*f5478dedSAntonio Nino Diaz #define CNTFRQ p15, 0, c14, c0, 0 478*f5478dedSAntonio Nino Diaz #define ID_PFR0 p15, 0, c0, c1, 0 479*f5478dedSAntonio Nino Diaz #define ID_PFR1 p15, 0, c0, c1, 1 480*f5478dedSAntonio Nino Diaz #define MAIR0 p15, 0, c10, c2, 0 481*f5478dedSAntonio Nino Diaz #define MAIR1 p15, 0, c10, c2, 1 482*f5478dedSAntonio Nino Diaz #define TTBCR p15, 0, c2, c0, 2 483*f5478dedSAntonio Nino Diaz #define TTBR0 p15, 0, c2, c0, 0 484*f5478dedSAntonio Nino Diaz #define TTBR1 p15, 0, c2, c0, 1 485*f5478dedSAntonio Nino Diaz #define TLBIALL p15, 0, c8, c7, 0 486*f5478dedSAntonio Nino Diaz #define TLBIALLH p15, 4, c8, c7, 0 487*f5478dedSAntonio Nino Diaz #define TLBIALLIS p15, 0, c8, c3, 0 488*f5478dedSAntonio Nino Diaz #define TLBIMVA p15, 0, c8, c7, 1 489*f5478dedSAntonio Nino Diaz #define TLBIMVAA p15, 0, c8, c7, 3 490*f5478dedSAntonio Nino Diaz #define TLBIMVAAIS p15, 0, c8, c3, 3 491*f5478dedSAntonio Nino Diaz #define TLBIMVAHIS p15, 4, c8, c3, 1 492*f5478dedSAntonio Nino Diaz #define BPIALLIS p15, 0, c7, c1, 6 493*f5478dedSAntonio Nino Diaz #define BPIALL p15, 0, c7, c5, 6 494*f5478dedSAntonio Nino Diaz #define ICIALLU p15, 0, c7, c5, 0 495*f5478dedSAntonio Nino Diaz #define HSCTLR p15, 4, c1, c0, 0 496*f5478dedSAntonio Nino Diaz #define HCR p15, 4, c1, c1, 0 497*f5478dedSAntonio Nino Diaz #define HCPTR p15, 4, c1, c1, 2 498*f5478dedSAntonio Nino Diaz #define HSTR p15, 4, c1, c1, 3 499*f5478dedSAntonio Nino Diaz #define CNTHCTL p15, 4, c14, c1, 0 500*f5478dedSAntonio Nino Diaz #define CNTKCTL p15, 0, c14, c1, 0 501*f5478dedSAntonio Nino Diaz #define VPIDR p15, 4, c0, c0, 0 502*f5478dedSAntonio Nino Diaz #define VMPIDR p15, 4, c0, c0, 5 503*f5478dedSAntonio Nino Diaz #define ISR p15, 0, c12, c1, 0 504*f5478dedSAntonio Nino Diaz #define CLIDR p15, 1, c0, c0, 1 505*f5478dedSAntonio Nino Diaz #define CSSELR p15, 2, c0, c0, 0 506*f5478dedSAntonio Nino Diaz #define CCSIDR p15, 1, c0, c0, 0 507*f5478dedSAntonio Nino Diaz #define HTCR p15, 4, c2, c0, 2 508*f5478dedSAntonio Nino Diaz #define HMAIR0 p15, 4, c10, c2, 0 509*f5478dedSAntonio Nino Diaz #define ATS1CPR p15, 0, c7, c8, 0 510*f5478dedSAntonio Nino Diaz #define ATS1HR p15, 4, c7, c8, 0 511*f5478dedSAntonio Nino Diaz #define DBGOSDLR p14, 0, c1, c3, 4 512*f5478dedSAntonio Nino Diaz 513*f5478dedSAntonio Nino Diaz /* Debug register defines. The format is: coproc, opt1, CRn, CRm, opt2 */ 514*f5478dedSAntonio Nino Diaz #define HDCR p15, 4, c1, c1, 1 515*f5478dedSAntonio Nino Diaz #define PMCR p15, 0, c9, c12, 0 516*f5478dedSAntonio Nino Diaz #define CNTHP_TVAL p15, 4, c14, c2, 0 517*f5478dedSAntonio Nino Diaz #define CNTHP_CTL p15, 4, c14, c2, 1 518*f5478dedSAntonio Nino Diaz 519*f5478dedSAntonio Nino Diaz /* AArch32 coproc registers for 32bit MMU descriptor support */ 520*f5478dedSAntonio Nino Diaz #define PRRR p15, 0, c10, c2, 0 521*f5478dedSAntonio Nino Diaz #define NMRR p15, 0, c10, c2, 1 522*f5478dedSAntonio Nino Diaz #define DACR p15, 0, c3, c0, 0 523*f5478dedSAntonio Nino Diaz 524*f5478dedSAntonio Nino Diaz /* GICv3 CPU Interface system register defines. The format is: coproc, opt1, CRn, CRm, opt2 */ 525*f5478dedSAntonio Nino Diaz #define ICC_IAR1 p15, 0, c12, c12, 0 526*f5478dedSAntonio Nino Diaz #define ICC_IAR0 p15, 0, c12, c8, 0 527*f5478dedSAntonio Nino Diaz #define ICC_EOIR1 p15, 0, c12, c12, 1 528*f5478dedSAntonio Nino Diaz #define ICC_EOIR0 p15, 0, c12, c8, 1 529*f5478dedSAntonio Nino Diaz #define ICC_HPPIR1 p15, 0, c12, c12, 2 530*f5478dedSAntonio Nino Diaz #define ICC_HPPIR0 p15, 0, c12, c8, 2 531*f5478dedSAntonio Nino Diaz #define ICC_BPR1 p15, 0, c12, c12, 3 532*f5478dedSAntonio Nino Diaz #define ICC_BPR0 p15, 0, c12, c8, 3 533*f5478dedSAntonio Nino Diaz #define ICC_DIR p15, 0, c12, c11, 1 534*f5478dedSAntonio Nino Diaz #define ICC_PMR p15, 0, c4, c6, 0 535*f5478dedSAntonio Nino Diaz #define ICC_RPR p15, 0, c12, c11, 3 536*f5478dedSAntonio Nino Diaz #define ICC_CTLR p15, 0, c12, c12, 4 537*f5478dedSAntonio Nino Diaz #define ICC_MCTLR p15, 6, c12, c12, 4 538*f5478dedSAntonio Nino Diaz #define ICC_SRE p15, 0, c12, c12, 5 539*f5478dedSAntonio Nino Diaz #define ICC_HSRE p15, 4, c12, c9, 5 540*f5478dedSAntonio Nino Diaz #define ICC_MSRE p15, 6, c12, c12, 5 541*f5478dedSAntonio Nino Diaz #define ICC_IGRPEN0 p15, 0, c12, c12, 6 542*f5478dedSAntonio Nino Diaz #define ICC_IGRPEN1 p15, 0, c12, c12, 7 543*f5478dedSAntonio Nino Diaz #define ICC_MGRPEN1 p15, 6, c12, c12, 7 544*f5478dedSAntonio Nino Diaz 545*f5478dedSAntonio Nino Diaz /* 64 bit system register defines The format is: coproc, opt1, CRm */ 546*f5478dedSAntonio Nino Diaz #define TTBR0_64 p15, 0, c2 547*f5478dedSAntonio Nino Diaz #define TTBR1_64 p15, 1, c2 548*f5478dedSAntonio Nino Diaz #define CNTVOFF_64 p15, 4, c14 549*f5478dedSAntonio Nino Diaz #define VTTBR_64 p15, 6, c2 550*f5478dedSAntonio Nino Diaz #define CNTPCT_64 p15, 0, c14 551*f5478dedSAntonio Nino Diaz #define HTTBR_64 p15, 4, c2 552*f5478dedSAntonio Nino Diaz #define CNTHP_CVAL_64 p15, 6, c14 553*f5478dedSAntonio Nino Diaz #define PAR_64 p15, 0, c7 554*f5478dedSAntonio Nino Diaz 555*f5478dedSAntonio Nino Diaz /* 64 bit GICv3 CPU Interface system register defines. The format is: coproc, opt1, CRm */ 556*f5478dedSAntonio Nino Diaz #define ICC_SGI1R_EL1_64 p15, 0, c12 557*f5478dedSAntonio Nino Diaz #define ICC_ASGI1R_EL1_64 p15, 1, c12 558*f5478dedSAntonio Nino Diaz #define ICC_SGI0R_EL1_64 p15, 2, c12 559*f5478dedSAntonio Nino Diaz 560*f5478dedSAntonio Nino Diaz /******************************************************************************* 561*f5478dedSAntonio Nino Diaz * Definitions of MAIR encodings for device and normal memory 562*f5478dedSAntonio Nino Diaz ******************************************************************************/ 563*f5478dedSAntonio Nino Diaz /* 564*f5478dedSAntonio Nino Diaz * MAIR encodings for device memory attributes. 565*f5478dedSAntonio Nino Diaz */ 566*f5478dedSAntonio Nino Diaz #define MAIR_DEV_nGnRnE U(0x0) 567*f5478dedSAntonio Nino Diaz #define MAIR_DEV_nGnRE U(0x4) 568*f5478dedSAntonio Nino Diaz #define MAIR_DEV_nGRE U(0x8) 569*f5478dedSAntonio Nino Diaz #define MAIR_DEV_GRE U(0xc) 570*f5478dedSAntonio Nino Diaz 571*f5478dedSAntonio Nino Diaz /* 572*f5478dedSAntonio Nino Diaz * MAIR encodings for normal memory attributes. 573*f5478dedSAntonio Nino Diaz * 574*f5478dedSAntonio Nino Diaz * Cache Policy 575*f5478dedSAntonio Nino Diaz * WT: Write Through 576*f5478dedSAntonio Nino Diaz * WB: Write Back 577*f5478dedSAntonio Nino Diaz * NC: Non-Cacheable 578*f5478dedSAntonio Nino Diaz * 579*f5478dedSAntonio Nino Diaz * Transient Hint 580*f5478dedSAntonio Nino Diaz * NTR: Non-Transient 581*f5478dedSAntonio Nino Diaz * TR: Transient 582*f5478dedSAntonio Nino Diaz * 583*f5478dedSAntonio Nino Diaz * Allocation Policy 584*f5478dedSAntonio Nino Diaz * RA: Read Allocate 585*f5478dedSAntonio Nino Diaz * WA: Write Allocate 586*f5478dedSAntonio Nino Diaz * RWA: Read and Write Allocate 587*f5478dedSAntonio Nino Diaz * NA: No Allocation 588*f5478dedSAntonio Nino Diaz */ 589*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_TR_WA U(0x1) 590*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_TR_RA U(0x2) 591*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_TR_RWA U(0x3) 592*f5478dedSAntonio Nino Diaz #define MAIR_NORM_NC U(0x4) 593*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_TR_WA U(0x5) 594*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_TR_RA U(0x6) 595*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_TR_RWA U(0x7) 596*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_NA U(0x8) 597*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_WA U(0x9) 598*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_RA U(0xa) 599*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_RWA U(0xb) 600*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_NA U(0xc) 601*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_WA U(0xd) 602*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_RA U(0xe) 603*f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_RWA U(0xf) 604*f5478dedSAntonio Nino Diaz 605*f5478dedSAntonio Nino Diaz #define MAIR_NORM_OUTER_SHIFT U(4) 606*f5478dedSAntonio Nino Diaz 607*f5478dedSAntonio Nino Diaz #define MAKE_MAIR_NORMAL_MEMORY(inner, outer) \ 608*f5478dedSAntonio Nino Diaz ((inner) | ((outer) << MAIR_NORM_OUTER_SHIFT)) 609*f5478dedSAntonio Nino Diaz 610*f5478dedSAntonio Nino Diaz /* PAR fields */ 611*f5478dedSAntonio Nino Diaz #define PAR_F_SHIFT U(0) 612*f5478dedSAntonio Nino Diaz #define PAR_F_MASK ULL(0x1) 613*f5478dedSAntonio Nino Diaz #define PAR_ADDR_SHIFT U(12) 614*f5478dedSAntonio Nino Diaz #define PAR_ADDR_MASK (BIT_64(40) - ULL(1)) /* 40-bits-wide page address */ 615*f5478dedSAntonio Nino Diaz 616*f5478dedSAntonio Nino Diaz /******************************************************************************* 617*f5478dedSAntonio Nino Diaz * Definitions for system register interface to AMU for ARMv8.4 onwards 618*f5478dedSAntonio Nino Diaz ******************************************************************************/ 619*f5478dedSAntonio Nino Diaz #define AMCR p15, 0, c13, c2, 0 620*f5478dedSAntonio Nino Diaz #define AMCFGR p15, 0, c13, c2, 1 621*f5478dedSAntonio Nino Diaz #define AMCGCR p15, 0, c13, c2, 2 622*f5478dedSAntonio Nino Diaz #define AMUSERENR p15, 0, c13, c2, 3 623*f5478dedSAntonio Nino Diaz #define AMCNTENCLR0 p15, 0, c13, c2, 4 624*f5478dedSAntonio Nino Diaz #define AMCNTENSET0 p15, 0, c13, c2, 5 625*f5478dedSAntonio Nino Diaz #define AMCNTENCLR1 p15, 0, c13, c3, 0 626*f5478dedSAntonio Nino Diaz #define AMCNTENSET1 p15, 0, c13, c3, 1 627*f5478dedSAntonio Nino Diaz 628*f5478dedSAntonio Nino Diaz /* Activity Monitor Group 0 Event Counter Registers */ 629*f5478dedSAntonio Nino Diaz #define AMEVCNTR00 p15, 0, c0 630*f5478dedSAntonio Nino Diaz #define AMEVCNTR01 p15, 1, c0 631*f5478dedSAntonio Nino Diaz #define AMEVCNTR02 p15, 2, c0 632*f5478dedSAntonio Nino Diaz #define AMEVCNTR03 p15, 3, c0 633*f5478dedSAntonio Nino Diaz 634*f5478dedSAntonio Nino Diaz /* Activity Monitor Group 0 Event Type Registers */ 635*f5478dedSAntonio Nino Diaz #define AMEVTYPER00 p15, 0, c13, c6, 0 636*f5478dedSAntonio Nino Diaz #define AMEVTYPER01 p15, 0, c13, c6, 1 637*f5478dedSAntonio Nino Diaz #define AMEVTYPER02 p15, 0, c13, c6, 2 638*f5478dedSAntonio Nino Diaz #define AMEVTYPER03 p15, 0, c13, c6, 3 639*f5478dedSAntonio Nino Diaz 640*f5478dedSAntonio Nino Diaz /* Activity Monitor Group 1 Event Counter Registers */ 641*f5478dedSAntonio Nino Diaz #define AMEVCNTR10 p15, 0, c4 642*f5478dedSAntonio Nino Diaz #define AMEVCNTR11 p15, 1, c4 643*f5478dedSAntonio Nino Diaz #define AMEVCNTR12 p15, 2, c4 644*f5478dedSAntonio Nino Diaz #define AMEVCNTR13 p15, 3, c4 645*f5478dedSAntonio Nino Diaz #define AMEVCNTR14 p15, 4, c4 646*f5478dedSAntonio Nino Diaz #define AMEVCNTR15 p15, 5, c4 647*f5478dedSAntonio Nino Diaz #define AMEVCNTR16 p15, 6, c4 648*f5478dedSAntonio Nino Diaz #define AMEVCNTR17 p15, 7, c4 649*f5478dedSAntonio Nino Diaz #define AMEVCNTR18 p15, 0, c5 650*f5478dedSAntonio Nino Diaz #define AMEVCNTR19 p15, 1, c5 651*f5478dedSAntonio Nino Diaz #define AMEVCNTR1A p15, 2, c5 652*f5478dedSAntonio Nino Diaz #define AMEVCNTR1B p15, 3, c5 653*f5478dedSAntonio Nino Diaz #define AMEVCNTR1C p15, 4, c5 654*f5478dedSAntonio Nino Diaz #define AMEVCNTR1D p15, 5, c5 655*f5478dedSAntonio Nino Diaz #define AMEVCNTR1E p15, 6, c5 656*f5478dedSAntonio Nino Diaz #define AMEVCNTR1F p15, 7, c5 657*f5478dedSAntonio Nino Diaz 658*f5478dedSAntonio Nino Diaz /* Activity Monitor Group 1 Event Type Registers */ 659*f5478dedSAntonio Nino Diaz #define AMEVTYPER10 p15, 0, c13, c14, 0 660*f5478dedSAntonio Nino Diaz #define AMEVTYPER11 p15, 0, c13, c14, 1 661*f5478dedSAntonio Nino Diaz #define AMEVTYPER12 p15, 0, c13, c14, 2 662*f5478dedSAntonio Nino Diaz #define AMEVTYPER13 p15, 0, c13, c14, 3 663*f5478dedSAntonio Nino Diaz #define AMEVTYPER14 p15, 0, c13, c14, 4 664*f5478dedSAntonio Nino Diaz #define AMEVTYPER15 p15, 0, c13, c14, 5 665*f5478dedSAntonio Nino Diaz #define AMEVTYPER16 p15, 0, c13, c14, 6 666*f5478dedSAntonio Nino Diaz #define AMEVTYPER17 p15, 0, c13, c14, 7 667*f5478dedSAntonio Nino Diaz #define AMEVTYPER18 p15, 0, c13, c15, 0 668*f5478dedSAntonio Nino Diaz #define AMEVTYPER19 p15, 0, c13, c15, 1 669*f5478dedSAntonio Nino Diaz #define AMEVTYPER1A p15, 0, c13, c15, 2 670*f5478dedSAntonio Nino Diaz #define AMEVTYPER1B p15, 0, c13, c15, 3 671*f5478dedSAntonio Nino Diaz #define AMEVTYPER1C p15, 0, c13, c15, 4 672*f5478dedSAntonio Nino Diaz #define AMEVTYPER1D p15, 0, c13, c15, 5 673*f5478dedSAntonio Nino Diaz #define AMEVTYPER1E p15, 0, c13, c15, 6 674*f5478dedSAntonio Nino Diaz #define AMEVTYPER1F p15, 0, c13, c15, 7 675*f5478dedSAntonio Nino Diaz 676*f5478dedSAntonio Nino Diaz #endif /* ARCH_H */ 677