xref: /rk3399_ARM-atf/include/arch/aarch32/arch.h (revision c73686a11cea8f9d22d7df3c5480f8824cfeec09)
1f5478dedSAntonio Nino Diaz /*
2ffea3844SSona Mathew  * Copyright (c) 2016-2023, ARM Limited and Contributors. All rights reserved.
3f5478dedSAntonio Nino Diaz  *
4f5478dedSAntonio Nino Diaz  * SPDX-License-Identifier: BSD-3-Clause
5f5478dedSAntonio Nino Diaz  */
6f5478dedSAntonio Nino Diaz 
7f5478dedSAntonio Nino Diaz #ifndef ARCH_H
8f5478dedSAntonio Nino Diaz #define ARCH_H
9f5478dedSAntonio Nino Diaz 
1009d40e0eSAntonio Nino Diaz #include <lib/utils_def.h>
11f5478dedSAntonio Nino Diaz 
12f5478dedSAntonio Nino Diaz /*******************************************************************************
13f5478dedSAntonio Nino Diaz  * MIDR bit definitions
14f5478dedSAntonio Nino Diaz  ******************************************************************************/
15f5478dedSAntonio Nino Diaz #define MIDR_IMPL_MASK		U(0xff)
16f5478dedSAntonio Nino Diaz #define MIDR_IMPL_SHIFT		U(24)
17f5478dedSAntonio Nino Diaz #define MIDR_VAR_SHIFT		U(20)
18f5478dedSAntonio Nino Diaz #define MIDR_VAR_BITS		U(4)
19ffea3844SSona Mathew #define MIDR_VAR_MASK		U(0xf)
20f5478dedSAntonio Nino Diaz #define MIDR_REV_SHIFT		U(0)
21f5478dedSAntonio Nino Diaz #define MIDR_REV_BITS		U(4)
22ffea3844SSona Mathew #define MIDR_REV_MASK		U(0xf)
23f5478dedSAntonio Nino Diaz #define MIDR_PN_MASK		U(0xfff)
24f5478dedSAntonio Nino Diaz #define MIDR_PN_SHIFT		U(4)
25f5478dedSAntonio Nino Diaz 
26f5478dedSAntonio Nino Diaz /*******************************************************************************
27f5478dedSAntonio Nino Diaz  * MPIDR macros
28f5478dedSAntonio Nino Diaz  ******************************************************************************/
29f5478dedSAntonio Nino Diaz #define MPIDR_MT_MASK		(U(1) << 24)
30f5478dedSAntonio Nino Diaz #define MPIDR_CPU_MASK		MPIDR_AFFLVL_MASK
31f5478dedSAntonio Nino Diaz #define MPIDR_CLUSTER_MASK	(MPIDR_AFFLVL_MASK << MPIDR_AFFINITY_BITS)
32f5478dedSAntonio Nino Diaz #define MPIDR_AFFINITY_BITS	U(8)
33f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL_MASK	U(0xff)
34f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL_SHIFT	U(3)
35f5478dedSAntonio Nino Diaz #define MPIDR_AFF0_SHIFT	U(0)
36f5478dedSAntonio Nino Diaz #define MPIDR_AFF1_SHIFT	U(8)
37f5478dedSAntonio Nino Diaz #define MPIDR_AFF2_SHIFT	U(16)
38f5478dedSAntonio Nino Diaz #define MPIDR_AFF_SHIFT(_n)	MPIDR_AFF##_n##_SHIFT
39f5478dedSAntonio Nino Diaz #define MPIDR_AFFINITY_MASK	U(0x00ffffff)
40f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL0		U(0)
41f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL1		U(1)
42f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL2		U(2)
43f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL(_n)	MPIDR_AFFLVL##_n
44f5478dedSAntonio Nino Diaz 
45f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL0_VAL(mpidr) \
46f5478dedSAntonio Nino Diaz 		(((mpidr) >> MPIDR_AFF0_SHIFT) & MPIDR_AFFLVL_MASK)
47f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL1_VAL(mpidr) \
48f5478dedSAntonio Nino Diaz 		(((mpidr) >> MPIDR_AFF1_SHIFT) & MPIDR_AFFLVL_MASK)
49f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL2_VAL(mpidr) \
50f5478dedSAntonio Nino Diaz 		(((mpidr) >> MPIDR_AFF2_SHIFT) & MPIDR_AFFLVL_MASK)
51f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL3_VAL(mpidr)	U(0)
52f5478dedSAntonio Nino Diaz 
53f5478dedSAntonio Nino Diaz #define MPIDR_AFF_ID(mpid, n)					\
54f5478dedSAntonio Nino Diaz 	(((mpid) >> MPIDR_AFF_SHIFT(n)) & MPIDR_AFFLVL_MASK)
55f5478dedSAntonio Nino Diaz 
56f5478dedSAntonio Nino Diaz #define MPID_MASK		(MPIDR_MT_MASK				|\
57f5478dedSAntonio Nino Diaz 				 (MPIDR_AFFLVL_MASK << MPIDR_AFF2_SHIFT)|\
58f5478dedSAntonio Nino Diaz 				 (MPIDR_AFFLVL_MASK << MPIDR_AFF1_SHIFT)|\
59f5478dedSAntonio Nino Diaz 				 (MPIDR_AFFLVL_MASK << MPIDR_AFF0_SHIFT))
60f5478dedSAntonio Nino Diaz 
61f5478dedSAntonio Nino Diaz /*
62f5478dedSAntonio Nino Diaz  * An invalid MPID. This value can be used by functions that return an MPID to
63f5478dedSAntonio Nino Diaz  * indicate an error.
64f5478dedSAntonio Nino Diaz  */
65f5478dedSAntonio Nino Diaz #define INVALID_MPID		U(0xFFFFFFFF)
66f5478dedSAntonio Nino Diaz 
67f5478dedSAntonio Nino Diaz /*
68f5478dedSAntonio Nino Diaz  * The MPIDR_MAX_AFFLVL count starts from 0. Take care to
69f5478dedSAntonio Nino Diaz  * add one while using this macro to define array sizes.
70f5478dedSAntonio Nino Diaz  */
71f5478dedSAntonio Nino Diaz #define MPIDR_MAX_AFFLVL	U(2)
72f5478dedSAntonio Nino Diaz 
73f5478dedSAntonio Nino Diaz /* Data Cache set/way op type defines */
74f5478dedSAntonio Nino Diaz #define DC_OP_ISW			U(0x0)
75f5478dedSAntonio Nino Diaz #define DC_OP_CISW			U(0x1)
76bd393704SAmbroise Vincent #if ERRATA_A53_827319
77bd393704SAmbroise Vincent #define DC_OP_CSW			DC_OP_CISW
78bd393704SAmbroise Vincent #else
79f5478dedSAntonio Nino Diaz #define DC_OP_CSW			U(0x2)
80bd393704SAmbroise Vincent #endif
81f5478dedSAntonio Nino Diaz 
82f5478dedSAntonio Nino Diaz /*******************************************************************************
83f5478dedSAntonio Nino Diaz  * Generic timer memory mapped registers & offsets
84f5478dedSAntonio Nino Diaz  ******************************************************************************/
85f5478dedSAntonio Nino Diaz #define CNTCR_OFF			U(0x000)
86e1abd560SYann Gautier /* Counter Count Value Lower register */
87e1abd560SYann Gautier #define CNTCVL_OFF			U(0x008)
88e1abd560SYann Gautier /* Counter Count Value Upper register */
89e1abd560SYann Gautier #define CNTCVU_OFF			U(0x00C)
90f5478dedSAntonio Nino Diaz #define CNTFID_OFF			U(0x020)
91f5478dedSAntonio Nino Diaz 
92f5478dedSAntonio Nino Diaz #define CNTCR_EN			(U(1) << 0)
93f5478dedSAntonio Nino Diaz #define CNTCR_HDBG			(U(1) << 1)
94f5478dedSAntonio Nino Diaz #define CNTCR_FCREQ(x)			((x) << 8)
95f5478dedSAntonio Nino Diaz 
96f5478dedSAntonio Nino Diaz /*******************************************************************************
97f5478dedSAntonio Nino Diaz  * System register bit definitions
98f5478dedSAntonio Nino Diaz  ******************************************************************************/
99f5478dedSAntonio Nino Diaz /* CLIDR definitions */
100f5478dedSAntonio Nino Diaz #define LOUIS_SHIFT		U(21)
101f5478dedSAntonio Nino Diaz #define LOC_SHIFT		U(24)
102f5478dedSAntonio Nino Diaz #define CLIDR_FIELD_WIDTH	U(3)
103f5478dedSAntonio Nino Diaz 
104f5478dedSAntonio Nino Diaz /* CSSELR definitions */
105f5478dedSAntonio Nino Diaz #define LEVEL_SHIFT		U(1)
106f5478dedSAntonio Nino Diaz 
107*c73686a1SBoyan Karatotev /* ID_DFR0 definitions */
108*c73686a1SBoyan Karatotev #define ID_DFR0_PERFMON_SHIFT		U(24)
109*c73686a1SBoyan Karatotev #define ID_DFR0_PERFMON_MASK		U(0xf)
110*c73686a1SBoyan Karatotev #define ID_DFR0_PERFMON_PMUV3		U(3)
111*c73686a1SBoyan Karatotev #define ID_DFR0_PERFMON_PMUV3P5		U(6)
1122031d616SManish V Badarkhe #define ID_DFR0_COPTRC_SHIFT		U(12)
1132031d616SManish V Badarkhe #define ID_DFR0_COPTRC_MASK		U(0xf)
1142031d616SManish V Badarkhe #define ID_DFR0_COPTRC_SUPPORTED	U(1)
1152031d616SManish V Badarkhe #define ID_DFR0_COPTRC_LENGTH		U(4)
1165de20eceSManish V Badarkhe #define ID_DFR0_TRACEFILT_SHIFT		U(28)
1175de20eceSManish V Badarkhe #define ID_DFR0_TRACEFILT_MASK		U(0xf)
1185de20eceSManish V Badarkhe #define ID_DFR0_TRACEFILT_SUPPORTED	U(1)
1195de20eceSManish V Badarkhe #define ID_DFR0_TRACEFILT_LENGTH	U(4)
1202031d616SManish V Badarkhe 
1210063dd17SJavier Almansa Sobrino /* ID_DFR1_EL1 definitions */
1220063dd17SJavier Almansa Sobrino #define ID_DFR1_MTPMU_SHIFT	U(0)
1230063dd17SJavier Almansa Sobrino #define ID_DFR1_MTPMU_MASK	U(0xf)
1240063dd17SJavier Almansa Sobrino #define ID_DFR1_MTPMU_SUPPORTED	U(1)
1250063dd17SJavier Almansa Sobrino 
126d156c522SAndre Przywara /* ID_MMFR3 definitions */
127d156c522SAndre Przywara #define ID_MMFR3_PAN_SHIFT	U(16)
128d156c522SAndre Przywara #define ID_MMFR3_PAN_MASK	U(0xf)
129d156c522SAndre Przywara 
1302559b2c8SAntonio Nino Diaz /* ID_MMFR4 definitions */
1312559b2c8SAntonio Nino Diaz #define ID_MMFR4_CNP_SHIFT	U(12)
1322559b2c8SAntonio Nino Diaz #define ID_MMFR4_CNP_LENGTH	U(4)
1332559b2c8SAntonio Nino Diaz #define ID_MMFR4_CNP_MASK	U(0xf)
1342559b2c8SAntonio Nino Diaz 
135d0ec1cc4Sjohpow01 #define ID_MMFR4_CCIDX_SHIFT	U(24)
136d0ec1cc4Sjohpow01 #define ID_MMFR4_CCIDX_LENGTH	U(4)
137d0ec1cc4Sjohpow01 #define ID_MMFR4_CCIDX_MASK	U(0xf)
138d0ec1cc4Sjohpow01 
1392559b2c8SAntonio Nino Diaz /* ID_PFR0 definitions */
140f5478dedSAntonio Nino Diaz #define ID_PFR0_AMU_SHIFT	U(20)
141f5478dedSAntonio Nino Diaz #define ID_PFR0_AMU_LENGTH	U(4)
142f5478dedSAntonio Nino Diaz #define ID_PFR0_AMU_MASK	U(0xf)
143873d4241Sjohpow01 #define ID_PFR0_AMU_NOT_SUPPORTED	U(0x0)
144873d4241Sjohpow01 #define ID_PFR0_AMU_V1		U(0x1)
145873d4241Sjohpow01 #define ID_PFR0_AMU_V1P1	U(0x2)
146f5478dedSAntonio Nino Diaz 
147f5478dedSAntonio Nino Diaz #define ID_PFR0_DIT_SHIFT	U(24)
148f5478dedSAntonio Nino Diaz #define ID_PFR0_DIT_LENGTH	U(4)
149f5478dedSAntonio Nino Diaz #define ID_PFR0_DIT_MASK	U(0xf)
150f5478dedSAntonio Nino Diaz #define ID_PFR0_DIT_SUPPORTED	(U(1) << ID_PFR0_DIT_SHIFT)
151f5478dedSAntonio Nino Diaz 
152f5478dedSAntonio Nino Diaz /* ID_PFR1 definitions */
153f5478dedSAntonio Nino Diaz #define ID_PFR1_VIRTEXT_SHIFT	U(12)
154f5478dedSAntonio Nino Diaz #define ID_PFR1_VIRTEXT_MASK	U(0xf)
155f5478dedSAntonio Nino Diaz #define GET_VIRT_EXT(id)	(((id) >> ID_PFR1_VIRTEXT_SHIFT) \
156f5478dedSAntonio Nino Diaz 				 & ID_PFR1_VIRTEXT_MASK)
15729a24134SAntonio Nino Diaz #define ID_PFR1_GENTIMER_SHIFT	U(16)
15829a24134SAntonio Nino Diaz #define ID_PFR1_GENTIMER_MASK	U(0xf)
159f5478dedSAntonio Nino Diaz #define ID_PFR1_GIC_SHIFT	U(28)
160f5478dedSAntonio Nino Diaz #define ID_PFR1_GIC_MASK	U(0xf)
1610063dd17SJavier Almansa Sobrino #define ID_PFR1_SEC_SHIFT	U(4)
1620063dd17SJavier Almansa Sobrino #define ID_PFR1_SEC_MASK	U(0xf)
1630063dd17SJavier Almansa Sobrino #define ID_PFR1_ELx_ENABLED	U(1)
164f5478dedSAntonio Nino Diaz 
165f5478dedSAntonio Nino Diaz /* SCTLR definitions */
166f5478dedSAntonio Nino Diaz #define SCTLR_RES1_DEF		((U(1) << 23) | (U(1) << 22) | (U(1) << 4) | \
167f5478dedSAntonio Nino Diaz 				 (U(1) << 3))
168f5478dedSAntonio Nino Diaz #if ARM_ARCH_MAJOR == 7
169f5478dedSAntonio Nino Diaz #define SCTLR_RES1		SCTLR_RES1_DEF
170f5478dedSAntonio Nino Diaz #else
171f5478dedSAntonio Nino Diaz #define SCTLR_RES1		(SCTLR_RES1_DEF | (U(1) << 11))
172f5478dedSAntonio Nino Diaz #endif
173f5478dedSAntonio Nino Diaz #define SCTLR_M_BIT		(U(1) << 0)
174f5478dedSAntonio Nino Diaz #define SCTLR_A_BIT		(U(1) << 1)
175f5478dedSAntonio Nino Diaz #define SCTLR_C_BIT		(U(1) << 2)
176f5478dedSAntonio Nino Diaz #define SCTLR_CP15BEN_BIT	(U(1) << 5)
177f5478dedSAntonio Nino Diaz #define SCTLR_ITD_BIT		(U(1) << 7)
178f5478dedSAntonio Nino Diaz #define SCTLR_Z_BIT		(U(1) << 11)
179f5478dedSAntonio Nino Diaz #define SCTLR_I_BIT		(U(1) << 12)
180f5478dedSAntonio Nino Diaz #define SCTLR_V_BIT		(U(1) << 13)
181f5478dedSAntonio Nino Diaz #define SCTLR_RR_BIT		(U(1) << 14)
182f5478dedSAntonio Nino Diaz #define SCTLR_NTWI_BIT		(U(1) << 16)
183f5478dedSAntonio Nino Diaz #define SCTLR_NTWE_BIT		(U(1) << 18)
184f5478dedSAntonio Nino Diaz #define SCTLR_WXN_BIT		(U(1) << 19)
185f5478dedSAntonio Nino Diaz #define SCTLR_UWXN_BIT		(U(1) << 20)
186f5478dedSAntonio Nino Diaz #define SCTLR_EE_BIT		(U(1) << 25)
187f5478dedSAntonio Nino Diaz #define SCTLR_TRE_BIT		(U(1) << 28)
188f5478dedSAntonio Nino Diaz #define SCTLR_AFE_BIT		(U(1) << 29)
189f5478dedSAntonio Nino Diaz #define SCTLR_TE_BIT		(U(1) << 30)
190f5478dedSAntonio Nino Diaz #define SCTLR_DSSBS_BIT		(U(1) << 31)
191f5478dedSAntonio Nino Diaz #define SCTLR_RESET_VAL		(SCTLR_RES1 | SCTLR_NTWE_BIT |		\
192f5478dedSAntonio Nino Diaz 				SCTLR_NTWI_BIT | SCTLR_CP15BEN_BIT)
193f5478dedSAntonio Nino Diaz 
194f5478dedSAntonio Nino Diaz /* SDCR definitions */
195f5478dedSAntonio Nino Diaz #define SDCR_SPD(x)		((x) << 14)
196f5478dedSAntonio Nino Diaz #define SDCR_SPD_LEGACY		U(0x0)
197f5478dedSAntonio Nino Diaz #define SDCR_SPD_DISABLE	U(0x2)
198f5478dedSAntonio Nino Diaz #define SDCR_SPD_ENABLE		U(0x3)
199ed4fc6f0SAntonio Nino Diaz #define SDCR_SCCD_BIT		(U(1) << 23)
2005de20eceSManish V Badarkhe #define SDCR_TTRF_BIT		(U(1) << 19)
201c3e8b0beSAlexei Fedorov #define SDCR_SPME_BIT		(U(1) << 17)
202f5478dedSAntonio Nino Diaz #define SDCR_RESET_VAL		U(0x0)
2030063dd17SJavier Almansa Sobrino #define SDCR_MTPME_BIT		(U(1) << 28)
204f5478dedSAntonio Nino Diaz 
205f5478dedSAntonio Nino Diaz /* HSCTLR definitions */
206f5478dedSAntonio Nino Diaz #define HSCTLR_RES1	((U(1) << 29) | (U(1) << 28) | (U(1) << 23) | \
207f5478dedSAntonio Nino Diaz 			 (U(1) << 22) | (U(1) << 18) | (U(1) << 16) | \
208f5478dedSAntonio Nino Diaz 			 (U(1) << 11) | (U(1) << 4) | (U(1) << 3))
209f5478dedSAntonio Nino Diaz 
210f5478dedSAntonio Nino Diaz #define HSCTLR_M_BIT		(U(1) << 0)
211f5478dedSAntonio Nino Diaz #define HSCTLR_A_BIT		(U(1) << 1)
212f5478dedSAntonio Nino Diaz #define HSCTLR_C_BIT		(U(1) << 2)
213f5478dedSAntonio Nino Diaz #define HSCTLR_CP15BEN_BIT	(U(1) << 5)
214f5478dedSAntonio Nino Diaz #define HSCTLR_ITD_BIT		(U(1) << 7)
215f5478dedSAntonio Nino Diaz #define HSCTLR_SED_BIT		(U(1) << 8)
216f5478dedSAntonio Nino Diaz #define HSCTLR_I_BIT		(U(1) << 12)
217f5478dedSAntonio Nino Diaz #define HSCTLR_WXN_BIT		(U(1) << 19)
218f5478dedSAntonio Nino Diaz #define HSCTLR_EE_BIT		(U(1) << 25)
219f5478dedSAntonio Nino Diaz #define HSCTLR_TE_BIT		(U(1) << 30)
220f5478dedSAntonio Nino Diaz 
221f5478dedSAntonio Nino Diaz /* CPACR definitions */
222f5478dedSAntonio Nino Diaz #define CPACR_FPEN(x)		((x) << 20)
223d7b5f408SJimmy Brisson #define CPACR_FP_TRAP_PL0	UL(0x1)
224d7b5f408SJimmy Brisson #define CPACR_FP_TRAP_ALL	UL(0x2)
225d7b5f408SJimmy Brisson #define CPACR_FP_TRAP_NONE	UL(0x3)
226f5478dedSAntonio Nino Diaz 
227f5478dedSAntonio Nino Diaz /* SCR definitions */
228d7b5f408SJimmy Brisson #define SCR_TWE_BIT		(UL(1) << 13)
229d7b5f408SJimmy Brisson #define SCR_TWI_BIT		(UL(1) << 12)
230d7b5f408SJimmy Brisson #define SCR_SIF_BIT		(UL(1) << 9)
231d7b5f408SJimmy Brisson #define SCR_HCE_BIT		(UL(1) << 8)
232d7b5f408SJimmy Brisson #define SCR_SCD_BIT		(UL(1) << 7)
233d7b5f408SJimmy Brisson #define SCR_NET_BIT		(UL(1) << 6)
234d7b5f408SJimmy Brisson #define SCR_AW_BIT		(UL(1) << 5)
235d7b5f408SJimmy Brisson #define SCR_FW_BIT		(UL(1) << 4)
236d7b5f408SJimmy Brisson #define SCR_EA_BIT		(UL(1) << 3)
237d7b5f408SJimmy Brisson #define SCR_FIQ_BIT		(UL(1) << 2)
238d7b5f408SJimmy Brisson #define SCR_IRQ_BIT		(UL(1) << 1)
239d7b5f408SJimmy Brisson #define SCR_NS_BIT		(UL(1) << 0)
240f5478dedSAntonio Nino Diaz #define SCR_VALID_BIT_MASK	U(0x33ff)
241f5478dedSAntonio Nino Diaz #define SCR_RESET_VAL		U(0x0)
242f5478dedSAntonio Nino Diaz 
243f5478dedSAntonio Nino Diaz #define GET_NS_BIT(scr)		((scr) & SCR_NS_BIT)
244f5478dedSAntonio Nino Diaz 
245f5478dedSAntonio Nino Diaz /* HCR definitions */
246f5478dedSAntonio Nino Diaz #define HCR_TGE_BIT		(U(1) << 27)
247f5478dedSAntonio Nino Diaz #define HCR_AMO_BIT		(U(1) << 5)
248f5478dedSAntonio Nino Diaz #define HCR_IMO_BIT		(U(1) << 4)
249f5478dedSAntonio Nino Diaz #define HCR_FMO_BIT		(U(1) << 3)
250f5478dedSAntonio Nino Diaz #define HCR_RESET_VAL		U(0x0)
251f5478dedSAntonio Nino Diaz 
252f5478dedSAntonio Nino Diaz /* CNTHCTL definitions */
253f5478dedSAntonio Nino Diaz #define CNTHCTL_RESET_VAL	U(0x0)
254f5478dedSAntonio Nino Diaz #define PL1PCEN_BIT		(U(1) << 1)
255f5478dedSAntonio Nino Diaz #define PL1PCTEN_BIT		(U(1) << 0)
256f5478dedSAntonio Nino Diaz 
257f5478dedSAntonio Nino Diaz /* CNTKCTL definitions */
258f5478dedSAntonio Nino Diaz #define PL0PTEN_BIT		(U(1) << 9)
259f5478dedSAntonio Nino Diaz #define PL0VTEN_BIT		(U(1) << 8)
260f5478dedSAntonio Nino Diaz #define PL0PCTEN_BIT		(U(1) << 0)
261f5478dedSAntonio Nino Diaz #define PL0VCTEN_BIT		(U(1) << 1)
262f5478dedSAntonio Nino Diaz #define EVNTEN_BIT		(U(1) << 2)
263f5478dedSAntonio Nino Diaz #define EVNTDIR_BIT		(U(1) << 3)
264f5478dedSAntonio Nino Diaz #define EVNTI_SHIFT		U(4)
265f5478dedSAntonio Nino Diaz #define EVNTI_MASK		U(0xf)
266f5478dedSAntonio Nino Diaz 
267f5478dedSAntonio Nino Diaz /* HCPTR definitions */
268f5478dedSAntonio Nino Diaz #define HCPTR_RES1		((U(1) << 13) | (U(1) << 12) | U(0x3ff))
269f5478dedSAntonio Nino Diaz #define TCPAC_BIT		(U(1) << 31)
27033b9be6dSChris Kay #define TAM_SHIFT		U(30)
27133b9be6dSChris Kay #define TAM_BIT			(U(1) << TAM_SHIFT)
272f5478dedSAntonio Nino Diaz #define TTA_BIT			(U(1) << 20)
273f5478dedSAntonio Nino Diaz #define TCP11_BIT		(U(1) << 11)
274f5478dedSAntonio Nino Diaz #define TCP10_BIT		(U(1) << 10)
275f5478dedSAntonio Nino Diaz #define HCPTR_RESET_VAL		HCPTR_RES1
276f5478dedSAntonio Nino Diaz 
2771b491eeaSElyes Haouas /* VTTBR definitions */
278f5478dedSAntonio Nino Diaz #define VTTBR_RESET_VAL		ULL(0x0)
279f5478dedSAntonio Nino Diaz #define VTTBR_VMID_MASK		ULL(0xff)
280f5478dedSAntonio Nino Diaz #define VTTBR_VMID_SHIFT	U(48)
281f5478dedSAntonio Nino Diaz #define VTTBR_BADDR_MASK	ULL(0xffffffffffff)
282f5478dedSAntonio Nino Diaz #define VTTBR_BADDR_SHIFT	U(0)
283f5478dedSAntonio Nino Diaz 
284f5478dedSAntonio Nino Diaz /* HDCR definitions */
2850063dd17SJavier Almansa Sobrino #define HDCR_MTPME_BIT		(U(1) << 28)
286c3e8b0beSAlexei Fedorov #define HDCR_HLP_BIT		(U(1) << 26)
287c3e8b0beSAlexei Fedorov #define HDCR_HPME_BIT		(U(1) << 7)
288f5478dedSAntonio Nino Diaz #define HDCR_RESET_VAL		U(0x0)
289f5478dedSAntonio Nino Diaz 
290f5478dedSAntonio Nino Diaz /* HSTR definitions */
291f5478dedSAntonio Nino Diaz #define HSTR_RESET_VAL		U(0x0)
292f5478dedSAntonio Nino Diaz 
293f5478dedSAntonio Nino Diaz /* CNTHP_CTL definitions */
294f5478dedSAntonio Nino Diaz #define CNTHP_CTL_RESET_VAL	U(0x0)
295f5478dedSAntonio Nino Diaz 
296f5478dedSAntonio Nino Diaz /* NSACR definitions */
297f5478dedSAntonio Nino Diaz #define NSASEDIS_BIT		(U(1) << 15)
298f5478dedSAntonio Nino Diaz #define NSTRCDIS_BIT		(U(1) << 20)
299f5478dedSAntonio Nino Diaz #define NSACR_CP11_BIT		(U(1) << 11)
300f5478dedSAntonio Nino Diaz #define NSACR_CP10_BIT		(U(1) << 10)
301f5478dedSAntonio Nino Diaz #define NSACR_IMP_DEF_MASK	(U(0x7) << 16)
302f5478dedSAntonio Nino Diaz #define NSACR_ENABLE_FP_ACCESS	(NSACR_CP11_BIT | NSACR_CP10_BIT)
303f5478dedSAntonio Nino Diaz #define NSACR_RESET_VAL		U(0x0)
304f5478dedSAntonio Nino Diaz 
305f5478dedSAntonio Nino Diaz /* CPACR definitions */
306f5478dedSAntonio Nino Diaz #define ASEDIS_BIT		(U(1) << 31)
307f5478dedSAntonio Nino Diaz #define TRCDIS_BIT		(U(1) << 28)
308f5478dedSAntonio Nino Diaz #define CPACR_CP11_SHIFT	U(22)
309f5478dedSAntonio Nino Diaz #define CPACR_CP10_SHIFT	U(20)
310f5478dedSAntonio Nino Diaz #define CPACR_ENABLE_FP_ACCESS	((U(0x3) << CPACR_CP11_SHIFT) |\
311f5478dedSAntonio Nino Diaz 				 (U(0x3) << CPACR_CP10_SHIFT))
312f5478dedSAntonio Nino Diaz #define CPACR_RESET_VAL		U(0x0)
313f5478dedSAntonio Nino Diaz 
314f5478dedSAntonio Nino Diaz /* FPEXC definitions */
315f5478dedSAntonio Nino Diaz #define FPEXC_RES1		((U(1) << 10) | (U(1) << 9) | (U(1) << 8))
316f5478dedSAntonio Nino Diaz #define FPEXC_EN_BIT		(U(1) << 30)
317f5478dedSAntonio Nino Diaz #define FPEXC_RESET_VAL		FPEXC_RES1
318f5478dedSAntonio Nino Diaz 
319f5478dedSAntonio Nino Diaz /* SPSR/CPSR definitions */
320f5478dedSAntonio Nino Diaz #define SPSR_FIQ_BIT		(U(1) << 0)
321f5478dedSAntonio Nino Diaz #define SPSR_IRQ_BIT		(U(1) << 1)
322f5478dedSAntonio Nino Diaz #define SPSR_ABT_BIT		(U(1) << 2)
323f5478dedSAntonio Nino Diaz #define SPSR_AIF_SHIFT		U(6)
324f5478dedSAntonio Nino Diaz #define SPSR_AIF_MASK		U(0x7)
325f5478dedSAntonio Nino Diaz 
326f5478dedSAntonio Nino Diaz #define SPSR_E_SHIFT		U(9)
327f5478dedSAntonio Nino Diaz #define SPSR_E_MASK		U(0x1)
328f5478dedSAntonio Nino Diaz #define SPSR_E_LITTLE		U(0)
329f5478dedSAntonio Nino Diaz #define SPSR_E_BIG		U(1)
330f5478dedSAntonio Nino Diaz 
331f5478dedSAntonio Nino Diaz #define SPSR_T_SHIFT		U(5)
332f5478dedSAntonio Nino Diaz #define SPSR_T_MASK		U(0x1)
333f5478dedSAntonio Nino Diaz #define SPSR_T_ARM		U(0)
334f5478dedSAntonio Nino Diaz #define SPSR_T_THUMB		U(1)
335f5478dedSAntonio Nino Diaz 
336f5478dedSAntonio Nino Diaz #define SPSR_MODE_SHIFT		U(0)
337f5478dedSAntonio Nino Diaz #define SPSR_MODE_MASK		U(0x7)
338f5478dedSAntonio Nino Diaz 
339c250cc3bSJohn Tsichritzis #define SPSR_SSBS_BIT		BIT_32(23)
340c250cc3bSJohn Tsichritzis 
341f5478dedSAntonio Nino Diaz #define DISABLE_ALL_EXCEPTIONS \
342f5478dedSAntonio Nino Diaz 		(SPSR_FIQ_BIT | SPSR_IRQ_BIT | SPSR_ABT_BIT)
343f5478dedSAntonio Nino Diaz 
344f5478dedSAntonio Nino Diaz #define CPSR_DIT_BIT		(U(1) << 21)
345f5478dedSAntonio Nino Diaz /*
346f5478dedSAntonio Nino Diaz  * TTBCR definitions
347f5478dedSAntonio Nino Diaz  */
348f5478dedSAntonio Nino Diaz #define TTBCR_EAE_BIT		(U(1) << 31)
349f5478dedSAntonio Nino Diaz 
350f5478dedSAntonio Nino Diaz #define TTBCR_SH1_NON_SHAREABLE		(U(0x0) << 28)
351f5478dedSAntonio Nino Diaz #define TTBCR_SH1_OUTER_SHAREABLE	(U(0x2) << 28)
352f5478dedSAntonio Nino Diaz #define TTBCR_SH1_INNER_SHAREABLE	(U(0x3) << 28)
353f5478dedSAntonio Nino Diaz 
354f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_OUTER_NC	(U(0x0) << 26)
355f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_OUTER_WBA	(U(0x1) << 26)
356f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_OUTER_WT	(U(0x2) << 26)
357f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_OUTER_WBNA	(U(0x3) << 26)
358f5478dedSAntonio Nino Diaz 
359f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_INNER_NC	(U(0x0) << 24)
360f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_INNER_WBA	(U(0x1) << 24)
361f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_INNER_WT	(U(0x2) << 24)
362f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_INNER_WBNA	(U(0x3) << 24)
363f5478dedSAntonio Nino Diaz 
364f5478dedSAntonio Nino Diaz #define TTBCR_EPD1_BIT		(U(1) << 23)
365f5478dedSAntonio Nino Diaz #define TTBCR_A1_BIT		(U(1) << 22)
366f5478dedSAntonio Nino Diaz 
367f5478dedSAntonio Nino Diaz #define TTBCR_T1SZ_SHIFT	U(16)
368f5478dedSAntonio Nino Diaz #define TTBCR_T1SZ_MASK		U(0x7)
369f5478dedSAntonio Nino Diaz #define TTBCR_TxSZ_MIN		U(0)
370f5478dedSAntonio Nino Diaz #define TTBCR_TxSZ_MAX		U(7)
371f5478dedSAntonio Nino Diaz 
372f5478dedSAntonio Nino Diaz #define TTBCR_SH0_NON_SHAREABLE		(U(0x0) << 12)
373f5478dedSAntonio Nino Diaz #define TTBCR_SH0_OUTER_SHAREABLE	(U(0x2) << 12)
374f5478dedSAntonio Nino Diaz #define TTBCR_SH0_INNER_SHAREABLE	(U(0x3) << 12)
375f5478dedSAntonio Nino Diaz 
376f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_OUTER_NC	(U(0x0) << 10)
377f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_OUTER_WBA	(U(0x1) << 10)
378f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_OUTER_WT	(U(0x2) << 10)
379f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_OUTER_WBNA	(U(0x3) << 10)
380f5478dedSAntonio Nino Diaz 
381f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_INNER_NC	(U(0x0) << 8)
382f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_INNER_WBA	(U(0x1) << 8)
383f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_INNER_WT	(U(0x2) << 8)
384f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_INNER_WBNA	(U(0x3) << 8)
385f5478dedSAntonio Nino Diaz 
386f5478dedSAntonio Nino Diaz #define TTBCR_EPD0_BIT		(U(1) << 7)
387f5478dedSAntonio Nino Diaz #define TTBCR_T0SZ_SHIFT	U(0)
388f5478dedSAntonio Nino Diaz #define TTBCR_T0SZ_MASK		U(0x7)
389f5478dedSAntonio Nino Diaz 
390f5478dedSAntonio Nino Diaz /*
391f5478dedSAntonio Nino Diaz  * HTCR definitions
392f5478dedSAntonio Nino Diaz  */
393f5478dedSAntonio Nino Diaz #define HTCR_RES1			((U(1) << 31) | (U(1) << 23))
394f5478dedSAntonio Nino Diaz 
395f5478dedSAntonio Nino Diaz #define HTCR_SH0_NON_SHAREABLE		(U(0x0) << 12)
396f5478dedSAntonio Nino Diaz #define HTCR_SH0_OUTER_SHAREABLE	(U(0x2) << 12)
397f5478dedSAntonio Nino Diaz #define HTCR_SH0_INNER_SHAREABLE	(U(0x3) << 12)
398f5478dedSAntonio Nino Diaz 
399f5478dedSAntonio Nino Diaz #define HTCR_RGN0_OUTER_NC	(U(0x0) << 10)
400f5478dedSAntonio Nino Diaz #define HTCR_RGN0_OUTER_WBA	(U(0x1) << 10)
401f5478dedSAntonio Nino Diaz #define HTCR_RGN0_OUTER_WT	(U(0x2) << 10)
402f5478dedSAntonio Nino Diaz #define HTCR_RGN0_OUTER_WBNA	(U(0x3) << 10)
403f5478dedSAntonio Nino Diaz 
404f5478dedSAntonio Nino Diaz #define HTCR_RGN0_INNER_NC	(U(0x0) << 8)
405f5478dedSAntonio Nino Diaz #define HTCR_RGN0_INNER_WBA	(U(0x1) << 8)
406f5478dedSAntonio Nino Diaz #define HTCR_RGN0_INNER_WT	(U(0x2) << 8)
407f5478dedSAntonio Nino Diaz #define HTCR_RGN0_INNER_WBNA	(U(0x3) << 8)
408f5478dedSAntonio Nino Diaz 
409f5478dedSAntonio Nino Diaz #define HTCR_T0SZ_SHIFT		U(0)
410f5478dedSAntonio Nino Diaz #define HTCR_T0SZ_MASK		U(0x7)
411f5478dedSAntonio Nino Diaz 
412f5478dedSAntonio Nino Diaz #define MODE_RW_SHIFT		U(0x4)
413f5478dedSAntonio Nino Diaz #define MODE_RW_MASK		U(0x1)
414f5478dedSAntonio Nino Diaz #define MODE_RW_32		U(0x1)
415f5478dedSAntonio Nino Diaz 
416f5478dedSAntonio Nino Diaz #define MODE32_SHIFT		U(0)
417f5478dedSAntonio Nino Diaz #define MODE32_MASK		U(0x1f)
418f5478dedSAntonio Nino Diaz #define MODE32_usr		U(0x10)
419f5478dedSAntonio Nino Diaz #define MODE32_fiq		U(0x11)
420f5478dedSAntonio Nino Diaz #define MODE32_irq		U(0x12)
421f5478dedSAntonio Nino Diaz #define MODE32_svc		U(0x13)
422f5478dedSAntonio Nino Diaz #define MODE32_mon		U(0x16)
423f5478dedSAntonio Nino Diaz #define MODE32_abt		U(0x17)
424f5478dedSAntonio Nino Diaz #define MODE32_hyp		U(0x1a)
425f5478dedSAntonio Nino Diaz #define MODE32_und		U(0x1b)
426f5478dedSAntonio Nino Diaz #define MODE32_sys		U(0x1f)
427f5478dedSAntonio Nino Diaz 
428f5478dedSAntonio Nino Diaz #define GET_M32(mode)		(((mode) >> MODE32_SHIFT) & MODE32_MASK)
429f5478dedSAntonio Nino Diaz 
430f5478dedSAntonio Nino Diaz #define SPSR_MODE32(mode, isa, endian, aif) \
4313443a702SJohn Powell ( \
4323443a702SJohn Powell 	( \
4333443a702SJohn Powell 		(MODE_RW_32 << MODE_RW_SHIFT) | \
4343443a702SJohn Powell 		(((mode) & MODE32_MASK) << MODE32_SHIFT) | \
4353443a702SJohn Powell 		(((isa) & SPSR_T_MASK) << SPSR_T_SHIFT) | \
4363443a702SJohn Powell 		(((endian) & SPSR_E_MASK) << SPSR_E_SHIFT) | \
4373443a702SJohn Powell 		(((aif) & SPSR_AIF_MASK) << SPSR_AIF_SHIFT) \
4383443a702SJohn Powell 	) & \
4393443a702SJohn Powell 	(~(SPSR_SSBS_BIT)) \
4403443a702SJohn Powell )
441f5478dedSAntonio Nino Diaz 
442f5478dedSAntonio Nino Diaz /*
443f5478dedSAntonio Nino Diaz  * TTBR definitions
444f5478dedSAntonio Nino Diaz  */
445f5478dedSAntonio Nino Diaz #define TTBR_CNP_BIT		ULL(0x1)
446f5478dedSAntonio Nino Diaz 
447f5478dedSAntonio Nino Diaz /*
448f5478dedSAntonio Nino Diaz  * CTR definitions
449f5478dedSAntonio Nino Diaz  */
450f5478dedSAntonio Nino Diaz #define CTR_CWG_SHIFT		U(24)
451f5478dedSAntonio Nino Diaz #define CTR_CWG_MASK		U(0xf)
452f5478dedSAntonio Nino Diaz #define CTR_ERG_SHIFT		U(20)
453f5478dedSAntonio Nino Diaz #define CTR_ERG_MASK		U(0xf)
454f5478dedSAntonio Nino Diaz #define CTR_DMINLINE_SHIFT	U(16)
455f5478dedSAntonio Nino Diaz #define CTR_DMINLINE_WIDTH	U(4)
456f5478dedSAntonio Nino Diaz #define CTR_DMINLINE_MASK	((U(1) << 4) - U(1))
457f5478dedSAntonio Nino Diaz #define CTR_L1IP_SHIFT		U(14)
458f5478dedSAntonio Nino Diaz #define CTR_L1IP_MASK		U(0x3)
459f5478dedSAntonio Nino Diaz #define CTR_IMINLINE_SHIFT	U(0)
460f5478dedSAntonio Nino Diaz #define CTR_IMINLINE_MASK	U(0xf)
461f5478dedSAntonio Nino Diaz 
462f5478dedSAntonio Nino Diaz #define MAX_CACHE_LINE_SIZE	U(0x800) /* 2KB */
463f5478dedSAntonio Nino Diaz 
464f5478dedSAntonio Nino Diaz /* PMCR definitions */
465f5478dedSAntonio Nino Diaz #define PMCR_N_SHIFT		U(11)
466f5478dedSAntonio Nino Diaz #define PMCR_N_MASK		U(0x1f)
467f5478dedSAntonio Nino Diaz #define PMCR_N_BITS		(PMCR_N_MASK << PMCR_N_SHIFT)
468c3e8b0beSAlexei Fedorov #define PMCR_LP_BIT		(U(1) << 7)
469f5478dedSAntonio Nino Diaz #define PMCR_LC_BIT		(U(1) << 6)
470f5478dedSAntonio Nino Diaz #define PMCR_DP_BIT		(U(1) << 5)
471*c73686a1SBoyan Karatotev #define PMCR_X_BIT		(U(1) << 4)
472*c73686a1SBoyan Karatotev #define PMCR_C_BIT		(U(1) << 2)
473*c73686a1SBoyan Karatotev #define PMCR_P_BIT		(U(1) << 1)
474*c73686a1SBoyan Karatotev #define PMCR_E_BIT		(U(1) << 0)
475c3e8b0beSAlexei Fedorov #define	PMCR_RESET_VAL		U(0x0)
476f5478dedSAntonio Nino Diaz 
477f5478dedSAntonio Nino Diaz /*******************************************************************************
478f5478dedSAntonio Nino Diaz  * Definitions of register offsets, fields and macros for CPU system
479f5478dedSAntonio Nino Diaz  * instructions.
480f5478dedSAntonio Nino Diaz  ******************************************************************************/
481f5478dedSAntonio Nino Diaz 
482f5478dedSAntonio Nino Diaz #define TLBI_ADDR_SHIFT		U(0)
483f5478dedSAntonio Nino Diaz #define TLBI_ADDR_MASK		U(0xFFFFF000)
484f5478dedSAntonio Nino Diaz #define TLBI_ADDR(x)		(((x) >> TLBI_ADDR_SHIFT) & TLBI_ADDR_MASK)
485f5478dedSAntonio Nino Diaz 
486f5478dedSAntonio Nino Diaz /*******************************************************************************
487f5478dedSAntonio Nino Diaz  * Definitions of register offsets and fields in the CNTCTLBase Frame of the
488f5478dedSAntonio Nino Diaz  * system level implementation of the Generic Timer.
489f5478dedSAntonio Nino Diaz  ******************************************************************************/
490f5478dedSAntonio Nino Diaz #define CNTCTLBASE_CNTFRQ	U(0x0)
491f5478dedSAntonio Nino Diaz #define CNTNSAR			U(0x4)
492f5478dedSAntonio Nino Diaz #define CNTNSAR_NS_SHIFT(x)	(x)
493f5478dedSAntonio Nino Diaz 
494f5478dedSAntonio Nino Diaz #define CNTACR_BASE(x)		(U(0x40) + ((x) << 2))
495f5478dedSAntonio Nino Diaz #define CNTACR_RPCT_SHIFT	U(0x0)
496f5478dedSAntonio Nino Diaz #define CNTACR_RVCT_SHIFT	U(0x1)
497f5478dedSAntonio Nino Diaz #define CNTACR_RFRQ_SHIFT	U(0x2)
498f5478dedSAntonio Nino Diaz #define CNTACR_RVOFF_SHIFT	U(0x3)
499f5478dedSAntonio Nino Diaz #define CNTACR_RWVT_SHIFT	U(0x4)
500f5478dedSAntonio Nino Diaz #define CNTACR_RWPT_SHIFT	U(0x5)
501f5478dedSAntonio Nino Diaz 
502f5478dedSAntonio Nino Diaz /*******************************************************************************
503f5478dedSAntonio Nino Diaz  * Definitions of register offsets and fields in the CNTBaseN Frame of the
504f5478dedSAntonio Nino Diaz  * system level implementation of the Generic Timer.
505f5478dedSAntonio Nino Diaz  ******************************************************************************/
506f5478dedSAntonio Nino Diaz /* Physical Count register. */
507f5478dedSAntonio Nino Diaz #define CNTPCT_LO		U(0x0)
508f5478dedSAntonio Nino Diaz /* Counter Frequency register. */
509f5478dedSAntonio Nino Diaz #define CNTBASEN_CNTFRQ		U(0x10)
510f5478dedSAntonio Nino Diaz /* Physical Timer CompareValue register. */
511f5478dedSAntonio Nino Diaz #define CNTP_CVAL_LO		U(0x20)
512f5478dedSAntonio Nino Diaz /* Physical Timer Control register. */
513f5478dedSAntonio Nino Diaz #define CNTP_CTL		U(0x2c)
514f5478dedSAntonio Nino Diaz 
515f5478dedSAntonio Nino Diaz /* Physical timer control register bit fields shifts and masks */
516f5478dedSAntonio Nino Diaz #define CNTP_CTL_ENABLE_SHIFT	0
517f5478dedSAntonio Nino Diaz #define CNTP_CTL_IMASK_SHIFT	1
518f5478dedSAntonio Nino Diaz #define CNTP_CTL_ISTATUS_SHIFT	2
519f5478dedSAntonio Nino Diaz 
520f5478dedSAntonio Nino Diaz #define CNTP_CTL_ENABLE_MASK	U(1)
521f5478dedSAntonio Nino Diaz #define CNTP_CTL_IMASK_MASK	U(1)
522f5478dedSAntonio Nino Diaz #define CNTP_CTL_ISTATUS_MASK	U(1)
523f5478dedSAntonio Nino Diaz 
524f5478dedSAntonio Nino Diaz /* MAIR macros */
525f5478dedSAntonio Nino Diaz #define MAIR0_ATTR_SET(attr, index)	((attr) << ((index) << U(3)))
526f5478dedSAntonio Nino Diaz #define MAIR1_ATTR_SET(attr, index)	((attr) << (((index) - U(3)) << U(3)))
527f5478dedSAntonio Nino Diaz 
528f5478dedSAntonio Nino Diaz /* System register defines The format is: coproc, opt1, CRn, CRm, opt2 */
529f5478dedSAntonio Nino Diaz #define SCR		p15, 0, c1, c1, 0
530f5478dedSAntonio Nino Diaz #define SCTLR		p15, 0, c1, c0, 0
531f5478dedSAntonio Nino Diaz #define ACTLR		p15, 0, c1, c0, 1
532f5478dedSAntonio Nino Diaz #define SDCR		p15, 0, c1, c3, 1
533f5478dedSAntonio Nino Diaz #define MPIDR		p15, 0, c0, c0, 5
534f5478dedSAntonio Nino Diaz #define MIDR		p15, 0, c0, c0, 0
535f5478dedSAntonio Nino Diaz #define HVBAR		p15, 4, c12, c0, 0
536f5478dedSAntonio Nino Diaz #define VBAR		p15, 0, c12, c0, 0
537f5478dedSAntonio Nino Diaz #define MVBAR		p15, 0, c12, c0, 1
538f5478dedSAntonio Nino Diaz #define NSACR		p15, 0, c1, c1, 2
539f5478dedSAntonio Nino Diaz #define CPACR		p15, 0, c1, c0, 2
540f5478dedSAntonio Nino Diaz #define DCCIMVAC	p15, 0, c7, c14, 1
541f5478dedSAntonio Nino Diaz #define DCCMVAC		p15, 0, c7, c10, 1
542f5478dedSAntonio Nino Diaz #define DCIMVAC		p15, 0, c7, c6, 1
543f5478dedSAntonio Nino Diaz #define DCCISW		p15, 0, c7, c14, 2
544f5478dedSAntonio Nino Diaz #define DCCSW		p15, 0, c7, c10, 2
545f5478dedSAntonio Nino Diaz #define DCISW		p15, 0, c7, c6, 2
546f5478dedSAntonio Nino Diaz #define CTR		p15, 0, c0, c0, 1
547f5478dedSAntonio Nino Diaz #define CNTFRQ		p15, 0, c14, c0, 0
548d156c522SAndre Przywara #define ID_MMFR3	p15, 0, c0, c1, 7
5492559b2c8SAntonio Nino Diaz #define ID_MMFR4	p15, 0, c0, c2, 6
5502031d616SManish V Badarkhe #define ID_DFR0		p15, 0, c0, c1, 2
5510063dd17SJavier Almansa Sobrino #define ID_DFR1		p15, 0, c0, c3, 5
552f5478dedSAntonio Nino Diaz #define ID_PFR0		p15, 0, c0, c1, 0
553f5478dedSAntonio Nino Diaz #define ID_PFR1		p15, 0, c0, c1, 1
554f5478dedSAntonio Nino Diaz #define MAIR0		p15, 0, c10, c2, 0
555f5478dedSAntonio Nino Diaz #define MAIR1		p15, 0, c10, c2, 1
556f5478dedSAntonio Nino Diaz #define TTBCR		p15, 0, c2, c0, 2
557f5478dedSAntonio Nino Diaz #define TTBR0		p15, 0, c2, c0, 0
558f5478dedSAntonio Nino Diaz #define TTBR1		p15, 0, c2, c0, 1
559f5478dedSAntonio Nino Diaz #define TLBIALL		p15, 0, c8, c7, 0
560f5478dedSAntonio Nino Diaz #define TLBIALLH	p15, 4, c8, c7, 0
561f5478dedSAntonio Nino Diaz #define TLBIALLIS	p15, 0, c8, c3, 0
562f5478dedSAntonio Nino Diaz #define TLBIMVA		p15, 0, c8, c7, 1
563f5478dedSAntonio Nino Diaz #define TLBIMVAA	p15, 0, c8, c7, 3
564f5478dedSAntonio Nino Diaz #define TLBIMVAAIS	p15, 0, c8, c3, 3
565f5478dedSAntonio Nino Diaz #define TLBIMVAHIS	p15, 4, c8, c3, 1
566f5478dedSAntonio Nino Diaz #define BPIALLIS	p15, 0, c7, c1, 6
567f5478dedSAntonio Nino Diaz #define BPIALL		p15, 0, c7, c5, 6
568f5478dedSAntonio Nino Diaz #define ICIALLU		p15, 0, c7, c5, 0
569f5478dedSAntonio Nino Diaz #define HSCTLR		p15, 4, c1, c0, 0
570f5478dedSAntonio Nino Diaz #define HCR		p15, 4, c1, c1, 0
571f5478dedSAntonio Nino Diaz #define HCPTR		p15, 4, c1, c1, 2
572f5478dedSAntonio Nino Diaz #define HSTR		p15, 4, c1, c1, 3
573f5478dedSAntonio Nino Diaz #define CNTHCTL		p15, 4, c14, c1, 0
574f5478dedSAntonio Nino Diaz #define CNTKCTL		p15, 0, c14, c1, 0
575f5478dedSAntonio Nino Diaz #define VPIDR		p15, 4, c0, c0, 0
576f5478dedSAntonio Nino Diaz #define VMPIDR		p15, 4, c0, c0, 5
577f5478dedSAntonio Nino Diaz #define ISR		p15, 0, c12, c1, 0
578f5478dedSAntonio Nino Diaz #define CLIDR		p15, 1, c0, c0, 1
579f5478dedSAntonio Nino Diaz #define CSSELR		p15, 2, c0, c0, 0
580f5478dedSAntonio Nino Diaz #define CCSIDR		p15, 1, c0, c0, 0
581d0ec1cc4Sjohpow01 #define CCSIDR2		p15, 1, c0, c0, 2
582f5478dedSAntonio Nino Diaz #define HTCR		p15, 4, c2, c0, 2
583f5478dedSAntonio Nino Diaz #define HMAIR0		p15, 4, c10, c2, 0
584f5478dedSAntonio Nino Diaz #define ATS1CPR		p15, 0, c7, c8, 0
585f5478dedSAntonio Nino Diaz #define ATS1HR		p15, 4, c7, c8, 0
586f5478dedSAntonio Nino Diaz #define DBGOSDLR	p14, 0, c1, c3, 4
587f5478dedSAntonio Nino Diaz 
588f5478dedSAntonio Nino Diaz /* Debug register defines. The format is: coproc, opt1, CRn, CRm, opt2 */
589f5478dedSAntonio Nino Diaz #define HDCR		p15, 4, c1, c1, 1
590f5478dedSAntonio Nino Diaz #define PMCR		p15, 0, c9, c12, 0
591f5478dedSAntonio Nino Diaz #define CNTHP_TVAL	p15, 4, c14, c2, 0
592f5478dedSAntonio Nino Diaz #define CNTHP_CTL	p15, 4, c14, c2, 1
593f5478dedSAntonio Nino Diaz 
594f5478dedSAntonio Nino Diaz /* AArch32 coproc registers for 32bit MMU descriptor support */
595f5478dedSAntonio Nino Diaz #define PRRR		p15, 0, c10, c2, 0
596f5478dedSAntonio Nino Diaz #define NMRR		p15, 0, c10, c2, 1
597f5478dedSAntonio Nino Diaz #define DACR		p15, 0, c3, c0, 0
598f5478dedSAntonio Nino Diaz 
599f5478dedSAntonio Nino Diaz /* GICv3 CPU Interface system register defines. The format is: coproc, opt1, CRn, CRm, opt2 */
600f5478dedSAntonio Nino Diaz #define ICC_IAR1	p15, 0, c12, c12, 0
601f5478dedSAntonio Nino Diaz #define ICC_IAR0	p15, 0, c12, c8, 0
602f5478dedSAntonio Nino Diaz #define ICC_EOIR1	p15, 0, c12, c12, 1
603f5478dedSAntonio Nino Diaz #define ICC_EOIR0	p15, 0, c12, c8, 1
604f5478dedSAntonio Nino Diaz #define ICC_HPPIR1	p15, 0, c12, c12, 2
605f5478dedSAntonio Nino Diaz #define ICC_HPPIR0	p15, 0, c12, c8, 2
606f5478dedSAntonio Nino Diaz #define ICC_BPR1	p15, 0, c12, c12, 3
607f5478dedSAntonio Nino Diaz #define ICC_BPR0	p15, 0, c12, c8, 3
608f5478dedSAntonio Nino Diaz #define ICC_DIR		p15, 0, c12, c11, 1
609f5478dedSAntonio Nino Diaz #define ICC_PMR		p15, 0, c4, c6, 0
610f5478dedSAntonio Nino Diaz #define ICC_RPR		p15, 0, c12, c11, 3
611f5478dedSAntonio Nino Diaz #define ICC_CTLR	p15, 0, c12, c12, 4
612f5478dedSAntonio Nino Diaz #define ICC_MCTLR	p15, 6, c12, c12, 4
613f5478dedSAntonio Nino Diaz #define ICC_SRE		p15, 0, c12, c12, 5
614f5478dedSAntonio Nino Diaz #define ICC_HSRE	p15, 4, c12, c9, 5
615f5478dedSAntonio Nino Diaz #define ICC_MSRE	p15, 6, c12, c12, 5
616f5478dedSAntonio Nino Diaz #define ICC_IGRPEN0	p15, 0, c12, c12, 6
617f5478dedSAntonio Nino Diaz #define ICC_IGRPEN1	p15, 0, c12, c12, 7
618f5478dedSAntonio Nino Diaz #define ICC_MGRPEN1	p15, 6, c12, c12, 7
619f5478dedSAntonio Nino Diaz 
620f5478dedSAntonio Nino Diaz /* 64 bit system register defines The format is: coproc, opt1, CRm */
621f5478dedSAntonio Nino Diaz #define TTBR0_64	p15, 0, c2
622f5478dedSAntonio Nino Diaz #define TTBR1_64	p15, 1, c2
623f5478dedSAntonio Nino Diaz #define CNTVOFF_64	p15, 4, c14
624f5478dedSAntonio Nino Diaz #define VTTBR_64	p15, 6, c2
625f5478dedSAntonio Nino Diaz #define CNTPCT_64	p15, 0, c14
626f5478dedSAntonio Nino Diaz #define HTTBR_64	p15, 4, c2
627f5478dedSAntonio Nino Diaz #define CNTHP_CVAL_64	p15, 6, c14
628f5478dedSAntonio Nino Diaz #define PAR_64		p15, 0, c7
629f5478dedSAntonio Nino Diaz 
630f5478dedSAntonio Nino Diaz /* 64 bit GICv3 CPU Interface system register defines. The format is: coproc, opt1, CRm */
631f5478dedSAntonio Nino Diaz #define ICC_SGI1R_EL1_64	p15, 0, c12
632f5478dedSAntonio Nino Diaz #define ICC_ASGI1R_EL1_64	p15, 1, c12
633f5478dedSAntonio Nino Diaz #define ICC_SGI0R_EL1_64	p15, 2, c12
634f5478dedSAntonio Nino Diaz 
635bb228914SYann Gautier /* Fault registers. The format is: coproc, opt1, CRn, CRm, opt2 */
636bb228914SYann Gautier #define DFSR		p15, 0, c5, c0, 0
637bb228914SYann Gautier #define IFSR		p15, 0, c5, c0, 1
638bb228914SYann Gautier #define DFAR		p15, 0, c6, c0, 0
639bb228914SYann Gautier #define IFAR		p15, 0, c6, c0, 2
640bb228914SYann Gautier 
641f5478dedSAntonio Nino Diaz /*******************************************************************************
642f5478dedSAntonio Nino Diaz  * Definitions of MAIR encodings for device and normal memory
643f5478dedSAntonio Nino Diaz  ******************************************************************************/
644f5478dedSAntonio Nino Diaz /*
645f5478dedSAntonio Nino Diaz  * MAIR encodings for device memory attributes.
646f5478dedSAntonio Nino Diaz  */
647f5478dedSAntonio Nino Diaz #define MAIR_DEV_nGnRnE		U(0x0)
648f5478dedSAntonio Nino Diaz #define MAIR_DEV_nGnRE		U(0x4)
649f5478dedSAntonio Nino Diaz #define MAIR_DEV_nGRE		U(0x8)
650f5478dedSAntonio Nino Diaz #define MAIR_DEV_GRE		U(0xc)
651f5478dedSAntonio Nino Diaz 
652f5478dedSAntonio Nino Diaz /*
653f5478dedSAntonio Nino Diaz  * MAIR encodings for normal memory attributes.
654f5478dedSAntonio Nino Diaz  *
655f5478dedSAntonio Nino Diaz  * Cache Policy
656f5478dedSAntonio Nino Diaz  *  WT:	 Write Through
657f5478dedSAntonio Nino Diaz  *  WB:	 Write Back
658f5478dedSAntonio Nino Diaz  *  NC:	 Non-Cacheable
659f5478dedSAntonio Nino Diaz  *
660f5478dedSAntonio Nino Diaz  * Transient Hint
661f5478dedSAntonio Nino Diaz  *  NTR: Non-Transient
662f5478dedSAntonio Nino Diaz  *  TR:	 Transient
663f5478dedSAntonio Nino Diaz  *
664f5478dedSAntonio Nino Diaz  * Allocation Policy
665f5478dedSAntonio Nino Diaz  *  RA:	 Read Allocate
666f5478dedSAntonio Nino Diaz  *  WA:	 Write Allocate
667f5478dedSAntonio Nino Diaz  *  RWA: Read and Write Allocate
668f5478dedSAntonio Nino Diaz  *  NA:	 No Allocation
669f5478dedSAntonio Nino Diaz  */
670f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_TR_WA	U(0x1)
671f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_TR_RA	U(0x2)
672f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_TR_RWA	U(0x3)
673f5478dedSAntonio Nino Diaz #define MAIR_NORM_NC		U(0x4)
674f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_TR_WA	U(0x5)
675f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_TR_RA	U(0x6)
676f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_TR_RWA	U(0x7)
677f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_NA	U(0x8)
678f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_WA	U(0x9)
679f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_RA	U(0xa)
680f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_RWA	U(0xb)
681f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_NA	U(0xc)
682f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_WA	U(0xd)
683f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_RA	U(0xe)
684f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_RWA	U(0xf)
685f5478dedSAntonio Nino Diaz 
686f5478dedSAntonio Nino Diaz #define MAIR_NORM_OUTER_SHIFT	U(4)
687f5478dedSAntonio Nino Diaz 
688f5478dedSAntonio Nino Diaz #define MAKE_MAIR_NORMAL_MEMORY(inner, outer)	\
689f5478dedSAntonio Nino Diaz 		((inner) | ((outer) << MAIR_NORM_OUTER_SHIFT))
690f5478dedSAntonio Nino Diaz 
691f5478dedSAntonio Nino Diaz /* PAR fields */
692f5478dedSAntonio Nino Diaz #define PAR_F_SHIFT	U(0)
693f5478dedSAntonio Nino Diaz #define PAR_F_MASK	ULL(0x1)
694f5478dedSAntonio Nino Diaz #define PAR_ADDR_SHIFT	U(12)
695f5478dedSAntonio Nino Diaz #define PAR_ADDR_MASK	(BIT_64(40) - ULL(1)) /* 40-bits-wide page address */
696f5478dedSAntonio Nino Diaz 
697f5478dedSAntonio Nino Diaz /*******************************************************************************
698873d4241Sjohpow01  * Definitions for system register interface to AMU for FEAT_AMUv1
699f5478dedSAntonio Nino Diaz  ******************************************************************************/
700f5478dedSAntonio Nino Diaz #define AMCR		p15, 0, c13, c2, 0
701f5478dedSAntonio Nino Diaz #define AMCFGR		p15, 0, c13, c2, 1
702f5478dedSAntonio Nino Diaz #define AMCGCR		p15, 0, c13, c2, 2
703f5478dedSAntonio Nino Diaz #define AMUSERENR	p15, 0, c13, c2, 3
704f5478dedSAntonio Nino Diaz #define AMCNTENCLR0	p15, 0, c13, c2, 4
705f5478dedSAntonio Nino Diaz #define AMCNTENSET0	p15, 0, c13, c2, 5
706f5478dedSAntonio Nino Diaz #define AMCNTENCLR1	p15, 0, c13, c3, 0
707f5478dedSAntonio Nino Diaz #define AMCNTENSET1	p15, 0, c13, c3, 1
708f5478dedSAntonio Nino Diaz 
709f5478dedSAntonio Nino Diaz /* Activity Monitor Group 0 Event Counter Registers */
710f5478dedSAntonio Nino Diaz #define AMEVCNTR00	p15, 0, c0
711f5478dedSAntonio Nino Diaz #define AMEVCNTR01	p15, 1, c0
712f5478dedSAntonio Nino Diaz #define AMEVCNTR02	p15, 2, c0
713f5478dedSAntonio Nino Diaz #define AMEVCNTR03	p15, 3, c0
714f5478dedSAntonio Nino Diaz 
715f5478dedSAntonio Nino Diaz /* Activity Monitor Group 0 Event Type Registers */
716f5478dedSAntonio Nino Diaz #define AMEVTYPER00	p15, 0, c13, c6, 0
717f5478dedSAntonio Nino Diaz #define AMEVTYPER01	p15, 0, c13, c6, 1
718f5478dedSAntonio Nino Diaz #define AMEVTYPER02	p15, 0, c13, c6, 2
719f5478dedSAntonio Nino Diaz #define AMEVTYPER03	p15, 0, c13, c6, 3
720f5478dedSAntonio Nino Diaz 
721f5478dedSAntonio Nino Diaz /* Activity Monitor Group 1 Event Counter Registers */
722f5478dedSAntonio Nino Diaz #define AMEVCNTR10	p15, 0, c4
723f5478dedSAntonio Nino Diaz #define AMEVCNTR11	p15, 1, c4
724f5478dedSAntonio Nino Diaz #define AMEVCNTR12	p15, 2, c4
725f5478dedSAntonio Nino Diaz #define AMEVCNTR13	p15, 3, c4
726f5478dedSAntonio Nino Diaz #define AMEVCNTR14	p15, 4, c4
727f5478dedSAntonio Nino Diaz #define AMEVCNTR15	p15, 5, c4
728f5478dedSAntonio Nino Diaz #define AMEVCNTR16	p15, 6, c4
729f5478dedSAntonio Nino Diaz #define AMEVCNTR17	p15, 7, c4
730f5478dedSAntonio Nino Diaz #define AMEVCNTR18	p15, 0, c5
731f5478dedSAntonio Nino Diaz #define AMEVCNTR19	p15, 1, c5
732f5478dedSAntonio Nino Diaz #define AMEVCNTR1A	p15, 2, c5
733f5478dedSAntonio Nino Diaz #define AMEVCNTR1B	p15, 3, c5
734f5478dedSAntonio Nino Diaz #define AMEVCNTR1C	p15, 4, c5
735f5478dedSAntonio Nino Diaz #define AMEVCNTR1D	p15, 5, c5
736f5478dedSAntonio Nino Diaz #define AMEVCNTR1E	p15, 6, c5
737f5478dedSAntonio Nino Diaz #define AMEVCNTR1F	p15, 7, c5
738f5478dedSAntonio Nino Diaz 
739f5478dedSAntonio Nino Diaz /* Activity Monitor Group 1 Event Type Registers */
740f5478dedSAntonio Nino Diaz #define AMEVTYPER10	p15, 0, c13, c14, 0
741f5478dedSAntonio Nino Diaz #define AMEVTYPER11	p15, 0, c13, c14, 1
742f5478dedSAntonio Nino Diaz #define AMEVTYPER12	p15, 0, c13, c14, 2
743f5478dedSAntonio Nino Diaz #define AMEVTYPER13	p15, 0, c13, c14, 3
744f5478dedSAntonio Nino Diaz #define AMEVTYPER14	p15, 0, c13, c14, 4
745f5478dedSAntonio Nino Diaz #define AMEVTYPER15	p15, 0, c13, c14, 5
746f5478dedSAntonio Nino Diaz #define AMEVTYPER16	p15, 0, c13, c14, 6
747f5478dedSAntonio Nino Diaz #define AMEVTYPER17	p15, 0, c13, c14, 7
748f5478dedSAntonio Nino Diaz #define AMEVTYPER18	p15, 0, c13, c15, 0
749f5478dedSAntonio Nino Diaz #define AMEVTYPER19	p15, 0, c13, c15, 1
750f5478dedSAntonio Nino Diaz #define AMEVTYPER1A	p15, 0, c13, c15, 2
751f5478dedSAntonio Nino Diaz #define AMEVTYPER1B	p15, 0, c13, c15, 3
752f5478dedSAntonio Nino Diaz #define AMEVTYPER1C	p15, 0, c13, c15, 4
753f5478dedSAntonio Nino Diaz #define AMEVTYPER1D	p15, 0, c13, c15, 5
754f5478dedSAntonio Nino Diaz #define AMEVTYPER1E	p15, 0, c13, c15, 6
755f5478dedSAntonio Nino Diaz #define AMEVTYPER1F	p15, 0, c13, c15, 7
756f5478dedSAntonio Nino Diaz 
75733b9be6dSChris Kay /* AMCNTENSET0 definitions */
75833b9be6dSChris Kay #define AMCNTENSET0_Pn_SHIFT	U(0)
75933b9be6dSChris Kay #define AMCNTENSET0_Pn_MASK	U(0xffff)
76033b9be6dSChris Kay 
76133b9be6dSChris Kay /* AMCNTENSET1 definitions */
76233b9be6dSChris Kay #define AMCNTENSET1_Pn_SHIFT	U(0)
76333b9be6dSChris Kay #define AMCNTENSET1_Pn_MASK	U(0xffff)
76433b9be6dSChris Kay 
76533b9be6dSChris Kay /* AMCNTENCLR0 definitions */
76633b9be6dSChris Kay #define AMCNTENCLR0_Pn_SHIFT	U(0)
76733b9be6dSChris Kay #define AMCNTENCLR0_Pn_MASK	U(0xffff)
76833b9be6dSChris Kay 
76933b9be6dSChris Kay /* AMCNTENCLR1 definitions */
77033b9be6dSChris Kay #define AMCNTENCLR1_Pn_SHIFT	U(0)
77133b9be6dSChris Kay #define AMCNTENCLR1_Pn_MASK	U(0xffff)
77233b9be6dSChris Kay 
773873d4241Sjohpow01 /* AMCR definitions */
77433b9be6dSChris Kay #define AMCR_CG1RZ_SHIFT	U(17)
77533b9be6dSChris Kay #define AMCR_CG1RZ_BIT		(ULL(1) << AMCR_CG1RZ_SHIFT)
776873d4241Sjohpow01 
777f3ccf036SAlexei Fedorov /* AMCFGR definitions */
778f3ccf036SAlexei Fedorov #define AMCFGR_NCG_SHIFT	U(28)
779f3ccf036SAlexei Fedorov #define AMCFGR_NCG_MASK		U(0xf)
780f3ccf036SAlexei Fedorov #define AMCFGR_N_SHIFT		U(0)
781f3ccf036SAlexei Fedorov #define AMCFGR_N_MASK		U(0xff)
782f3ccf036SAlexei Fedorov 
783f3ccf036SAlexei Fedorov /* AMCGCR definitions */
78481e2ff1fSChris Kay #define AMCGCR_CG0NC_SHIFT	U(0)
78581e2ff1fSChris Kay #define AMCGCR_CG0NC_MASK	U(0xff)
786f3ccf036SAlexei Fedorov #define AMCGCR_CG1NC_SHIFT	U(8)
787f3ccf036SAlexei Fedorov #define AMCGCR_CG1NC_MASK	U(0xff)
788f3ccf036SAlexei Fedorov 
7899cf7f355SMadhukar Pappireddy /*******************************************************************************
7909cf7f355SMadhukar Pappireddy  * Definitions for DynamicIQ Shared Unit registers
7919cf7f355SMadhukar Pappireddy  ******************************************************************************/
7929cf7f355SMadhukar Pappireddy #define CLUSTERPWRDN	p15, 0, c15, c3, 6
7939cf7f355SMadhukar Pappireddy 
7949cf7f355SMadhukar Pappireddy /* CLUSTERPWRDN register definitions */
7959cf7f355SMadhukar Pappireddy #define DSU_CLUSTER_PWR_OFF	0
7969cf7f355SMadhukar Pappireddy #define DSU_CLUSTER_PWR_ON	1
7979cf7f355SMadhukar Pappireddy #define DSU_CLUSTER_PWR_MASK	U(1)
7989cf7f355SMadhukar Pappireddy 
799f5478dedSAntonio Nino Diaz #endif /* ARCH_H */
800