1f5478dedSAntonio Nino Diaz /* 2f5478dedSAntonio Nino Diaz * Copyright (c) 2016-2018, ARM Limited and Contributors. All rights reserved. 3f5478dedSAntonio Nino Diaz * 4f5478dedSAntonio Nino Diaz * SPDX-License-Identifier: BSD-3-Clause 5f5478dedSAntonio Nino Diaz */ 6f5478dedSAntonio Nino Diaz 7f5478dedSAntonio Nino Diaz #ifndef ARCH_H 8f5478dedSAntonio Nino Diaz #define ARCH_H 9f5478dedSAntonio Nino Diaz 10*09d40e0eSAntonio Nino Diaz #include <lib/utils_def.h> 11f5478dedSAntonio Nino Diaz 12f5478dedSAntonio Nino Diaz /******************************************************************************* 13f5478dedSAntonio Nino Diaz * MIDR bit definitions 14f5478dedSAntonio Nino Diaz ******************************************************************************/ 15f5478dedSAntonio Nino Diaz #define MIDR_IMPL_MASK U(0xff) 16f5478dedSAntonio Nino Diaz #define MIDR_IMPL_SHIFT U(24) 17f5478dedSAntonio Nino Diaz #define MIDR_VAR_SHIFT U(20) 18f5478dedSAntonio Nino Diaz #define MIDR_VAR_BITS U(4) 19f5478dedSAntonio Nino Diaz #define MIDR_REV_SHIFT U(0) 20f5478dedSAntonio Nino Diaz #define MIDR_REV_BITS U(4) 21f5478dedSAntonio Nino Diaz #define MIDR_PN_MASK U(0xfff) 22f5478dedSAntonio Nino Diaz #define MIDR_PN_SHIFT U(4) 23f5478dedSAntonio Nino Diaz 24f5478dedSAntonio Nino Diaz /******************************************************************************* 25f5478dedSAntonio Nino Diaz * MPIDR macros 26f5478dedSAntonio Nino Diaz ******************************************************************************/ 27f5478dedSAntonio Nino Diaz #define MPIDR_MT_MASK (U(1) << 24) 28f5478dedSAntonio Nino Diaz #define MPIDR_CPU_MASK MPIDR_AFFLVL_MASK 29f5478dedSAntonio Nino Diaz #define MPIDR_CLUSTER_MASK (MPIDR_AFFLVL_MASK << MPIDR_AFFINITY_BITS) 30f5478dedSAntonio Nino Diaz #define MPIDR_AFFINITY_BITS U(8) 31f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL_MASK U(0xff) 32f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL_SHIFT U(3) 33f5478dedSAntonio Nino Diaz #define MPIDR_AFF0_SHIFT U(0) 34f5478dedSAntonio Nino Diaz #define MPIDR_AFF1_SHIFT U(8) 35f5478dedSAntonio Nino Diaz #define MPIDR_AFF2_SHIFT U(16) 36f5478dedSAntonio Nino Diaz #define MPIDR_AFF_SHIFT(_n) MPIDR_AFF##_n##_SHIFT 37f5478dedSAntonio Nino Diaz #define MPIDR_AFFINITY_MASK U(0x00ffffff) 38f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL0 U(0) 39f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL1 U(1) 40f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL2 U(2) 41f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL(_n) MPIDR_AFFLVL##_n 42f5478dedSAntonio Nino Diaz 43f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL0_VAL(mpidr) \ 44f5478dedSAntonio Nino Diaz (((mpidr) >> MPIDR_AFF0_SHIFT) & MPIDR_AFFLVL_MASK) 45f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL1_VAL(mpidr) \ 46f5478dedSAntonio Nino Diaz (((mpidr) >> MPIDR_AFF1_SHIFT) & MPIDR_AFFLVL_MASK) 47f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL2_VAL(mpidr) \ 48f5478dedSAntonio Nino Diaz (((mpidr) >> MPIDR_AFF2_SHIFT) & MPIDR_AFFLVL_MASK) 49f5478dedSAntonio Nino Diaz #define MPIDR_AFFLVL3_VAL(mpidr) U(0) 50f5478dedSAntonio Nino Diaz 51f5478dedSAntonio Nino Diaz #define MPIDR_AFF_ID(mpid, n) \ 52f5478dedSAntonio Nino Diaz (((mpid) >> MPIDR_AFF_SHIFT(n)) & MPIDR_AFFLVL_MASK) 53f5478dedSAntonio Nino Diaz 54f5478dedSAntonio Nino Diaz #define MPID_MASK (MPIDR_MT_MASK |\ 55f5478dedSAntonio Nino Diaz (MPIDR_AFFLVL_MASK << MPIDR_AFF2_SHIFT)|\ 56f5478dedSAntonio Nino Diaz (MPIDR_AFFLVL_MASK << MPIDR_AFF1_SHIFT)|\ 57f5478dedSAntonio Nino Diaz (MPIDR_AFFLVL_MASK << MPIDR_AFF0_SHIFT)) 58f5478dedSAntonio Nino Diaz 59f5478dedSAntonio Nino Diaz /* 60f5478dedSAntonio Nino Diaz * An invalid MPID. This value can be used by functions that return an MPID to 61f5478dedSAntonio Nino Diaz * indicate an error. 62f5478dedSAntonio Nino Diaz */ 63f5478dedSAntonio Nino Diaz #define INVALID_MPID U(0xFFFFFFFF) 64f5478dedSAntonio Nino Diaz 65f5478dedSAntonio Nino Diaz /* 66f5478dedSAntonio Nino Diaz * The MPIDR_MAX_AFFLVL count starts from 0. Take care to 67f5478dedSAntonio Nino Diaz * add one while using this macro to define array sizes. 68f5478dedSAntonio Nino Diaz */ 69f5478dedSAntonio Nino Diaz #define MPIDR_MAX_AFFLVL U(2) 70f5478dedSAntonio Nino Diaz 71f5478dedSAntonio Nino Diaz /* Data Cache set/way op type defines */ 72f5478dedSAntonio Nino Diaz #define DC_OP_ISW U(0x0) 73f5478dedSAntonio Nino Diaz #define DC_OP_CISW U(0x1) 74f5478dedSAntonio Nino Diaz #define DC_OP_CSW U(0x2) 75f5478dedSAntonio Nino Diaz 76f5478dedSAntonio Nino Diaz /******************************************************************************* 77f5478dedSAntonio Nino Diaz * Generic timer memory mapped registers & offsets 78f5478dedSAntonio Nino Diaz ******************************************************************************/ 79f5478dedSAntonio Nino Diaz #define CNTCR_OFF U(0x000) 80f5478dedSAntonio Nino Diaz #define CNTFID_OFF U(0x020) 81f5478dedSAntonio Nino Diaz 82f5478dedSAntonio Nino Diaz #define CNTCR_EN (U(1) << 0) 83f5478dedSAntonio Nino Diaz #define CNTCR_HDBG (U(1) << 1) 84f5478dedSAntonio Nino Diaz #define CNTCR_FCREQ(x) ((x) << 8) 85f5478dedSAntonio Nino Diaz 86f5478dedSAntonio Nino Diaz /******************************************************************************* 87f5478dedSAntonio Nino Diaz * System register bit definitions 88f5478dedSAntonio Nino Diaz ******************************************************************************/ 89f5478dedSAntonio Nino Diaz /* CLIDR definitions */ 90f5478dedSAntonio Nino Diaz #define LOUIS_SHIFT U(21) 91f5478dedSAntonio Nino Diaz #define LOC_SHIFT U(24) 92f5478dedSAntonio Nino Diaz #define CLIDR_FIELD_WIDTH U(3) 93f5478dedSAntonio Nino Diaz 94f5478dedSAntonio Nino Diaz /* CSSELR definitions */ 95f5478dedSAntonio Nino Diaz #define LEVEL_SHIFT U(1) 96f5478dedSAntonio Nino Diaz 97f5478dedSAntonio Nino Diaz /* ID_PFR0 AMU definitions */ 98f5478dedSAntonio Nino Diaz #define ID_PFR0_AMU_SHIFT U(20) 99f5478dedSAntonio Nino Diaz #define ID_PFR0_AMU_LENGTH U(4) 100f5478dedSAntonio Nino Diaz #define ID_PFR0_AMU_MASK U(0xf) 101f5478dedSAntonio Nino Diaz 102f5478dedSAntonio Nino Diaz /* ID_PFR0 DIT definitions */ 103f5478dedSAntonio Nino Diaz #define ID_PFR0_DIT_SHIFT U(24) 104f5478dedSAntonio Nino Diaz #define ID_PFR0_DIT_LENGTH U(4) 105f5478dedSAntonio Nino Diaz #define ID_PFR0_DIT_MASK U(0xf) 106f5478dedSAntonio Nino Diaz #define ID_PFR0_DIT_SUPPORTED (U(1) << ID_PFR0_DIT_SHIFT) 107f5478dedSAntonio Nino Diaz 108f5478dedSAntonio Nino Diaz /* ID_PFR1 definitions */ 109f5478dedSAntonio Nino Diaz #define ID_PFR1_VIRTEXT_SHIFT U(12) 110f5478dedSAntonio Nino Diaz #define ID_PFR1_VIRTEXT_MASK U(0xf) 111f5478dedSAntonio Nino Diaz #define GET_VIRT_EXT(id) (((id) >> ID_PFR1_VIRTEXT_SHIFT) \ 112f5478dedSAntonio Nino Diaz & ID_PFR1_VIRTEXT_MASK) 113f5478dedSAntonio Nino Diaz #define ID_PFR1_GIC_SHIFT U(28) 114f5478dedSAntonio Nino Diaz #define ID_PFR1_GIC_MASK U(0xf) 115f5478dedSAntonio Nino Diaz 116f5478dedSAntonio Nino Diaz /* SCTLR definitions */ 117f5478dedSAntonio Nino Diaz #define SCTLR_RES1_DEF ((U(1) << 23) | (U(1) << 22) | (U(1) << 4) | \ 118f5478dedSAntonio Nino Diaz (U(1) << 3)) 119f5478dedSAntonio Nino Diaz #if ARM_ARCH_MAJOR == 7 120f5478dedSAntonio Nino Diaz #define SCTLR_RES1 SCTLR_RES1_DEF 121f5478dedSAntonio Nino Diaz #else 122f5478dedSAntonio Nino Diaz #define SCTLR_RES1 (SCTLR_RES1_DEF | (U(1) << 11)) 123f5478dedSAntonio Nino Diaz #endif 124f5478dedSAntonio Nino Diaz #define SCTLR_M_BIT (U(1) << 0) 125f5478dedSAntonio Nino Diaz #define SCTLR_A_BIT (U(1) << 1) 126f5478dedSAntonio Nino Diaz #define SCTLR_C_BIT (U(1) << 2) 127f5478dedSAntonio Nino Diaz #define SCTLR_CP15BEN_BIT (U(1) << 5) 128f5478dedSAntonio Nino Diaz #define SCTLR_ITD_BIT (U(1) << 7) 129f5478dedSAntonio Nino Diaz #define SCTLR_Z_BIT (U(1) << 11) 130f5478dedSAntonio Nino Diaz #define SCTLR_I_BIT (U(1) << 12) 131f5478dedSAntonio Nino Diaz #define SCTLR_V_BIT (U(1) << 13) 132f5478dedSAntonio Nino Diaz #define SCTLR_RR_BIT (U(1) << 14) 133f5478dedSAntonio Nino Diaz #define SCTLR_NTWI_BIT (U(1) << 16) 134f5478dedSAntonio Nino Diaz #define SCTLR_NTWE_BIT (U(1) << 18) 135f5478dedSAntonio Nino Diaz #define SCTLR_WXN_BIT (U(1) << 19) 136f5478dedSAntonio Nino Diaz #define SCTLR_UWXN_BIT (U(1) << 20) 137f5478dedSAntonio Nino Diaz #define SCTLR_EE_BIT (U(1) << 25) 138f5478dedSAntonio Nino Diaz #define SCTLR_TRE_BIT (U(1) << 28) 139f5478dedSAntonio Nino Diaz #define SCTLR_AFE_BIT (U(1) << 29) 140f5478dedSAntonio Nino Diaz #define SCTLR_TE_BIT (U(1) << 30) 141f5478dedSAntonio Nino Diaz #define SCTLR_DSSBS_BIT (U(1) << 31) 142f5478dedSAntonio Nino Diaz #define SCTLR_RESET_VAL (SCTLR_RES1 | SCTLR_NTWE_BIT | \ 143f5478dedSAntonio Nino Diaz SCTLR_NTWI_BIT | SCTLR_CP15BEN_BIT) 144f5478dedSAntonio Nino Diaz 145f5478dedSAntonio Nino Diaz /* SDCR definitions */ 146f5478dedSAntonio Nino Diaz #define SDCR_SPD(x) ((x) << 14) 147f5478dedSAntonio Nino Diaz #define SDCR_SPD_LEGACY U(0x0) 148f5478dedSAntonio Nino Diaz #define SDCR_SPD_DISABLE U(0x2) 149f5478dedSAntonio Nino Diaz #define SDCR_SPD_ENABLE U(0x3) 150f5478dedSAntonio Nino Diaz #define SDCR_RESET_VAL U(0x0) 151f5478dedSAntonio Nino Diaz 152f5478dedSAntonio Nino Diaz /* HSCTLR definitions */ 153f5478dedSAntonio Nino Diaz #define HSCTLR_RES1 ((U(1) << 29) | (U(1) << 28) | (U(1) << 23) | \ 154f5478dedSAntonio Nino Diaz (U(1) << 22) | (U(1) << 18) | (U(1) << 16) | \ 155f5478dedSAntonio Nino Diaz (U(1) << 11) | (U(1) << 4) | (U(1) << 3)) 156f5478dedSAntonio Nino Diaz 157f5478dedSAntonio Nino Diaz #define HSCTLR_M_BIT (U(1) << 0) 158f5478dedSAntonio Nino Diaz #define HSCTLR_A_BIT (U(1) << 1) 159f5478dedSAntonio Nino Diaz #define HSCTLR_C_BIT (U(1) << 2) 160f5478dedSAntonio Nino Diaz #define HSCTLR_CP15BEN_BIT (U(1) << 5) 161f5478dedSAntonio Nino Diaz #define HSCTLR_ITD_BIT (U(1) << 7) 162f5478dedSAntonio Nino Diaz #define HSCTLR_SED_BIT (U(1) << 8) 163f5478dedSAntonio Nino Diaz #define HSCTLR_I_BIT (U(1) << 12) 164f5478dedSAntonio Nino Diaz #define HSCTLR_WXN_BIT (U(1) << 19) 165f5478dedSAntonio Nino Diaz #define HSCTLR_EE_BIT (U(1) << 25) 166f5478dedSAntonio Nino Diaz #define HSCTLR_TE_BIT (U(1) << 30) 167f5478dedSAntonio Nino Diaz 168f5478dedSAntonio Nino Diaz /* CPACR definitions */ 169f5478dedSAntonio Nino Diaz #define CPACR_FPEN(x) ((x) << 20) 170f5478dedSAntonio Nino Diaz #define CPACR_FP_TRAP_PL0 U(0x1) 171f5478dedSAntonio Nino Diaz #define CPACR_FP_TRAP_ALL U(0x2) 172f5478dedSAntonio Nino Diaz #define CPACR_FP_TRAP_NONE U(0x3) 173f5478dedSAntonio Nino Diaz 174f5478dedSAntonio Nino Diaz /* SCR definitions */ 175f5478dedSAntonio Nino Diaz #define SCR_TWE_BIT (U(1) << 13) 176f5478dedSAntonio Nino Diaz #define SCR_TWI_BIT (U(1) << 12) 177f5478dedSAntonio Nino Diaz #define SCR_SIF_BIT (U(1) << 9) 178f5478dedSAntonio Nino Diaz #define SCR_HCE_BIT (U(1) << 8) 179f5478dedSAntonio Nino Diaz #define SCR_SCD_BIT (U(1) << 7) 180f5478dedSAntonio Nino Diaz #define SCR_NET_BIT (U(1) << 6) 181f5478dedSAntonio Nino Diaz #define SCR_AW_BIT (U(1) << 5) 182f5478dedSAntonio Nino Diaz #define SCR_FW_BIT (U(1) << 4) 183f5478dedSAntonio Nino Diaz #define SCR_EA_BIT (U(1) << 3) 184f5478dedSAntonio Nino Diaz #define SCR_FIQ_BIT (U(1) << 2) 185f5478dedSAntonio Nino Diaz #define SCR_IRQ_BIT (U(1) << 1) 186f5478dedSAntonio Nino Diaz #define SCR_NS_BIT (U(1) << 0) 187f5478dedSAntonio Nino Diaz #define SCR_VALID_BIT_MASK U(0x33ff) 188f5478dedSAntonio Nino Diaz #define SCR_RESET_VAL U(0x0) 189f5478dedSAntonio Nino Diaz 190f5478dedSAntonio Nino Diaz #define GET_NS_BIT(scr) ((scr) & SCR_NS_BIT) 191f5478dedSAntonio Nino Diaz 192f5478dedSAntonio Nino Diaz /* HCR definitions */ 193f5478dedSAntonio Nino Diaz #define HCR_TGE_BIT (U(1) << 27) 194f5478dedSAntonio Nino Diaz #define HCR_AMO_BIT (U(1) << 5) 195f5478dedSAntonio Nino Diaz #define HCR_IMO_BIT (U(1) << 4) 196f5478dedSAntonio Nino Diaz #define HCR_FMO_BIT (U(1) << 3) 197f5478dedSAntonio Nino Diaz #define HCR_RESET_VAL U(0x0) 198f5478dedSAntonio Nino Diaz 199f5478dedSAntonio Nino Diaz /* CNTHCTL definitions */ 200f5478dedSAntonio Nino Diaz #define CNTHCTL_RESET_VAL U(0x0) 201f5478dedSAntonio Nino Diaz #define PL1PCEN_BIT (U(1) << 1) 202f5478dedSAntonio Nino Diaz #define PL1PCTEN_BIT (U(1) << 0) 203f5478dedSAntonio Nino Diaz 204f5478dedSAntonio Nino Diaz /* CNTKCTL definitions */ 205f5478dedSAntonio Nino Diaz #define PL0PTEN_BIT (U(1) << 9) 206f5478dedSAntonio Nino Diaz #define PL0VTEN_BIT (U(1) << 8) 207f5478dedSAntonio Nino Diaz #define PL0PCTEN_BIT (U(1) << 0) 208f5478dedSAntonio Nino Diaz #define PL0VCTEN_BIT (U(1) << 1) 209f5478dedSAntonio Nino Diaz #define EVNTEN_BIT (U(1) << 2) 210f5478dedSAntonio Nino Diaz #define EVNTDIR_BIT (U(1) << 3) 211f5478dedSAntonio Nino Diaz #define EVNTI_SHIFT U(4) 212f5478dedSAntonio Nino Diaz #define EVNTI_MASK U(0xf) 213f5478dedSAntonio Nino Diaz 214f5478dedSAntonio Nino Diaz /* HCPTR definitions */ 215f5478dedSAntonio Nino Diaz #define HCPTR_RES1 ((U(1) << 13) | (U(1) << 12) | U(0x3ff)) 216f5478dedSAntonio Nino Diaz #define TCPAC_BIT (U(1) << 31) 217f5478dedSAntonio Nino Diaz #define TAM_BIT (U(1) << 30) 218f5478dedSAntonio Nino Diaz #define TTA_BIT (U(1) << 20) 219f5478dedSAntonio Nino Diaz #define TCP11_BIT (U(1) << 11) 220f5478dedSAntonio Nino Diaz #define TCP10_BIT (U(1) << 10) 221f5478dedSAntonio Nino Diaz #define HCPTR_RESET_VAL HCPTR_RES1 222f5478dedSAntonio Nino Diaz 223f5478dedSAntonio Nino Diaz /* VTTBR defintions */ 224f5478dedSAntonio Nino Diaz #define VTTBR_RESET_VAL ULL(0x0) 225f5478dedSAntonio Nino Diaz #define VTTBR_VMID_MASK ULL(0xff) 226f5478dedSAntonio Nino Diaz #define VTTBR_VMID_SHIFT U(48) 227f5478dedSAntonio Nino Diaz #define VTTBR_BADDR_MASK ULL(0xffffffffffff) 228f5478dedSAntonio Nino Diaz #define VTTBR_BADDR_SHIFT U(0) 229f5478dedSAntonio Nino Diaz 230f5478dedSAntonio Nino Diaz /* HDCR definitions */ 231f5478dedSAntonio Nino Diaz #define HDCR_RESET_VAL U(0x0) 232f5478dedSAntonio Nino Diaz 233f5478dedSAntonio Nino Diaz /* HSTR definitions */ 234f5478dedSAntonio Nino Diaz #define HSTR_RESET_VAL U(0x0) 235f5478dedSAntonio Nino Diaz 236f5478dedSAntonio Nino Diaz /* CNTHP_CTL definitions */ 237f5478dedSAntonio Nino Diaz #define CNTHP_CTL_RESET_VAL U(0x0) 238f5478dedSAntonio Nino Diaz 239f5478dedSAntonio Nino Diaz /* NSACR definitions */ 240f5478dedSAntonio Nino Diaz #define NSASEDIS_BIT (U(1) << 15) 241f5478dedSAntonio Nino Diaz #define NSTRCDIS_BIT (U(1) << 20) 242f5478dedSAntonio Nino Diaz #define NSACR_CP11_BIT (U(1) << 11) 243f5478dedSAntonio Nino Diaz #define NSACR_CP10_BIT (U(1) << 10) 244f5478dedSAntonio Nino Diaz #define NSACR_IMP_DEF_MASK (U(0x7) << 16) 245f5478dedSAntonio Nino Diaz #define NSACR_ENABLE_FP_ACCESS (NSACR_CP11_BIT | NSACR_CP10_BIT) 246f5478dedSAntonio Nino Diaz #define NSACR_RESET_VAL U(0x0) 247f5478dedSAntonio Nino Diaz 248f5478dedSAntonio Nino Diaz /* CPACR definitions */ 249f5478dedSAntonio Nino Diaz #define ASEDIS_BIT (U(1) << 31) 250f5478dedSAntonio Nino Diaz #define TRCDIS_BIT (U(1) << 28) 251f5478dedSAntonio Nino Diaz #define CPACR_CP11_SHIFT U(22) 252f5478dedSAntonio Nino Diaz #define CPACR_CP10_SHIFT U(20) 253f5478dedSAntonio Nino Diaz #define CPACR_ENABLE_FP_ACCESS ((U(0x3) << CPACR_CP11_SHIFT) |\ 254f5478dedSAntonio Nino Diaz (U(0x3) << CPACR_CP10_SHIFT)) 255f5478dedSAntonio Nino Diaz #define CPACR_RESET_VAL U(0x0) 256f5478dedSAntonio Nino Diaz 257f5478dedSAntonio Nino Diaz /* FPEXC definitions */ 258f5478dedSAntonio Nino Diaz #define FPEXC_RES1 ((U(1) << 10) | (U(1) << 9) | (U(1) << 8)) 259f5478dedSAntonio Nino Diaz #define FPEXC_EN_BIT (U(1) << 30) 260f5478dedSAntonio Nino Diaz #define FPEXC_RESET_VAL FPEXC_RES1 261f5478dedSAntonio Nino Diaz 262f5478dedSAntonio Nino Diaz /* SPSR/CPSR definitions */ 263f5478dedSAntonio Nino Diaz #define SPSR_FIQ_BIT (U(1) << 0) 264f5478dedSAntonio Nino Diaz #define SPSR_IRQ_BIT (U(1) << 1) 265f5478dedSAntonio Nino Diaz #define SPSR_ABT_BIT (U(1) << 2) 266f5478dedSAntonio Nino Diaz #define SPSR_AIF_SHIFT U(6) 267f5478dedSAntonio Nino Diaz #define SPSR_AIF_MASK U(0x7) 268f5478dedSAntonio Nino Diaz 269f5478dedSAntonio Nino Diaz #define SPSR_E_SHIFT U(9) 270f5478dedSAntonio Nino Diaz #define SPSR_E_MASK U(0x1) 271f5478dedSAntonio Nino Diaz #define SPSR_E_LITTLE U(0) 272f5478dedSAntonio Nino Diaz #define SPSR_E_BIG U(1) 273f5478dedSAntonio Nino Diaz 274f5478dedSAntonio Nino Diaz #define SPSR_T_SHIFT U(5) 275f5478dedSAntonio Nino Diaz #define SPSR_T_MASK U(0x1) 276f5478dedSAntonio Nino Diaz #define SPSR_T_ARM U(0) 277f5478dedSAntonio Nino Diaz #define SPSR_T_THUMB U(1) 278f5478dedSAntonio Nino Diaz 279f5478dedSAntonio Nino Diaz #define SPSR_MODE_SHIFT U(0) 280f5478dedSAntonio Nino Diaz #define SPSR_MODE_MASK U(0x7) 281f5478dedSAntonio Nino Diaz 282f5478dedSAntonio Nino Diaz #define DISABLE_ALL_EXCEPTIONS \ 283f5478dedSAntonio Nino Diaz (SPSR_FIQ_BIT | SPSR_IRQ_BIT | SPSR_ABT_BIT) 284f5478dedSAntonio Nino Diaz 285f5478dedSAntonio Nino Diaz #define CPSR_DIT_BIT (U(1) << 21) 286f5478dedSAntonio Nino Diaz /* 287f5478dedSAntonio Nino Diaz * TTBCR definitions 288f5478dedSAntonio Nino Diaz */ 289f5478dedSAntonio Nino Diaz #define TTBCR_EAE_BIT (U(1) << 31) 290f5478dedSAntonio Nino Diaz 291f5478dedSAntonio Nino Diaz #define TTBCR_SH1_NON_SHAREABLE (U(0x0) << 28) 292f5478dedSAntonio Nino Diaz #define TTBCR_SH1_OUTER_SHAREABLE (U(0x2) << 28) 293f5478dedSAntonio Nino Diaz #define TTBCR_SH1_INNER_SHAREABLE (U(0x3) << 28) 294f5478dedSAntonio Nino Diaz 295f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_OUTER_NC (U(0x0) << 26) 296f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_OUTER_WBA (U(0x1) << 26) 297f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_OUTER_WT (U(0x2) << 26) 298f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_OUTER_WBNA (U(0x3) << 26) 299f5478dedSAntonio Nino Diaz 300f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_INNER_NC (U(0x0) << 24) 301f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_INNER_WBA (U(0x1) << 24) 302f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_INNER_WT (U(0x2) << 24) 303f5478dedSAntonio Nino Diaz #define TTBCR_RGN1_INNER_WBNA (U(0x3) << 24) 304f5478dedSAntonio Nino Diaz 305f5478dedSAntonio Nino Diaz #define TTBCR_EPD1_BIT (U(1) << 23) 306f5478dedSAntonio Nino Diaz #define TTBCR_A1_BIT (U(1) << 22) 307f5478dedSAntonio Nino Diaz 308f5478dedSAntonio Nino Diaz #define TTBCR_T1SZ_SHIFT U(16) 309f5478dedSAntonio Nino Diaz #define TTBCR_T1SZ_MASK U(0x7) 310f5478dedSAntonio Nino Diaz #define TTBCR_TxSZ_MIN U(0) 311f5478dedSAntonio Nino Diaz #define TTBCR_TxSZ_MAX U(7) 312f5478dedSAntonio Nino Diaz 313f5478dedSAntonio Nino Diaz #define TTBCR_SH0_NON_SHAREABLE (U(0x0) << 12) 314f5478dedSAntonio Nino Diaz #define TTBCR_SH0_OUTER_SHAREABLE (U(0x2) << 12) 315f5478dedSAntonio Nino Diaz #define TTBCR_SH0_INNER_SHAREABLE (U(0x3) << 12) 316f5478dedSAntonio Nino Diaz 317f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_OUTER_NC (U(0x0) << 10) 318f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_OUTER_WBA (U(0x1) << 10) 319f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_OUTER_WT (U(0x2) << 10) 320f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_OUTER_WBNA (U(0x3) << 10) 321f5478dedSAntonio Nino Diaz 322f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_INNER_NC (U(0x0) << 8) 323f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_INNER_WBA (U(0x1) << 8) 324f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_INNER_WT (U(0x2) << 8) 325f5478dedSAntonio Nino Diaz #define TTBCR_RGN0_INNER_WBNA (U(0x3) << 8) 326f5478dedSAntonio Nino Diaz 327f5478dedSAntonio Nino Diaz #define TTBCR_EPD0_BIT (U(1) << 7) 328f5478dedSAntonio Nino Diaz #define TTBCR_T0SZ_SHIFT U(0) 329f5478dedSAntonio Nino Diaz #define TTBCR_T0SZ_MASK U(0x7) 330f5478dedSAntonio Nino Diaz 331f5478dedSAntonio Nino Diaz /* 332f5478dedSAntonio Nino Diaz * HTCR definitions 333f5478dedSAntonio Nino Diaz */ 334f5478dedSAntonio Nino Diaz #define HTCR_RES1 ((U(1) << 31) | (U(1) << 23)) 335f5478dedSAntonio Nino Diaz 336f5478dedSAntonio Nino Diaz #define HTCR_SH0_NON_SHAREABLE (U(0x0) << 12) 337f5478dedSAntonio Nino Diaz #define HTCR_SH0_OUTER_SHAREABLE (U(0x2) << 12) 338f5478dedSAntonio Nino Diaz #define HTCR_SH0_INNER_SHAREABLE (U(0x3) << 12) 339f5478dedSAntonio Nino Diaz 340f5478dedSAntonio Nino Diaz #define HTCR_RGN0_OUTER_NC (U(0x0) << 10) 341f5478dedSAntonio Nino Diaz #define HTCR_RGN0_OUTER_WBA (U(0x1) << 10) 342f5478dedSAntonio Nino Diaz #define HTCR_RGN0_OUTER_WT (U(0x2) << 10) 343f5478dedSAntonio Nino Diaz #define HTCR_RGN0_OUTER_WBNA (U(0x3) << 10) 344f5478dedSAntonio Nino Diaz 345f5478dedSAntonio Nino Diaz #define HTCR_RGN0_INNER_NC (U(0x0) << 8) 346f5478dedSAntonio Nino Diaz #define HTCR_RGN0_INNER_WBA (U(0x1) << 8) 347f5478dedSAntonio Nino Diaz #define HTCR_RGN0_INNER_WT (U(0x2) << 8) 348f5478dedSAntonio Nino Diaz #define HTCR_RGN0_INNER_WBNA (U(0x3) << 8) 349f5478dedSAntonio Nino Diaz 350f5478dedSAntonio Nino Diaz #define HTCR_T0SZ_SHIFT U(0) 351f5478dedSAntonio Nino Diaz #define HTCR_T0SZ_MASK U(0x7) 352f5478dedSAntonio Nino Diaz 353f5478dedSAntonio Nino Diaz #define MODE_RW_SHIFT U(0x4) 354f5478dedSAntonio Nino Diaz #define MODE_RW_MASK U(0x1) 355f5478dedSAntonio Nino Diaz #define MODE_RW_32 U(0x1) 356f5478dedSAntonio Nino Diaz 357f5478dedSAntonio Nino Diaz #define MODE32_SHIFT U(0) 358f5478dedSAntonio Nino Diaz #define MODE32_MASK U(0x1f) 359f5478dedSAntonio Nino Diaz #define MODE32_usr U(0x10) 360f5478dedSAntonio Nino Diaz #define MODE32_fiq U(0x11) 361f5478dedSAntonio Nino Diaz #define MODE32_irq U(0x12) 362f5478dedSAntonio Nino Diaz #define MODE32_svc U(0x13) 363f5478dedSAntonio Nino Diaz #define MODE32_mon U(0x16) 364f5478dedSAntonio Nino Diaz #define MODE32_abt U(0x17) 365f5478dedSAntonio Nino Diaz #define MODE32_hyp U(0x1a) 366f5478dedSAntonio Nino Diaz #define MODE32_und U(0x1b) 367f5478dedSAntonio Nino Diaz #define MODE32_sys U(0x1f) 368f5478dedSAntonio Nino Diaz 369f5478dedSAntonio Nino Diaz #define GET_M32(mode) (((mode) >> MODE32_SHIFT) & MODE32_MASK) 370f5478dedSAntonio Nino Diaz 371f5478dedSAntonio Nino Diaz #define SPSR_MODE32(mode, isa, endian, aif) \ 372f5478dedSAntonio Nino Diaz (MODE_RW_32 << MODE_RW_SHIFT | \ 373f5478dedSAntonio Nino Diaz ((mode) & MODE32_MASK) << MODE32_SHIFT | \ 374f5478dedSAntonio Nino Diaz ((isa) & SPSR_T_MASK) << SPSR_T_SHIFT | \ 375f5478dedSAntonio Nino Diaz ((endian) & SPSR_E_MASK) << SPSR_E_SHIFT | \ 376f5478dedSAntonio Nino Diaz ((aif) & SPSR_AIF_MASK) << SPSR_AIF_SHIFT) 377f5478dedSAntonio Nino Diaz 378f5478dedSAntonio Nino Diaz /* 379f5478dedSAntonio Nino Diaz * TTBR definitions 380f5478dedSAntonio Nino Diaz */ 381f5478dedSAntonio Nino Diaz #define TTBR_CNP_BIT ULL(0x1) 382f5478dedSAntonio Nino Diaz 383f5478dedSAntonio Nino Diaz /* 384f5478dedSAntonio Nino Diaz * CTR definitions 385f5478dedSAntonio Nino Diaz */ 386f5478dedSAntonio Nino Diaz #define CTR_CWG_SHIFT U(24) 387f5478dedSAntonio Nino Diaz #define CTR_CWG_MASK U(0xf) 388f5478dedSAntonio Nino Diaz #define CTR_ERG_SHIFT U(20) 389f5478dedSAntonio Nino Diaz #define CTR_ERG_MASK U(0xf) 390f5478dedSAntonio Nino Diaz #define CTR_DMINLINE_SHIFT U(16) 391f5478dedSAntonio Nino Diaz #define CTR_DMINLINE_WIDTH U(4) 392f5478dedSAntonio Nino Diaz #define CTR_DMINLINE_MASK ((U(1) << 4) - U(1)) 393f5478dedSAntonio Nino Diaz #define CTR_L1IP_SHIFT U(14) 394f5478dedSAntonio Nino Diaz #define CTR_L1IP_MASK U(0x3) 395f5478dedSAntonio Nino Diaz #define CTR_IMINLINE_SHIFT U(0) 396f5478dedSAntonio Nino Diaz #define CTR_IMINLINE_MASK U(0xf) 397f5478dedSAntonio Nino Diaz 398f5478dedSAntonio Nino Diaz #define MAX_CACHE_LINE_SIZE U(0x800) /* 2KB */ 399f5478dedSAntonio Nino Diaz 400f5478dedSAntonio Nino Diaz /* PMCR definitions */ 401f5478dedSAntonio Nino Diaz #define PMCR_N_SHIFT U(11) 402f5478dedSAntonio Nino Diaz #define PMCR_N_MASK U(0x1f) 403f5478dedSAntonio Nino Diaz #define PMCR_N_BITS (PMCR_N_MASK << PMCR_N_SHIFT) 404f5478dedSAntonio Nino Diaz #define PMCR_LC_BIT (U(1) << 6) 405f5478dedSAntonio Nino Diaz #define PMCR_DP_BIT (U(1) << 5) 406f5478dedSAntonio Nino Diaz 407f5478dedSAntonio Nino Diaz /******************************************************************************* 408f5478dedSAntonio Nino Diaz * Definitions of register offsets, fields and macros for CPU system 409f5478dedSAntonio Nino Diaz * instructions. 410f5478dedSAntonio Nino Diaz ******************************************************************************/ 411f5478dedSAntonio Nino Diaz 412f5478dedSAntonio Nino Diaz #define TLBI_ADDR_SHIFT U(0) 413f5478dedSAntonio Nino Diaz #define TLBI_ADDR_MASK U(0xFFFFF000) 414f5478dedSAntonio Nino Diaz #define TLBI_ADDR(x) (((x) >> TLBI_ADDR_SHIFT) & TLBI_ADDR_MASK) 415f5478dedSAntonio Nino Diaz 416f5478dedSAntonio Nino Diaz /******************************************************************************* 417f5478dedSAntonio Nino Diaz * Definitions of register offsets and fields in the CNTCTLBase Frame of the 418f5478dedSAntonio Nino Diaz * system level implementation of the Generic Timer. 419f5478dedSAntonio Nino Diaz ******************************************************************************/ 420f5478dedSAntonio Nino Diaz #define CNTCTLBASE_CNTFRQ U(0x0) 421f5478dedSAntonio Nino Diaz #define CNTNSAR U(0x4) 422f5478dedSAntonio Nino Diaz #define CNTNSAR_NS_SHIFT(x) (x) 423f5478dedSAntonio Nino Diaz 424f5478dedSAntonio Nino Diaz #define CNTACR_BASE(x) (U(0x40) + ((x) << 2)) 425f5478dedSAntonio Nino Diaz #define CNTACR_RPCT_SHIFT U(0x0) 426f5478dedSAntonio Nino Diaz #define CNTACR_RVCT_SHIFT U(0x1) 427f5478dedSAntonio Nino Diaz #define CNTACR_RFRQ_SHIFT U(0x2) 428f5478dedSAntonio Nino Diaz #define CNTACR_RVOFF_SHIFT U(0x3) 429f5478dedSAntonio Nino Diaz #define CNTACR_RWVT_SHIFT U(0x4) 430f5478dedSAntonio Nino Diaz #define CNTACR_RWPT_SHIFT U(0x5) 431f5478dedSAntonio Nino Diaz 432f5478dedSAntonio Nino Diaz /******************************************************************************* 433f5478dedSAntonio Nino Diaz * Definitions of register offsets and fields in the CNTBaseN Frame of the 434f5478dedSAntonio Nino Diaz * system level implementation of the Generic Timer. 435f5478dedSAntonio Nino Diaz ******************************************************************************/ 436f5478dedSAntonio Nino Diaz /* Physical Count register. */ 437f5478dedSAntonio Nino Diaz #define CNTPCT_LO U(0x0) 438f5478dedSAntonio Nino Diaz /* Counter Frequency register. */ 439f5478dedSAntonio Nino Diaz #define CNTBASEN_CNTFRQ U(0x10) 440f5478dedSAntonio Nino Diaz /* Physical Timer CompareValue register. */ 441f5478dedSAntonio Nino Diaz #define CNTP_CVAL_LO U(0x20) 442f5478dedSAntonio Nino Diaz /* Physical Timer Control register. */ 443f5478dedSAntonio Nino Diaz #define CNTP_CTL U(0x2c) 444f5478dedSAntonio Nino Diaz 445f5478dedSAntonio Nino Diaz /* Physical timer control register bit fields shifts and masks */ 446f5478dedSAntonio Nino Diaz #define CNTP_CTL_ENABLE_SHIFT 0 447f5478dedSAntonio Nino Diaz #define CNTP_CTL_IMASK_SHIFT 1 448f5478dedSAntonio Nino Diaz #define CNTP_CTL_ISTATUS_SHIFT 2 449f5478dedSAntonio Nino Diaz 450f5478dedSAntonio Nino Diaz #define CNTP_CTL_ENABLE_MASK U(1) 451f5478dedSAntonio Nino Diaz #define CNTP_CTL_IMASK_MASK U(1) 452f5478dedSAntonio Nino Diaz #define CNTP_CTL_ISTATUS_MASK U(1) 453f5478dedSAntonio Nino Diaz 454f5478dedSAntonio Nino Diaz /* MAIR macros */ 455f5478dedSAntonio Nino Diaz #define MAIR0_ATTR_SET(attr, index) ((attr) << ((index) << U(3))) 456f5478dedSAntonio Nino Diaz #define MAIR1_ATTR_SET(attr, index) ((attr) << (((index) - U(3)) << U(3))) 457f5478dedSAntonio Nino Diaz 458f5478dedSAntonio Nino Diaz /* System register defines The format is: coproc, opt1, CRn, CRm, opt2 */ 459f5478dedSAntonio Nino Diaz #define SCR p15, 0, c1, c1, 0 460f5478dedSAntonio Nino Diaz #define SCTLR p15, 0, c1, c0, 0 461f5478dedSAntonio Nino Diaz #define ACTLR p15, 0, c1, c0, 1 462f5478dedSAntonio Nino Diaz #define SDCR p15, 0, c1, c3, 1 463f5478dedSAntonio Nino Diaz #define MPIDR p15, 0, c0, c0, 5 464f5478dedSAntonio Nino Diaz #define MIDR p15, 0, c0, c0, 0 465f5478dedSAntonio Nino Diaz #define HVBAR p15, 4, c12, c0, 0 466f5478dedSAntonio Nino Diaz #define VBAR p15, 0, c12, c0, 0 467f5478dedSAntonio Nino Diaz #define MVBAR p15, 0, c12, c0, 1 468f5478dedSAntonio Nino Diaz #define NSACR p15, 0, c1, c1, 2 469f5478dedSAntonio Nino Diaz #define CPACR p15, 0, c1, c0, 2 470f5478dedSAntonio Nino Diaz #define DCCIMVAC p15, 0, c7, c14, 1 471f5478dedSAntonio Nino Diaz #define DCCMVAC p15, 0, c7, c10, 1 472f5478dedSAntonio Nino Diaz #define DCIMVAC p15, 0, c7, c6, 1 473f5478dedSAntonio Nino Diaz #define DCCISW p15, 0, c7, c14, 2 474f5478dedSAntonio Nino Diaz #define DCCSW p15, 0, c7, c10, 2 475f5478dedSAntonio Nino Diaz #define DCISW p15, 0, c7, c6, 2 476f5478dedSAntonio Nino Diaz #define CTR p15, 0, c0, c0, 1 477f5478dedSAntonio Nino Diaz #define CNTFRQ p15, 0, c14, c0, 0 478f5478dedSAntonio Nino Diaz #define ID_PFR0 p15, 0, c0, c1, 0 479f5478dedSAntonio Nino Diaz #define ID_PFR1 p15, 0, c0, c1, 1 480f5478dedSAntonio Nino Diaz #define MAIR0 p15, 0, c10, c2, 0 481f5478dedSAntonio Nino Diaz #define MAIR1 p15, 0, c10, c2, 1 482f5478dedSAntonio Nino Diaz #define TTBCR p15, 0, c2, c0, 2 483f5478dedSAntonio Nino Diaz #define TTBR0 p15, 0, c2, c0, 0 484f5478dedSAntonio Nino Diaz #define TTBR1 p15, 0, c2, c0, 1 485f5478dedSAntonio Nino Diaz #define TLBIALL p15, 0, c8, c7, 0 486f5478dedSAntonio Nino Diaz #define TLBIALLH p15, 4, c8, c7, 0 487f5478dedSAntonio Nino Diaz #define TLBIALLIS p15, 0, c8, c3, 0 488f5478dedSAntonio Nino Diaz #define TLBIMVA p15, 0, c8, c7, 1 489f5478dedSAntonio Nino Diaz #define TLBIMVAA p15, 0, c8, c7, 3 490f5478dedSAntonio Nino Diaz #define TLBIMVAAIS p15, 0, c8, c3, 3 491f5478dedSAntonio Nino Diaz #define TLBIMVAHIS p15, 4, c8, c3, 1 492f5478dedSAntonio Nino Diaz #define BPIALLIS p15, 0, c7, c1, 6 493f5478dedSAntonio Nino Diaz #define BPIALL p15, 0, c7, c5, 6 494f5478dedSAntonio Nino Diaz #define ICIALLU p15, 0, c7, c5, 0 495f5478dedSAntonio Nino Diaz #define HSCTLR p15, 4, c1, c0, 0 496f5478dedSAntonio Nino Diaz #define HCR p15, 4, c1, c1, 0 497f5478dedSAntonio Nino Diaz #define HCPTR p15, 4, c1, c1, 2 498f5478dedSAntonio Nino Diaz #define HSTR p15, 4, c1, c1, 3 499f5478dedSAntonio Nino Diaz #define CNTHCTL p15, 4, c14, c1, 0 500f5478dedSAntonio Nino Diaz #define CNTKCTL p15, 0, c14, c1, 0 501f5478dedSAntonio Nino Diaz #define VPIDR p15, 4, c0, c0, 0 502f5478dedSAntonio Nino Diaz #define VMPIDR p15, 4, c0, c0, 5 503f5478dedSAntonio Nino Diaz #define ISR p15, 0, c12, c1, 0 504f5478dedSAntonio Nino Diaz #define CLIDR p15, 1, c0, c0, 1 505f5478dedSAntonio Nino Diaz #define CSSELR p15, 2, c0, c0, 0 506f5478dedSAntonio Nino Diaz #define CCSIDR p15, 1, c0, c0, 0 507f5478dedSAntonio Nino Diaz #define HTCR p15, 4, c2, c0, 2 508f5478dedSAntonio Nino Diaz #define HMAIR0 p15, 4, c10, c2, 0 509f5478dedSAntonio Nino Diaz #define ATS1CPR p15, 0, c7, c8, 0 510f5478dedSAntonio Nino Diaz #define ATS1HR p15, 4, c7, c8, 0 511f5478dedSAntonio Nino Diaz #define DBGOSDLR p14, 0, c1, c3, 4 512f5478dedSAntonio Nino Diaz 513f5478dedSAntonio Nino Diaz /* Debug register defines. The format is: coproc, opt1, CRn, CRm, opt2 */ 514f5478dedSAntonio Nino Diaz #define HDCR p15, 4, c1, c1, 1 515f5478dedSAntonio Nino Diaz #define PMCR p15, 0, c9, c12, 0 516f5478dedSAntonio Nino Diaz #define CNTHP_TVAL p15, 4, c14, c2, 0 517f5478dedSAntonio Nino Diaz #define CNTHP_CTL p15, 4, c14, c2, 1 518f5478dedSAntonio Nino Diaz 519f5478dedSAntonio Nino Diaz /* AArch32 coproc registers for 32bit MMU descriptor support */ 520f5478dedSAntonio Nino Diaz #define PRRR p15, 0, c10, c2, 0 521f5478dedSAntonio Nino Diaz #define NMRR p15, 0, c10, c2, 1 522f5478dedSAntonio Nino Diaz #define DACR p15, 0, c3, c0, 0 523f5478dedSAntonio Nino Diaz 524f5478dedSAntonio Nino Diaz /* GICv3 CPU Interface system register defines. The format is: coproc, opt1, CRn, CRm, opt2 */ 525f5478dedSAntonio Nino Diaz #define ICC_IAR1 p15, 0, c12, c12, 0 526f5478dedSAntonio Nino Diaz #define ICC_IAR0 p15, 0, c12, c8, 0 527f5478dedSAntonio Nino Diaz #define ICC_EOIR1 p15, 0, c12, c12, 1 528f5478dedSAntonio Nino Diaz #define ICC_EOIR0 p15, 0, c12, c8, 1 529f5478dedSAntonio Nino Diaz #define ICC_HPPIR1 p15, 0, c12, c12, 2 530f5478dedSAntonio Nino Diaz #define ICC_HPPIR0 p15, 0, c12, c8, 2 531f5478dedSAntonio Nino Diaz #define ICC_BPR1 p15, 0, c12, c12, 3 532f5478dedSAntonio Nino Diaz #define ICC_BPR0 p15, 0, c12, c8, 3 533f5478dedSAntonio Nino Diaz #define ICC_DIR p15, 0, c12, c11, 1 534f5478dedSAntonio Nino Diaz #define ICC_PMR p15, 0, c4, c6, 0 535f5478dedSAntonio Nino Diaz #define ICC_RPR p15, 0, c12, c11, 3 536f5478dedSAntonio Nino Diaz #define ICC_CTLR p15, 0, c12, c12, 4 537f5478dedSAntonio Nino Diaz #define ICC_MCTLR p15, 6, c12, c12, 4 538f5478dedSAntonio Nino Diaz #define ICC_SRE p15, 0, c12, c12, 5 539f5478dedSAntonio Nino Diaz #define ICC_HSRE p15, 4, c12, c9, 5 540f5478dedSAntonio Nino Diaz #define ICC_MSRE p15, 6, c12, c12, 5 541f5478dedSAntonio Nino Diaz #define ICC_IGRPEN0 p15, 0, c12, c12, 6 542f5478dedSAntonio Nino Diaz #define ICC_IGRPEN1 p15, 0, c12, c12, 7 543f5478dedSAntonio Nino Diaz #define ICC_MGRPEN1 p15, 6, c12, c12, 7 544f5478dedSAntonio Nino Diaz 545f5478dedSAntonio Nino Diaz /* 64 bit system register defines The format is: coproc, opt1, CRm */ 546f5478dedSAntonio Nino Diaz #define TTBR0_64 p15, 0, c2 547f5478dedSAntonio Nino Diaz #define TTBR1_64 p15, 1, c2 548f5478dedSAntonio Nino Diaz #define CNTVOFF_64 p15, 4, c14 549f5478dedSAntonio Nino Diaz #define VTTBR_64 p15, 6, c2 550f5478dedSAntonio Nino Diaz #define CNTPCT_64 p15, 0, c14 551f5478dedSAntonio Nino Diaz #define HTTBR_64 p15, 4, c2 552f5478dedSAntonio Nino Diaz #define CNTHP_CVAL_64 p15, 6, c14 553f5478dedSAntonio Nino Diaz #define PAR_64 p15, 0, c7 554f5478dedSAntonio Nino Diaz 555f5478dedSAntonio Nino Diaz /* 64 bit GICv3 CPU Interface system register defines. The format is: coproc, opt1, CRm */ 556f5478dedSAntonio Nino Diaz #define ICC_SGI1R_EL1_64 p15, 0, c12 557f5478dedSAntonio Nino Diaz #define ICC_ASGI1R_EL1_64 p15, 1, c12 558f5478dedSAntonio Nino Diaz #define ICC_SGI0R_EL1_64 p15, 2, c12 559f5478dedSAntonio Nino Diaz 560f5478dedSAntonio Nino Diaz /******************************************************************************* 561f5478dedSAntonio Nino Diaz * Definitions of MAIR encodings for device and normal memory 562f5478dedSAntonio Nino Diaz ******************************************************************************/ 563f5478dedSAntonio Nino Diaz /* 564f5478dedSAntonio Nino Diaz * MAIR encodings for device memory attributes. 565f5478dedSAntonio Nino Diaz */ 566f5478dedSAntonio Nino Diaz #define MAIR_DEV_nGnRnE U(0x0) 567f5478dedSAntonio Nino Diaz #define MAIR_DEV_nGnRE U(0x4) 568f5478dedSAntonio Nino Diaz #define MAIR_DEV_nGRE U(0x8) 569f5478dedSAntonio Nino Diaz #define MAIR_DEV_GRE U(0xc) 570f5478dedSAntonio Nino Diaz 571f5478dedSAntonio Nino Diaz /* 572f5478dedSAntonio Nino Diaz * MAIR encodings for normal memory attributes. 573f5478dedSAntonio Nino Diaz * 574f5478dedSAntonio Nino Diaz * Cache Policy 575f5478dedSAntonio Nino Diaz * WT: Write Through 576f5478dedSAntonio Nino Diaz * WB: Write Back 577f5478dedSAntonio Nino Diaz * NC: Non-Cacheable 578f5478dedSAntonio Nino Diaz * 579f5478dedSAntonio Nino Diaz * Transient Hint 580f5478dedSAntonio Nino Diaz * NTR: Non-Transient 581f5478dedSAntonio Nino Diaz * TR: Transient 582f5478dedSAntonio Nino Diaz * 583f5478dedSAntonio Nino Diaz * Allocation Policy 584f5478dedSAntonio Nino Diaz * RA: Read Allocate 585f5478dedSAntonio Nino Diaz * WA: Write Allocate 586f5478dedSAntonio Nino Diaz * RWA: Read and Write Allocate 587f5478dedSAntonio Nino Diaz * NA: No Allocation 588f5478dedSAntonio Nino Diaz */ 589f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_TR_WA U(0x1) 590f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_TR_RA U(0x2) 591f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_TR_RWA U(0x3) 592f5478dedSAntonio Nino Diaz #define MAIR_NORM_NC U(0x4) 593f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_TR_WA U(0x5) 594f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_TR_RA U(0x6) 595f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_TR_RWA U(0x7) 596f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_NA U(0x8) 597f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_WA U(0x9) 598f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_RA U(0xa) 599f5478dedSAntonio Nino Diaz #define MAIR_NORM_WT_NTR_RWA U(0xb) 600f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_NA U(0xc) 601f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_WA U(0xd) 602f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_RA U(0xe) 603f5478dedSAntonio Nino Diaz #define MAIR_NORM_WB_NTR_RWA U(0xf) 604f5478dedSAntonio Nino Diaz 605f5478dedSAntonio Nino Diaz #define MAIR_NORM_OUTER_SHIFT U(4) 606f5478dedSAntonio Nino Diaz 607f5478dedSAntonio Nino Diaz #define MAKE_MAIR_NORMAL_MEMORY(inner, outer) \ 608f5478dedSAntonio Nino Diaz ((inner) | ((outer) << MAIR_NORM_OUTER_SHIFT)) 609f5478dedSAntonio Nino Diaz 610f5478dedSAntonio Nino Diaz /* PAR fields */ 611f5478dedSAntonio Nino Diaz #define PAR_F_SHIFT U(0) 612f5478dedSAntonio Nino Diaz #define PAR_F_MASK ULL(0x1) 613f5478dedSAntonio Nino Diaz #define PAR_ADDR_SHIFT U(12) 614f5478dedSAntonio Nino Diaz #define PAR_ADDR_MASK (BIT_64(40) - ULL(1)) /* 40-bits-wide page address */ 615f5478dedSAntonio Nino Diaz 616f5478dedSAntonio Nino Diaz /******************************************************************************* 617f5478dedSAntonio Nino Diaz * Definitions for system register interface to AMU for ARMv8.4 onwards 618f5478dedSAntonio Nino Diaz ******************************************************************************/ 619f5478dedSAntonio Nino Diaz #define AMCR p15, 0, c13, c2, 0 620f5478dedSAntonio Nino Diaz #define AMCFGR p15, 0, c13, c2, 1 621f5478dedSAntonio Nino Diaz #define AMCGCR p15, 0, c13, c2, 2 622f5478dedSAntonio Nino Diaz #define AMUSERENR p15, 0, c13, c2, 3 623f5478dedSAntonio Nino Diaz #define AMCNTENCLR0 p15, 0, c13, c2, 4 624f5478dedSAntonio Nino Diaz #define AMCNTENSET0 p15, 0, c13, c2, 5 625f5478dedSAntonio Nino Diaz #define AMCNTENCLR1 p15, 0, c13, c3, 0 626f5478dedSAntonio Nino Diaz #define AMCNTENSET1 p15, 0, c13, c3, 1 627f5478dedSAntonio Nino Diaz 628f5478dedSAntonio Nino Diaz /* Activity Monitor Group 0 Event Counter Registers */ 629f5478dedSAntonio Nino Diaz #define AMEVCNTR00 p15, 0, c0 630f5478dedSAntonio Nino Diaz #define AMEVCNTR01 p15, 1, c0 631f5478dedSAntonio Nino Diaz #define AMEVCNTR02 p15, 2, c0 632f5478dedSAntonio Nino Diaz #define AMEVCNTR03 p15, 3, c0 633f5478dedSAntonio Nino Diaz 634f5478dedSAntonio Nino Diaz /* Activity Monitor Group 0 Event Type Registers */ 635f5478dedSAntonio Nino Diaz #define AMEVTYPER00 p15, 0, c13, c6, 0 636f5478dedSAntonio Nino Diaz #define AMEVTYPER01 p15, 0, c13, c6, 1 637f5478dedSAntonio Nino Diaz #define AMEVTYPER02 p15, 0, c13, c6, 2 638f5478dedSAntonio Nino Diaz #define AMEVTYPER03 p15, 0, c13, c6, 3 639f5478dedSAntonio Nino Diaz 640f5478dedSAntonio Nino Diaz /* Activity Monitor Group 1 Event Counter Registers */ 641f5478dedSAntonio Nino Diaz #define AMEVCNTR10 p15, 0, c4 642f5478dedSAntonio Nino Diaz #define AMEVCNTR11 p15, 1, c4 643f5478dedSAntonio Nino Diaz #define AMEVCNTR12 p15, 2, c4 644f5478dedSAntonio Nino Diaz #define AMEVCNTR13 p15, 3, c4 645f5478dedSAntonio Nino Diaz #define AMEVCNTR14 p15, 4, c4 646f5478dedSAntonio Nino Diaz #define AMEVCNTR15 p15, 5, c4 647f5478dedSAntonio Nino Diaz #define AMEVCNTR16 p15, 6, c4 648f5478dedSAntonio Nino Diaz #define AMEVCNTR17 p15, 7, c4 649f5478dedSAntonio Nino Diaz #define AMEVCNTR18 p15, 0, c5 650f5478dedSAntonio Nino Diaz #define AMEVCNTR19 p15, 1, c5 651f5478dedSAntonio Nino Diaz #define AMEVCNTR1A p15, 2, c5 652f5478dedSAntonio Nino Diaz #define AMEVCNTR1B p15, 3, c5 653f5478dedSAntonio Nino Diaz #define AMEVCNTR1C p15, 4, c5 654f5478dedSAntonio Nino Diaz #define AMEVCNTR1D p15, 5, c5 655f5478dedSAntonio Nino Diaz #define AMEVCNTR1E p15, 6, c5 656f5478dedSAntonio Nino Diaz #define AMEVCNTR1F p15, 7, c5 657f5478dedSAntonio Nino Diaz 658f5478dedSAntonio Nino Diaz /* Activity Monitor Group 1 Event Type Registers */ 659f5478dedSAntonio Nino Diaz #define AMEVTYPER10 p15, 0, c13, c14, 0 660f5478dedSAntonio Nino Diaz #define AMEVTYPER11 p15, 0, c13, c14, 1 661f5478dedSAntonio Nino Diaz #define AMEVTYPER12 p15, 0, c13, c14, 2 662f5478dedSAntonio Nino Diaz #define AMEVTYPER13 p15, 0, c13, c14, 3 663f5478dedSAntonio Nino Diaz #define AMEVTYPER14 p15, 0, c13, c14, 4 664f5478dedSAntonio Nino Diaz #define AMEVTYPER15 p15, 0, c13, c14, 5 665f5478dedSAntonio Nino Diaz #define AMEVTYPER16 p15, 0, c13, c14, 6 666f5478dedSAntonio Nino Diaz #define AMEVTYPER17 p15, 0, c13, c14, 7 667f5478dedSAntonio Nino Diaz #define AMEVTYPER18 p15, 0, c13, c15, 0 668f5478dedSAntonio Nino Diaz #define AMEVTYPER19 p15, 0, c13, c15, 1 669f5478dedSAntonio Nino Diaz #define AMEVTYPER1A p15, 0, c13, c15, 2 670f5478dedSAntonio Nino Diaz #define AMEVTYPER1B p15, 0, c13, c15, 3 671f5478dedSAntonio Nino Diaz #define AMEVTYPER1C p15, 0, c13, c15, 4 672f5478dedSAntonio Nino Diaz #define AMEVTYPER1D p15, 0, c13, c15, 5 673f5478dedSAntonio Nino Diaz #define AMEVTYPER1E p15, 0, c13, c15, 6 674f5478dedSAntonio Nino Diaz #define AMEVTYPER1F p15, 0, c13, c15, 7 675f5478dedSAntonio Nino Diaz 676f5478dedSAntonio Nino Diaz #endif /* ARCH_H */ 677