1*bf4f90bfSNicolas Le Bayon// SPDX-License-Identifier: (GPL-2.0-only OR BSD-3-Clause) 2*bf4f90bfSNicolas Le Bayon/* 3*bf4f90bfSNicolas Le Bayon * Copyright (C) 2026, STMicroelectronics - All Rights Reserved 4*bf4f90bfSNicolas Le Bayon * Author: Alexandre Torgue <alexandre.torgue@foss.st.com> for STMicroelectronics. 5*bf4f90bfSNicolas Le Bayon */ 6*bf4f90bfSNicolas Le Bayon 7*bf4f90bfSNicolas Le Bayon/ { 8*bf4f90bfSNicolas Le Bayon soc@0 { 9*bf4f90bfSNicolas Le Bayon cryp1: cryp@42030000 { 10*bf4f90bfSNicolas Le Bayon compatible = "st,stm32mp1-cryp"; 11*bf4f90bfSNicolas Le Bayon reg = <0x42030000 0x400>; 12*bf4f90bfSNicolas Le Bayon clocks = <&rcc CK_BUS_CRYP1>; 13*bf4f90bfSNicolas Le Bayon resets = <&rcc CRYP1_R>; 14*bf4f90bfSNicolas Le Bayon status = "disabled"; 15*bf4f90bfSNicolas Le Bayon }; 16*bf4f90bfSNicolas Le Bayon 17*bf4f90bfSNicolas Le Bayon cryp2: cryp@42040000 { 18*bf4f90bfSNicolas Le Bayon compatible = "st,stm32mp1-cryp"; 19*bf4f90bfSNicolas Le Bayon reg = <0x42040000 0x400>; 20*bf4f90bfSNicolas Le Bayon clocks = <&rcc CK_BUS_CRYP2>; 21*bf4f90bfSNicolas Le Bayon resets = <&rcc CRYP2_R>; 22*bf4f90bfSNicolas Le Bayon status = "disabled"; 23*bf4f90bfSNicolas Le Bayon }; 24*bf4f90bfSNicolas Le Bayon 25*bf4f90bfSNicolas Le Bayon saes: saes@42050000 { 26*bf4f90bfSNicolas Le Bayon compatible = "st,stm32-saes"; 27*bf4f90bfSNicolas Le Bayon reg = <0x42050000 0x400>; 28*bf4f90bfSNicolas Le Bayon clocks = <&rcc CK_BUS_SAES>; 29*bf4f90bfSNicolas Le Bayon resets = <&rcc SAES_R>; 30*bf4f90bfSNicolas Le Bayon status = "disabled"; 31*bf4f90bfSNicolas Le Bayon }; 32*bf4f90bfSNicolas Le Bayon 33*bf4f90bfSNicolas Le Bayon pka: pka@42060000 { 34*bf4f90bfSNicolas Le Bayon compatible = "st,stm32mp13-pka64"; 35*bf4f90bfSNicolas Le Bayon reg = <0x42060000 0x2000>; 36*bf4f90bfSNicolas Le Bayon clocks = <&rcc CK_BUS_PKA>; 37*bf4f90bfSNicolas Le Bayon resets = <&rcc PKA_R>; 38*bf4f90bfSNicolas Le Bayon status = "disabled"; 39*bf4f90bfSNicolas Le Bayon }; 40*bf4f90bfSNicolas Le Bayon }; 41*bf4f90bfSNicolas Le Bayon}; 42