xref: /rk3399_ARM-atf/drivers/st/mmc/stm32_sdmmc2.c (revision 33667d299bd5398ca549f542345e0f321b483d17)
18e2e5e8bSYann Gautier /*
2*33667d29SYann Gautier  * Copyright (c) 2018-2021, STMicroelectronics - All Rights Reserved
38e2e5e8bSYann Gautier  *
48e2e5e8bSYann Gautier  * SPDX-License-Identifier: BSD-3-Clause
58e2e5e8bSYann Gautier  */
68e2e5e8bSYann Gautier 
709d40e0eSAntonio Nino Diaz #include <assert.h>
809d40e0eSAntonio Nino Diaz #include <errno.h>
909d40e0eSAntonio Nino Diaz #include <string.h>
1009d40e0eSAntonio Nino Diaz 
116e6ab282SYann Gautier #include <libfdt.h>
126e6ab282SYann Gautier 
136e6ab282SYann Gautier #include <platform_def.h>
146e6ab282SYann Gautier 
158e2e5e8bSYann Gautier #include <arch.h>
168e2e5e8bSYann Gautier #include <arch_helpers.h>
1709d40e0eSAntonio Nino Diaz #include <common/debug.h>
18*33667d29SYann Gautier #include <drivers/clk.h>
1909d40e0eSAntonio Nino Diaz #include <drivers/delay_timer.h>
2009d40e0eSAntonio Nino Diaz #include <drivers/mmc.h>
211fc2130cSYann Gautier #include <drivers/st/stm32_gpio.h>
2209d40e0eSAntonio Nino Diaz #include <drivers/st/stm32_sdmmc2.h>
233f9c9784SYann Gautier #include <drivers/st/stm32mp_reset.h>
2409d40e0eSAntonio Nino Diaz #include <lib/mmio.h>
2509d40e0eSAntonio Nino Diaz #include <lib/utils.h>
2609d40e0eSAntonio Nino Diaz #include <plat/common/platform.h>
2709d40e0eSAntonio Nino Diaz 
288e2e5e8bSYann Gautier /* Registers offsets */
298e2e5e8bSYann Gautier #define SDMMC_POWER			0x00U
308e2e5e8bSYann Gautier #define SDMMC_CLKCR			0x04U
318e2e5e8bSYann Gautier #define SDMMC_ARGR			0x08U
328e2e5e8bSYann Gautier #define SDMMC_CMDR			0x0CU
338e2e5e8bSYann Gautier #define SDMMC_RESPCMDR			0x10U
348e2e5e8bSYann Gautier #define SDMMC_RESP1R			0x14U
358e2e5e8bSYann Gautier #define SDMMC_RESP2R			0x18U
368e2e5e8bSYann Gautier #define SDMMC_RESP3R			0x1CU
378e2e5e8bSYann Gautier #define SDMMC_RESP4R			0x20U
388e2e5e8bSYann Gautier #define SDMMC_DTIMER			0x24U
398e2e5e8bSYann Gautier #define SDMMC_DLENR			0x28U
408e2e5e8bSYann Gautier #define SDMMC_DCTRLR			0x2CU
418e2e5e8bSYann Gautier #define SDMMC_DCNTR			0x30U
428e2e5e8bSYann Gautier #define SDMMC_STAR			0x34U
438e2e5e8bSYann Gautier #define SDMMC_ICR			0x38U
448e2e5e8bSYann Gautier #define SDMMC_MASKR			0x3CU
458e2e5e8bSYann Gautier #define SDMMC_ACKTIMER			0x40U
468e2e5e8bSYann Gautier #define SDMMC_IDMACTRLR			0x50U
478e2e5e8bSYann Gautier #define SDMMC_IDMABSIZER		0x54U
488e2e5e8bSYann Gautier #define SDMMC_IDMABASE0R		0x58U
498e2e5e8bSYann Gautier #define SDMMC_IDMABASE1R		0x5CU
508e2e5e8bSYann Gautier #define SDMMC_FIFOR			0x80U
518e2e5e8bSYann Gautier 
528e2e5e8bSYann Gautier /* SDMMC power control register */
538e2e5e8bSYann Gautier #define SDMMC_POWER_PWRCTRL		GENMASK(1, 0)
548e2e5e8bSYann Gautier #define SDMMC_POWER_DIRPOL		BIT(4)
558e2e5e8bSYann Gautier 
568e2e5e8bSYann Gautier /* SDMMC clock control register */
578e2e5e8bSYann Gautier #define SDMMC_CLKCR_WIDBUS_4		BIT(14)
588e2e5e8bSYann Gautier #define SDMMC_CLKCR_WIDBUS_8		BIT(15)
598e2e5e8bSYann Gautier #define SDMMC_CLKCR_NEGEDGE		BIT(16)
608e2e5e8bSYann Gautier #define SDMMC_CLKCR_HWFC_EN		BIT(17)
618e2e5e8bSYann Gautier #define SDMMC_CLKCR_SELCLKRX_0		BIT(20)
628e2e5e8bSYann Gautier 
638e2e5e8bSYann Gautier /* SDMMC command register */
648e2e5e8bSYann Gautier #define SDMMC_CMDR_CMDTRANS		BIT(6)
658e2e5e8bSYann Gautier #define SDMMC_CMDR_CMDSTOP		BIT(7)
668e2e5e8bSYann Gautier #define SDMMC_CMDR_WAITRESP		GENMASK(9, 8)
678e2e5e8bSYann Gautier #define SDMMC_CMDR_WAITRESP_SHORT	BIT(8)
688e2e5e8bSYann Gautier #define SDMMC_CMDR_WAITRESP_SHORT_NOCRC	BIT(9)
698e2e5e8bSYann Gautier #define SDMMC_CMDR_CPSMEN		BIT(12)
708e2e5e8bSYann Gautier 
718e2e5e8bSYann Gautier /* SDMMC data control register */
728e2e5e8bSYann Gautier #define SDMMC_DCTRLR_DTEN		BIT(0)
738e2e5e8bSYann Gautier #define SDMMC_DCTRLR_DTDIR		BIT(1)
748e2e5e8bSYann Gautier #define SDMMC_DCTRLR_DTMODE		GENMASK(3, 2)
758e2e5e8bSYann Gautier #define SDMMC_DCTRLR_DBLOCKSIZE		GENMASK(7, 4)
76d9d803e0SYann Gautier #define SDMMC_DCTRLR_DBLOCKSIZE_SHIFT	4
778e2e5e8bSYann Gautier #define SDMMC_DCTRLR_FIFORST		BIT(13)
788e2e5e8bSYann Gautier 
798e2e5e8bSYann Gautier #define SDMMC_DCTRLR_CLEAR_MASK		(SDMMC_DCTRLR_DTEN | \
808e2e5e8bSYann Gautier 					 SDMMC_DCTRLR_DTDIR | \
818e2e5e8bSYann Gautier 					 SDMMC_DCTRLR_DTMODE | \
828e2e5e8bSYann Gautier 					 SDMMC_DCTRLR_DBLOCKSIZE)
838e2e5e8bSYann Gautier 
848e2e5e8bSYann Gautier /* SDMMC status register */
858e2e5e8bSYann Gautier #define SDMMC_STAR_CCRCFAIL		BIT(0)
868e2e5e8bSYann Gautier #define SDMMC_STAR_DCRCFAIL		BIT(1)
878e2e5e8bSYann Gautier #define SDMMC_STAR_CTIMEOUT		BIT(2)
888e2e5e8bSYann Gautier #define SDMMC_STAR_DTIMEOUT		BIT(3)
898e2e5e8bSYann Gautier #define SDMMC_STAR_TXUNDERR		BIT(4)
908e2e5e8bSYann Gautier #define SDMMC_STAR_RXOVERR		BIT(5)
918e2e5e8bSYann Gautier #define SDMMC_STAR_CMDREND		BIT(6)
928e2e5e8bSYann Gautier #define SDMMC_STAR_CMDSENT		BIT(7)
938e2e5e8bSYann Gautier #define SDMMC_STAR_DATAEND		BIT(8)
948e2e5e8bSYann Gautier #define SDMMC_STAR_DBCKEND		BIT(10)
951d7bcaa6SYann Gautier #define SDMMC_STAR_DPSMACT		BIT(12)
968e2e5e8bSYann Gautier #define SDMMC_STAR_RXFIFOHF		BIT(15)
978e2e5e8bSYann Gautier #define SDMMC_STAR_RXFIFOE		BIT(19)
988e2e5e8bSYann Gautier #define SDMMC_STAR_IDMATE		BIT(27)
998e2e5e8bSYann Gautier #define SDMMC_STAR_IDMABTC		BIT(28)
1008e2e5e8bSYann Gautier 
1018e2e5e8bSYann Gautier /* SDMMC DMA control register */
1028e2e5e8bSYann Gautier #define SDMMC_IDMACTRLR_IDMAEN		BIT(0)
1038e2e5e8bSYann Gautier 
1048e2e5e8bSYann Gautier #define SDMMC_STATIC_FLAGS		(SDMMC_STAR_CCRCFAIL | \
1058e2e5e8bSYann Gautier 					 SDMMC_STAR_DCRCFAIL | \
1068e2e5e8bSYann Gautier 					 SDMMC_STAR_CTIMEOUT | \
1078e2e5e8bSYann Gautier 					 SDMMC_STAR_DTIMEOUT | \
1088e2e5e8bSYann Gautier 					 SDMMC_STAR_TXUNDERR | \
1098e2e5e8bSYann Gautier 					 SDMMC_STAR_RXOVERR  | \
1108e2e5e8bSYann Gautier 					 SDMMC_STAR_CMDREND  | \
1118e2e5e8bSYann Gautier 					 SDMMC_STAR_CMDSENT  | \
1128e2e5e8bSYann Gautier 					 SDMMC_STAR_DATAEND  | \
1138e2e5e8bSYann Gautier 					 SDMMC_STAR_DBCKEND  | \
1148e2e5e8bSYann Gautier 					 SDMMC_STAR_IDMATE   | \
1158e2e5e8bSYann Gautier 					 SDMMC_STAR_IDMABTC)
1168e2e5e8bSYann Gautier 
11745c70e68SEtienne Carriere #define TIMEOUT_US_1_MS			1000U
118dfdb057aSYann Gautier #define TIMEOUT_US_10_MS		10000U
119dfdb057aSYann Gautier #define TIMEOUT_US_1_S			1000000U
1208e2e5e8bSYann Gautier 
1218e2e5e8bSYann Gautier #define DT_SDMMC2_COMPAT		"st,stm32-sdmmc2"
1228e2e5e8bSYann Gautier 
1238e2e5e8bSYann Gautier static void stm32_sdmmc2_init(void);
1248e2e5e8bSYann Gautier static int stm32_sdmmc2_send_cmd_req(struct mmc_cmd *cmd);
1258e2e5e8bSYann Gautier static int stm32_sdmmc2_send_cmd(struct mmc_cmd *cmd);
1268e2e5e8bSYann Gautier static int stm32_sdmmc2_set_ios(unsigned int clk, unsigned int width);
1278e2e5e8bSYann Gautier static int stm32_sdmmc2_prepare(int lba, uintptr_t buf, size_t size);
1288e2e5e8bSYann Gautier static int stm32_sdmmc2_read(int lba, uintptr_t buf, size_t size);
1298e2e5e8bSYann Gautier static int stm32_sdmmc2_write(int lba, uintptr_t buf, size_t size);
1308e2e5e8bSYann Gautier 
1318e2e5e8bSYann Gautier static const struct mmc_ops stm32_sdmmc2_ops = {
1328e2e5e8bSYann Gautier 	.init		= stm32_sdmmc2_init,
1338e2e5e8bSYann Gautier 	.send_cmd	= stm32_sdmmc2_send_cmd,
1348e2e5e8bSYann Gautier 	.set_ios	= stm32_sdmmc2_set_ios,
1358e2e5e8bSYann Gautier 	.prepare	= stm32_sdmmc2_prepare,
1368e2e5e8bSYann Gautier 	.read		= stm32_sdmmc2_read,
1378e2e5e8bSYann Gautier 	.write		= stm32_sdmmc2_write,
1388e2e5e8bSYann Gautier };
1398e2e5e8bSYann Gautier 
1408e2e5e8bSYann Gautier static struct stm32_sdmmc2_params sdmmc2_params;
1418e2e5e8bSYann Gautier 
1428e2e5e8bSYann Gautier #pragma weak plat_sdmmc2_use_dma
1438e2e5e8bSYann Gautier bool plat_sdmmc2_use_dma(unsigned int instance, unsigned int memory)
1448e2e5e8bSYann Gautier {
1458e2e5e8bSYann Gautier 	return false;
1468e2e5e8bSYann Gautier }
1478e2e5e8bSYann Gautier 
1488e2e5e8bSYann Gautier static void stm32_sdmmc2_init(void)
1498e2e5e8bSYann Gautier {
1508e2e5e8bSYann Gautier 	uint32_t clock_div;
1512c2c9f1eSYann Gautier 	uint32_t freq = STM32MP_MMC_INIT_FREQ;
1528e2e5e8bSYann Gautier 	uintptr_t base = sdmmc2_params.reg_base;
1538e2e5e8bSYann Gautier 
1542c2c9f1eSYann Gautier 	if (sdmmc2_params.max_freq != 0U) {
1552c2c9f1eSYann Gautier 		freq = MIN(sdmmc2_params.max_freq, freq);
1562c2c9f1eSYann Gautier 	}
1572c2c9f1eSYann Gautier 
1582c2c9f1eSYann Gautier 	clock_div = div_round_up(sdmmc2_params.clk_rate, freq * 2U);
1598e2e5e8bSYann Gautier 
1608e2e5e8bSYann Gautier 	mmio_write_32(base + SDMMC_CLKCR, SDMMC_CLKCR_HWFC_EN | clock_div |
1618e2e5e8bSYann Gautier 		      sdmmc2_params.negedge |
1628e2e5e8bSYann Gautier 		      sdmmc2_params.pin_ckin);
1638e2e5e8bSYann Gautier 
1648e2e5e8bSYann Gautier 	mmio_write_32(base + SDMMC_POWER,
1658e2e5e8bSYann Gautier 		      SDMMC_POWER_PWRCTRL | sdmmc2_params.dirpol);
1668e2e5e8bSYann Gautier 
1678e2e5e8bSYann Gautier 	mdelay(1);
1688e2e5e8bSYann Gautier }
1698e2e5e8bSYann Gautier 
1708e2e5e8bSYann Gautier static int stm32_sdmmc2_stop_transfer(void)
1718e2e5e8bSYann Gautier {
1728e2e5e8bSYann Gautier 	struct mmc_cmd cmd_stop;
1738e2e5e8bSYann Gautier 
1748e2e5e8bSYann Gautier 	zeromem(&cmd_stop, sizeof(struct mmc_cmd));
1758e2e5e8bSYann Gautier 
1768e2e5e8bSYann Gautier 	cmd_stop.cmd_idx = MMC_CMD(12);
1778e2e5e8bSYann Gautier 	cmd_stop.resp_type = MMC_RESPONSE_R1B;
1788e2e5e8bSYann Gautier 
1798e2e5e8bSYann Gautier 	return stm32_sdmmc2_send_cmd(&cmd_stop);
1808e2e5e8bSYann Gautier }
1818e2e5e8bSYann Gautier 
1828e2e5e8bSYann Gautier static int stm32_sdmmc2_send_cmd_req(struct mmc_cmd *cmd)
1838e2e5e8bSYann Gautier {
184dfdb057aSYann Gautier 	uint64_t timeout;
1858e2e5e8bSYann Gautier 	uint32_t flags_cmd, status;
1868e2e5e8bSYann Gautier 	uint32_t flags_data = 0;
1878e2e5e8bSYann Gautier 	int err = 0;
1888e2e5e8bSYann Gautier 	uintptr_t base = sdmmc2_params.reg_base;
189dfdb057aSYann Gautier 	unsigned int cmd_reg, arg_reg;
1908e2e5e8bSYann Gautier 
1918e2e5e8bSYann Gautier 	if (cmd == NULL) {
1928e2e5e8bSYann Gautier 		return -EINVAL;
1938e2e5e8bSYann Gautier 	}
1948e2e5e8bSYann Gautier 
1958e2e5e8bSYann Gautier 	flags_cmd = SDMMC_STAR_CTIMEOUT;
1968e2e5e8bSYann Gautier 	arg_reg = cmd->cmd_arg;
1978e2e5e8bSYann Gautier 
1988e2e5e8bSYann Gautier 	if ((mmio_read_32(base + SDMMC_CMDR) & SDMMC_CMDR_CPSMEN) != 0U) {
1998e2e5e8bSYann Gautier 		mmio_write_32(base + SDMMC_CMDR, 0);
2008e2e5e8bSYann Gautier 	}
2018e2e5e8bSYann Gautier 
2028e2e5e8bSYann Gautier 	cmd_reg = cmd->cmd_idx | SDMMC_CMDR_CPSMEN;
2038e2e5e8bSYann Gautier 
2048e2e5e8bSYann Gautier 	if (cmd->resp_type == 0U) {
2058e2e5e8bSYann Gautier 		flags_cmd |= SDMMC_STAR_CMDSENT;
2068e2e5e8bSYann Gautier 	}
2078e2e5e8bSYann Gautier 
2088e2e5e8bSYann Gautier 	if ((cmd->resp_type & MMC_RSP_48) != 0U) {
2098e2e5e8bSYann Gautier 		if ((cmd->resp_type & MMC_RSP_136) != 0U) {
2108e2e5e8bSYann Gautier 			flags_cmd |= SDMMC_STAR_CMDREND;
2118e2e5e8bSYann Gautier 			cmd_reg |= SDMMC_CMDR_WAITRESP;
2128e2e5e8bSYann Gautier 		} else if ((cmd->resp_type & MMC_RSP_CRC) != 0U) {
2138e2e5e8bSYann Gautier 			flags_cmd |= SDMMC_STAR_CMDREND | SDMMC_STAR_CCRCFAIL;
2148e2e5e8bSYann Gautier 			cmd_reg |= SDMMC_CMDR_WAITRESP_SHORT;
2158e2e5e8bSYann Gautier 		} else {
2168e2e5e8bSYann Gautier 			flags_cmd |= SDMMC_STAR_CMDREND;
2178e2e5e8bSYann Gautier 			cmd_reg |= SDMMC_CMDR_WAITRESP_SHORT_NOCRC;
2188e2e5e8bSYann Gautier 		}
2198e2e5e8bSYann Gautier 	}
2208e2e5e8bSYann Gautier 
2218e2e5e8bSYann Gautier 	switch (cmd->cmd_idx) {
2228e2e5e8bSYann Gautier 	case MMC_CMD(1):
2238e2e5e8bSYann Gautier 		arg_reg |= OCR_POWERUP;
2248e2e5e8bSYann Gautier 		break;
2258e2e5e8bSYann Gautier 	case MMC_CMD(8):
2268e2e5e8bSYann Gautier 		if (sdmmc2_params.device_info->mmc_dev_type == MMC_IS_EMMC) {
2278e2e5e8bSYann Gautier 			cmd_reg |= SDMMC_CMDR_CMDTRANS;
2288e2e5e8bSYann Gautier 		}
2298e2e5e8bSYann Gautier 		break;
2308e2e5e8bSYann Gautier 	case MMC_CMD(12):
2318e2e5e8bSYann Gautier 		cmd_reg |= SDMMC_CMDR_CMDSTOP;
2328e2e5e8bSYann Gautier 		break;
2338e2e5e8bSYann Gautier 	case MMC_CMD(17):
2348e2e5e8bSYann Gautier 	case MMC_CMD(18):
2358e2e5e8bSYann Gautier 		cmd_reg |= SDMMC_CMDR_CMDTRANS;
2368e2e5e8bSYann Gautier 		if (sdmmc2_params.use_dma) {
2378e2e5e8bSYann Gautier 			flags_data |= SDMMC_STAR_DCRCFAIL |
2388e2e5e8bSYann Gautier 				      SDMMC_STAR_DTIMEOUT |
2398e2e5e8bSYann Gautier 				      SDMMC_STAR_DATAEND |
2408e2e5e8bSYann Gautier 				      SDMMC_STAR_RXOVERR |
2418e2e5e8bSYann Gautier 				      SDMMC_STAR_IDMATE;
2428e2e5e8bSYann Gautier 		}
2438e2e5e8bSYann Gautier 		break;
2448e2e5e8bSYann Gautier 	case MMC_ACMD(41):
2458e2e5e8bSYann Gautier 		arg_reg |= OCR_3_2_3_3 | OCR_3_3_3_4;
2468e2e5e8bSYann Gautier 		break;
2478e2e5e8bSYann Gautier 	case MMC_ACMD(51):
2488e2e5e8bSYann Gautier 		cmd_reg |= SDMMC_CMDR_CMDTRANS;
2498e2e5e8bSYann Gautier 		if (sdmmc2_params.use_dma) {
2508e2e5e8bSYann Gautier 			flags_data |= SDMMC_STAR_DCRCFAIL |
2518e2e5e8bSYann Gautier 				      SDMMC_STAR_DTIMEOUT |
2528e2e5e8bSYann Gautier 				      SDMMC_STAR_DATAEND |
2538e2e5e8bSYann Gautier 				      SDMMC_STAR_RXOVERR |
2548e2e5e8bSYann Gautier 				      SDMMC_STAR_IDMATE |
2558e2e5e8bSYann Gautier 				      SDMMC_STAR_DBCKEND;
2568e2e5e8bSYann Gautier 		}
2578e2e5e8bSYann Gautier 		break;
2588e2e5e8bSYann Gautier 	default:
2598e2e5e8bSYann Gautier 		break;
2608e2e5e8bSYann Gautier 	}
2618e2e5e8bSYann Gautier 
26254019a35SYann Gautier 	mmio_write_32(base + SDMMC_ICR, SDMMC_STATIC_FLAGS);
26354019a35SYann Gautier 
26454019a35SYann Gautier 	/*
26554019a35SYann Gautier 	 * Clear the SDMMC_DCTRLR if the command does not await data.
26654019a35SYann Gautier 	 * Skip CMD55 as the next command could be data related, and
26754019a35SYann Gautier 	 * the register could have been set in prepare function.
26854019a35SYann Gautier 	 */
26954019a35SYann Gautier 	if (((cmd_reg & SDMMC_CMDR_CMDTRANS) == 0U) &&
27054019a35SYann Gautier 	    (cmd->cmd_idx != MMC_CMD(55))) {
27154019a35SYann Gautier 		mmio_write_32(base + SDMMC_DCTRLR, 0U);
27254019a35SYann Gautier 	}
27354019a35SYann Gautier 
2748e2e5e8bSYann Gautier 	if ((cmd->resp_type & MMC_RSP_BUSY) != 0U) {
2758e2e5e8bSYann Gautier 		mmio_write_32(base + SDMMC_DTIMER, UINT32_MAX);
2768e2e5e8bSYann Gautier 	}
2778e2e5e8bSYann Gautier 
2788e2e5e8bSYann Gautier 	mmio_write_32(base + SDMMC_ARGR, arg_reg);
2798e2e5e8bSYann Gautier 
2808e2e5e8bSYann Gautier 	mmio_write_32(base + SDMMC_CMDR, cmd_reg);
2818e2e5e8bSYann Gautier 
2828e2e5e8bSYann Gautier 	status = mmio_read_32(base + SDMMC_STAR);
2838e2e5e8bSYann Gautier 
284dfdb057aSYann Gautier 	timeout = timeout_init_us(TIMEOUT_US_10_MS);
2851d7bcaa6SYann Gautier 
2861d7bcaa6SYann Gautier 	while ((status & flags_cmd) == 0U) {
287dfdb057aSYann Gautier 		if (timeout_elapsed(timeout)) {
2888e2e5e8bSYann Gautier 			err = -ETIMEDOUT;
2898e2e5e8bSYann Gautier 			ERROR("%s: timeout 10ms (cmd = %d,status = %x)\n",
2908e2e5e8bSYann Gautier 			      __func__, cmd->cmd_idx, status);
2911d7bcaa6SYann Gautier 			goto err_exit;
2928e2e5e8bSYann Gautier 		}
2938e2e5e8bSYann Gautier 
2941d7bcaa6SYann Gautier 		status = mmio_read_32(base + SDMMC_STAR);
2951d7bcaa6SYann Gautier 	}
2961d7bcaa6SYann Gautier 
2971d7bcaa6SYann Gautier 	if ((status & (SDMMC_STAR_CTIMEOUT | SDMMC_STAR_CCRCFAIL)) != 0U) {
2988e2e5e8bSYann Gautier 		if ((status & SDMMC_STAR_CTIMEOUT) != 0U) {
2998e2e5e8bSYann Gautier 			err = -ETIMEDOUT;
3008e2e5e8bSYann Gautier 			/*
3018e2e5e8bSYann Gautier 			 * Those timeouts can occur, and framework will handle
3028e2e5e8bSYann Gautier 			 * the retries. CMD8 is expected to return this timeout
3038e2e5e8bSYann Gautier 			 * for eMMC
3048e2e5e8bSYann Gautier 			 */
3058e2e5e8bSYann Gautier 			if (!((cmd->cmd_idx == MMC_CMD(1)) ||
3068e2e5e8bSYann Gautier 			      (cmd->cmd_idx == MMC_CMD(13)) ||
3078e2e5e8bSYann Gautier 			      ((cmd->cmd_idx == MMC_CMD(8)) &&
3088e2e5e8bSYann Gautier 			       (cmd->resp_type == MMC_RESPONSE_R7)))) {
3098e2e5e8bSYann Gautier 				ERROR("%s: CTIMEOUT (cmd = %d,status = %x)\n",
3108e2e5e8bSYann Gautier 				      __func__, cmd->cmd_idx, status);
3118e2e5e8bSYann Gautier 			}
3128e2e5e8bSYann Gautier 		} else {
3138e2e5e8bSYann Gautier 			err = -EIO;
3148e2e5e8bSYann Gautier 			ERROR("%s: CRCFAIL (cmd = %d,status = %x)\n",
3158e2e5e8bSYann Gautier 			      __func__, cmd->cmd_idx, status);
3168e2e5e8bSYann Gautier 		}
3171d7bcaa6SYann Gautier 
3181d7bcaa6SYann Gautier 		goto err_exit;
3198e2e5e8bSYann Gautier 	}
3208e2e5e8bSYann Gautier 
3211d7bcaa6SYann Gautier 	if ((cmd_reg & SDMMC_CMDR_WAITRESP) != 0U) {
3228e2e5e8bSYann Gautier 		if ((cmd->cmd_idx == MMC_CMD(9)) &&
3238e2e5e8bSYann Gautier 		    ((cmd_reg & SDMMC_CMDR_WAITRESP) == SDMMC_CMDR_WAITRESP)) {
3248e2e5e8bSYann Gautier 			/* Need to invert response to match CSD structure */
3258e2e5e8bSYann Gautier 			cmd->resp_data[0] = mmio_read_32(base + SDMMC_RESP4R);
3268e2e5e8bSYann Gautier 			cmd->resp_data[1] = mmio_read_32(base + SDMMC_RESP3R);
3278e2e5e8bSYann Gautier 			cmd->resp_data[2] = mmio_read_32(base + SDMMC_RESP2R);
3288e2e5e8bSYann Gautier 			cmd->resp_data[3] = mmio_read_32(base + SDMMC_RESP1R);
3298e2e5e8bSYann Gautier 		} else {
3308e2e5e8bSYann Gautier 			cmd->resp_data[0] = mmio_read_32(base + SDMMC_RESP1R);
3318e2e5e8bSYann Gautier 			if ((cmd_reg & SDMMC_CMDR_WAITRESP) ==
3328e2e5e8bSYann Gautier 			    SDMMC_CMDR_WAITRESP) {
3338e2e5e8bSYann Gautier 				cmd->resp_data[1] = mmio_read_32(base +
3348e2e5e8bSYann Gautier 								 SDMMC_RESP2R);
3358e2e5e8bSYann Gautier 				cmd->resp_data[2] = mmio_read_32(base +
3368e2e5e8bSYann Gautier 								 SDMMC_RESP3R);
3378e2e5e8bSYann Gautier 				cmd->resp_data[3] = mmio_read_32(base +
3388e2e5e8bSYann Gautier 								 SDMMC_RESP4R);
3398e2e5e8bSYann Gautier 			}
3408e2e5e8bSYann Gautier 		}
3418e2e5e8bSYann Gautier 	}
3428e2e5e8bSYann Gautier 
3431d7bcaa6SYann Gautier 	if (flags_data == 0U) {
3448e2e5e8bSYann Gautier 		mmio_write_32(base + SDMMC_ICR, SDMMC_STATIC_FLAGS);
3458e2e5e8bSYann Gautier 
3461d7bcaa6SYann Gautier 		return 0;
3478e2e5e8bSYann Gautier 	}
3488e2e5e8bSYann Gautier 
3491d7bcaa6SYann Gautier 	status = mmio_read_32(base + SDMMC_STAR);
3508e2e5e8bSYann Gautier 
351dfdb057aSYann Gautier 	timeout = timeout_init_us(TIMEOUT_US_10_MS);
3528e2e5e8bSYann Gautier 
3531d7bcaa6SYann Gautier 	while ((status & flags_data) == 0U) {
354dfdb057aSYann Gautier 		if (timeout_elapsed(timeout)) {
3558e2e5e8bSYann Gautier 			ERROR("%s: timeout 10ms (cmd = %d,status = %x)\n",
3568e2e5e8bSYann Gautier 			      __func__, cmd->cmd_idx, status);
3578e2e5e8bSYann Gautier 			err = -ETIMEDOUT;
3581d7bcaa6SYann Gautier 			goto err_exit;
3598e2e5e8bSYann Gautier 		}
3601d7bcaa6SYann Gautier 
3611d7bcaa6SYann Gautier 		status = mmio_read_32(base + SDMMC_STAR);
3621d7bcaa6SYann Gautier 	};
3638e2e5e8bSYann Gautier 
3648e2e5e8bSYann Gautier 	if ((status & (SDMMC_STAR_DTIMEOUT | SDMMC_STAR_DCRCFAIL |
3658e2e5e8bSYann Gautier 		       SDMMC_STAR_TXUNDERR | SDMMC_STAR_RXOVERR |
3668e2e5e8bSYann Gautier 		       SDMMC_STAR_IDMATE)) != 0U) {
3678e2e5e8bSYann Gautier 		ERROR("%s: Error flag (cmd = %d,status = %x)\n", __func__,
3688e2e5e8bSYann Gautier 		      cmd->cmd_idx, status);
3698e2e5e8bSYann Gautier 		err = -EIO;
3708e2e5e8bSYann Gautier 	}
3718e2e5e8bSYann Gautier 
3721d7bcaa6SYann Gautier err_exit:
3738e2e5e8bSYann Gautier 	mmio_write_32(base + SDMMC_ICR, SDMMC_STATIC_FLAGS);
3748e2e5e8bSYann Gautier 	mmio_clrbits_32(base + SDMMC_CMDR, SDMMC_CMDR_CMDTRANS);
3758e2e5e8bSYann Gautier 
376dfdb057aSYann Gautier 	if ((err != 0) && ((status & SDMMC_STAR_DPSMACT) != 0U)) {
3771d7bcaa6SYann Gautier 		int ret_stop = stm32_sdmmc2_stop_transfer();
3781d7bcaa6SYann Gautier 
3791d7bcaa6SYann Gautier 		if (ret_stop != 0) {
3801d7bcaa6SYann Gautier 			return ret_stop;
3811d7bcaa6SYann Gautier 		}
3828e2e5e8bSYann Gautier 	}
3838e2e5e8bSYann Gautier 
3848e2e5e8bSYann Gautier 	return err;
3858e2e5e8bSYann Gautier }
3868e2e5e8bSYann Gautier 
3878e2e5e8bSYann Gautier static int stm32_sdmmc2_send_cmd(struct mmc_cmd *cmd)
3888e2e5e8bSYann Gautier {
3897d8e1218SYann Gautier 	uint8_t retry;
3907d8e1218SYann Gautier 	int err;
3918e2e5e8bSYann Gautier 
3928e2e5e8bSYann Gautier 	assert(cmd != NULL);
3938e2e5e8bSYann Gautier 
3947d8e1218SYann Gautier 	for (retry = 0U; retry < 3U; retry++) {
3958e2e5e8bSYann Gautier 		err = stm32_sdmmc2_send_cmd_req(cmd);
3968e2e5e8bSYann Gautier 		if (err == 0) {
3977d8e1218SYann Gautier 			return 0;
3988e2e5e8bSYann Gautier 		}
3998e2e5e8bSYann Gautier 
4008e2e5e8bSYann Gautier 		if ((cmd->cmd_idx == MMC_CMD(1)) ||
4018e2e5e8bSYann Gautier 		    (cmd->cmd_idx == MMC_CMD(13))) {
4028e2e5e8bSYann Gautier 			return 0; /* Retry managed by framework */
4038e2e5e8bSYann Gautier 		}
4048e2e5e8bSYann Gautier 
4058e2e5e8bSYann Gautier 		/* Command 8 is expected to fail for eMMC */
4067d8e1218SYann Gautier 		if (cmd->cmd_idx != MMC_CMD(8)) {
4077d8e1218SYann Gautier 			WARN(" CMD%u, Retry: %u, Error: %d\n",
4087d8e1218SYann Gautier 			     cmd->cmd_idx, retry + 1U, err);
4098e2e5e8bSYann Gautier 		}
4108e2e5e8bSYann Gautier 
4117d8e1218SYann Gautier 		udelay(10U);
4128e2e5e8bSYann Gautier 	}
4138e2e5e8bSYann Gautier 
4148e2e5e8bSYann Gautier 	return err;
4158e2e5e8bSYann Gautier }
4168e2e5e8bSYann Gautier 
4178e2e5e8bSYann Gautier static int stm32_sdmmc2_set_ios(unsigned int clk, unsigned int width)
4188e2e5e8bSYann Gautier {
4198e2e5e8bSYann Gautier 	uintptr_t base = sdmmc2_params.reg_base;
4208e2e5e8bSYann Gautier 	uint32_t bus_cfg = 0;
4212c2c9f1eSYann Gautier 	uint32_t clock_div, max_freq, freq;
4228e2e5e8bSYann Gautier 	uint32_t clk_rate = sdmmc2_params.clk_rate;
4238e2e5e8bSYann Gautier 	uint32_t max_bus_freq = sdmmc2_params.device_info->max_bus_freq;
4248e2e5e8bSYann Gautier 
4258e2e5e8bSYann Gautier 	switch (width) {
4268e2e5e8bSYann Gautier 	case MMC_BUS_WIDTH_1:
4278e2e5e8bSYann Gautier 		break;
4288e2e5e8bSYann Gautier 	case MMC_BUS_WIDTH_4:
4298e2e5e8bSYann Gautier 		bus_cfg |= SDMMC_CLKCR_WIDBUS_4;
4308e2e5e8bSYann Gautier 		break;
4318e2e5e8bSYann Gautier 	case MMC_BUS_WIDTH_8:
4328e2e5e8bSYann Gautier 		bus_cfg |= SDMMC_CLKCR_WIDBUS_8;
4338e2e5e8bSYann Gautier 		break;
4348e2e5e8bSYann Gautier 	default:
4358e2e5e8bSYann Gautier 		panic();
4368e2e5e8bSYann Gautier 		break;
4378e2e5e8bSYann Gautier 	}
4388e2e5e8bSYann Gautier 
4398e2e5e8bSYann Gautier 	if (sdmmc2_params.device_info->mmc_dev_type == MMC_IS_EMMC) {
4408e2e5e8bSYann Gautier 		if (max_bus_freq >= 52000000U) {
4413f9c9784SYann Gautier 			max_freq = STM32MP_EMMC_HIGH_SPEED_MAX_FREQ;
4428e2e5e8bSYann Gautier 		} else {
4433f9c9784SYann Gautier 			max_freq = STM32MP_EMMC_NORMAL_SPEED_MAX_FREQ;
4448e2e5e8bSYann Gautier 		}
4458e2e5e8bSYann Gautier 	} else {
4468e2e5e8bSYann Gautier 		if (max_bus_freq >= 50000000U) {
4473f9c9784SYann Gautier 			max_freq = STM32MP_SD_HIGH_SPEED_MAX_FREQ;
4488e2e5e8bSYann Gautier 		} else {
4493f9c9784SYann Gautier 			max_freq = STM32MP_SD_NORMAL_SPEED_MAX_FREQ;
4508e2e5e8bSYann Gautier 		}
4518e2e5e8bSYann Gautier 	}
4528e2e5e8bSYann Gautier 
4532c2c9f1eSYann Gautier 	if (sdmmc2_params.max_freq != 0U) {
4542c2c9f1eSYann Gautier 		freq = MIN(sdmmc2_params.max_freq, max_freq);
4552c2c9f1eSYann Gautier 	} else {
4562c2c9f1eSYann Gautier 		freq = max_freq;
4572c2c9f1eSYann Gautier 	}
4582c2c9f1eSYann Gautier 
4592c2c9f1eSYann Gautier 	clock_div = div_round_up(clk_rate, freq * 2U);
4608e2e5e8bSYann Gautier 
4618e2e5e8bSYann Gautier 	mmio_write_32(base + SDMMC_CLKCR,
4628e2e5e8bSYann Gautier 		      SDMMC_CLKCR_HWFC_EN | clock_div | bus_cfg |
4638e2e5e8bSYann Gautier 		      sdmmc2_params.negedge |
4648e2e5e8bSYann Gautier 		      sdmmc2_params.pin_ckin);
4658e2e5e8bSYann Gautier 
4668e2e5e8bSYann Gautier 	return 0;
4678e2e5e8bSYann Gautier }
4688e2e5e8bSYann Gautier 
4698e2e5e8bSYann Gautier static int stm32_sdmmc2_prepare(int lba, uintptr_t buf, size_t size)
4708e2e5e8bSYann Gautier {
4718e2e5e8bSYann Gautier 	struct mmc_cmd cmd;
4728e2e5e8bSYann Gautier 	int ret;
4738e2e5e8bSYann Gautier 	uintptr_t base = sdmmc2_params.reg_base;
4748e2e5e8bSYann Gautier 	uint32_t data_ctrl = SDMMC_DCTRLR_DTDIR;
475d9d803e0SYann Gautier 	uint32_t arg_size;
4768e2e5e8bSYann Gautier 
477d9d803e0SYann Gautier 	assert(size != 0U);
478d9d803e0SYann Gautier 
479d9d803e0SYann Gautier 	if (size > MMC_BLOCK_SIZE) {
480d9d803e0SYann Gautier 		arg_size = MMC_BLOCK_SIZE;
4818e2e5e8bSYann Gautier 	} else {
482d9d803e0SYann Gautier 		arg_size = size;
4838e2e5e8bSYann Gautier 	}
4848e2e5e8bSYann Gautier 
4858e2e5e8bSYann Gautier 	sdmmc2_params.use_dma = plat_sdmmc2_use_dma(base, buf);
4868e2e5e8bSYann Gautier 
4878e2e5e8bSYann Gautier 	if (sdmmc2_params.use_dma) {
4888e2e5e8bSYann Gautier 		inv_dcache_range(buf, size);
4898e2e5e8bSYann Gautier 	}
4908e2e5e8bSYann Gautier 
4918e2e5e8bSYann Gautier 	/* Prepare CMD 16*/
4924156d4daSYann Gautier 	mmio_write_32(base + SDMMC_DTIMER, 0);
4938e2e5e8bSYann Gautier 
4948e2e5e8bSYann Gautier 	mmio_write_32(base + SDMMC_DLENR, 0);
4958e2e5e8bSYann Gautier 
4964156d4daSYann Gautier 	mmio_write_32(base + SDMMC_DCTRLR, 0);
4978e2e5e8bSYann Gautier 
4988e2e5e8bSYann Gautier 	zeromem(&cmd, sizeof(struct mmc_cmd));
4998e2e5e8bSYann Gautier 
5008e2e5e8bSYann Gautier 	cmd.cmd_idx = MMC_CMD(16);
501d9d803e0SYann Gautier 	cmd.cmd_arg = arg_size;
5028e2e5e8bSYann Gautier 	cmd.resp_type = MMC_RESPONSE_R1;
5038e2e5e8bSYann Gautier 
5048e2e5e8bSYann Gautier 	ret = stm32_sdmmc2_send_cmd(&cmd);
5058e2e5e8bSYann Gautier 	if (ret != 0) {
5068e2e5e8bSYann Gautier 		ERROR("CMD16 failed\n");
5078e2e5e8bSYann Gautier 		return ret;
5088e2e5e8bSYann Gautier 	}
5098e2e5e8bSYann Gautier 
5108e2e5e8bSYann Gautier 	/* Prepare data command */
5118e2e5e8bSYann Gautier 	mmio_write_32(base + SDMMC_DTIMER, UINT32_MAX);
5128e2e5e8bSYann Gautier 
5138e2e5e8bSYann Gautier 	mmio_write_32(base + SDMMC_DLENR, size);
5148e2e5e8bSYann Gautier 
5158e2e5e8bSYann Gautier 	if (sdmmc2_params.use_dma) {
5168e2e5e8bSYann Gautier 		mmio_write_32(base + SDMMC_IDMACTRLR,
5178e2e5e8bSYann Gautier 			      SDMMC_IDMACTRLR_IDMAEN);
5188e2e5e8bSYann Gautier 		mmio_write_32(base + SDMMC_IDMABASE0R, buf);
5198e2e5e8bSYann Gautier 
5208e2e5e8bSYann Gautier 		flush_dcache_range(buf, size);
5218e2e5e8bSYann Gautier 	}
5228e2e5e8bSYann Gautier 
523d9d803e0SYann Gautier 	data_ctrl |= __builtin_ctz(arg_size) << SDMMC_DCTRLR_DBLOCKSIZE_SHIFT;
524d9d803e0SYann Gautier 
5258e2e5e8bSYann Gautier 	mmio_clrsetbits_32(base + SDMMC_DCTRLR,
5268e2e5e8bSYann Gautier 			   SDMMC_DCTRLR_CLEAR_MASK,
5278e2e5e8bSYann Gautier 			   data_ctrl);
5288e2e5e8bSYann Gautier 
5298e2e5e8bSYann Gautier 	return 0;
5308e2e5e8bSYann Gautier }
5318e2e5e8bSYann Gautier 
5328e2e5e8bSYann Gautier static int stm32_sdmmc2_read(int lba, uintptr_t buf, size_t size)
5338e2e5e8bSYann Gautier {
5348e2e5e8bSYann Gautier 	uint32_t error_flags = SDMMC_STAR_RXOVERR | SDMMC_STAR_DCRCFAIL |
5358e2e5e8bSYann Gautier 			       SDMMC_STAR_DTIMEOUT;
5368e2e5e8bSYann Gautier 	uint32_t flags = error_flags | SDMMC_STAR_DATAEND;
5378e2e5e8bSYann Gautier 	uint32_t status;
5388e2e5e8bSYann Gautier 	uint32_t *buffer;
5398e2e5e8bSYann Gautier 	uintptr_t base = sdmmc2_params.reg_base;
5408e2e5e8bSYann Gautier 	uintptr_t fifo_reg = base + SDMMC_FIFOR;
541dfdb057aSYann Gautier 	uint64_t timeout;
5428e2e5e8bSYann Gautier 	int ret;
5438e2e5e8bSYann Gautier 
5448e2e5e8bSYann Gautier 	/* Assert buf is 4 bytes aligned */
5458e2e5e8bSYann Gautier 	assert((buf & GENMASK(1, 0)) == 0U);
5468e2e5e8bSYann Gautier 
5478e2e5e8bSYann Gautier 	buffer = (uint32_t *)buf;
5488e2e5e8bSYann Gautier 
5498e2e5e8bSYann Gautier 	if (sdmmc2_params.use_dma) {
5508e2e5e8bSYann Gautier 		inv_dcache_range(buf, size);
5518e2e5e8bSYann Gautier 
5528e2e5e8bSYann Gautier 		return 0;
5538e2e5e8bSYann Gautier 	}
5548e2e5e8bSYann Gautier 
5558e2e5e8bSYann Gautier 	if (size <= MMC_BLOCK_SIZE) {
5568e2e5e8bSYann Gautier 		flags |= SDMMC_STAR_DBCKEND;
5578e2e5e8bSYann Gautier 	}
5588e2e5e8bSYann Gautier 
559dfdb057aSYann Gautier 	timeout = timeout_init_us(TIMEOUT_US_1_S);
5608e2e5e8bSYann Gautier 
5618e2e5e8bSYann Gautier 	do {
5628e2e5e8bSYann Gautier 		status = mmio_read_32(base + SDMMC_STAR);
5638e2e5e8bSYann Gautier 
5648e2e5e8bSYann Gautier 		if ((status & error_flags) != 0U) {
5658e2e5e8bSYann Gautier 			ERROR("%s: Read error (status = %x)\n", __func__,
5668e2e5e8bSYann Gautier 			      status);
5678e2e5e8bSYann Gautier 			mmio_write_32(base + SDMMC_DCTRLR,
5688e2e5e8bSYann Gautier 				      SDMMC_DCTRLR_FIFORST);
5698e2e5e8bSYann Gautier 
5708e2e5e8bSYann Gautier 			mmio_write_32(base + SDMMC_ICR,
5718e2e5e8bSYann Gautier 				      SDMMC_STATIC_FLAGS);
5728e2e5e8bSYann Gautier 
5738e2e5e8bSYann Gautier 			ret = stm32_sdmmc2_stop_transfer();
5748e2e5e8bSYann Gautier 			if (ret != 0) {
5758e2e5e8bSYann Gautier 				return ret;
5768e2e5e8bSYann Gautier 			}
5778e2e5e8bSYann Gautier 
5788e2e5e8bSYann Gautier 			return -EIO;
5798e2e5e8bSYann Gautier 		}
5808e2e5e8bSYann Gautier 
581dfdb057aSYann Gautier 		if (timeout_elapsed(timeout)) {
5828e2e5e8bSYann Gautier 			ERROR("%s: timeout 1s (status = %x)\n",
5838e2e5e8bSYann Gautier 			      __func__, status);
5848e2e5e8bSYann Gautier 			mmio_write_32(base + SDMMC_ICR,
5858e2e5e8bSYann Gautier 				      SDMMC_STATIC_FLAGS);
5868e2e5e8bSYann Gautier 
5878e2e5e8bSYann Gautier 			ret = stm32_sdmmc2_stop_transfer();
5888e2e5e8bSYann Gautier 			if (ret != 0) {
5898e2e5e8bSYann Gautier 				return ret;
5908e2e5e8bSYann Gautier 			}
5918e2e5e8bSYann Gautier 
5928e2e5e8bSYann Gautier 			return -ETIMEDOUT;
5938e2e5e8bSYann Gautier 		}
5948e2e5e8bSYann Gautier 
5958e2e5e8bSYann Gautier 		if (size < (8U * sizeof(uint32_t))) {
5968e2e5e8bSYann Gautier 			if ((mmio_read_32(base + SDMMC_DCNTR) > 0U) &&
5978e2e5e8bSYann Gautier 			    ((status & SDMMC_STAR_RXFIFOE) == 0U)) {
5988e2e5e8bSYann Gautier 				*buffer = mmio_read_32(fifo_reg);
5998e2e5e8bSYann Gautier 				buffer++;
6008e2e5e8bSYann Gautier 			}
6018e2e5e8bSYann Gautier 		} else if ((status & SDMMC_STAR_RXFIFOHF) != 0U) {
6028e2e5e8bSYann Gautier 			uint32_t count;
6038e2e5e8bSYann Gautier 
6048e2e5e8bSYann Gautier 			/* Read data from SDMMC Rx FIFO */
6058e2e5e8bSYann Gautier 			for (count = 0; count < 8U; count++) {
6068e2e5e8bSYann Gautier 				*buffer = mmio_read_32(fifo_reg);
6078e2e5e8bSYann Gautier 				buffer++;
6088e2e5e8bSYann Gautier 			}
6098e2e5e8bSYann Gautier 		}
6108e2e5e8bSYann Gautier 	} while ((status & flags) == 0U);
6118e2e5e8bSYann Gautier 
6128e2e5e8bSYann Gautier 	mmio_write_32(base + SDMMC_ICR, SDMMC_STATIC_FLAGS);
6138e2e5e8bSYann Gautier 
6148e2e5e8bSYann Gautier 	if ((status & SDMMC_STAR_DPSMACT) != 0U) {
6158e2e5e8bSYann Gautier 		WARN("%s: DPSMACT=1, send stop\n", __func__);
6168e2e5e8bSYann Gautier 		return stm32_sdmmc2_stop_transfer();
6178e2e5e8bSYann Gautier 	}
6188e2e5e8bSYann Gautier 
6198e2e5e8bSYann Gautier 	return 0;
6208e2e5e8bSYann Gautier }
6218e2e5e8bSYann Gautier 
6228e2e5e8bSYann Gautier static int stm32_sdmmc2_write(int lba, uintptr_t buf, size_t size)
6238e2e5e8bSYann Gautier {
6248e2e5e8bSYann Gautier 	return 0;
6258e2e5e8bSYann Gautier }
6268e2e5e8bSYann Gautier 
6278e2e5e8bSYann Gautier static int stm32_sdmmc2_dt_get_config(void)
6288e2e5e8bSYann Gautier {
6298e2e5e8bSYann Gautier 	int sdmmc_node;
6308e2e5e8bSYann Gautier 	void *fdt = NULL;
6318e2e5e8bSYann Gautier 	const fdt32_t *cuint;
632bff9e3ccSYann Gautier 	struct dt_node_info dt_info;
6338e2e5e8bSYann Gautier 
6348e2e5e8bSYann Gautier 	if (fdt_get_address(&fdt) == 0) {
6358e2e5e8bSYann Gautier 		return -FDT_ERR_NOTFOUND;
6368e2e5e8bSYann Gautier 	}
6378e2e5e8bSYann Gautier 
6388e2e5e8bSYann Gautier 	if (fdt == NULL) {
6398e2e5e8bSYann Gautier 		return -FDT_ERR_NOTFOUND;
6408e2e5e8bSYann Gautier 	}
6418e2e5e8bSYann Gautier 
642bff9e3ccSYann Gautier 	sdmmc_node = dt_match_instance_by_compatible(DT_SDMMC2_COMPAT,
643bff9e3ccSYann Gautier 						     sdmmc2_params.reg_base);
6448e2e5e8bSYann Gautier 	if (sdmmc_node == -FDT_ERR_NOTFOUND) {
6458e2e5e8bSYann Gautier 		return -FDT_ERR_NOTFOUND;
6468e2e5e8bSYann Gautier 	}
6478e2e5e8bSYann Gautier 
648bff9e3ccSYann Gautier 	dt_fill_device_info(&dt_info, sdmmc_node);
649bff9e3ccSYann Gautier 	if (dt_info.status == DT_DISABLED) {
6508e2e5e8bSYann Gautier 		return -FDT_ERR_NOTFOUND;
6518e2e5e8bSYann Gautier 	}
6528e2e5e8bSYann Gautier 
6538e2e5e8bSYann Gautier 	if (dt_set_pinctrl_config(sdmmc_node) != 0) {
6548e2e5e8bSYann Gautier 		return -FDT_ERR_BADVALUE;
6558e2e5e8bSYann Gautier 	}
6568e2e5e8bSYann Gautier 
657bff9e3ccSYann Gautier 	sdmmc2_params.clock_id = dt_info.clock;
658bff9e3ccSYann Gautier 	sdmmc2_params.reset_id = dt_info.reset;
6598e2e5e8bSYann Gautier 
660c948f771SYann Gautier 	if ((fdt_getprop(fdt, sdmmc_node, "st,use-ckin", NULL)) != NULL) {
6618e2e5e8bSYann Gautier 		sdmmc2_params.pin_ckin = SDMMC_CLKCR_SELCLKRX_0;
6628e2e5e8bSYann Gautier 	}
6638e2e5e8bSYann Gautier 
664c948f771SYann Gautier 	if ((fdt_getprop(fdt, sdmmc_node, "st,sig-dir", NULL)) != NULL) {
6658e2e5e8bSYann Gautier 		sdmmc2_params.dirpol = SDMMC_POWER_DIRPOL;
6668e2e5e8bSYann Gautier 	}
6678e2e5e8bSYann Gautier 
668c948f771SYann Gautier 	if ((fdt_getprop(fdt, sdmmc_node, "st,neg-edge", NULL)) != NULL) {
6698e2e5e8bSYann Gautier 		sdmmc2_params.negedge = SDMMC_CLKCR_NEGEDGE;
6708e2e5e8bSYann Gautier 	}
6718e2e5e8bSYann Gautier 
6728e2e5e8bSYann Gautier 	cuint = fdt_getprop(fdt, sdmmc_node, "bus-width", NULL);
6738e2e5e8bSYann Gautier 	if (cuint != NULL) {
6748e2e5e8bSYann Gautier 		switch (fdt32_to_cpu(*cuint)) {
6758e2e5e8bSYann Gautier 		case 4:
6768e2e5e8bSYann Gautier 			sdmmc2_params.bus_width = MMC_BUS_WIDTH_4;
6778e2e5e8bSYann Gautier 			break;
6788e2e5e8bSYann Gautier 
6798e2e5e8bSYann Gautier 		case 8:
6808e2e5e8bSYann Gautier 			sdmmc2_params.bus_width = MMC_BUS_WIDTH_8;
6818e2e5e8bSYann Gautier 			break;
6828e2e5e8bSYann Gautier 
6838e2e5e8bSYann Gautier 		default:
6848e2e5e8bSYann Gautier 			break;
6858e2e5e8bSYann Gautier 		}
6868e2e5e8bSYann Gautier 	}
6878e2e5e8bSYann Gautier 
6882c2c9f1eSYann Gautier 	cuint = fdt_getprop(fdt, sdmmc_node, "max-frequency", NULL);
6892c2c9f1eSYann Gautier 	if (cuint != NULL) {
6902c2c9f1eSYann Gautier 		sdmmc2_params.max_freq = fdt32_to_cpu(*cuint);
6912c2c9f1eSYann Gautier 	}
6922c2c9f1eSYann Gautier 
6938e2e5e8bSYann Gautier 	return 0;
6948e2e5e8bSYann Gautier }
6958e2e5e8bSYann Gautier 
6968e2e5e8bSYann Gautier unsigned long long stm32_sdmmc2_mmc_get_device_size(void)
6978e2e5e8bSYann Gautier {
6988e2e5e8bSYann Gautier 	return sdmmc2_params.device_info->device_size;
6998e2e5e8bSYann Gautier }
7008e2e5e8bSYann Gautier 
7018e2e5e8bSYann Gautier int stm32_sdmmc2_mmc_init(struct stm32_sdmmc2_params *params)
7028e2e5e8bSYann Gautier {
70345c70e68SEtienne Carriere 	int rc;
70445c70e68SEtienne Carriere 
7058e2e5e8bSYann Gautier 	assert((params != NULL) &&
7068e2e5e8bSYann Gautier 	       ((params->reg_base & MMC_BLOCK_MASK) == 0U) &&
7078e2e5e8bSYann Gautier 	       ((params->bus_width == MMC_BUS_WIDTH_1) ||
7088e2e5e8bSYann Gautier 		(params->bus_width == MMC_BUS_WIDTH_4) ||
7098e2e5e8bSYann Gautier 		(params->bus_width == MMC_BUS_WIDTH_8)));
7108e2e5e8bSYann Gautier 
7118e2e5e8bSYann Gautier 	memcpy(&sdmmc2_params, params, sizeof(struct stm32_sdmmc2_params));
7128e2e5e8bSYann Gautier 
7138e2e5e8bSYann Gautier 	if (stm32_sdmmc2_dt_get_config() != 0) {
7148e2e5e8bSYann Gautier 		ERROR("%s: DT error\n", __func__);
7158e2e5e8bSYann Gautier 		return -ENOMEM;
7168e2e5e8bSYann Gautier 	}
7178e2e5e8bSYann Gautier 
718*33667d29SYann Gautier 	clk_enable(sdmmc2_params.clock_id);
7198e2e5e8bSYann Gautier 
72045c70e68SEtienne Carriere 	rc = stm32mp_reset_assert(sdmmc2_params.reset_id, TIMEOUT_US_1_MS);
72145c70e68SEtienne Carriere 	if (rc != 0) {
72245c70e68SEtienne Carriere 		panic();
72345c70e68SEtienne Carriere 	}
7248e2e5e8bSYann Gautier 	udelay(2);
72545c70e68SEtienne Carriere 	rc = stm32mp_reset_deassert(sdmmc2_params.reset_id, TIMEOUT_US_1_MS);
72645c70e68SEtienne Carriere 	if (rc != 0) {
72745c70e68SEtienne Carriere 		panic();
72845c70e68SEtienne Carriere 	}
7298e2e5e8bSYann Gautier 	mdelay(1);
7308e2e5e8bSYann Gautier 
731*33667d29SYann Gautier 	sdmmc2_params.clk_rate = clk_get_rate(sdmmc2_params.clock_id);
732b248bb4aSYann Gautier 	sdmmc2_params.device_info->ocr_voltage = OCR_3_2_3_3 | OCR_3_3_3_4;
7338e2e5e8bSYann Gautier 
7348e2e5e8bSYann Gautier 	return mmc_init(&stm32_sdmmc2_ops, sdmmc2_params.clk_rate,
7358e2e5e8bSYann Gautier 			sdmmc2_params.bus_width, sdmmc2_params.flags,
7368e2e5e8bSYann Gautier 			sdmmc2_params.device_info);
7378e2e5e8bSYann Gautier }
738