12a690b6dSMarek Vasut /*
22a690b6dSMarek Vasut * Copyright (c) 2015-2019, Renesas Electronics Corporation
32a690b6dSMarek Vasut * All rights reserved.
42a690b6dSMarek Vasut *
52a690b6dSMarek Vasut * SPDX-License-Identifier: BSD-3-Clause
62a690b6dSMarek Vasut */
72a690b6dSMarek Vasut
82a690b6dSMarek Vasut #include <stdint.h> /* for uint32_t */
92a690b6dSMarek Vasut #include <lib/mmio.h>
102a690b6dSMarek Vasut #include "pfc_init_v3m.h"
112a690b6dSMarek Vasut #include "include/rcar_def.h"
122a690b6dSMarek Vasut #include "rcar_private.h"
132a690b6dSMarek Vasut #include "../pfc_regs.h"
142a690b6dSMarek Vasut
15*1b491eeaSElyes Haouas /* Pin function bit */
162a690b6dSMarek Vasut #define GPSR0_DU_EXODDF_DU_ODDF_DISP_CDE BIT(21)
172a690b6dSMarek Vasut #define GPSR0_DU_EXVSYNC_DU_VSYNC BIT(20)
182a690b6dSMarek Vasut #define GPSR0_DU_EXHSYNC_DU_HSYNC BIT(19)
192a690b6dSMarek Vasut #define GPSR0_DU_DOTCLKOUT BIT(18)
202a690b6dSMarek Vasut #define GPSR0_DU_DB7 BIT(17)
212a690b6dSMarek Vasut #define GPSR0_DU_DB6 BIT(16)
222a690b6dSMarek Vasut #define GPSR0_DU_DB5 BIT(15)
232a690b6dSMarek Vasut #define GPSR0_DU_DB4 BIT(14)
242a690b6dSMarek Vasut #define GPSR0_DU_DB3 BIT(13)
252a690b6dSMarek Vasut #define GPSR0_DU_DB2 BIT(12)
262a690b6dSMarek Vasut #define GPSR0_DU_DG7 BIT(11)
272a690b6dSMarek Vasut #define GPSR0_DU_DG6 BIT(10)
282a690b6dSMarek Vasut #define GPSR0_DU_DG5 BIT(9)
292a690b6dSMarek Vasut #define GPSR0_DU_DG4 BIT(8)
302a690b6dSMarek Vasut #define GPSR0_DU_DG3 BIT(7)
312a690b6dSMarek Vasut #define GPSR0_DU_DG2 BIT(6)
322a690b6dSMarek Vasut #define GPSR0_DU_DR7 BIT(5)
332a690b6dSMarek Vasut #define GPSR0_DU_DR6 BIT(4)
342a690b6dSMarek Vasut #define GPSR0_DU_DR5 BIT(3)
352a690b6dSMarek Vasut #define GPSR0_DU_DR4 BIT(2)
362a690b6dSMarek Vasut #define GPSR0_DU_DR3 BIT(1)
372a690b6dSMarek Vasut #define GPSR0_DU_DR2 BIT(0)
382a690b6dSMarek Vasut
392a690b6dSMarek Vasut #define GPSR1_DIGRF_CLKOUT BIT(27)
402a690b6dSMarek Vasut #define GPSR1_DIGRF_CLKIN BIT(26)
412a690b6dSMarek Vasut #define GPSR1_CANFD_CLK BIT(25)
422a690b6dSMarek Vasut #define GPSR1_CANFD1_RX BIT(24)
432a690b6dSMarek Vasut #define GPSR1_CANFD1_TX BIT(23)
442a690b6dSMarek Vasut #define GPSR1_CANFD0_RX BIT(22)
452a690b6dSMarek Vasut #define GPSR1_CANFD0_TX BIT(21)
462a690b6dSMarek Vasut #define GPSR1_AVB0_AVTP_CAPTURE BIT(20)
472a690b6dSMarek Vasut #define GPSR1_AVB0_AVTP_MATCH BIT(19)
482a690b6dSMarek Vasut #define GPSR1_AVB0_LINK BIT(18)
492a690b6dSMarek Vasut #define GPSR1_AVB0_PHY_INT BIT(17)
502a690b6dSMarek Vasut #define GPSR1_AVB0_MAGIC BIT(16)
512a690b6dSMarek Vasut #define GPSR1_AVB0_MDC BIT(15)
522a690b6dSMarek Vasut #define GPSR1_AVB0_MDIO BIT(14)
532a690b6dSMarek Vasut #define GPSR1_AVB0_TXCREFCLK BIT(13)
542a690b6dSMarek Vasut #define GPSR1_AVB0_TD3 BIT(12)
552a690b6dSMarek Vasut #define GPSR1_AVB0_TD2 BIT(11)
562a690b6dSMarek Vasut #define GPSR1_AVB0_TD1 BIT(10)
572a690b6dSMarek Vasut #define GPSR1_AVB0_TD0 BIT(9)
582a690b6dSMarek Vasut #define GPSR1_AVB0_TXC BIT(8)
592a690b6dSMarek Vasut #define GPSR1_AVB0_TX_CTL BIT(7)
602a690b6dSMarek Vasut #define GPSR1_AVB0_RD3 BIT(6)
612a690b6dSMarek Vasut #define GPSR1_AVB0_RD2 BIT(5)
622a690b6dSMarek Vasut #define GPSR1_AVB0_RD1 BIT(4)
632a690b6dSMarek Vasut #define GPSR1_AVB0_RD0 BIT(3)
642a690b6dSMarek Vasut #define GPSR1_AVB0_RXC BIT(2)
652a690b6dSMarek Vasut #define GPSR1_AVB0_RX_CTL BIT(1)
662a690b6dSMarek Vasut #define GPSR1_IRQ0 BIT(0)
672a690b6dSMarek Vasut
682a690b6dSMarek Vasut #define GPSR2_VI0_FIELD BIT(16)
692a690b6dSMarek Vasut #define GPSR2_VI0_DATA11 BIT(15)
702a690b6dSMarek Vasut #define GPSR2_VI0_DATA10 BIT(14)
712a690b6dSMarek Vasut #define GPSR2_VI0_DATA9 BIT(13)
722a690b6dSMarek Vasut #define GPSR2_VI0_DATA8 BIT(12)
732a690b6dSMarek Vasut #define GPSR2_VI0_DATA7 BIT(11)
742a690b6dSMarek Vasut #define GPSR2_VI0_DATA6 BIT(10)
752a690b6dSMarek Vasut #define GPSR2_VI0_DATA5 BIT(9)
762a690b6dSMarek Vasut #define GPSR2_VI0_DATA4 BIT(8)
772a690b6dSMarek Vasut #define GPSR2_VI0_DATA3 BIT(7)
782a690b6dSMarek Vasut #define GPSR2_VI0_DATA2 BIT(6)
792a690b6dSMarek Vasut #define GPSR2_VI0_DATA1 BIT(5)
802a690b6dSMarek Vasut #define GPSR2_VI0_DATA0 BIT(4)
812a690b6dSMarek Vasut #define GPSR2_VI0_VSYNC_N BIT(3)
822a690b6dSMarek Vasut #define GPSR2_VI0_HSYNC_N BIT(2)
832a690b6dSMarek Vasut #define GPSR2_VI0_CLKENB BIT(1)
842a690b6dSMarek Vasut #define GPSR2_VI0_CLK BIT(0)
852a690b6dSMarek Vasut
862a690b6dSMarek Vasut #define GPSR3_VI1_FIELD BIT(16)
872a690b6dSMarek Vasut #define GPSR3_VI1_DATA11 BIT(15)
882a690b6dSMarek Vasut #define GPSR3_VI1_DATA10 BIT(14)
892a690b6dSMarek Vasut #define GPSR3_VI1_DATA9 BIT(13)
902a690b6dSMarek Vasut #define GPSR3_VI1_DATA8 BIT(12)
912a690b6dSMarek Vasut #define GPSR3_VI1_DATA7 BIT(11)
922a690b6dSMarek Vasut #define GPSR3_VI1_DATA6 BIT(10)
932a690b6dSMarek Vasut #define GPSR3_VI1_DATA5 BIT(9)
942a690b6dSMarek Vasut #define GPSR3_VI1_DATA4 BIT(8)
952a690b6dSMarek Vasut #define GPSR3_VI1_DATA3 BIT(7)
962a690b6dSMarek Vasut #define GPSR3_VI1_DATA2 BIT(6)
972a690b6dSMarek Vasut #define GPSR3_VI1_DATA1 BIT(5)
982a690b6dSMarek Vasut #define GPSR3_VI1_DATA0 BIT(4)
992a690b6dSMarek Vasut #define GPSR3_VI1_VSYNC_N BIT(3)
1002a690b6dSMarek Vasut #define GPSR3_VI1_HSYNC_N BIT(2)
1012a690b6dSMarek Vasut #define GPSR3_VI1_CLKENB BIT(1)
1022a690b6dSMarek Vasut #define GPSR3_VI1_CLK BIT(0)
1032a690b6dSMarek Vasut
1042a690b6dSMarek Vasut #define GPSR4_SDA2 BIT(5)
1052a690b6dSMarek Vasut #define GPSR4_SCL2 BIT(4)
1062a690b6dSMarek Vasut #define GPSR4_SDA1 BIT(3)
1072a690b6dSMarek Vasut #define GPSR4_SCL1 BIT(2)
1082a690b6dSMarek Vasut #define GPSR4_SDA0 BIT(1)
1092a690b6dSMarek Vasut #define GPSR4_SCL0 BIT(0)
1102a690b6dSMarek Vasut
1112a690b6dSMarek Vasut #define GPSR5_RPC_INT_N BIT(14)
1122a690b6dSMarek Vasut #define GPSR5_RPC_WP_N BIT(13)
1132a690b6dSMarek Vasut #define GPSR5_RPC_RESET_N BIT(12)
1142a690b6dSMarek Vasut #define GPSR5_QSPI1_SSL BIT(11)
1152a690b6dSMarek Vasut #define GPSR5_QSPI1_IO3 BIT(10)
1162a690b6dSMarek Vasut #define GPSR5_QSPI1_IO2 BIT(9)
1172a690b6dSMarek Vasut #define GPSR5_QSPI1_MISO_IO1 BIT(8)
1182a690b6dSMarek Vasut #define GPSR5_QSPI1_MOSI_IO0 BIT(7)
1192a690b6dSMarek Vasut #define GPSR5_QSPI1_SPCLK BIT(6)
1202a690b6dSMarek Vasut #define GPSR5_QSPI0_SSL BIT(5)
1212a690b6dSMarek Vasut #define GPSR5_QSPI0_IO3 BIT(4)
1222a690b6dSMarek Vasut #define GPSR5_QSPI0_IO2 BIT(3)
1232a690b6dSMarek Vasut #define GPSR5_QSPI0_MISO_IO1 BIT(2)
1242a690b6dSMarek Vasut #define GPSR5_QSPI0_MOSI_IO0 BIT(1)
1252a690b6dSMarek Vasut #define GPSR5_QSPI0_SPCLK BIT(0)
1262a690b6dSMarek Vasut
1272a690b6dSMarek Vasut #define IPSR_28_FUNC(x) ((uint32_t)(x) << 28U)
1282a690b6dSMarek Vasut #define IPSR_24_FUNC(x) ((uint32_t)(x) << 24U)
1292a690b6dSMarek Vasut #define IPSR_20_FUNC(x) ((uint32_t)(x) << 20U)
1302a690b6dSMarek Vasut #define IPSR_16_FUNC(x) ((uint32_t)(x) << 16U)
1312a690b6dSMarek Vasut #define IPSR_12_FUNC(x) ((uint32_t)(x) << 12U)
1322a690b6dSMarek Vasut #define IPSR_8_FUNC(x) ((uint32_t)(x) << 8U)
1332a690b6dSMarek Vasut #define IPSR_4_FUNC(x) ((uint32_t)(x) << 4U)
1342a690b6dSMarek Vasut #define IPSR_0_FUNC(x) ((uint32_t)(x) << 0U)
1352a690b6dSMarek Vasut
1362a690b6dSMarek Vasut #define IOCTRL30_POC_VI0_DATA5 BIT(31)
1372a690b6dSMarek Vasut #define IOCTRL30_POC_VI0_DATA4 BIT(30)
1382a690b6dSMarek Vasut #define IOCTRL30_POC_VI0_DATA3 BIT(29)
1392a690b6dSMarek Vasut #define IOCTRL30_POC_VI0_DATA2 BIT(28)
1402a690b6dSMarek Vasut #define IOCTRL30_POC_VI0_DATA1 BIT(27)
1412a690b6dSMarek Vasut #define IOCTRL30_POC_VI0_DATA0 BIT(26)
1422a690b6dSMarek Vasut #define IOCTRL30_POC_VI0_VSYNC_N BIT(25)
1432a690b6dSMarek Vasut #define IOCTRL30_POC_VI0_HSYNC_N BIT(24)
1442a690b6dSMarek Vasut #define IOCTRL30_POC_VI0_CLKENB BIT(23)
1452a690b6dSMarek Vasut #define IOCTRL30_POC_VI0_CLK BIT(22)
1462a690b6dSMarek Vasut #define IOCTRL30_POC_DU_EXODDF_DU_ODDF_DISP_CDE BIT(21)
1472a690b6dSMarek Vasut #define IOCTRL30_POC_DU_EXVSYNC_DU_VSYNC BIT(20)
1482a690b6dSMarek Vasut #define IOCTRL30_POC_DU_EXHSYNC_DU_HSYNC BIT(19)
1492a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DOTCLKOUT BIT(18)
1502a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DB7 BIT(17)
1512a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DB6 BIT(16)
1522a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DB5 BIT(15)
1532a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DB4 BIT(14)
1542a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DB3 BIT(13)
1552a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DB2 BIT(12)
1562a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DG7 BIT(11)
1572a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DG6 BIT(10)
1582a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DG5 BIT(9)
1592a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DG4 BIT(8)
1602a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DG3 BIT(7)
1612a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DG2 BIT(6)
1622a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DR7 BIT(5)
1632a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DR6 BIT(4)
1642a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DR5 BIT(3)
1652a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DR4 BIT(2)
1662a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DR3 BIT(1)
1672a690b6dSMarek Vasut #define IOCTRL30_POC_DU_DR2 BIT(0)
1682a690b6dSMarek Vasut
1692a690b6dSMarek Vasut #define IOCTRL31_POC_DUMMY_31 BIT(31)
1702a690b6dSMarek Vasut #define IOCTRL31_POC_DUMMY_30 BIT(30)
1712a690b6dSMarek Vasut #define IOCTRL31_POC_DUMMY_29 BIT(29)
1722a690b6dSMarek Vasut #define IOCTRL31_POC_DUMMY_28 BIT(28)
1732a690b6dSMarek Vasut #define IOCTRL31_POC_DUMMY_27 BIT(27)
1742a690b6dSMarek Vasut #define IOCTRL31_POC_DUMMY_26 BIT(26)
1752a690b6dSMarek Vasut #define IOCTRL31_POC_DUMMY_25 BIT(25)
1762a690b6dSMarek Vasut #define IOCTRL31_POC_DUMMY_24 BIT(24)
1772a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_FIELD BIT(23)
1782a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_DATA11 BIT(22)
1792a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_DATA10 BIT(21)
1802a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_DATA9 BIT(20)
1812a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_DATA8 BIT(19)
1822a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_DATA7 BIT(18)
1832a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_DATA6 BIT(17)
1842a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_DATA5 BIT(16)
1852a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_DATA4 BIT(15)
1862a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_DATA3 BIT(14)
1872a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_DATA2 BIT(13)
1882a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_DATA1 BIT(12)
1892a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_DATA0 BIT(11)
1902a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_VSYNC_N BIT(10)
1912a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_HSYNC_N BIT(9)
1922a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_CLKENB BIT(8)
1932a690b6dSMarek Vasut #define IOCTRL31_POC_VI1_CLK BIT(7)
1942a690b6dSMarek Vasut #define IOCTRL31_POC_VI0_FIELD BIT(6)
1952a690b6dSMarek Vasut #define IOCTRL31_POC_VI0_DATA11 BIT(5)
1962a690b6dSMarek Vasut #define IOCTRL31_POC_VI0_DATA10 BIT(4)
1972a690b6dSMarek Vasut #define IOCTRL31_POC_VI0_DATA9 BIT(3)
1982a690b6dSMarek Vasut #define IOCTRL31_POC_VI0_DATA8 BIT(2)
1992a690b6dSMarek Vasut #define IOCTRL31_POC_VI0_DATA7 BIT(1)
2002a690b6dSMarek Vasut #define IOCTRL31_POC_VI0_DATA6 BIT(0)
2012a690b6dSMarek Vasut #define IOCTRL32_POC2_VREF BIT(0)
2022a690b6dSMarek Vasut #define IOCTRL40_SD0TDSEL1 BIT(1)
2032a690b6dSMarek Vasut #define IOCTRL40_SD0TDSEL0 BIT(0)
2042a690b6dSMarek Vasut
2052a690b6dSMarek Vasut #define PUEN0_PUEN_VI0_CLK BIT(31)
2062a690b6dSMarek Vasut #define PUEN0_PUEN_TDI BIT(30)
2072a690b6dSMarek Vasut #define PUEN0_PUEN_TMS BIT(29)
2082a690b6dSMarek Vasut #define PUEN0_PUEN_TCK BIT(28)
2092a690b6dSMarek Vasut #define PUEN0_PUEN_TRST_N BIT(27)
2102a690b6dSMarek Vasut #define PUEN0_PUEN_IRQ0 BIT(26)
2112a690b6dSMarek Vasut #define PUEN0_PUEN_FSCLKST_N BIT(25)
2122a690b6dSMarek Vasut #define PUEN0_PUEN_EXTALR BIT(24)
2132a690b6dSMarek Vasut #define PUEN0_PUEN_PRESETOUT_N BIT(23)
2142a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DOTCLKIN BIT(22)
2152a690b6dSMarek Vasut #define PUEN0_PUEN_DU_EXODDF_DU_ODDF_DISP_CDE BIT(21)
2162a690b6dSMarek Vasut #define PUEN0_PUEN_DU_EXVSYNC_DU_VSYNC BIT(20)
2172a690b6dSMarek Vasut #define PUEN0_PUEN_DU_EXHSYNC_DU_HSYNC BIT(19)
2182a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DOTCLKOUT BIT(18)
2192a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DB7 BIT(17)
2202a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DB6 BIT(16)
2212a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DB5 BIT(15)
2222a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DB4 BIT(14)
2232a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DB3 BIT(13)
2242a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DB2 BIT(12)
2252a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DG7 BIT(11)
2262a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DG6 BIT(10)
2272a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DG5 BIT(9)
2282a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DG4 BIT(8)
2292a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DG3 BIT(7)
2302a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DG2 BIT(6)
2312a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DR7 BIT(5)
2322a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DR6 BIT(4)
2332a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DR5 BIT(3)
2342a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DR4 BIT(2)
2352a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DR3 BIT(1)
2362a690b6dSMarek Vasut #define PUEN0_PUEN_DU_DR2 BIT(0)
2372a690b6dSMarek Vasut
2382a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_DATA11 BIT(31)
2392a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_DATA10 BIT(30)
2402a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_DATA9 BIT(29)
2412a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_DATA8 BIT(28)
2422a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_DATA7 BIT(27)
2432a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_DATA6 BIT(26)
2442a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_DATA5 BIT(25)
2452a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_DATA4 BIT(24)
2462a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_DATA3 BIT(23)
2472a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_DATA2 BIT(22)
2482a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_DATA1 BIT(21)
2492a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_DATA0 BIT(20)
2502a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_VSYNC_N BIT(19)
2512a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_HSYNC_N BIT(18)
2522a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_CLKENB BIT(17)
2532a690b6dSMarek Vasut #define PUEN1_PUEN_VI1_CLK BIT(16)
2542a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_FIELD BIT(15)
2552a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_DATA11 BIT(14)
2562a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_DATA10 BIT(13)
2572a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_DATA9 BIT(12)
2582a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_DATA8 BIT(11)
2592a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_DATA7 BIT(10)
2602a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_DATA6 BIT(9)
2612a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_DATA5 BIT(8)
2622a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_DATA4 BIT(7)
2632a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_DATA3 BIT(6)
2642a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_DATA2 BIT(5)
2652a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_DATA1 BIT(4)
2662a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_DATA0 BIT(3)
2672a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_VSYNC_N BIT(2)
2682a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_HSYNC_N BIT(1)
2692a690b6dSMarek Vasut #define PUEN1_PUEN_VI0_CLKENB BIT(0)
2702a690b6dSMarek Vasut
2712a690b6dSMarek Vasut #define PUEN2_PUEN_CANFD_CLK BIT(31)
2722a690b6dSMarek Vasut #define PUEN2_PUEN_CANFD1_RX BIT(30)
2732a690b6dSMarek Vasut #define PUEN2_PUEN_CANFD1_TX BIT(29)
2742a690b6dSMarek Vasut #define PUEN2_PUEN_CANFD0_RX BIT(28)
2752a690b6dSMarek Vasut #define PUEN2_PUEN_CANFD0_TX BIT(27)
2762a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_AVTP_CAPTURE BIT(26)
2772a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_AVTP_MATCH BIT(25)
2782a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_LINK BIT(24)
2792a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_PHY_INT BIT(23)
2802a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_MAGIC BIT(22)
2812a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_MDC BIT(21)
2822a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_MDIO BIT(20)
2832a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_TXCREFCLK BIT(19)
2842a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_TD3 BIT(18)
2852a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_TD2 BIT(17)
2862a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_TD1 BIT(16)
2872a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_TD0 BIT(15)
2882a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_TXC BIT(14)
2892a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_TX_CTL BIT(13)
2902a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_RD3 BIT(12)
2912a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_RD2 BIT(11)
2922a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_RD1 BIT(10)
2932a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_RD0 BIT(9)
2942a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_RXC BIT(8)
2952a690b6dSMarek Vasut #define PUEN2_PUEN_AVB0_RX_CTL BIT(7)
2962a690b6dSMarek Vasut #define PUEN2_PUEN_SDA2 BIT(6)
2972a690b6dSMarek Vasut #define PUEN2_PUEN_SCL2 BIT(5)
2982a690b6dSMarek Vasut #define PUEN2_PUEN_SDA1 BIT(4)
2992a690b6dSMarek Vasut #define PUEN2_PUEN_SCL1 BIT(3)
3002a690b6dSMarek Vasut #define PUEN2_PUEN_SDA0 BIT(2)
3012a690b6dSMarek Vasut #define PUEN2_PUEN_SCL0 BIT(1)
3022a690b6dSMarek Vasut #define PUEN2_PUEN_VI1_FIELD BIT(0)
3032a690b6dSMarek Vasut
3042a690b6dSMarek Vasut #define PUEN3_PUEN_DIGRF_CLKOUT BIT(16)
3052a690b6dSMarek Vasut #define PUEN3_PUEN_DIGRF_CLKIN BIT(15)
3062a690b6dSMarek Vasut #define PUEN3_PUEN_RPC_INT_N BIT(14)
3072a690b6dSMarek Vasut #define PUEN3_PUEN_RPC_WP_N BIT(13)
3082a690b6dSMarek Vasut #define PUEN3_PUEN_RPC_RESET_N BIT(12)
3092a690b6dSMarek Vasut #define PUEN3_PUEN_QSPI1_SSL BIT(11)
3102a690b6dSMarek Vasut #define PUEN3_PUEN_QSPI1_IO3 BIT(10)
3112a690b6dSMarek Vasut #define PUEN3_PUEN_QSPI1_IO2 BIT(9)
3122a690b6dSMarek Vasut #define PUEN3_PUEN_QSPI1_MISO_IO1 BIT(8)
3132a690b6dSMarek Vasut #define PUEN3_PUEN_QSPI1_MOSI_IO0 BIT(7)
3142a690b6dSMarek Vasut #define PUEN3_PUEN_QSPI1_SPCLK BIT(6)
3152a690b6dSMarek Vasut #define PUEN3_PUEN_QSPI0_SSL BIT(5)
3162a690b6dSMarek Vasut #define PUEN3_PUEN_QSPI0_IO3 BIT(4)
3172a690b6dSMarek Vasut #define PUEN3_PUEN_QSPI0_IO2 BIT(3)
3182a690b6dSMarek Vasut #define PUEN3_PUEN_QSPI0_MISO_IO1 BIT(2)
3192a690b6dSMarek Vasut #define PUEN3_PUEN_QSPI0_MOSI_IO0 BIT(1)
3202a690b6dSMarek Vasut #define PUEN3_PUEN_QSPI0_SPCLK BIT(0)
3212a690b6dSMarek Vasut
3222a690b6dSMarek Vasut #define PUD0_PUD_VI0_CLK BIT(31)
3232a690b6dSMarek Vasut #define PUD0_PUD_IRQ0 BIT(26)
3242a690b6dSMarek Vasut #define PUD0_PUD_FSCLKST_N BIT(25)
3252a690b6dSMarek Vasut #define PUD0_PUD_PRESETOUT_N BIT(23)
3262a690b6dSMarek Vasut #define PUD0_PUD_DU_EXODDF_DU_ODDF_DISP_CDE BIT(21)
3272a690b6dSMarek Vasut #define PUD0_PUD_DU_EXVSYNC_DU_VSYNC BIT(20)
3282a690b6dSMarek Vasut #define PUD0_PUD_DU_EXHSYNC_DU_HSYNC BIT(19)
3292a690b6dSMarek Vasut #define PUD0_PUD_DU_DOTCLKOUT BIT(18)
3302a690b6dSMarek Vasut #define PUD0_PUD_DU_DB7 BIT(17)
3312a690b6dSMarek Vasut #define PUD0_PUD_DU_DB6 BIT(16)
3322a690b6dSMarek Vasut #define PUD0_PUD_DU_DB5 BIT(15)
3332a690b6dSMarek Vasut #define PUD0_PUD_DU_DB4 BIT(14)
3342a690b6dSMarek Vasut #define PUD0_PUD_DU_DB3 BIT(13)
3352a690b6dSMarek Vasut #define PUD0_PUD_DU_DB2 BIT(12)
3362a690b6dSMarek Vasut #define PUD0_PUD_DU_DG7 BIT(11)
3372a690b6dSMarek Vasut #define PUD0_PUD_DU_DG6 BIT(10)
3382a690b6dSMarek Vasut #define PUD0_PUD_DU_DG5 BIT(9)
3392a690b6dSMarek Vasut #define PUD0_PUD_DU_DG4 BIT(8)
3402a690b6dSMarek Vasut #define PUD0_PUD_DU_DG3 BIT(7)
3412a690b6dSMarek Vasut #define PUD0_PUD_DU_DG2 BIT(6)
3422a690b6dSMarek Vasut #define PUD0_PUD_DU_DR7 BIT(5)
3432a690b6dSMarek Vasut #define PUD0_PUD_DU_DR6 BIT(4)
3442a690b6dSMarek Vasut #define PUD0_PUD_DU_DR5 BIT(3)
3452a690b6dSMarek Vasut #define PUD0_PUD_DU_DR4 BIT(2)
3462a690b6dSMarek Vasut #define PUD0_PUD_DU_DR3 BIT(1)
3472a690b6dSMarek Vasut #define PUD0_PUD_DU_DR2 BIT(0)
3482a690b6dSMarek Vasut
3492a690b6dSMarek Vasut #define PUD1_PUD_VI1_DATA11 BIT(31)
3502a690b6dSMarek Vasut #define PUD1_PUD_VI1_DATA10 BIT(30)
3512a690b6dSMarek Vasut #define PUD1_PUD_VI1_DATA9 BIT(29)
3522a690b6dSMarek Vasut #define PUD1_PUD_VI1_DATA8 BIT(28)
3532a690b6dSMarek Vasut #define PUD1_PUD_VI1_DATA7 BIT(27)
3542a690b6dSMarek Vasut #define PUD1_PUD_VI1_DATA6 BIT(26)
3552a690b6dSMarek Vasut #define PUD1_PUD_VI1_DATA5 BIT(25)
3562a690b6dSMarek Vasut #define PUD1_PUD_VI1_DATA4 BIT(24)
3572a690b6dSMarek Vasut #define PUD1_PUD_VI1_DATA3 BIT(23)
3582a690b6dSMarek Vasut #define PUD1_PUD_VI1_DATA2 BIT(22)
3592a690b6dSMarek Vasut #define PUD1_PUD_VI1_DATA1 BIT(21)
3602a690b6dSMarek Vasut #define PUD1_PUD_VI1_DATA0 BIT(20)
3612a690b6dSMarek Vasut #define PUD1_PUD_VI1_VSYNC_N BIT(19)
3622a690b6dSMarek Vasut #define PUD1_PUD_VI1_HSYNC_N BIT(18)
3632a690b6dSMarek Vasut #define PUD1_PUD_VI1_CLKENB BIT(17)
3642a690b6dSMarek Vasut #define PUD1_PUD_VI1_CLK BIT(16)
3652a690b6dSMarek Vasut #define PUD1_PUD_VI0_FIELD BIT(15)
3662a690b6dSMarek Vasut #define PUD1_PUD_VI0_DATA11 BIT(14)
3672a690b6dSMarek Vasut #define PUD1_PUD_VI0_DATA10 BIT(13)
3682a690b6dSMarek Vasut #define PUD1_PUD_VI0_DATA9 BIT(12)
3692a690b6dSMarek Vasut #define PUD1_PUD_VI0_DATA8 BIT(11)
3702a690b6dSMarek Vasut #define PUD1_PUD_VI0_DATA7 BIT(10)
3712a690b6dSMarek Vasut #define PUD1_PUD_VI0_DATA6 BIT(9)
3722a690b6dSMarek Vasut #define PUD1_PUD_VI0_DATA5 BIT(8)
3732a690b6dSMarek Vasut #define PUD1_PUD_VI0_DATA4 BIT(7)
3742a690b6dSMarek Vasut #define PUD1_PUD_VI0_DATA3 BIT(6)
3752a690b6dSMarek Vasut #define PUD1_PUD_VI0_DATA2 BIT(5)
3762a690b6dSMarek Vasut #define PUD1_PUD_VI0_DATA1 BIT(4)
3772a690b6dSMarek Vasut #define PUD1_PUD_VI0_DATA0 BIT(3)
3782a690b6dSMarek Vasut #define PUD1_PUD_VI0_VSYNC_N BIT(2)
3792a690b6dSMarek Vasut #define PUD1_PUD_VI0_HSYNC_N BIT(1)
3802a690b6dSMarek Vasut #define PUD1_PUD_VI0_CLKENB BIT(0)
3812a690b6dSMarek Vasut
3822a690b6dSMarek Vasut #define PUD2_PUD_CANFD_CLK BIT(31)
3832a690b6dSMarek Vasut #define PUD2_PUD_CANFD1_RX BIT(30)
3842a690b6dSMarek Vasut #define PUD2_PUD_CANFD1_TX BIT(29)
3852a690b6dSMarek Vasut #define PUD2_PUD_CANFD0_RX BIT(28)
3862a690b6dSMarek Vasut #define PUD2_PUD_CANFD0_TX BIT(27)
3872a690b6dSMarek Vasut #define PUD2_PUD_AVB0_AVTP_CAPTURE BIT(26)
3882a690b6dSMarek Vasut #define PUD2_PUD_AVB0_AVTP_MATCH BIT(25)
3892a690b6dSMarek Vasut #define PUD2_PUD_AVB0_LINK BIT(24)
3902a690b6dSMarek Vasut #define PUD2_PUD_AVB0_PHY_INT BIT(23)
3912a690b6dSMarek Vasut #define PUD2_PUD_AVB0_MAGIC BIT(22)
3922a690b6dSMarek Vasut #define PUD2_PUD_AVB0_MDC BIT(21)
3932a690b6dSMarek Vasut #define PUD2_PUD_AVB0_MDIO BIT(20)
3942a690b6dSMarek Vasut #define PUD2_PUD_AVB0_TXCREFCLK BIT(19)
3952a690b6dSMarek Vasut #define PUD2_PUD_AVB0_TD3 BIT(18)
3962a690b6dSMarek Vasut #define PUD2_PUD_AVB0_TD2 BIT(17)
3972a690b6dSMarek Vasut #define PUD2_PUD_AVB0_TD1 BIT(16)
3982a690b6dSMarek Vasut #define PUD2_PUD_AVB0_TD0 BIT(15)
3992a690b6dSMarek Vasut #define PUD2_PUD_AVB0_TXC BIT(14)
4002a690b6dSMarek Vasut #define PUD2_PUD_AVB0_TX_CTL BIT(13)
4012a690b6dSMarek Vasut #define PUD2_PUD_AVB0_RD3 BIT(12)
4022a690b6dSMarek Vasut #define PUD2_PUD_AVB0_RD2 BIT(11)
4032a690b6dSMarek Vasut #define PUD2_PUD_AVB0_RD1 BIT(10)
4042a690b6dSMarek Vasut #define PUD2_PUD_AVB0_RD0 BIT(9)
4052a690b6dSMarek Vasut #define PUD2_PUD_AVB0_RXC BIT(8)
4062a690b6dSMarek Vasut #define PUD2_PUD_AVB0_RX_CTL BIT(7)
4072a690b6dSMarek Vasut #define PUD2_PUD_SDA2 BIT(6)
4082a690b6dSMarek Vasut #define PUD2_PUD_SCL2 BIT(5)
4092a690b6dSMarek Vasut #define PUD2_PUD_SDA1 BIT(4)
4102a690b6dSMarek Vasut #define PUD2_PUD_SCL1 BIT(3)
4112a690b6dSMarek Vasut #define PUD2_PUD_SDA0 BIT(2)
4122a690b6dSMarek Vasut #define PUD2_PUD_SCL0 BIT(1)
4132a690b6dSMarek Vasut #define PUD2_PUD_VI1_FIELD BIT(0)
4142a690b6dSMarek Vasut
4152a690b6dSMarek Vasut #define PUD3_PUD_DIGRF_CLKOUT BIT(16)
4162a690b6dSMarek Vasut #define PUD3_PUD_DIGRF_CLKIN BIT(15)
4172a690b6dSMarek Vasut #define PUD3_PUD_RPC_INT_N BIT(14)
4182a690b6dSMarek Vasut #define PUD3_PUD_RPC_WP_N BIT(13)
4192a690b6dSMarek Vasut #define PUD3_PUD_RPC_RESET_N BIT(12)
4202a690b6dSMarek Vasut #define PUD3_PUD_QSPI1_SSL BIT(11)
4212a690b6dSMarek Vasut #define PUD3_PUD_QSPI1_IO3 BIT(10)
4222a690b6dSMarek Vasut #define PUD3_PUD_QSPI1_IO2 BIT(9)
4232a690b6dSMarek Vasut #define PUD3_PUD_QSPI1_MISO_IO1 BIT(8)
4242a690b6dSMarek Vasut #define PUD3_PUD_QSPI1_MOSI_IO0 BIT(7)
4252a690b6dSMarek Vasut #define PUD3_PUD_QSPI1_SPCLK BIT(6)
4262a690b6dSMarek Vasut #define PUD3_PUD_QSPI0_SSL BIT(5)
4272a690b6dSMarek Vasut #define PUD3_PUD_QSPI0_IO3 BIT(4)
4282a690b6dSMarek Vasut #define PUD3_PUD_QSPI0_IO2 BIT(3)
4292a690b6dSMarek Vasut #define PUD3_PUD_QSPI0_MISO_IO1 BIT(2)
4302a690b6dSMarek Vasut #define PUD3_PUD_QSPI0_MOSI_IO0 BIT(1)
4312a690b6dSMarek Vasut #define PUD3_PUD_QSPI0_SPCLK BIT(0)
4322a690b6dSMarek Vasut
4332a690b6dSMarek Vasut #define MOD_SEL0_sel_hscif0 BIT(10)
4342a690b6dSMarek Vasut #define MOD_SEL0_sel_scif1 BIT(9)
4352a690b6dSMarek Vasut #define MOD_SEL0_sel_canfd0 BIT(8)
4362a690b6dSMarek Vasut #define MOD_SEL0_sel_pwm4 BIT(7)
4372a690b6dSMarek Vasut #define MOD_SEL0_sel_pwm3 BIT(6)
4382a690b6dSMarek Vasut #define MOD_SEL0_sel_pwm2 BIT(5)
4392a690b6dSMarek Vasut #define MOD_SEL0_sel_pwm1 BIT(4)
4402a690b6dSMarek Vasut #define MOD_SEL0_sel_pwm0 BIT(3)
4412a690b6dSMarek Vasut #define MOD_SEL0_sel_rfso BIT(2)
4422a690b6dSMarek Vasut #define MOD_SEL0_sel_rsp BIT(1)
4432a690b6dSMarek Vasut #define MOD_SEL0_sel_tmu BIT(0)
4442a690b6dSMarek Vasut
4452a690b6dSMarek Vasut /* SCIF3 Registers for Dummy write */
4462a690b6dSMarek Vasut #define SCIF3_BASE (0xE6C50000U)
4472a690b6dSMarek Vasut #define SCIF3_SCFCR (SCIF3_BASE + 0x0018U)
4482a690b6dSMarek Vasut #define SCIF3_SCFDR (SCIF3_BASE + 0x001CU)
4492a690b6dSMarek Vasut #define SCFCR_DATA (0x0000U)
4502a690b6dSMarek Vasut
4512a690b6dSMarek Vasut /* Realtime module stop control */
4522a690b6dSMarek Vasut #define CPG_BASE (0xE6150000U)
4532a690b6dSMarek Vasut #define CPG_MSTPSR0 (CPG_BASE + 0x0030U)
4542a690b6dSMarek Vasut #define CPG_RMSTPCR0 (CPG_BASE + 0x0110U)
4552a690b6dSMarek Vasut #define RMSTPCR0_RTDMAC (0x00200000U)
4562a690b6dSMarek Vasut
4572a690b6dSMarek Vasut /* RT-DMAC Registers */
4582a690b6dSMarek Vasut #define RTDMAC_CH (0U) /* choose 0 to 15 */
4592a690b6dSMarek Vasut
4602a690b6dSMarek Vasut #define RTDMAC_BASE (0xFFC10000U)
4612a690b6dSMarek Vasut #define RTDMAC_RDMOR (RTDMAC_BASE + 0x0060U)
4622a690b6dSMarek Vasut #define RTDMAC_RDMCHCLR (RTDMAC_BASE + 0x0080U)
4632a690b6dSMarek Vasut #define RTDMAC_RDMSAR(x) (RTDMAC_BASE + 0x8000U + (0x80U * (x)))
4642a690b6dSMarek Vasut #define RTDMAC_RDMDAR(x) (RTDMAC_BASE + 0x8004U + (0x80U * (x)))
4652a690b6dSMarek Vasut #define RTDMAC_RDMTCR(x) (RTDMAC_BASE + 0x8008U + (0x80U * (x)))
4662a690b6dSMarek Vasut #define RTDMAC_RDMCHCR(x) (RTDMAC_BASE + 0x800CU + (0x80U * (x)))
4672a690b6dSMarek Vasut #define RTDMAC_RDMCHCRB(x) (RTDMAC_BASE + 0x801CU + (0x80U * (x)))
4682a690b6dSMarek Vasut #define RTDMAC_RDMDPBASE(x) (RTDMAC_BASE + 0x8050U + (0x80U * (x)))
4692a690b6dSMarek Vasut #define RTDMAC_DESC_BASE (RTDMAC_BASE + 0xA000U)
4702a690b6dSMarek Vasut #define RTDMAC_DESC_RDMSAR (RTDMAC_DESC_BASE + 0x0000U)
4712a690b6dSMarek Vasut #define RTDMAC_DESC_RDMDAR (RTDMAC_DESC_BASE + 0x0004U)
4722a690b6dSMarek Vasut #define RTDMAC_DESC_RDMTCR (RTDMAC_DESC_BASE + 0x0008U)
4732a690b6dSMarek Vasut
4742a690b6dSMarek Vasut #define RDMOR_DME (0x0001U) /* DMA Master Enable */
4752a690b6dSMarek Vasut #define RDMCHCR_DPM_INFINITE (0x30000000U) /* Infinite repeat mode */
4762a690b6dSMarek Vasut #define RDMCHCR_RPT_TCR (0x02000000U) /* enable to update TCR */
4772a690b6dSMarek Vasut #define RDMCHCR_TS_2 (0x00000008U) /* Word(2byte) units transfer */
4782a690b6dSMarek Vasut #define RDMCHCR_RS_AUTO (0x00000400U) /* Auto request */
4792a690b6dSMarek Vasut #define RDMCHCR_DE (0x00000001U) /* DMA Enable */
4802a690b6dSMarek Vasut #define RDMCHCRB_DRST (0x00008000U) /* Descriptor reset */
4812a690b6dSMarek Vasut #define RDMCHCRB_SLM_256 (0x00000080U) /* once in 256 clock cycle */
4822a690b6dSMarek Vasut #define RDMDPBASE_SEL_EXT (0x00000001U) /* External memory use */
4832a690b6dSMarek Vasut
pfc_reg_write(uint32_t addr,uint32_t data)4842a690b6dSMarek Vasut static void pfc_reg_write(uint32_t addr, uint32_t data)
4852a690b6dSMarek Vasut {
4862a690b6dSMarek Vasut mmio_write_32(PFC_PMMR, ~data);
4872a690b6dSMarek Vasut mmio_write_32((uintptr_t)addr, data);
4882a690b6dSMarek Vasut }
4892a690b6dSMarek Vasut
start_rtdma0_descriptor(void)4902a690b6dSMarek Vasut static void start_rtdma0_descriptor(void)
4912a690b6dSMarek Vasut {
4922a690b6dSMarek Vasut uint32_t reg;
4932a690b6dSMarek Vasut
4942a690b6dSMarek Vasut /* Module stop clear */
4952a690b6dSMarek Vasut while ((mmio_read_32(CPG_MSTPSR0) & RMSTPCR0_RTDMAC) != 0U) {
4962a690b6dSMarek Vasut reg = mmio_read_32(CPG_RMSTPCR0);
4972a690b6dSMarek Vasut reg &= ~RMSTPCR0_RTDMAC;
4982a690b6dSMarek Vasut cpg_write(CPG_RMSTPCR0, reg);
4992a690b6dSMarek Vasut }
5002a690b6dSMarek Vasut
5012a690b6dSMarek Vasut /* Initialize ch0, Reset Descriptor */
5022a690b6dSMarek Vasut mmio_write_32(RTDMAC_RDMCHCLR, BIT(RTDMAC_CH));
5032a690b6dSMarek Vasut mmio_write_32(RTDMAC_RDMCHCRB(RTDMAC_CH), RDMCHCRB_DRST);
5042a690b6dSMarek Vasut
5052a690b6dSMarek Vasut /* Enable DMA */
5062a690b6dSMarek Vasut mmio_write_16(RTDMAC_RDMOR, RDMOR_DME);
5072a690b6dSMarek Vasut
5082a690b6dSMarek Vasut /* Set first transfer */
5092a690b6dSMarek Vasut mmio_write_32(RTDMAC_RDMSAR(RTDMAC_CH), RCAR_PRR);
5102a690b6dSMarek Vasut mmio_write_32(RTDMAC_RDMDAR(RTDMAC_CH), SCIF3_SCFDR);
5112a690b6dSMarek Vasut mmio_write_32(RTDMAC_RDMTCR(RTDMAC_CH), 0x00000001U);
5122a690b6dSMarek Vasut
5132a690b6dSMarek Vasut /* Set descriptor */
5142a690b6dSMarek Vasut mmio_write_32(RTDMAC_DESC_RDMSAR, 0x00000000U);
5152a690b6dSMarek Vasut mmio_write_32(RTDMAC_DESC_RDMDAR, 0x00000000U);
5162a690b6dSMarek Vasut mmio_write_32(RTDMAC_DESC_RDMTCR, 0x00200000U);
5172a690b6dSMarek Vasut mmio_write_32(RTDMAC_RDMCHCRB(RTDMAC_CH), RDMCHCRB_SLM_256);
5182a690b6dSMarek Vasut mmio_write_32(RTDMAC_RDMDPBASE(RTDMAC_CH), RTDMAC_DESC_BASE
5192a690b6dSMarek Vasut | RDMDPBASE_SEL_EXT);
5202a690b6dSMarek Vasut
5212a690b6dSMarek Vasut /* Set transfer parameter, Start transfer */
5222a690b6dSMarek Vasut mmio_write_32(RTDMAC_RDMCHCR(RTDMAC_CH), RDMCHCR_DPM_INFINITE
5232a690b6dSMarek Vasut | RDMCHCR_RPT_TCR
5242a690b6dSMarek Vasut | RDMCHCR_TS_2
5252a690b6dSMarek Vasut | RDMCHCR_RS_AUTO
5262a690b6dSMarek Vasut | RDMCHCR_DE);
5272a690b6dSMarek Vasut }
5282a690b6dSMarek Vasut
pfc_init_v3m(void)5292a690b6dSMarek Vasut void pfc_init_v3m(void)
5302a690b6dSMarek Vasut {
5312a690b6dSMarek Vasut /* Work around for PFC eratta */
5322a690b6dSMarek Vasut start_rtdma0_descriptor();
5332a690b6dSMarek Vasut
5342a690b6dSMarek Vasut // pin function
5352a690b6dSMarek Vasut // md[4:1]!=0000
5362a690b6dSMarek Vasut /* initialize GPIO/perihperal function select */
5372a690b6dSMarek Vasut
5382a690b6dSMarek Vasut pfc_reg_write(PFC_GPSR0, 0x00000000);
5392a690b6dSMarek Vasut
5402a690b6dSMarek Vasut pfc_reg_write(PFC_GPSR1, GPSR1_CANFD_CLK);
5412a690b6dSMarek Vasut
5422a690b6dSMarek Vasut pfc_reg_write(PFC_GPSR2, 0x00000000);
5432a690b6dSMarek Vasut
5442a690b6dSMarek Vasut pfc_reg_write(PFC_GPSR3, 0x00000000);
5452a690b6dSMarek Vasut
5462a690b6dSMarek Vasut pfc_reg_write(PFC_GPSR4, GPSR4_SDA2
5472a690b6dSMarek Vasut | GPSR4_SCL2);
5482a690b6dSMarek Vasut
5492a690b6dSMarek Vasut pfc_reg_write(PFC_GPSR5, GPSR5_QSPI1_SSL
5502a690b6dSMarek Vasut | GPSR5_QSPI1_IO3
5512a690b6dSMarek Vasut | GPSR5_QSPI1_IO2
5522a690b6dSMarek Vasut | GPSR5_QSPI1_MISO_IO1
5532a690b6dSMarek Vasut | GPSR5_QSPI1_MOSI_IO0
5542a690b6dSMarek Vasut | GPSR5_QSPI1_SPCLK
5552a690b6dSMarek Vasut | GPSR5_QSPI0_SSL
5562a690b6dSMarek Vasut | GPSR5_QSPI0_IO3
5572a690b6dSMarek Vasut | GPSR5_QSPI0_IO2
5582a690b6dSMarek Vasut | GPSR5_QSPI0_MISO_IO1
5592a690b6dSMarek Vasut | GPSR5_QSPI0_MOSI_IO0
5602a690b6dSMarek Vasut | GPSR5_QSPI0_SPCLK);
5612a690b6dSMarek Vasut
5622a690b6dSMarek Vasut /* initialize peripheral function select */
5632a690b6dSMarek Vasut pfc_reg_write(PFC_IPSR0, IPSR_28_FUNC(0)
5642a690b6dSMarek Vasut | IPSR_24_FUNC(0)
5652a690b6dSMarek Vasut | IPSR_20_FUNC(0)
5662a690b6dSMarek Vasut | IPSR_16_FUNC(0)
5672a690b6dSMarek Vasut | IPSR_12_FUNC(0)
5682a690b6dSMarek Vasut | IPSR_8_FUNC(0)
5692a690b6dSMarek Vasut | IPSR_4_FUNC(0)
5702a690b6dSMarek Vasut | IPSR_0_FUNC(0));
5712a690b6dSMarek Vasut
5722a690b6dSMarek Vasut pfc_reg_write(PFC_IPSR1, IPSR_28_FUNC(0)
5732a690b6dSMarek Vasut | IPSR_24_FUNC(0)
5742a690b6dSMarek Vasut | IPSR_20_FUNC(0)
5752a690b6dSMarek Vasut | IPSR_16_FUNC(0)
5762a690b6dSMarek Vasut | IPSR_12_FUNC(0)
5772a690b6dSMarek Vasut | IPSR_8_FUNC(0)
5782a690b6dSMarek Vasut | IPSR_4_FUNC(0)
5792a690b6dSMarek Vasut | IPSR_0_FUNC(0));
5802a690b6dSMarek Vasut
5812a690b6dSMarek Vasut pfc_reg_write(PFC_IPSR2, IPSR_28_FUNC(0)
5822a690b6dSMarek Vasut | IPSR_24_FUNC(0)
5832a690b6dSMarek Vasut | IPSR_20_FUNC(0)
5842a690b6dSMarek Vasut | IPSR_16_FUNC(0)
5852a690b6dSMarek Vasut | IPSR_12_FUNC(0)
5862a690b6dSMarek Vasut | IPSR_8_FUNC(0)
5872a690b6dSMarek Vasut | IPSR_4_FUNC(0)
5882a690b6dSMarek Vasut | IPSR_0_FUNC(0));
5892a690b6dSMarek Vasut
5902a690b6dSMarek Vasut pfc_reg_write(PFC_IPSR3, IPSR_28_FUNC(0)
5912a690b6dSMarek Vasut | IPSR_24_FUNC(0)
5922a690b6dSMarek Vasut | IPSR_20_FUNC(0)
5932a690b6dSMarek Vasut | IPSR_16_FUNC(0)
5942a690b6dSMarek Vasut | IPSR_12_FUNC(0)
5952a690b6dSMarek Vasut | IPSR_8_FUNC(0)
5962a690b6dSMarek Vasut | IPSR_4_FUNC(0)
5972a690b6dSMarek Vasut | IPSR_0_FUNC(0));
5982a690b6dSMarek Vasut
5992a690b6dSMarek Vasut pfc_reg_write(PFC_IPSR4, IPSR_28_FUNC(0)
6002a690b6dSMarek Vasut | IPSR_24_FUNC(0)
6012a690b6dSMarek Vasut | IPSR_20_FUNC(0)
6022a690b6dSMarek Vasut | IPSR_16_FUNC(0)
6032a690b6dSMarek Vasut | IPSR_12_FUNC(0)
6042a690b6dSMarek Vasut | IPSR_8_FUNC(0)
6052a690b6dSMarek Vasut | IPSR_4_FUNC(0)
6062a690b6dSMarek Vasut | IPSR_0_FUNC(0));
6072a690b6dSMarek Vasut
6082a690b6dSMarek Vasut pfc_reg_write(PFC_IPSR5, IPSR_28_FUNC(0)
6092a690b6dSMarek Vasut | IPSR_24_FUNC(0)
6102a690b6dSMarek Vasut | IPSR_20_FUNC(0)
6112a690b6dSMarek Vasut | IPSR_16_FUNC(0)
6122a690b6dSMarek Vasut | IPSR_12_FUNC(0)
6132a690b6dSMarek Vasut | IPSR_8_FUNC(0)
6142a690b6dSMarek Vasut | IPSR_4_FUNC(0)
6152a690b6dSMarek Vasut | IPSR_0_FUNC(0));
6162a690b6dSMarek Vasut
6172a690b6dSMarek Vasut pfc_reg_write(PFC_IPSR6, IPSR_28_FUNC(0)
6182a690b6dSMarek Vasut | IPSR_24_FUNC(0)
6192a690b6dSMarek Vasut | IPSR_20_FUNC(0)
6202a690b6dSMarek Vasut | IPSR_16_FUNC(0)
6212a690b6dSMarek Vasut | IPSR_12_FUNC(0)
6222a690b6dSMarek Vasut | IPSR_8_FUNC(0)
6232a690b6dSMarek Vasut | IPSR_4_FUNC(0)
6242a690b6dSMarek Vasut | IPSR_0_FUNC(0));
6252a690b6dSMarek Vasut
6262a690b6dSMarek Vasut pfc_reg_write(PFC_IPSR7, IPSR_28_FUNC(0)
6272a690b6dSMarek Vasut | IPSR_24_FUNC(4)
6282a690b6dSMarek Vasut | IPSR_20_FUNC(4)
6292a690b6dSMarek Vasut | IPSR_16_FUNC(4)
6302a690b6dSMarek Vasut | IPSR_12_FUNC(4)
6312a690b6dSMarek Vasut | IPSR_8_FUNC(0)
6322a690b6dSMarek Vasut | IPSR_4_FUNC(0)
6332a690b6dSMarek Vasut | IPSR_0_FUNC(0));
6342a690b6dSMarek Vasut
6352a690b6dSMarek Vasut pfc_reg_write(PFC_IPSR8, IPSR_28_FUNC(0)
6362a690b6dSMarek Vasut | IPSR_24_FUNC(0)
6372a690b6dSMarek Vasut | IPSR_20_FUNC(0)
6382a690b6dSMarek Vasut | IPSR_16_FUNC(4)
6392a690b6dSMarek Vasut | IPSR_12_FUNC(0)
6402a690b6dSMarek Vasut | IPSR_8_FUNC(0)
6412a690b6dSMarek Vasut | IPSR_4_FUNC(0)
6422a690b6dSMarek Vasut | IPSR_0_FUNC(0));
6432a690b6dSMarek Vasut
6442a690b6dSMarek Vasut /* initialize POC Control */
6452a690b6dSMarek Vasut
6462a690b6dSMarek Vasut pfc_reg_write(PFC_POCCTRL0, IOCTRL30_POC_VI0_DATA5
6472a690b6dSMarek Vasut | IOCTRL30_POC_VI0_DATA4
6482a690b6dSMarek Vasut | IOCTRL30_POC_VI0_DATA3
6492a690b6dSMarek Vasut | IOCTRL30_POC_VI0_DATA2
6502a690b6dSMarek Vasut | IOCTRL30_POC_VI0_DATA1
6512a690b6dSMarek Vasut | IOCTRL30_POC_VI0_DATA0
6522a690b6dSMarek Vasut | IOCTRL30_POC_VI0_VSYNC_N
6532a690b6dSMarek Vasut | IOCTRL30_POC_VI0_HSYNC_N
6542a690b6dSMarek Vasut | IOCTRL30_POC_VI0_CLKENB
6552a690b6dSMarek Vasut | IOCTRL30_POC_VI0_CLK
6562a690b6dSMarek Vasut | IOCTRL30_POC_DU_EXODDF_DU_ODDF_DISP_CDE
6572a690b6dSMarek Vasut | IOCTRL30_POC_DU_EXVSYNC_DU_VSYNC
6582a690b6dSMarek Vasut | IOCTRL30_POC_DU_EXHSYNC_DU_HSYNC
6592a690b6dSMarek Vasut | IOCTRL30_POC_DU_DOTCLKOUT
6602a690b6dSMarek Vasut | IOCTRL30_POC_DU_DB7
6612a690b6dSMarek Vasut | IOCTRL30_POC_DU_DB6
6622a690b6dSMarek Vasut | IOCTRL30_POC_DU_DB5
6632a690b6dSMarek Vasut | IOCTRL30_POC_DU_DB4
6642a690b6dSMarek Vasut | IOCTRL30_POC_DU_DB3
6652a690b6dSMarek Vasut | IOCTRL30_POC_DU_DB2
6662a690b6dSMarek Vasut | IOCTRL30_POC_DU_DG7
6672a690b6dSMarek Vasut | IOCTRL30_POC_DU_DG6
6682a690b6dSMarek Vasut | IOCTRL30_POC_DU_DG5
6692a690b6dSMarek Vasut | IOCTRL30_POC_DU_DG4
6702a690b6dSMarek Vasut | IOCTRL30_POC_DU_DG3
6712a690b6dSMarek Vasut | IOCTRL30_POC_DU_DG2
6722a690b6dSMarek Vasut | IOCTRL30_POC_DU_DR7
6732a690b6dSMarek Vasut | IOCTRL30_POC_DU_DR6
6742a690b6dSMarek Vasut | IOCTRL30_POC_DU_DR5
6752a690b6dSMarek Vasut | IOCTRL30_POC_DU_DR4
6762a690b6dSMarek Vasut | IOCTRL30_POC_DU_DR3
6772a690b6dSMarek Vasut | IOCTRL30_POC_DU_DR2);
6782a690b6dSMarek Vasut
6792a690b6dSMarek Vasut pfc_reg_write(PFC_IOCTRL31, IOCTRL31_POC_DUMMY_31
6802a690b6dSMarek Vasut | IOCTRL31_POC_DUMMY_30
6812a690b6dSMarek Vasut | IOCTRL31_POC_DUMMY_29
6822a690b6dSMarek Vasut | IOCTRL31_POC_DUMMY_28
6832a690b6dSMarek Vasut | IOCTRL31_POC_DUMMY_27
6842a690b6dSMarek Vasut | IOCTRL31_POC_DUMMY_26
6852a690b6dSMarek Vasut | IOCTRL31_POC_DUMMY_25
6862a690b6dSMarek Vasut | IOCTRL31_POC_DUMMY_24
6872a690b6dSMarek Vasut | IOCTRL31_POC_VI1_FIELD
6882a690b6dSMarek Vasut | IOCTRL31_POC_VI1_DATA11
6892a690b6dSMarek Vasut | IOCTRL31_POC_VI1_DATA10
6902a690b6dSMarek Vasut | IOCTRL31_POC_VI1_DATA9
6912a690b6dSMarek Vasut | IOCTRL31_POC_VI1_DATA8
6922a690b6dSMarek Vasut | IOCTRL31_POC_VI1_DATA7
6932a690b6dSMarek Vasut | IOCTRL31_POC_VI1_DATA6
6942a690b6dSMarek Vasut | IOCTRL31_POC_VI1_DATA5
6952a690b6dSMarek Vasut | IOCTRL31_POC_VI1_DATA4
6962a690b6dSMarek Vasut | IOCTRL31_POC_VI1_DATA3
6972a690b6dSMarek Vasut | IOCTRL31_POC_VI1_DATA2
6982a690b6dSMarek Vasut | IOCTRL31_POC_VI1_DATA1
6992a690b6dSMarek Vasut | IOCTRL31_POC_VI1_DATA0
7002a690b6dSMarek Vasut | IOCTRL31_POC_VI1_VSYNC_N
7012a690b6dSMarek Vasut | IOCTRL31_POC_VI1_HSYNC_N
7022a690b6dSMarek Vasut | IOCTRL31_POC_VI1_CLKENB
7032a690b6dSMarek Vasut | IOCTRL31_POC_VI1_CLK
7042a690b6dSMarek Vasut | IOCTRL31_POC_VI0_FIELD
7052a690b6dSMarek Vasut | IOCTRL31_POC_VI0_DATA11
7062a690b6dSMarek Vasut | IOCTRL31_POC_VI0_DATA10
7072a690b6dSMarek Vasut | IOCTRL31_POC_VI0_DATA9
7082a690b6dSMarek Vasut | IOCTRL31_POC_VI0_DATA8
7092a690b6dSMarek Vasut | IOCTRL31_POC_VI0_DATA7
7102a690b6dSMarek Vasut | IOCTRL31_POC_VI0_DATA6);
7112a690b6dSMarek Vasut
712c186ec51SToshiyuki Ogasahara pfc_reg_write(PFC_POCCTRL2, 0x00000000);
7132a690b6dSMarek Vasut
7142a690b6dSMarek Vasut pfc_reg_write(PFC_TDSELCTRL0, 0x00000000);
7152a690b6dSMarek Vasut
7162a690b6dSMarek Vasut /* initialize Pull enable */
7172a690b6dSMarek Vasut pfc_reg_write(PFC_PUEN0, PUEN0_PUEN_VI0_CLK
7182a690b6dSMarek Vasut | PUEN0_PUEN_TDI
7192a690b6dSMarek Vasut | PUEN0_PUEN_TMS
7202a690b6dSMarek Vasut | PUEN0_PUEN_TCK
7212a690b6dSMarek Vasut | PUEN0_PUEN_TRST_N
7222a690b6dSMarek Vasut | PUEN0_PUEN_IRQ0
7232a690b6dSMarek Vasut | PUEN0_PUEN_FSCLKST_N
7242a690b6dSMarek Vasut | PUEN0_PUEN_DU_EXHSYNC_DU_HSYNC
7252a690b6dSMarek Vasut | PUEN0_PUEN_DU_DOTCLKOUT
7262a690b6dSMarek Vasut | PUEN0_PUEN_DU_DB7
7272a690b6dSMarek Vasut | PUEN0_PUEN_DU_DB6
7282a690b6dSMarek Vasut | PUEN0_PUEN_DU_DB5
7292a690b6dSMarek Vasut | PUEN0_PUEN_DU_DB4
7302a690b6dSMarek Vasut | PUEN0_PUEN_DU_DB3
7312a690b6dSMarek Vasut | PUEN0_PUEN_DU_DB2
7322a690b6dSMarek Vasut | PUEN0_PUEN_DU_DG7
7332a690b6dSMarek Vasut | PUEN0_PUEN_DU_DG6
7342a690b6dSMarek Vasut | PUEN0_PUEN_DU_DG5
7352a690b6dSMarek Vasut | PUEN0_PUEN_DU_DG4
7362a690b6dSMarek Vasut | PUEN0_PUEN_DU_DG3
7372a690b6dSMarek Vasut | PUEN0_PUEN_DU_DG2
7382a690b6dSMarek Vasut | PUEN0_PUEN_DU_DR7
7392a690b6dSMarek Vasut | PUEN0_PUEN_DU_DR6
7402a690b6dSMarek Vasut | PUEN0_PUEN_DU_DR5
7412a690b6dSMarek Vasut | PUEN0_PUEN_DU_DR4
7422a690b6dSMarek Vasut | PUEN0_PUEN_DU_DR3
7432a690b6dSMarek Vasut | PUEN0_PUEN_DU_DR2);
7442a690b6dSMarek Vasut
7452a690b6dSMarek Vasut pfc_reg_write(PFC_PUEN1, PUEN1_PUEN_VI1_DATA11
7462a690b6dSMarek Vasut | PUEN1_PUEN_VI1_DATA10
7472a690b6dSMarek Vasut | PUEN1_PUEN_VI1_DATA9
7482a690b6dSMarek Vasut | PUEN1_PUEN_VI1_DATA8
7492a690b6dSMarek Vasut | PUEN1_PUEN_VI1_DATA7
7502a690b6dSMarek Vasut | PUEN1_PUEN_VI1_DATA6
7512a690b6dSMarek Vasut | PUEN1_PUEN_VI1_DATA5
7522a690b6dSMarek Vasut | PUEN1_PUEN_VI1_DATA4
7532a690b6dSMarek Vasut | PUEN1_PUEN_VI1_DATA3
7542a690b6dSMarek Vasut | PUEN1_PUEN_VI1_DATA2
7552a690b6dSMarek Vasut | PUEN1_PUEN_VI1_DATA1
7562a690b6dSMarek Vasut | PUEN1_PUEN_VI1_DATA0
7572a690b6dSMarek Vasut | PUEN1_PUEN_VI1_VSYNC_N
7582a690b6dSMarek Vasut | PUEN1_PUEN_VI1_HSYNC_N
7592a690b6dSMarek Vasut | PUEN1_PUEN_VI1_CLKENB
7602a690b6dSMarek Vasut | PUEN1_PUEN_VI1_CLK
7612a690b6dSMarek Vasut | PUEN1_PUEN_VI0_DATA11
7622a690b6dSMarek Vasut | PUEN1_PUEN_VI0_DATA10
7632a690b6dSMarek Vasut | PUEN1_PUEN_VI0_DATA9
7642a690b6dSMarek Vasut | PUEN1_PUEN_VI0_DATA8
7652a690b6dSMarek Vasut | PUEN1_PUEN_VI0_DATA7
7662a690b6dSMarek Vasut | PUEN1_PUEN_VI0_DATA6
7672a690b6dSMarek Vasut | PUEN1_PUEN_VI0_DATA5
7682a690b6dSMarek Vasut | PUEN1_PUEN_VI0_DATA4
7692a690b6dSMarek Vasut | PUEN1_PUEN_VI0_DATA3
7702a690b6dSMarek Vasut | PUEN1_PUEN_VI0_DATA2
7712a690b6dSMarek Vasut | PUEN1_PUEN_VI0_DATA1);
7722a690b6dSMarek Vasut
7732a690b6dSMarek Vasut pfc_reg_write(PFC_PUEN2, PUEN2_PUEN_CANFD_CLK
7742a690b6dSMarek Vasut | PUEN2_PUEN_CANFD1_RX
7752a690b6dSMarek Vasut | PUEN2_PUEN_CANFD1_TX
7762a690b6dSMarek Vasut | PUEN2_PUEN_CANFD0_RX
7772a690b6dSMarek Vasut | PUEN2_PUEN_CANFD0_TX
7782a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_AVTP_CAPTURE
7792a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_AVTP_MATCH
7802a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_LINK
7812a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_PHY_INT
7822a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_MAGIC
7832a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_TXCREFCLK
7842a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_TD3
7852a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_TD2
7862a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_TD1
7872a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_TD0
7882a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_TXC
7892a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_TX_CTL
7902a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_RD3
7912a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_RD2
7922a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_RD1
7932a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_RD0
7942a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_RXC
7952a690b6dSMarek Vasut | PUEN2_PUEN_AVB0_RX_CTL
7962a690b6dSMarek Vasut | PUEN2_PUEN_VI1_FIELD);
7972a690b6dSMarek Vasut
7982a690b6dSMarek Vasut pfc_reg_write(PFC_PUEN3, PUEN3_PUEN_DIGRF_CLKOUT
7992a690b6dSMarek Vasut | PUEN3_PUEN_DIGRF_CLKIN);
8002a690b6dSMarek Vasut
8012a690b6dSMarek Vasut /* initialize PUD Control */
8022a690b6dSMarek Vasut pfc_reg_write(PFC_PUD0, PUD0_PUD_VI0_CLK
8032a690b6dSMarek Vasut | PUD0_PUD_IRQ0
8042a690b6dSMarek Vasut | PUD0_PUD_FSCLKST_N
8052a690b6dSMarek Vasut | PUD0_PUD_DU_EXODDF_DU_ODDF_DISP_CDE
8062a690b6dSMarek Vasut | PUD0_PUD_DU_EXVSYNC_DU_VSYNC
8072a690b6dSMarek Vasut | PUD0_PUD_DU_EXHSYNC_DU_HSYNC
8082a690b6dSMarek Vasut | PUD0_PUD_DU_DOTCLKOUT
8092a690b6dSMarek Vasut | PUD0_PUD_DU_DB7
8102a690b6dSMarek Vasut | PUD0_PUD_DU_DB6
8112a690b6dSMarek Vasut | PUD0_PUD_DU_DB5
8122a690b6dSMarek Vasut | PUD0_PUD_DU_DB4
8132a690b6dSMarek Vasut | PUD0_PUD_DU_DB3
8142a690b6dSMarek Vasut | PUD0_PUD_DU_DB2
8152a690b6dSMarek Vasut | PUD0_PUD_DU_DG7
8162a690b6dSMarek Vasut | PUD0_PUD_DU_DG6
8172a690b6dSMarek Vasut | PUD0_PUD_DU_DG5
8182a690b6dSMarek Vasut | PUD0_PUD_DU_DG4
8192a690b6dSMarek Vasut | PUD0_PUD_DU_DG3
8202a690b6dSMarek Vasut | PUD0_PUD_DU_DG2
8212a690b6dSMarek Vasut | PUD0_PUD_DU_DR7
8222a690b6dSMarek Vasut | PUD0_PUD_DU_DR6
8232a690b6dSMarek Vasut | PUD0_PUD_DU_DR5
8242a690b6dSMarek Vasut | PUD0_PUD_DU_DR4
8252a690b6dSMarek Vasut | PUD0_PUD_DU_DR3
8262a690b6dSMarek Vasut | PUD0_PUD_DU_DR2);
8272a690b6dSMarek Vasut
8282a690b6dSMarek Vasut pfc_reg_write(PFC_PUD1, PUD1_PUD_VI1_DATA11
8292a690b6dSMarek Vasut | PUD1_PUD_VI1_DATA10
8302a690b6dSMarek Vasut | PUD1_PUD_VI1_DATA9
8312a690b6dSMarek Vasut | PUD1_PUD_VI1_DATA8
8322a690b6dSMarek Vasut | PUD1_PUD_VI1_DATA7
8332a690b6dSMarek Vasut | PUD1_PUD_VI1_DATA6
8342a690b6dSMarek Vasut | PUD1_PUD_VI1_DATA5
8352a690b6dSMarek Vasut | PUD1_PUD_VI1_DATA4
8362a690b6dSMarek Vasut | PUD1_PUD_VI1_DATA3
8372a690b6dSMarek Vasut | PUD1_PUD_VI1_DATA2
8382a690b6dSMarek Vasut | PUD1_PUD_VI1_DATA1
8392a690b6dSMarek Vasut | PUD1_PUD_VI1_DATA0
8402a690b6dSMarek Vasut | PUD1_PUD_VI1_VSYNC_N
8412a690b6dSMarek Vasut | PUD1_PUD_VI1_HSYNC_N
8422a690b6dSMarek Vasut | PUD1_PUD_VI1_CLKENB
8432a690b6dSMarek Vasut | PUD1_PUD_VI1_CLK
8442a690b6dSMarek Vasut | PUD1_PUD_VI0_DATA11
8452a690b6dSMarek Vasut | PUD1_PUD_VI0_DATA10
8462a690b6dSMarek Vasut | PUD1_PUD_VI0_DATA9
8472a690b6dSMarek Vasut | PUD1_PUD_VI0_DATA8
8482a690b6dSMarek Vasut | PUD1_PUD_VI0_DATA7
8492a690b6dSMarek Vasut | PUD1_PUD_VI0_DATA6
8502a690b6dSMarek Vasut | PUD1_PUD_VI0_DATA5
8512a690b6dSMarek Vasut | PUD1_PUD_VI0_DATA4
8522a690b6dSMarek Vasut | PUD1_PUD_VI0_DATA3
8532a690b6dSMarek Vasut | PUD1_PUD_VI0_DATA2
8542a690b6dSMarek Vasut | PUD1_PUD_VI0_DATA1
8552a690b6dSMarek Vasut | PUD1_PUD_VI0_DATA0
8562a690b6dSMarek Vasut | PUD1_PUD_VI0_VSYNC_N
8572a690b6dSMarek Vasut | PUD1_PUD_VI0_HSYNC_N
8582a690b6dSMarek Vasut | PUD1_PUD_VI0_CLKENB);
8592a690b6dSMarek Vasut
8602a690b6dSMarek Vasut pfc_reg_write(PFC_PUD2, PUD2_PUD_CANFD_CLK
8612a690b6dSMarek Vasut | PUD2_PUD_CANFD1_RX
8622a690b6dSMarek Vasut | PUD2_PUD_CANFD1_TX
8632a690b6dSMarek Vasut | PUD2_PUD_CANFD0_RX
8642a690b6dSMarek Vasut | PUD2_PUD_CANFD0_TX
8652a690b6dSMarek Vasut | PUD2_PUD_AVB0_AVTP_CAPTURE
8662a690b6dSMarek Vasut | PUD2_PUD_VI1_FIELD);
8672a690b6dSMarek Vasut
8682a690b6dSMarek Vasut pfc_reg_write(PFC_PUD3, PUD3_PUD_DIGRF_CLKOUT
8692a690b6dSMarek Vasut | PUD3_PUD_DIGRF_CLKIN);
8702a690b6dSMarek Vasut
8712a690b6dSMarek Vasut /* initialize Module Select */
8722a690b6dSMarek Vasut pfc_reg_write(PFC_MOD_SEL0, 0x00000000);
8732a690b6dSMarek Vasut
8742a690b6dSMarek Vasut // gpio
8752a690b6dSMarek Vasut /* initialize positive/negative logic select */
8762a690b6dSMarek Vasut mmio_write_32(GPIO_POSNEG0, 0x00000000U);
8772a690b6dSMarek Vasut mmio_write_32(GPIO_POSNEG1, 0x00000000U);
8782a690b6dSMarek Vasut mmio_write_32(GPIO_POSNEG2, 0x00000000U);
8792a690b6dSMarek Vasut mmio_write_32(GPIO_POSNEG3, 0x00000000U);
8802a690b6dSMarek Vasut mmio_write_32(GPIO_POSNEG4, 0x00000000U);
8812a690b6dSMarek Vasut mmio_write_32(GPIO_POSNEG5, 0x00000000U);
8822a690b6dSMarek Vasut
8832a690b6dSMarek Vasut /* initialize general IO/interrupt switching */
8842a690b6dSMarek Vasut mmio_write_32(GPIO_IOINTSEL0, 0x00000000U);
8852a690b6dSMarek Vasut mmio_write_32(GPIO_IOINTSEL1, 0x00000000U);
8862a690b6dSMarek Vasut mmio_write_32(GPIO_IOINTSEL2, 0x00000000U);
8872a690b6dSMarek Vasut mmio_write_32(GPIO_IOINTSEL3, 0x00000000U);
8882a690b6dSMarek Vasut mmio_write_32(GPIO_IOINTSEL4, 0x00000000U);
8892a690b6dSMarek Vasut mmio_write_32(GPIO_IOINTSEL5, 0x00000000U);
8902a690b6dSMarek Vasut
8912a690b6dSMarek Vasut /* initialize general output register */
8922a690b6dSMarek Vasut mmio_write_32(GPIO_OUTDT0, 0x00000000U);
8932a690b6dSMarek Vasut mmio_write_32(GPIO_OUTDT1, 0x00000000U);
8942a690b6dSMarek Vasut mmio_write_32(GPIO_OUTDT2, 0x00000000U);
8952a690b6dSMarek Vasut mmio_write_32(GPIO_OUTDT3, 0x00000000U);
8962a690b6dSMarek Vasut mmio_write_32(GPIO_OUTDT4, 0x00000000U);
8972a690b6dSMarek Vasut mmio_write_32(GPIO_OUTDT5, 0x00000000U);
8982a690b6dSMarek Vasut
8992a690b6dSMarek Vasut /* initialize general input/output switching */
9002a690b6dSMarek Vasut mmio_write_32(GPIO_INOUTSEL0, 0x00000000U);
9012a690b6dSMarek Vasut mmio_write_32(GPIO_INOUTSEL1, 0x00000000U);
9022a690b6dSMarek Vasut mmio_write_32(GPIO_INOUTSEL2, 0x00000000U);
9032a690b6dSMarek Vasut mmio_write_32(GPIO_INOUTSEL3, 0x00000000U);
9042a690b6dSMarek Vasut mmio_write_32(GPIO_INOUTSEL4, 0x00000000U);
9052a690b6dSMarek Vasut mmio_write_32(GPIO_INOUTSEL5, 0x00000000U);
9062a690b6dSMarek Vasut }
907