xref: /rk3399_ARM-atf/drivers/imx/usdhc/imx_usdhc.h (revision c3cf06f1a3a9b9ee8ac7a0ae505f95c45f7dca84)
18b659130SJun Nie /*
28b659130SJun Nie  * Copyright (c) 2018, ARM Limited and Contributors. All rights reserved.
38b659130SJun Nie  *
48b659130SJun Nie  * SPDX-License-Identifier: BSD-3-Clause
58b659130SJun Nie  */
68b659130SJun Nie 
7*c3cf06f1SAntonio Nino Diaz #ifndef IMX_USDHC_H
8*c3cf06f1SAntonio Nino Diaz #define IMX_USDHC_H
98b659130SJun Nie 
108b659130SJun Nie #include <mmc.h>
118b659130SJun Nie 
128b659130SJun Nie typedef struct imx_usdhc_params {
138b659130SJun Nie 	uintptr_t	reg_base;
148b659130SJun Nie 	int		clk_rate;
158b659130SJun Nie 	int		bus_width;
168b659130SJun Nie 	unsigned int	flags;
178b659130SJun Nie } imx_usdhc_params_t;
188b659130SJun Nie 
198b659130SJun Nie void imx_usdhc_init(imx_usdhc_params_t *params,
208b659130SJun Nie 		    struct mmc_device_info *mmc_dev_info);
218b659130SJun Nie 
228b659130SJun Nie /* iMX MMC registers definition */
238b659130SJun Nie #define DSADDR			0x000
248b659130SJun Nie #define BLKATT			0x004
258b659130SJun Nie #define CMDARG			0x008
268b659130SJun Nie #define CMDRSP0			0x010
278b659130SJun Nie #define CMDRSP1			0x014
288b659130SJun Nie #define CMDRSP2			0x018
298b659130SJun Nie #define CMDRSP3			0x01c
308b659130SJun Nie 
318b659130SJun Nie #define XFERTYPE		0x00c
328b659130SJun Nie #define XFERTYPE_CMD(x)		(((x) & 0x3f) << 24)
338b659130SJun Nie #define XFERTYPE_CMDTYP_ABORT	(3 << 22)
348b659130SJun Nie #define XFERTYPE_DPSEL		BIT(21)
358b659130SJun Nie #define XFERTYPE_CICEN		BIT(20)
368b659130SJun Nie #define XFERTYPE_CCCEN		BIT(19)
378b659130SJun Nie #define XFERTYPE_RSPTYP_136	BIT(16)
388b659130SJun Nie #define XFERTYPE_RSPTYP_48	BIT(17)
398b659130SJun Nie #define XFERTYPE_RSPTYP_48_BUSY	(BIT(16) | BIT(17))
408b659130SJun Nie 
418b659130SJun Nie #define PSTATE			0x024
428b659130SJun Nie #define PSTATE_DAT0		BIT(24)
438b659130SJun Nie #define PSTATE_DLA		BIT(2)
448b659130SJun Nie #define PSTATE_CDIHB		BIT(1)
458b659130SJun Nie #define PSTATE_CIHB		BIT(0)
468b659130SJun Nie 
478b659130SJun Nie #define PROTCTRL		0x028
488b659130SJun Nie #define PROTCTRL_LE		BIT(5)
498b659130SJun Nie #define PROTCTRL_WIDTH_4	BIT(1)
508b659130SJun Nie #define PROTCTRL_WIDTH_8	BIT(2)
518b659130SJun Nie #define PROTCTRL_WIDTH_MASK	0x6
528b659130SJun Nie 
538b659130SJun Nie #define SYSCTRL			0x02c
548b659130SJun Nie #define SYSCTRL_RSTD		BIT(26)
558b659130SJun Nie #define SYSCTRL_RSTC		BIT(25)
568b659130SJun Nie #define SYSCTRL_RSTA		BIT(24)
578b659130SJun Nie #define SYSCTRL_CLOCK_MASK	0x0000fff0
588b659130SJun Nie #define SYSCTRL_TIMEOUT_MASK	0x000f0000
598b659130SJun Nie #define SYSCTRL_TIMEOUT(x)	((0xf & (x)) << 16)
608b659130SJun Nie 
618b659130SJun Nie #define INTSTAT			0x030
628b659130SJun Nie #define INTSTAT_DMAE		BIT(28)
638b659130SJun Nie #define INTSTAT_DEBE		BIT(22)
648b659130SJun Nie #define INTSTAT_DCE		BIT(21)
658b659130SJun Nie #define INTSTAT_DTOE		BIT(20)
668b659130SJun Nie #define INTSTAT_CIE		BIT(19)
678b659130SJun Nie #define INTSTAT_CEBE		BIT(18)
688b659130SJun Nie #define INTSTAT_CCE		BIT(17)
698b659130SJun Nie #define INTSTAT_DINT		BIT(3)
708b659130SJun Nie #define INTSTAT_BGE		BIT(2)
718b659130SJun Nie #define INTSTAT_TC		BIT(1)
728b659130SJun Nie #define INTSTAT_CC		BIT(0)
738b659130SJun Nie #define CMD_ERR			(INTSTAT_CIE | INTSTAT_CEBE | INTSTAT_CCE)
748b659130SJun Nie #define DATA_ERR		(INTSTAT_DMAE | INTSTAT_DEBE | INTSTAT_DCE | \
758b659130SJun Nie 				 INTSTAT_DTOE)
768b659130SJun Nie #define DATA_COMPLETE		(INTSTAT_DINT | INTSTAT_TC)
778b659130SJun Nie 
788b659130SJun Nie #define INTSTATEN		0x034
798b659130SJun Nie #define INTSTATEN_DEBE		BIT(22)
808b659130SJun Nie #define INTSTATEN_DCE		BIT(21)
818b659130SJun Nie #define INTSTATEN_DTOE		BIT(20)
828b659130SJun Nie #define INTSTATEN_CIE		BIT(19)
838b659130SJun Nie #define INTSTATEN_CEBE		BIT(18)
848b659130SJun Nie #define INTSTATEN_CCE		BIT(17)
858b659130SJun Nie #define INTSTATEN_CTOE		BIT(16)
868b659130SJun Nie #define INTSTATEN_CINT		BIT(8)
878b659130SJun Nie #define INTSTATEN_BRR		BIT(5)
888b659130SJun Nie #define INTSTATEN_BWR		BIT(4)
898b659130SJun Nie #define INTSTATEN_DINT		BIT(3)
908b659130SJun Nie #define INTSTATEN_TC		BIT(1)
918b659130SJun Nie #define INTSTATEN_CC		BIT(0)
928b659130SJun Nie #define EMMC_INTSTATEN_BITS	(INTSTATEN_CC | INTSTATEN_TC | INTSTATEN_DINT | \
938b659130SJun Nie 				 INTSTATEN_BWR | INTSTATEN_BRR | INTSTATEN_CINT | \
948b659130SJun Nie 				 INTSTATEN_CTOE | INTSTATEN_CCE | INTSTATEN_CEBE | \
958b659130SJun Nie 				 INTSTATEN_CIE | INTSTATEN_DTOE | INTSTATEN_DCE | \
968b659130SJun Nie 				 INTSTATEN_DEBE)
978b659130SJun Nie 
988b659130SJun Nie #define INTSIGEN		0x038
998b659130SJun Nie 
1008b659130SJun Nie #define WATERMARKLEV		0x044
1018b659130SJun Nie #define WMKLV_RD_MASK		0xff
1028b659130SJun Nie #define WMKLV_WR_MASK		0x00ff0000
1038b659130SJun Nie #define WMKLV_MASK		(WMKLV_RD_MASK | WMKLV_WR_MASK)
1048b659130SJun Nie 
1058b659130SJun Nie #define MIXCTRL			0x048
1068b659130SJun Nie #define MIXCTRL_MSBSEL		BIT(5)
1078b659130SJun Nie #define MIXCTRL_DTDSEL		BIT(4)
1088b659130SJun Nie #define MIXCTRL_DDREN		BIT(3)
1098b659130SJun Nie #define MIXCTRL_AC12EN		BIT(2)
1108b659130SJun Nie #define MIXCTRL_BCEN		BIT(1)
1118b659130SJun Nie #define MIXCTRL_DMAEN		BIT(0)
1128b659130SJun Nie #define MIXCTRL_DATMASK		0x7f
1138b659130SJun Nie 
1148b659130SJun Nie #define DLLCTRL			0x060
1158b659130SJun Nie 
1168b659130SJun Nie #define CLKTUNECTRLSTS		0x068
1178b659130SJun Nie 
1188b659130SJun Nie #define VENDSPEC		0x0c0
1198b659130SJun Nie #define VENDSPEC_RSRV1		BIT(29)
1208b659130SJun Nie #define VENDSPEC_CARD_CLKEN	BIT(14)
1218b659130SJun Nie #define VENDSPEC_PER_CLKEN	BIT(13)
1228b659130SJun Nie #define VENDSPEC_AHB_CLKEN	BIT(12)
1238b659130SJun Nie #define VENDSPEC_IPG_CLKEN	BIT(11)
1248b659130SJun Nie #define VENDSPEC_AC12_CHKBUSY	BIT(3)
1258b659130SJun Nie #define VENDSPEC_EXTDMA		BIT(0)
1268b659130SJun Nie #define VENDSPEC_INIT		(VENDSPEC_RSRV1	| VENDSPEC_CARD_CLKEN | \
1278b659130SJun Nie 				 VENDSPEC_PER_CLKEN | VENDSPEC_AHB_CLKEN | \
1288b659130SJun Nie 				 VENDSPEC_IPG_CLKEN | VENDSPEC_AC12_CHKBUSY | \
1298b659130SJun Nie 				 VENDSPEC_EXTDMA)
1308b659130SJun Nie 
1318b659130SJun Nie #define MMCBOOT			0x0c4
1328b659130SJun Nie 
1338b659130SJun Nie #define mmio_clrsetbits32(addr, clear, set)	mmio_write_32(addr, (mmio_read_32(addr) & ~(clear)) | (set))
1348b659130SJun Nie #define mmio_clrbits32(addr, clear)		mmio_write_32(addr, mmio_read_32(addr) & ~(clear))
1358b659130SJun Nie #define mmio_setbits32(addr, set)		mmio_write_32(addr, mmio_read_32(addr) | (set))
1368b659130SJun Nie 
137*c3cf06f1SAntonio Nino Diaz #endif /* IMX_USDHC_H */
138