1*321b5b24SGatien Chevallier /* SPDX-License-Identifier: BSD-2-Clause */ 2*321b5b24SGatien Chevallier /* 3*321b5b24SGatien Chevallier * Copyright (c) 2022-2025, STMicroelectronics 4*321b5b24SGatien Chevallier */ 5*321b5b24SGatien Chevallier #ifndef __DRIVERS_STM32_SERC_H__ 6*321b5b24SGatien Chevallier #define __DRIVERS_STM32_SERC_H__ 7*321b5b24SGatien Chevallier 8*321b5b24SGatien Chevallier /* Helper to print and handle SERC ILACs */ 9*321b5b24SGatien Chevallier #ifdef CFG_STM32_SERC 10*321b5b24SGatien Chevallier void stm32_serc_handle_ilac(void); 11*321b5b24SGatien Chevallier #else /* CFG_STM32_SERC */ stm32_serc_handle_ilac(void)12*321b5b24SGatien Chevallierstatic inline void stm32_serc_handle_ilac(void) { }; 13*321b5b24SGatien Chevallier #endif /* CFG_STM32_SERC */ 14*321b5b24SGatien Chevallier 15*321b5b24SGatien Chevallier #endif /* __DRIVERS_STM32_SERC_H__ */ 16